概要
説明
The 7204 is a 4K x 9 dual-port FIFO memory that loads and empties data on a first-in/first-out basis. The device uses Full and Empty flags to prevent data overflow and underflow. It has a Retransmit (RT) capability that allows for reset of the read pointer to its initial position when RT is pulsed LOW. It is designed for those applications requiring asynchronous and simultaneous read/writes in multiprocessing and rate buffer applications.
特長
- Pin and functionally compatible with 720X family
- Low power consumption
- Ultra high speed—12ns access time
- Asynchronous and simultaneous read and write
- Fully expandable by both word depth and/or bit width
- Status Flags: Empty, Half-Full, Full
- Auto-retransmit capability
- MIL-STD-883, Class B available in 28 pin (300 & 600 mil) Cerdip and 32 pin LCC packages
- Industrial temperature range (–40C to +85C) is available
- Available in 28 pin SOIC, PDIP (300 & 600 mil), and 32 pin PLCC packages
製品比較
アプリケーション
設計・開発
サポート
よくあるご質問
-
FAQ 1005660 : IEbusで暴走フラグ(ウォッチドッグ・タイマ)について教えてください。
暴走フラグとは、μPD72042,72042Bの内部の通信処理をしているファームウエアが、IEBus上のデータが到達するまで命令をストップしている期間に、ウオッチドッグ・タイマ(WDT)を起動し、無限ループに陥ることを防止するフラグです ...
1970年1月1日