The 5P49V60 is a member of IDT's VersaClock® 6E programmable clock generator family. The 5P49V60 is intended for automotive applications such as infotainment, dashboard, video processing, in-vehicle networking, as well as applications based on PCI-Express or USB 3. The reference clock can come from one of the two redundant clock inputs. A glitchless manual switchover function allows one of the redundant clocks to be selected during normal operation.
 
Configurations may be stored in on-chip One-Time Programmable (OTP) memory or changed using I²C interface.
 

特長

  • < 100mW core power (at 3.3V)
  • < 0.5ps RMS phase jitter (typical)
  • Meets PCIe® Gen1–4, USB 3.0, 1/10 GbE clock requirements
  • Supports both crystal (8MHz–40MHz) and external clock input (1MHz–350MHz)
  • 4 universal outputs pairs: LVPECL, LVDS, HCSL, or 8 LVCMOS outputs
  • 4 independent frequencies with 0.001MHz–350MHz output range
  • Reference output
  • 1.8V / 2.5V / 3.3V core and output voltages
  • 2 programmable I²C addresses allowing multiple devices to be used in same system.
  • Up to 4 different configuration sets in OTP non-volatile memory
  • Supported by IDT Timing Commander™  software tool
  • Quick sampling and customization process supported by online-form submission
  • 4 x 4 mm 24-VFQFPN wettable flank package
  • AEC-Q100 qualified
  • -40°C to +105°C operating temperature range

製品選択

This device is factory-configurable. Try the Custom Part Configuration Utility.
製品名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Active VFQFPN 24 2 はい Tray
Availability
Active VFQFPN 24 2 はい Reel
Availability

ドキュメント&ダウンロード

タイトル language 分類 形式 サイズ 日付
データシート
5P49V60 Datasheet データシート PDF 757 KB
ユーザーガイド、マニュアル
Automotive VersaClock® 6E Register Descriptions and Programming Guide マニュアル-ユーザーリファレンス PDF 951 KB
Timing Commander Installation Guide ガイド PDF 497 KB
アプリケーションノート、ホワイトペーパー
AN-975 Cascading PLLs アプリケーションノート PDF 255 KB
AN-970 Glitchless Frequency Adjustment using Fractional Output Divider アプリケーションノート PDF 717 KB
AN-960 Layout and EMI Recommendations for Automotive Applications (short form) アプリケーションノート PDF 342 KB
AN-954 Layout and EMI Recommendations for Automotive Applications アプリケーションノート PDF 406 KB
AN-909 PCB Layout Considerations for Designing IDT VersaClock 3S, 5 and 6 Clock Products アプリケーションノート PDF 901 KB
AN-918 Programmable Clocks vs Crystal Oscillators アプリケーションノート PDF 307 KB
AN-905 Using VersaClock® 6 as Reference Clock for Xilinx® Series 7 FPGAs アプリケーションノート PDF 188 KB
AN-846 Termination - LVDS アプリケーションノート PDF 133 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-808 PCI Express/HCSL Termination アプリケーションノート PDF 137 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
PCN / PDN
PCN# : TB1912-02(R1) Convert Shipping Media
from Tube or Tray to Cut Reel
製品変更通知 PDF 5.71 MB
PCN# : TB1912-02 Convert Shipping Media
from Tube or Tray to Cut Reel
製品変更通知 PDF 5.61 MB
ダウンロード
Timing Commander Installer (v1.16.4) ソフトウェア ZIP 19.79 MB
VersaClock 6E Timing Commander Personality File v1.3.0 ソフトウェア ZIP 13.95 MB
5P49V6965 IBIS Model モデル-IBIS ZIP 397 KB
その他資料
VersaClock Family of Programmable Clocks Overview (Japanese) English 概要 PDF 1.31 MB
IDT Products for Wired Broadband Applications Application Briefs PDF 686 KB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Clocks for Xilinx Ultrascale FPGAs 技術概要 PDF 256 KB
IDT Clocks for Altera's Stratix V and Arria V/X FPGAs 技術概要 PDF 238 KB

ボード&キット

製品名 タイトル 分類 Company
5P49V60-EVK Evaluation Board for 5P49V60 Automotive VersaClock® 6E 評価 Renesas