メインコンテンツに移動

概要

説明

The 72V2113 512K x 9/256K x 18 SuperSync II FIFO memory has flexible x9/x18 Bus-Matching on both read and write ports. The variable clock cycle counting delay associated with the latency period found on previous SuperSync devices has been eliminated. SuperSync II FIFOs are appropriate for network, video, telecommunications, data communications and other applications that need to buffer large amounts of data and match buses of unequal sizes.

特長

  • Functionally compatible with the 72V255/65/75/85 SuperSync FIFOs
  • Up to 166 MHz Operation of the Clocks
  • User selectable Asynchronous read and/or write ports (BGA Only)
  • User selectable input and output port bus-sizing
  • Pin to Pin compatible to the SuperSync II 72V2x3 devices
  • 5V tolerant inputs
  • Auto power down minimizes standby power consumption
  • Master Reset clears entire FIFO
  • Partial Reset clears data, but retains programmable settings
  • Easily expandable in depth and width
  • JTAG port, provided for Boundary Scan function (BGA Only)
  • Independent Read and Write Clocks
  • Available in a 80-pin TQFP or a 100-pin BGA packages
  • Industrial temperature range (–40C to +85C) is available

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

モデル

分類 タイトル 日時
モデル-BSDL ログインしてダウンロード ZIP 2 KB
モデル-IBIS ZIP 37 KB
モデル-SPICE ログインしてダウンロード TAR 48 KB
3件

製品選択

適用されたフィルター