メインコンテンツに移動

特長

  • 3つのアナログコンパレータ(ACMP)
  • 19の組み合わせ機能マクロセル
    • 3つの選択可能なDFF/LATCHまたは2ビットLUT
    • 連続したDFF/LATCHまたは3ビットLUTを1つ選択可能
    • 4つの選択可能なDFF/LATCHまたは3ビットLUT
    • パイプ遅延または3ビットLUTを1つ選択可能
    • プログラマブルファンクションジェネレータまたは2ビットLUTを1つ選択可能
    • 5つの8ビット遅延/カウンタまたは3ビットLUT
    • 2つの16ビット遅延/カウンタまたは4ビットLUT
    • エッジ検出器付き2つのデグリッチフィルタ
  • 非同期ステートマシン
    • 8つの状態
    • 状態遷移からの柔軟な入力ロジック
  • シリアル通信
    • I2Cプロトコル準拠
  • パイプディレイ – 16ステージ/3出力(コンビネーション機能マクロセルの一部)
  • プログラマブルな遅延
  • 追加ロジック機能
    • 1つのインバータ
  • 2つの発振器(OSC)
    • 設定可能な25kHz/2MHz
    • 25MHz発振器
  • パワーオンリセット(POR)
  • 8バイトRAM+OTPユーザメモリ
    • I2Cを介して読み取りおよび書き込み可能なRAMメモリスペース
    • OTPから転送されたユーザ定義の初期値
  • ロジック&ミックスド・シグナル回路
  • 汎用性の高いマクロセル
  • リードバック保護(リードロック)
  • 1.8V(±5%)〜5.0V(±10%)VDD
  • 1.8V(±5%)〜5.0V(±10%)VDD2(VDD2≤VDD
  • 動作周囲温度範囲:-40°C〜+105°C
  • RoHS対応/ハロゲンフリー
  • パッケージ:14ピンSTQFN:2.0mm x 2.2mm x 0.55mm、0.4mmピッチ

説明

SLG46535-EVは一般的に使用されるミックスド・シグナル機能向けに、小型で低消費電力の部品を提供します。ユーザは、SLG46535-EVの相互接続ロジック、IOピン、マクロセルを設定するために、ワンタイムの不揮発性メモリ(NVM)をプログラミングして回路設計を行います。この汎用性の高いデバイスにより、様々なミックスド・シグナル機能を非常に小さく、低消費電力の単一集積回路内で設計することができます。

SLG46535-EVの追加電源(VDD2)により、同一デザイン内で2つの独立した電圧領域のインタフェースを実現することができます。VDDとVDD2の両方の電圧ドメインに対して、各電源専用のピンを入力、出力、またはその両方(内部ロジックで動的に制御)として構成することが可能です。マクロセルを使用することで、両ドメインにまたがる混合信号機能の実装や、高→低、低→高の両方向のレベル変換のパススルーが可能です。

製品比較

SLG46535-E SLG46535
Temp. Range (°C) -40 to +105°C -40 to +85°C

パラメータ

属性
Nominal VDD -
VDD2 (V) -
GPIOs (#) 11
Special Features ASM (8 states)
ACMP Channels (#) 3
DCMP -
CNT/DLY (Max) (#) 7
Look-up Table (LUTs) 17
DFF (Max) (#) 8
Pipe Delay 16-stage
# of Programable Delays (#) 1
Oscillator Type Conf. OSC, Ring OSC
Temp. Range (°C) -40 to +105°C
Interface I2C
Memory Type OTP

パッケージオプション

Pkg. Type Pkg. Dimensions (mm) Lead Count (#)
TQFN 2.0 x 2.2 14

アプリケーション

  • 屋外用電子機器
  • ファクトリオートメーション
  • サーバーとネットワーク機器
  • 充電器

適用されたフィルター