メインコンテンツに移動

概要

説明

The 8432-101 is a general purpose, dual output Differential-to-3.3V LVPECL high frequency synthesizer. The 8432-101 has a selectable TEST_CLK or CLK, nCLK inputs. The TEST_CLK input accepts LVCMOS or LVTTL input levels and translates them to 3.3V LVPECL levels. The CLK, nCLK pair can accept most standard differential input levels. The VCO operates at a frequency range of 250MHz to 700MHz. The VCO frequency is programmed in steps equal to the value of the input differential or single ended reference frequency. The VCO and output frequency can be programmed using the serial or parallel interfaces to the configuration logic. The low phase noise characteristics of the 8432-101 makes it an ideal clock source for Gigabit Ethernet and SONET applications.

特長

  • Dual differential 3.3V LVPECL outputs
  • Selectable CLK, nCLK or LVCMOS/LVTTL TEST_CLK
  • TEST_CLK can accept the following input levels: LVCMOS or LVTTL
  • CLK, nCLK pair can accept the following differential input levels: LVPECL, LVDS, LVHSTL, SSTL, HCSL
  • CLK, nCLK or TEST_CLK maximum input frequency: 40MHz
  • Output frequency range: 25MHz to 700MHz
  • VCO range: 250MHz to 700MHz
  • Accepts any single-ended input signal on CLK input with resistor bias on nCLK input
  • Parallel interface for programming counter and output dividers
  • RMS period jitter: 5ps (maximum)
  • Cycle-to-cycle jitter: 25ps (maximum)
  • 3.3V supply voltage
  • 0°C to 70°C ambient operating temperature

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

モデル

分類 タイトル 日時
モデル-IBIS ZIP 50 KB
1件

製品選択

適用されたフィルター

サポート

サポートコミュニティ

サポートコミュニティ

ルネサスエンジニアリングコミュニティの技術スタッフから迅速なオンライン技術サポートを受けることができます。
FAQを参照

よくあるご質問

一般的な質問や回答を集約しているナレッジベースをご覧ください。
サポートチケット

サポートチケット

技術的に深い内容や公開したくない内容のご質問はこちらです。