メインコンテンツに移動

概要

説明

The 23S09 is a high-speed phase-locked loop (PLL) clock buffer, designed to address high-speed clock distribution applications. The zero delay is achieved by aligning the phase between the incoming clock and the output clock, operable within the range of 10MHz to 133MHz. The device is a 16-pin version of the 23S05.

The 23S09 accepts one reference input and drives two banks of four low-skew clocks. The -1H version of this device operates up to 133MHz frequency and has higher drive than the -1 device. All parts have on-chip PLLs which lock to an input clock on the REF pin. The PLL feedback is on-chip and is obtained from the CLKOUT pad. In the absence of an input clock, the 23S09 enters power down. In this mode, the device will draw less than 12μA for the commercial temperature range and less than 25μA for the industrial temperature range, and the outputs are tri-stated. This device is characterized for both industrial and commercial operation.

特長

  • Phase-locked loop clock distribution
  • 10MHz to 133MHz operating frequency
  • Distributes one clock input to one bank of five and one bank of four outputs
  • Separate Output Enable for each output bank
  • Output Skew < 250ps
  • Low jitter <200ps cycle-to-cycle
  • 23S09-1 for standard drive
  • 23S09-1H for high drive
  • No external RC network is required
  • Operates at 3.3V VDD
  • Spread spectrum compatible
  • Available in SOIC and TSSOP packages

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

モデル

分類 タイトル 日時
モデル-IBIS ZIP 31 KB
モデル-SPICE ログインしてダウンロード ZIP 110 KB
2件

製品選択

適用されたフィルター

サポート

サポートコミュニティ

サポートコミュニティ

ルネサスエンジニアリングコミュニティの技術スタッフから迅速なオンライン技術サポートを受けることができます。
FAQを参照

よくあるご質問

一般的な質問や回答を集約しているナレッジベースをご覧ください。
サポートチケット

サポートチケット

技術的に深い内容や公開したくない内容のご質問はこちらです。