概要

Description

The RC32508A regenerates and distributes ultra-low jitter clock outputs and features up to 2 independent frequency domains that can be either locked to the external reference clock or locked to a free-run crystal or oscillator. Digital PLL (DPLL) support hitless reference switching between references from redundant timing sources. The device supports multiple independent timing channels for clock generation and jitter attenuation for high-speed serial links. Input-to-input, input-to-output and output-to-output phase skew can all be precisely managed.  The device outputs ultra-low-jitter clocks that can directly synchronize SERDES running at up to 112Gbps; as well as CPRI/OBSAI, SONET/SDH ADC/DAC. The device is ideal for use in 100G/200G/400G/800G telecom switch line cards, fabric cards and OTN applications.

特長

  • Can be configured as clock generator or jitter attenuator/synchronizer
  • Low power, less than 0.8W typical
  • Low jitter, less than 50fs-RMS
  • Compliant with ITU-T G.8262 & G.8262.1 option 1 and 2 for synchronous Ethernet Equipment Clock (EEC/eEEC) without degrading output jitter
  • Jitter attenuation with programmable loop bandwidth from 0.1Hz to 12kHz
  • Up to 2 independent frequency domains and 8 integer output dividers
  • Each frequency domain can be slaved with DPLL or free-run
  • DPLL can be configured as DCO
  • LVCMOS, AC-LVPECL, AC-LVDS, HCSL, AC-CML output modes supported with programmable output swing
  • Up to 2single ended or 1differential clock inputs, 1 crystal/XO/TCXO/OCXO input
  • Supports 1MHz I2C, 400kHz SMBus or 50MHz SPI serial port
  • Internal non-volatile memory (up to 8 different configurations) provides default device settings on power-up.
  • 1.8V core and output operation
  • -40° to +85°C industrial temperature operation

ドキュメント

タイトル 分類 日付
PDF1.05 MB
データシート
PDF91 KB
アプリケーションノート
PDF1.99 MB
アプリケーションノート
PDF377 KB
アプリケーションノート
PDF129 KB
アプリケーションノート
PDF256 KB
アプリケーションノート
PDF433 KB
アプリケーションノート
PDF395 KB
アプリケーションノート
PDF170 KB
アプリケーションノート
PDF495 KB
アプリケーションノート
PDF442 KB
アプリケーションノート
PDF115 KB
アプリケーションノート
PDF233 KB
アプリケーションノート
PDF131 KB
アプリケーションノート
PDF180 KB
アプリケーションノート
PDF160 KB
アプリケーションノート
PDF120 KB
アプリケーションノート
PDF143 KB
アプリケーションノート
PDF565 KB
アプリケーションノート
PDF136 KB
アプリケーションノート
PDF202 KB
アプリケーションノート
PDF438 KB
アプリケーションノート
PDF108 KB
アプリケーションノート
PDF1.33 MB
ガイド
PDF80 KB
ガイド
PDF1.53 MB
マニュアル-ソフトウェア
PDF1.22 MB
マニュアル-ソフトウェア
PDF872 KB
概要

設計・開発

ソフトウェア/ツール

ソフトウェア/ツール

Renesas IC Toolbox (RICBox)Renesas IC Toolbox(RICBox)ソフトウェアプラットフォームは、ソフトウェアを実行するコンピュータに接続することで、評価キット上のルネサスデバイスをお客様が設定することを可能にします。 Software Package ルネサス

ボード&キット

ボード&キット

モデル

ビデオ&トレーニング

Lab on the Cloud Demo for Femtoclock®2 Ultra-Low Phase Noise Synthesizer and Jitter Attenuator

Demonstration of Renesas’ Lab on the Cloud virtual environment for Femtoclock®2 ultra-low phase noise synthesizer and jitter attenuator.