特長
- PCIe Gen1-4準拠
- 156.25MHz(12kHz-20MHz)での267fs RMS標準位相ジッタ
- プログラマブル出力4組+LVCMOS REF出力2組
- 1コンフィギュレーションにつき整数値出力2点、フラクショナル、またはスペクトラム拡散出力1点
- 1MHz~325MHzの整数値出力(LVDSまたはLP-HCSL)
- 1MHz〜200MHzの整数値出力(LVCMOS)
- 1.8V〜3.3Vコア VDD
- プログラマブル出力ペアごとに1.8V~3.3VのVDDOを搭載
- HCSL、LVDS、LVCMOSのI/O規格に対応
- ACカップリングのLVPECLおよびCMLロジックをサポート - AN-891参照
- 50MHz水晶振動子内蔵オプション付き4 × 4mmの24-VFQFPNおよび24-LGAパッケージ
- Timing Commander™ ソフトウェアに対応
説明
9FGV1004は、ルネサスのPhiClock™プログラマブルクロックジェネレータファミリのひとつです。 9FGV1004は、整数に関連する2つの周波数が各1コピー、フラクショナルまたはスペクトラム拡散の周波数が2コピー、水晶振動子のリファレンス入力が2コピー用意されています。 2つの選択ピンでハードウェア的に、または2つのI²Cビットでソフトウェア的に、簡単にかつ希望のコンフィギュレーションで選択することができます。 I²Cモードで動作させる場合、ユーザーは4つのOTPコンフィギュレーションから1つをデフォルトとして設定することができます。 4つのユニークI²Cアドレスが利用可能で、複数のコンポーネントに簡単にI²Cアクセスすることができます。
本デバイスは、ルネサス事業所でのプログラム書き込みが可能です。
カスタムプログラムユーティリティをお試しください。
カスタムプログラムユーティリティをお試しください。
パラメータ
| 属性 | 値 |
|---|---|
| Diff. Outputs | 4 |
| Diff. Output Signaling | LP-HCSL, LVDS |
| Output Freq Range (MHz) | 50 - 50, 100 - 100, 125 - 125, 156.25 - 156.25 |
| Accepts Spread Spec Input | Yes |
| Power Consumption Typ (mW) | 125 |
| Supply Voltage (V) | 1.8 - 1.8, 3.3 - 3.3 |
| Output Type | LP-HCSL, LVDS |
| Xtal Freq (MHz) | 50 - 50 |
| Package Area (mm²) | 25 |
| Battery Backup | No |
| Battery Seal | No |
| CPU Supervisory Function POR | No |
| Crystal Frequency Trimming | No |
| Frequency Out Pin | No |
| Inputs (#) | 1 |
| Input Freq (MHz) | 50 - 50 |
| Function | Generator |
| Input Type | Crystal, LVCMOS |
| Output Banks (#) | 3 |
| Core Voltage (V) | 1.8V, 3.3V |
| Output Voltage (V) | 1.8V, 3.3V |
| Product Category | PhiClock |