メインコンテンツに移動

特長

  • Cortex-A55
  • Cortex-M33(デュアルまたはシングル)(1つのCortex-M33はFPU機能サポート)
  • DDR4またはLPDDR4メモリインタフェース
  • PCIe Gen2 1ch
  • USB 2.0インタフェース2ch、SDインタフェース3ch
  • ギガビットイーサネット 2ch
  • CANインタフェース(CAN FD)2ch
  • 12ビット ADC 8ch
  • RTC、改ざんの検出
  • メモリエラー検出/訂正(ECC)
  • BGAパッケージ(14x14mm、13x13mm)

説明

RZ/G3Sマイクロプロセッサは、Arm® Cortex®-A55(1.1GHz)CPUとCortex-M33(250MHz)を2つCPUコアとして搭載し、16ビットLPDDR4またはDDR4インタフェース、低消費電力モードをサポートしています。 また、PCIe、CAN FD、12ビット ADCなどIoTエッジデバイスに最適なインタフェースを備えています。

本製品のソフトウェア+プラットフォームとして、ルネサスはLinuxカーネル、ミドルウェアドライバ、本製品の基本ソフトウェアを含む検証済みLinuxパッケージを提供しています。 検証済みLinuxパッケージはルネサスによって検証され提供されます。

パラメータ

属性
CPU ArchitectureArm
Main CPUCortex-A55 x 1 + Cortex-M33 x 1, Cortex-A55 x 1 + Cortex-M33 x 2
Program Memory (KB)0
RAM (KB)1024
Carrier TypeBulk (Tray), Full Carton (Tray)
Supply Voltage (V)3 - 3.6
I/O Ports82
NPUNo
DRAM I/FDDR4-1600, LPDDR4-1600 (16-bit)
3D GPUNo
Temp. Range (°C)Ta = -40 to +85
Operating Freq (Max) (MHz)1100
Ethernet speed10M/100M/1G
Ethernet (ch)2
EtherCat (ch) (#)0
USB FS (host ch/device ch)( 2 / 2 )
USB HS (host ch/device ch)( 2 / 2 )
USB SS (host ch/device ch)( 0 / 0 )
PCI Express (generation and ch)No, PCIe (Gen.2.0 1Lane) x 1 ch
SCI or UART (ch)2
SPI (ch)5
I2C (#)4
CAN (ch)2
CAN-FD (ch)2
WirelessNo
SDHI (ch)3
High Resolution Output TimerNo
PWM Output (pin#)0
32-Bit Timer (ch)17
16-Bit Timer (ch) (#)8
8-Bit Timer (ch)0
Standby operable timerNo
Asynchronous General Purpose Timer / Interval Timer (ch)0
16-Bit A/D Converter (ch)0
14-Bit A/D Converter (ch)0
12-Bit A/D Converter (ch)8
10-Bit A/D Converter (ch)0
24-Bit Sigma-Delta A/D Converter (ch)0
16-Bit D/A Converter (ch)0
12-Bit D/A Converter (ch)0
10-Bit D/A Converter (ch) (#)0
8-Bit D/A Converter (ch)0
Capacitive Touch Sensing Unit (ch)0
Graphics LCD ControllerNo
MIPI Interfaces (DSI) (ch)0
MIPI Interfaces (CSI) (ch)0
Image CodecNo
Segment LCD ControllerNo
Security & EncryptionNo, Secure boot, AES, RSA, ECC, Hash, TRNG, Arm TrustZone

パッケージオプション

Pkg. TypePkg. Dimensions (mm)Lead Count (#)Pitch (mm)
LFBGA14 x 14 x 1.43590.5
LFBGA13 x 13 x 1.43610.5

アプリケーション・ブロック図

This SoM block diagram is based on an Arm Cortex-A55 and dual Cortex-M33 MPU and consists of a versatile OSM carrier board and a compatible OSM module.
Arm Cortex-A55 およびデュアル Cortex-M33 MPU OSM SOM
このArm Cortex-A55およびDual Cortex-M33 MPUベースのSoMは、ベースボード開発を簡素化し、コストを削減し、設計リスクを最小限に抑えます。
Single board computer gateway block diagram featuring an MPU with Arm Cortex-A55 core combined with dual Arm Cortex-M33 and a wide set of sensor connectivity options.
シングルボードコンピュータゲートウェイ
Arm Cortex-A55およびArm Cortex-M33コアを搭載したSBCゲートウェイは、効率的な処理、柔軟性、および接続性を提供します。

その他アプリケーション

  • IoTゲートウェイのアプリケーション

適用されたフィルター