メインコンテンツに移動

特長

  • VIN_Bulk入力電源範囲:4.25V〜15.0V
  • VIN_Mgmt入力電源範囲:3.0V〜3.6V
  • 4つの降圧スイッチングレギュレータ:SWA、SWB、SWC、SWD
  • SWA、SWB用プログラム可能なデュアルフェーズ/シングルフェーズレギュレータ
  • LDOレギュレータ3台:VBias、VOUT_1.8V、VOUT_1.0V
  • VIN_Mgmt入力電源からVIN_Bulk入力電源への自動切替機能
  • スイッチレギュレータの出力電圧、パワーアップ、パワーダウンシーケンスが独立にプログラム可能
  • 入出力パワーグッドステータスレポート機構
  • VIN_Bulk入力電源保護機能:入力過電圧
  • 複数回書き込み型不揮発性メモリ
  • ログラマブルレジスタとDIMM専用レジスタでカスタマイズが可能
  • 汎用ステータス割込み機能
  • フレキシブルなオープンドレインIO(3.3V、 2.5V、1.8Vまたは1.2Vまたは1.1V)またはプッシュプルIO(1.2Vまたは1.1V) をサポートしています。

説明

P8900パワーマネジメントICは一般的なDDR5 RDIMM、DDR5 LRDIMM、DDR5 NVDIMMアプリケーション向けに設計されたパワーマネジメントIC(PMIC)です。 パワーマネジメントICは4つのステップダウンスイッチングレギュレータと3つのLDOレギュレータを搭載しています。 P8900パワーマネジメントICは、最大15Wの電力をサポートするように設計されています。 スイッチングレギュレータ用のVIN_Bulk入力と、パワーマネジメントICの残りの部分用のVIN_Mgmt入力から電源が供給されます。 P8900パワーマネジメントICは、様々なアプリケーション環境に適合するように、(I2CまたはI3Cの)選択可能なインタフェースをサポートしています。

パラメータ

属性
FunctionDDR5 Server PMIC
Outputs (#)4
Input Voltage (Min) (V)3
Input Voltage (Max) (V)3.6
USB-Power ManagementNo
Comm. InterfaceI2C, I3C

パッケージオプション

Pkg. TypePkg. Dimensions (mm)Lead Count (#)Pitch (mm)
FCQFN5.0 x 5.0 x 0.9350.4
FCQFN5.0 x 5.0 x 0.9360.4

アプリケーション・ブロック図

Genoa Server Block Diagram
AMD第4世代EPYC (Genoa) パワー&タイミングシステム
SVI3、DDR5、PCIe Gen 5/6をサポートするAMD Genoa向けの完全な電源およびタイミングシステム。

適用されたフィルター