| CADモデル: | View CAD Model |
| Pkg. Type: | VFQFPN |
| Pkg. Code: | NDG20 |
| Lead Count (#): | 20 |
| Pkg. Dimensions (mm): | 3.0 x 3.0 x 0.9, 3.0 x 3.0 x 1.0 |
| Pitch (mm): | 0.4 |
| Moisture Sensitivity Level (MSL) | 1 |
| Pb (Lead) Free | Yes |
| ECCN (US) | EAR99 |
| HTS (US) | 8542.39.0090 |
| Lead Count (#) | 20 |
| Carrier Type | Reel |
| Moisture Sensitivity Level (MSL) | 1 |
| Qty. per Reel (#) | 2500 |
| Qty. per Carrier (#) | 0 |
| Pb (Lead) Free | Yes |
| Pb Free Category | e3 Sn |
| Temp. Range (°C) | -40 to 85°C |
| Advanced Features | Programmable Clock, Reference Output, Spread Spectrum |
| App Jitter Compliance | PCIe Gen1, PCIe Gen2, PCIe Gen3 |
| Architecture | Common |
| C-C Jitter Typ P-P (ps) | 50 |
| Core Voltage (V) | 3.3V |
| Diff. Output Signaling | LP-HCSL, LVDS, LVPECL, LVCMOS |
| Diff. Outputs | 2 |
| Family Name | VersaClock 3S |
| Function | Generator |
| Input Freq (MHz) | 1 - 160 |
| Input Type | Crystal, LVCMOS, LVPECL, LVDS, LP-HCSL |
| Inputs (#) | 1 |
| Length (mm) | 3 |
| Longevity | 2040 4月 |
| MOQ | 2500 |
| NXP Processor Function | Memory Clock, SerDes Clock, CPU/USB/Eth Clock |
| Output Banks (#) | 3 |
| Output Freq Range (MHz) | 0.032768 - 500 |
| Output Impedance | 100 |
| Output Type | LVCMOS, LVPECL, LP-HCSL, LVDS |
| Output Voltage (V) | 1.8V, 2.5V, 3.3V |
| Outputs (#) | 5 |
| Package Area (mm²) | 9 |
| Phase Jitter Typ RMS (ps) | 3 |
| Pitch (mm) | 0.4 |
| Pkg. Dimensions (mm) | 3.0 x 3.0 x 1.0 |
| Pkg. Type | VFQFPN |
| Power Consumption Typ (mW) | 50 |
| Prog. Clock | Yes |
| Prog. Interface | I2C, OTP |
| Reel Size (in) | 13 |
| Reference Output | No |
| Spread Spectrum | Yes |
| Supply Voltage (V) | 1.8 - 1.8, 2.5 - 2.5, 3.3 - 3.3 |
| Tape & Reel | Yes |
| Thickness (mm) | 1 |
| Width (mm) | 3 |
| Xtal Freq (MHz) | 8 - 40 |
| Xtal Inputs (#) | 1 |
| 掲載 | No |
5P35021は、VersaClockプログラマブルクロックジェネレータで、低消費電力、民生、高性能PCI Expressアプリケーション向けに開発されています。 5P35021デバイスは3つのPLLアーキテクチャ設計から成り、各PLLは個別にプログラム可能で、最大5つの周波数出力に対応します。
5P35021は、PPS(Proactive Power Saving)、PPB(Performance-Power Balancing)、ORT(Overshoot Reduction Technology)、超低消費電力DCOなどの独自の機能を内蔵しています。 OTPメモリを内蔵しているため、電源投入の際にプログラミングをせずにデバイスに設定を保存し、その後I²Cインタフェースから再度5P35021をプログラミングすることが可能です。
このデバイスはプログラマブルVCOとPLLソースの選択により、アプリケーションの要件に基づいた電力性能の最適化を可能にします。 また、LVCMOSとLPHCSLに準拠した3つのシングルエンド出力と2組の差動出力をサポートしています。 システムRTCの基準クロックとして、消費電流5μA以下の低消費電力32.768kHzクロックに対応しています。