メインコンテンツに移動
以下のデバイスを代替品として推奨しております。

概要

説明

The 548-05 is a low-cost, low-jitter, high-performance clock synthesizer designed to produce x16 and x24 clocks from T1 and E1 frequencies. Using Renesas’ patented analog/digital Phase-Locked Loop (PLL) techniques, the device uses a crystal or clock input to synthesize popular communications frequencies. Power down modes allow the chip to turn off completely, or the PLL and clock output to be turned off separately.

特長

  • Packaged in 16-pin TSSOP
  • Available in Pb (lead) free package
  • Ideal for telecom/datacom chips
  • Replaces oscillators
  • 3.3 V or 5 V operation
  • Uses a crystal or clock input
  • Produces 24.704, 37.056, 32.768, or 49.152 MHz
  • Includes Power-down features
  • Advanced, low-power, sub-micron CMOS process
  • See also the MK2049-34 for generating
  • Industrial temperature range available

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

製品選択

適用されたフィルター

サポート

サポートコミュニティ

サポートコミュニティ

ルネサスエンジニアリングコミュニティの技術スタッフから迅速なオンライン技術サポートを受けることができます。
FAQを参照

よくあるご質問

一般的な質問や回答を集約しているナレッジベースをご覧ください。
サポートチケット

サポートチケット

技術的に深い内容や公開したくない内容のご質問はこちらです。