メインコンテンツに移動

概要

説明

The 557-06 is a two to four differential clock mux designed for use in PCI-Express applications. The device selects one of the two differential HCSL input pairs and fans out to four pairs of differential HCSL or LVDS outputs.

特長

  • Packaged in 20-pin TSSOP
  • Pb (lead) free packaging
  • Operating voltage of 3.3 V
  • Low power consumption
  • Input differential clock of up to 200 MHz
  • Jitter 60 ps (cycle-to-cycle)
  • Output-to-output skew of 50 ps
  • Available in industrial temperature range (-40 to +85°C)
  • For PCIe Gen2/3 applications, see the 5V41067A

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

モデル

分類 タイトル 日時
モデル-IBIS ZIP 6 KB
1件

製品選択

適用されたフィルター

ビデオ&トレーニング

PCIe Clocking Architectures (Common and Separate)

This is the first video in our PCIe series. In this video, we define PCIe architectures, focusing on common and separate clock architectures. Watch the rest of the video series below where Ron will cover the impact of different timing architectures.

Watch the Video Series Below