概要

Description

8A34002 IEEE 1588対応システムシンクロナイザは、IEEE 1588 高精度時間プロトコル(PTP)と同期イーサネット(SyncE)に基づいて超低ジッタの高精度タイミング信号を生成します。 システムのタイミング・同期ソースとして1台で使用することも、システムの信頼性向上のために2台で冗長ペアとして使用することも可能です。 デジタル制御オシレータ(DCO)は、外部プロセッサで動作するIEEE1588クロックリカバリサーボソフトウェアで制御することが可能です。 SyncEの同期装置タイミング ソース(SETS)の実装に必要なデジタルPLL(DPLL)や、その他のタイミングブロックにより、物理層のタイミングをサポートしています。 DCOは、IEEE1588の情報だけで制御することも、ITU-T G.8273.2に準拠した状態で、IEEE1588の時刻情報とSyncEからの物理層周波数情報を組み合わせて制御することも可能です。 このデバイスは、バックプレーン間や回路基板間のクロック伝搬遅延を積極的に測定・補正し、システム内のIEEE 1588タイムスタンプユニット(TSU)間で時間誤差を最小限に抑えた正確な時刻と位相を確実に配信するために使用することが可能です。 このデバイスは、IEEE 1588クロック合成、SyncEクロック生成、ジッタ減衰、ユニバーサル周波数変換を制御する複数の独立チャネルをサポートしています。 入力から入力、入力から出力、出力から出力の位相スキューをすべて正確に管理できます。 最大28GbpsのSERDESやCPRI/OBSAI、SONET/SDH、PDHインタフェースおよび、IEEE1588 TSUを直接同期できる超低ジッタのクロックを出力します。

この製品ファミリの他のデバイスについては、ClockMatrixタイミングソリューションのページをご覧ください。

IEEE 1588システムでの同期を容易に実現するために、ルネサスはPTPクロックマネージャソフトウェアをライセンスに基づき無償で提供しています。

特長

  • 独立した4つのタイミングチャネル
  • 150fs RMS以下のジッタ出力(代表値)
  • 0.5Hz~1GHzの間で任意の周波数にロック可能なデジタルPLL(DPLL)
  • 0.5Hz~1GHz間で任意の周波数を生成可能なDPLL/デジタル制御オシレータ(DCO)
  • 任意のDPLLまたはDCO出力を位相や周波数と揃えることが可能なDCO出力
  • 同期型イーサネット(SyncE)向けのITU-T G.8262に準拠したDPLL
  • IEEE 1588に対応:
    • 外部IEEE1588ソフトウェアで制御し、PTP/IEEE1588クロックを1.11x10-16以下の周波数分解能で合成可能なDCO
    • Combo BusによりITU-T G.8273.2への準拠が容易
    • 位相測定と制御のための精密な(1ps)分解能
    • すべての出力/入力をPWMクロック信号のデコード/エンコードに設定可能
    • 組み込みフレームや同期パルス、ToDなどのデータの送受信に使用可能なPWM
  • 水晶オシレータまたは基本波用水晶振動子が必要:25MHz〜54MHz
  • オプションのXO_DPLL入力により、XO、TCXO、OCXOの各周波数で1MHzから150MHzまで幅広く選択でき、高い安定性の局部発信器を必要とするアプリケーションに対応可能
  • シリアルプロセッサポートは1MHzのI²Cまたは50MHzのSPIに対応

アプリケーション

ドキュメント

タイトル 分類 日付
PDF1.97 MB
データシート
PDF1.16 MB
アプリケーションノート
PDF70 KB
アプリケーションノート
PDF1.92 MB
アプリケーションノート
PDF2.13 MB
アプリケーションノート
PDF393 KB
アプリケーションノート
PDF231 KB
アプリケーションノート
PDF349 KB
アプリケーションノート
PDF1.62 MB
アプリケーションノート
PDF354 KB
アプリケーションノート
PDF563 KB
アプリケーションノート
PDF148 KB
アプリケーションノート
PDF390 KB
アプリケーションノート
PDF880 KB
アプリケーションノート
PDF584 KB
アプリケーションノート
PDF162 KB
アプリケーションノート
PDF739 KB
アプリケーションノート
PDF633 KB
アプリケーションノート
PDF479 KB
アプリケーションノート
PDF442 KB
アプリケーションノート
PDF566 KB
アプリケーションノート
PDF659 KB
アプリケーションノート
PDF324 KB
アプリケーションノート
PDF38 KB
デバイスエラッタ
PDF10.53 MB
ガイド
PDF2.35 MB
ガイド
PDF213 KB
ガイド
PDF143 KB
ガイド
PDF2.35 MB
ガイド
XLSX321 KB
その他
PDF320 KB
概要
PDF113 KB
製品変更通知
PDF301 KB
製品変更通知
PDF123 KB
製品変更通知
PDF435 KB
製品変更通知
PDF103 KB
リリースノート
PDF6.54 MB
レポート
PDF206 KB
回路図
PDF400 KB
ホワイトペーパー

設計・開発

ソフトウェア/ツール

ソフトウェア/ツール

タイトル Type 会社名
Linux用PTPクロックマネージャIEEE 1588や同期イーサネット通信要件をサポートします。PTPクロックマネージャは、ITU-T標準G.8273.4およびG.8263のニーズに対応したクロックサーボとPDV(パケット遅延変動)フィルタを特長とします。ダウンロード: Protocol Stack ルネサス

ソフトウェアダウンロード

タイトル 分類 日付
ZIP50.82 MB
ソフトウェア/ツール-その他
ZIP48.71 MB
ソフトウェア/ツール-その他
ZIP18.02 MB
ソフトウェア/ツール-その他
ZIP278 KB
ソフトウェア/ツール-その他
ZIP73 KB
ソフトウェア/ツール-その他
ZIP177 KB
ソフトウェア/ツール-その他
ZIP177 KB
ソフトウェア/ツール-その他

モデル

モデル

Title Type Date
モデル-BSDL
モデル-BSDL
モデル-IBIS

ビデオ&トレーニング

IDT ClockMatrix™ Timing Solution for 100Gbps Interface Speeds (IEEE 1588, OTN, and SyncE)

Introducing the IDT ClockMatrix™ family of devices - high-performance, precision timing solutions designed to simplify clock designs for applications with up to 100 Gbps interface speeds. 

They can be used anywhere in a system to perform critical timing functions, such as clock generation, frequency translation, jitter attenuation and phase alignment. A range of devices in the family support BBU, OTN, SyncE, synthesizer and jitter attenuator applications with several density options for each.

For more information, visit www.idt.com/clockmatrix.