特長
- PCIe Gen1-6準拠
- PCIe Gen6共通クロックジッタ < 50fs RMS
- 156.25MHz(12kHz-20MHz)での276fs RMS標準位相ジッタ
- プログラマブル出力2組+LVCMOS REF出力1組
- 1コンフィギュレーションにつき1つの整数値出力、フラクショナルまたはスペクトラム出力周波数
- 出力周波数 1MHz~325MHz(LVDSまたはLP-HCSL)
- 出力周波数 1MHz〜200MHz(LVCMOS)
- 1.8V〜3.3Vコア VDD
- プログラマブル出力ペアごとに1.8V、2.5V、または3.3VのVDDOを個別に設定可能
- HCSL、LVDS、LVCMOSのI/O規格に対応
- AC結合のLVPECLおよびCMLロジックをサポート - AN-891参照
- 50MHz水晶振動子内蔵オプション付き3 × 3mmの16-LGAパッケージ
- Timing Commander™ソフトウェアに対応
説明
9FGV1006は、ルネサスのPhiClock™プログラマブルクロックジェネレータファミリのひとつです。 9FGV1006は、1つの整数、フラクショナルまたはスペクトラム拡散出力周波数の2つのコピーと、水晶振動子の差動入力の1つのコピーを提供します。 2つの選択ピンでハードウェア的に、または2つのI²Cビットでソフトウェア的に要求コンフィギュレーションを選択することができます。 I²Cモードで動作させる場合、ユーザーは4つのOTPコンフィギュレーションから1つをデフォルトとして設定することができます。 4つのユニークなI²Cアドレスが利用可能で、複数のコンポーネントに簡単にI²Cアクセスすることができます。
本デバイスは、ルネサス事業所でのプログラム書き込みが可能です。
カスタムプログラムユーティリティをお試しください。
カスタムプログラムユーティリティをお試しください。
パラメータ
| 属性 | 値 |
|---|---|
| Diff. Outputs | 2 |
| Diff. Output Signaling | LP-HCSL |
| Output Freq Range (MHz) | 100 - 100 |
| Accepts Spread Spec Input | Yes |
| Power Consumption Typ (mW) | 100 |
| Supply Voltage (V) | 1.8 - 1.8, 3.3 - 3.3 |
| Output Type | LP-HCSL |
| Xtal Freq (MHz) | 25 - 25, 50 - 50 |
| Package Area (mm²) | 25 |
| Battery Backup | No |
| Battery Seal | No |
| CPU Supervisory Function POR | No |
| Crystal Frequency Trimming | No |
| Frequency Out Pin | No |
| Inputs (#) | 1 |
| Input Freq (MHz) | 25 - 25, 50 - 50 |
| Function | Generator |
| Input Type | Crystal, LVCMOS |
| Output Banks (#) | 1 |
| Core Voltage (V) | 1.8, 3.3 |
| Output Voltage (V) | 1.8, 3.3 |
パッケージオプション
| Pkg. Type | Pkg. Dimensions (mm) | Lead Count (#) | Pitch (mm) |
|---|---|---|---|
| LGA | 3.0 x 3.0 x 1.1 | 16 | 0.5 |