メインコンテンツに移動

概要

説明

Ultra low power main clock for VIA VX900 chipset

特長

  • Features/Benefits:
    • Supports programmable spread percentage and frequency 
    • Uses external 14.318MHz crystal, external crystal load caps are required for frequency tuning
    • Low power differential clock outputs (No 50Ω resistor to GND needed) 
    • Programmable output skew
    • Programmable watchdog safe frequency
    • Integrated 33ohm series resistor on all differential outputs
    • Low power supply voltage support for differential outputs 
    • Meets PCIEX Gen2 specifications
    • Uses 1.5V core voltage for ultra low power design
    • Output programmable slew rate controls
  • Key Specifications:
    • CPU output cycle-cycle jitter < 85ps
    • PCIEX output cycle-cycle jitter < 125ps
    • +/- 100ppm frequency accuracy for all output clocks
    • CPU-AGP skew ~ 1.1ns typical 
    • AGP-PCIA skew ~ 1.06ns typical
    • AGP-PCIB skew ~ 1.46ns typical
    • CPU1-PCIA skew ~ 2.16ns typical
    • CPU1-PCIB skew ~ 2.46ns typical

製品比較

アプリケーション

ドキュメント

分類 タイトル 日時
データシート PDF 344 KB
EOL通知 PDF 160 KB
製品変更通知 PDF 39 KB
製品変更通知 PDF 611 KB
製品変更通知 PDF 611 KB
製品変更通知 PDF 596 KB
製品変更通知 PDF 544 KB
製品変更通知 PDF 95 KB
製品変更通知 PDF 50 KB
9件

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

製品選択

適用されたフィルター