概要

説明

2.5V Wide Range Frequency DDR1 Clock Driver (45MHz - 233MHz)

特長

  • Low skew, low jitter PLL clock driver 
  • 1 to 10 differential clock distribution (SSTL_2) 
  • Feedback pins for input to output synchronization 
  • PD# for power management 
  • Spread Spectrum-tolerant inputs 
  • Auto PD when input signal removed 
  • Choice of static phase offset available, for easy board tuning

ドキュメント

Document title Document type
分類
日付 日付
PDF 2.78 MB データシート
PDF 536 KB EOL通知
PDF 549 KB EOL通知
PDF 545 KB EOL通知
PDF 544 KB EOL通知
PDF 583 KB 製品変更通知
PDF 611 KB 製品変更通知
PDF 611 KB 製品変更通知
PDF 333 KB 製品変更通知
PDF 95 KB 製品変更通知
PDF 291 KB 製品変更通知
PDF 50 KB 製品変更通知
PDF 790 KB 製品変更通知
PDF 398 KB 製品変更通知
PDF 361 KB 製品変更通知
PDF 252 KB 製品変更通知
PDF 194 KB 製品変更通知
PDF 99 KB 製品変更通知
PDF 1.11 MB 製品変更通知
PDF 201 KB 製品変更通知
20 items

設計・開発

ソフトウェア/ツール

ソフトウェアダウンロード

Software title Software type 分類 日付 日付
PDF 536 KB EOL通知
PDF 549 KB EOL通知
PDF 545 KB EOL通知
PDF 544 KB EOL通知
4 items

モデル