The 5V2305S is a low skew, single input to five output, clock buffer. The 5V2305S has best in class additive phase jitter of sub 50 fsec.

The 5V2305S also supports a synchronous glitch-free Output Enable function to eliminate any potential intermediate incorrect output clock cycles when enabling or disabling outputs. Available in 16-pin TSSOP and 10-pin DFN packages and can operate from a 1.8 V to 3.3 V supply.


  • Extremely low RMS Additive Phase Jitter: 50 fs
  • Low output skew: 50 ps
  • Packaged in 16-pin TSSOP and small 2mm x 2mm 10-pin DFN
  • Low power CMOS technology
  • Operating voltages of 1.8 V to 3.3 V
  • Extended temperature range (-40°C to +105°C)


製品名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Active TSSOP 16 K はい Tube
Active TSSOP 16 K はい Reel
Active DFN 10 K はい Cut Tape
Active DFN 10 K はい Reel


タイトル language 分類 形式 サイズ 日付
5V2305S Datasheet データシート PDF 210 KB
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
IDT Clock Buffers Offers Ultra Low Additive Phase Jitter アプリケーションノート PDF 1.28 MB
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Fanout Buffers Product Overview 製品概要 PDF 739 KB
High-Performance, Low-Phase Noise Clocks Buffers product brief 製品概要 PDF 378 KB


タイトル language 分類 形式 サイズ 日付
5V2305 Hspice Model モデル-HSPICE ZIP 33 KB
5V2305 IBIS Model モデル-IBIS ZIP 31 KB