メインコンテンツに移動

概要

説明

The 72V3641is a 1K x 36 Sync FIFO memory that is a 3.3V version of the 723641. It supports clock frequencies up to 67 MHz and has read access times as fast as 10ns. The FIFO memory has retransmit capability, which allows previously read data to be accessed again. The FIFO operates in First Word Fall Through mode. Communication between each port may take place with two 36-bit mailbox registers. The enables for each port are arranged to provide a simple interface between microprocessors and/or buses with synchronous control.

特長

  • Free-running CLKA and CLKB can be asynchronous or coincident
  • Clocked FIFO buffering data from Port A to Port B
  • Synchronous read retransmit capability
  • Mailbox register in each direction
  • Programmable Almost-Full and Almost-Empty flags
  • Microprocessor interface control logic
  • Input Ready (IR) and Almost-Full (AF) flags synchronized by CLKA
  • Output Ready (OR) and Almost-Empty (AE) flags synchronized by CLKB
  • Available in 132-pin PQFP and 120-pin TQFP packages
  • Easily expandable in width and depth
  • Industrial temperature range (–40C to +85C) is available

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

モデル

分類 タイトル 日時
モデル-SPICE ログインしてダウンロード TAR 40 KB
モデル-IBIS ZIP 11 KB
2件

製品選択

適用されたフィルター