メインコンテンツに移動

概要

説明

This product is obsolete.

特長

製品比較

アプリケーション

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

製品選択

適用されたフィルター

サポート

サポートコミュニティ

サポートコミュニティ

ルネサスエンジニアリングコミュニティの技術スタッフから迅速なオンライン技術サポートを受けることができます。
FAQを参照

よくあるご質問

一般的な質問や回答を集約しているナレッジベースをご覧ください。
サポートチケット

サポートチケット

技術的に深い内容や公開したくない内容のご質問はこちらです。

よくあるご質問

  1. FAQ 104948 : 【クロック】 電気的特性の「発振停止検出回路検出周波数」の規格値はどういう意味か。[2004/12/20]

    発振停止検出回路は、オンチップオシレータ(標準:2MHz)を使用してメインクロックの発振周波数を監視しています。 メインクロックの最低4クロック分がオンチップオシレータの1/16(標準:125kHz)よりも遅くなったときに発振停止と認識 ...

    1970年1月1日
  2. FAQ 104943 : 【シリアルインタフェース】 データシート、ユーザーズマニュアルのシリアルI/O2タイミング図の注に、「転送クロックとして内部クロックを選択している場合、SOUT2端子は転送終了後ハイインピーダンス状態になります。」とあるが、シリアルI/O2制御レジスタのP51/SOUT2 Pチャネル出力禁止ビットをCMOS出力(出力モード時)に設定している時も、ハイインピーダンス状態になるのか。また、どういうタイミングでハイインピーダンス状態になるのか。[2005/07/15]

    転送クロックとして内部クロックを選択している場合は、P51/SOUT2 Pチャネル出力禁止ビットの設定に関わらず、ハイインピーダンス状態になります。 切り替わるタイミングは、転送クロックの最後の立ち上がりから転送クロックの半周期後です ...

    1970年1月1日
  3. FAQ 104942 : 【割り込み】  割り込み禁止フラグ(Iフラグ)が1(割り込み禁止)の状態で、ある割り込みが割り込み許可かつ割り込み要求ありになった時に、CLI命令でIフラグを0(割り込み許可)にすると、割り込み要求を受け付けるタイミングはCLI命令直後か、それともCLI命令の次の命令の後か。[2004/12/20]

    Iフラグを0とするCLI命令の直後に割り込み要求が受け付けられ、割り込み処理動作を開始します。 (#102395)   適用製品 3803H 3803L 3823 3850A 3858 38D2 38D5 7544 7545 7546 7547 7548 7549

    1970年1月1日
よくあるご質問からの全ての結果を参照 (4件)