概要

Description

The 70V7339 is a high-speed 512K x 18 (9Mbit) synchronous Bank-Switchable Dual-Ported SRAM is organized into 64 independent 8K x 18 banks and has two independent ports with separate control, address, and I/O pins for each port, allowing each port to access any 8K x 18 memory block not already accessed by the other port. An automatic power down feature, controlled by CE0 and CE1, permits the on-chip circuitry of each port to enter a very low standby power mode.

特長

  • Bank access controlled via bank address pins
  • Selectable Pipelined or Flow-Through output mode
  • Counter enable and repeat features
  • Dual chip enables allow for depth expansion without additional logic
  • Full synchronous operation on both ports
  • Separate byte controls for multiplexed bus and bus matching compatibility
  • LVTTL- compatible, 3.3V (±150mV) power supply for core
  • LVTTL compatible, selectable 3.3V (±150mV) or 2.5V (±100mV) power supply for I/Os and control signals on each port
  • Available in 208-pin fpBGA and 256-pin BGA packages
  • Includes JTAG functionality
  • Industrial temperature range (-40C to +85C) is available

ドキュメント

タイトル 分類 日付
PDF450 KB
データシート
PDF225 KB
アプリケーションノート
PDF154 KB
アプリケーションノート
PDF112 KB
アプリケーションノート
PDF138 KB
アプリケーションノート
PDF14 KB
デバイスエラッタ
PDF14 KB
デバイスエラッタ
PDF70 KB
EOL通知
PDF24 KB
製品変更通知
PDF252 KB
製品変更通知
PDF194 KB
製品変更通知
PDF729 KB
製品変更通知
PDF290 KB
製品変更通知
PDF80 KB
製品変更通知
PDF38 KB
製品変更通知
PDF26 KB
製品変更通知
PDF197 KB
製品変更通知
PDF150 KB
製品変更通知
PDF65 KB
製品変更通知
PDF150 KB
製品変更通知
PDF13 KB
製品変更通知
PDF274 KB
製品変更通知
PDF44 KB
製品変更通知

設計・開発

ソフトウェア/ツール

ソフトウェアダウンロード

タイトル 分類 日付
PDF70 KB
EOL通知

モデル

モデル

Title Type Date
モデル-BSDL
モデル-IBIS
モデル-SPICE
モデル-VHDL
モデル-Verilog

サポート