メインコンテンツに移動

概要

説明

The XA is a quartz-based PLL clock oscillator family with <1000fs phase jitter that conforms to the AEC-Q200 automotive requirements. Available in a wide frequency range from 0.750MHz to 1350MHz, the XA series crystal oscillators utilize a family of proprietary ASICs, with a key focus on noise reduction technologies.

The 3rd order Delta Sigma Modulator reduces noise to the levels that are comparable to traditional Bulk Quartz and SAW oscillators. With short lead-time, low cost, low noise, wide frequency range, excellent ambient performance, the XA devices are an excellent choice over the conventional technologies. The XA devices have stabilities as tight as ±25ppm. This series provides extremely quick delivery for both standard and custom frequencies.

Customize Your Oscillator Now

特長

  • Conforms to AEC-Q200
  • Frequency range: 0.750MHz to 1350MHz
  • Output types: LVDS, LVPECL, LVCMOS
  • Phase jitter (12kHz to 20MHz): 750fs to 890fs typical (1000fs max)
  • Supply voltage: 2.5V or 3.3V
  • Package options:
    • 3.2 x 2.5 x 1.0 mm
    • 5.0 x 3.2 x 1.2 mm
  • Frequency stability: ± 25ppm, ± 50ppm, or ± 100 ppm
    • Operating temperatures: -40°C to +85°C
  • Frequency stability: ± 50ppm, or ± 100 ppm
    • Operating temperatures:  -40°C to +105°C

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models
本デバイスは、ルネサス事業所でのプログラム書き込みが可能です。カスタムプログラムユーティリティをお試しください。

製品選択

適用されたフィルター

サポート

サポートコミュニティ

サポートコミュニティ

ルネサスエンジニアリングコミュニティの技術スタッフから迅速なオンライン技術サポートを受けることができます。
FAQを参照

よくあるご質問

一般的な質問や回答を集約しているナレッジベースをご覧ください。
サポートチケット

サポートチケット

技術的に深い内容や公開したくない内容のご質問はこちらです。

サポートコミュニティ

  1. e2 studioでCMakeでビルドする、というアプリケーションノートがあるのですがスマートコンフィグレータは使えるのでしょうか?

    こんにちは。NoMaYです。Visual Studio 2022を触っていて、これからVisual Studio上でCC-RX/CC-RL/CC-RHを使うならCMakeを使うのが良いのかな?と思い始めたところ、ルネサスさんから以下のアプリケーションノートが ...

    2021年11月24日
  2. BLEデータ受信用Androidアプリケーションについて

    ... BLEデータを受信する為のAndroid用アプリケーションを作成しています。Androidアプリケーションですが、開発環境はVisualStudioとXamarinを使い、BLEライブラリはXamarin用で提供されている、Plugin.BluetoothLE 6.2.3を用いています。 IoT ...

    2019年9月10日
  3. e2 studioでCMakeでビルドする、というアプリケーションノートがあるのですがスマートコンフィグレータは使えるのでしょうか?

    こんにちは。NoMaYです。Visual Studio 2022を触っていて、これからVisual Studio上でCC-RX/CC-RL/CC-RHを使うならCMakeを使うのが良いのかな?と思い始めたところ、ルネサスさんから以下のアプリケーションノートが ...

    2021年11月24日
サポートコミュニティからの全ての結果を参照 (16件)

よくあるご質問

  1. -Xaliasオプションについて

    ... 性を考慮し、「b=a;」では、"a"の値をロードして"b"にストアします。そのため、ポインタ"p"が変数"a"のアドレスを指しているのであれば、-Xalias=ansiと-Xalias=noansiオプションでは実行結果が異なります。

    2021年8月17日
  2. e² studioへのコンパイラのインストール・更新方法

    ... してください。注意:フォルダ名にスペースコードが含まれる場合はフォルダ名を先に変更しておいてください。 xattr –dr com.apple.quarantine <ツールチェーンインストール先のフォルダパス> インストール後はWindows環境と同様に「Renesas ツールチェーンの管理 ...

    2024年10月25日
  3. FAQ 1002610 : uPD75P0016でPORT22 をクロック出力に設定すると電源を入れる度にクロックが出たりでなかったりします。ただ、オシロスコープのプローブを接続していると95%以上の確率で動作しますが、 たまにはクロックが出ない場合も有ります。

    ... A, #0H MOV  PORT2, A MOV  PORT3, A SET1  P2.3 MOV  PORT4, A MOV  PORT5, A MOV  PORT6, A MOV  PORT7, A MOV  XA, #10000100B MOV  PMGB, XA MOV  XA, #0 MOV  PMGC, XA ポート2のビット3のセット命令 (SET1 P2.3) に ...

    1970年1月1日
よくあるご質問からの全ての結果を参照 (4件)

ビデオ&トレーニング

IDT provides a brief overview of the timing solutions optimized for various configurations using the NXP (Freescale) QorIQ / Layerscape processors.

Presented by Ron Wade, PCI Express timing expert. For more information about IDT's timing solutions, visit www.IDT.com/go/clocks.

TRANSCRIPT

So, hi there, this is Ron Wade again and we're going to be talking about timing solutions that IDT has for NXP's QorIQ and Layerscape CPU. And in the middle here, what I've drawn, in the middle of the box here, is what I refer to as our all-in-one solutions. These are single chips that may have all the clocks you need to build your system around the NXP CPUs. So, the three parts I have listed here are the 6P49V205, the 5P49V5907, and 5P49V5908. These provide a mix of the clocks that were needed over here for the CPU cores and SerDes clocks, and they're all on a single chip. If these suit your needs, these are ideal, these are the smallest core footprint parts to use. 
 
The other approach besides all-in-one is the building block approach, and I'm going to start over here on the left side with the CPU clocks and the memory controller. For this solution over here, we have the 5P49V5901, or it could be a 6901, depending on your requirements. And, this guy has the most flexibility as far as programming up any combination of DDR clock or CPU clock that you want, as well as the 24 MHz USB clock and a 125 MHz clock. 
 
If you're using the Layerscape CPU with the reduced oscillator mode where you have the 100 MHz non-spread clock coming in, you might want to consider the 9FGV0 series or the 9FGL0 series. These are very high-performance PCI Express clock generators, the V being a 1.8 volt part and the L being a 3.3 volt part that are available. The terminations are integrated, they're very low power and they also have some extra copies in case SerDes is a PCI Express SerDes. So, this is the ideal solution if you want to go building block over here. 
 
And then for the SerDes clocks, we've got the 125 MHz differential for Gigabit Ethernet, the 156 MHz for 10 gig, and the 100 MHz for PCIe. We have again a different set of flavors we can go with. We have the 5P49V6901, which is a better performing, lower phase jitter version of the 5901 over here. This guy's ideal if you have a mix of these SerDes frequencies in your design. If you're in a homogeneous environment, for instance, where everything's PCI Express or everything is 125 MHz, then you could use the 9FGV parts, or I'll use an output from over there, over on this side for the 100 MHz output, or you could use these guys programmed up to be 125 as well. Or if you've got a 125 coming from over there, you can use one of the 9DVD buffers which are the 1.8V buffers to fan that out. Likewise, we have similar parts with 3.3-volt power supplies, if that's what you prefer. The 9FGL0 series, it should give you the 100 to the 125, and the 9DVL0 series which can provide a fanout buffer for any of these three frequencies.
 
So, that's an overview of the timing solutions for NXP's QorIQ and Layerscape CPUs. This is Ron Wade at IDT again. Thanks for watching and see you next time.