メインコンテンツに移動

概要

説明

The µPD48576209F1 is a 67, 108, 864-word by 9 bit, the µPD48576218F1 is a 33, 554, 432 word by 18 bit and the µPD48576236F1 is a 16, 777, 216 word by 36 bit synchronous double data rate Low Latency RAM fabricated with advanced CMOS technology using one-transistor memory cell. The µPD48576209F1, µPD48576218F1 and µPD48576236F1 integrate unique synchronous peripheral circuitry and a burst counter. All input registers controlled by an input clock pair (CK and CK#) are latched on the positive edge of CK and CK#. These products are suitable for application which require synchronous operation, High-Speed, low voltage, high density and wide bit configuration.

特長

  • SRAM-type interface
  • Double-data-rate architecture
  • PLL circuitry
  • Cycle time: 1.875 ns @ tRC = 15 ns 2.5 ns @ tRC = 15 ns 2.5 ns @ tRC = 20 ns 3.3 ns @ tRC = 20 ns
  • Non-multiplexed addresses
  • Multiplexing option is available.
  • Data mask for WRITE commands
  • Differential input clocks (CK and CK#)
  • Differential input data clocks (DK and DK#)
  • Data valid signal (QVLD)
  • Programmable burst length: 2 / 4 / 8 (x9 / x18 / x36)
  • User programmable impedance output (25 Ω - 60 Ω)
  • JTAG boundary scan

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

製品選択

適用されたフィルター