メインコンテンツに移動

概要

説明

The 650-40 is a clock chip designed for use in Ethernet Switch applications. Using IDT’s patented Phase-Locked Loop (PLL) techniques, the device takes a 25 MHz crystal input and produces various output clock frequencies as listed in Output Select Table.

特長

  • Packaged in 16-pin TSSOP
  • Pb (lead) free package
  • Operating voltage of 3.3 V
  • Low power consumption
  • Input frequency of 25 MHz
  • Low long-term jitter
  • 2.5 V to 3.3 V clock outputs

製品比較

アプリケーション

ドキュメント

分類 タイトル 日時
データシート PDF 244 KB
製品変更通知 PDF 663 KB
EOL通知 PDF 72 KB
EOL通知 PDF 72 KB
製品変更通知 PDF 361 KB
5件

設計・開発

モデル

ECADモデル

SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

Diagram of ECAD Models

製品選択

適用されたフィルター