9ERS3165 follows Intel CK505 Yellow Cover specification. This clock synthesizer provides a single chip solution for Intel processors and Intel based systems. 9ERS3165 is driven with a 14.318MHz crystal. It also provides a tight ppm accuracy output for Serial ATA and PCI-Express support.

特長

  • 2 - CPU differential low power push-pull pairs
  • 9 - SRC differential low power push-pull pairs
  • 1 - CPU/SRC selectable differential low power push-pull pair
  • 1 - SRC/DOT selectable differential low power push-pull
  • 5 - PCI, 33MHz
  • 1 - PCI_F, 33MHz free running
  • 1 - USB, 48MHz
  • 1 - REF, 14.318MHz
  • CPU outputs cycle-cycle jitter < 85ps
  • SRC output cycle-cycle jitter < 125ps
  • PCI outputs cycle-cycle jitter < 250ps
  • +/- 100ppm frequency accuracy on CPU & SRC clocks
  • Does not require external pass transistor for voltage regulator
  • Integrated 33ohm series resistors on differential outputs, Zo=50Ω
  • Supports spread spectrum modulation, default is 0.5% down spread
  • Uses external 14.318MHz crystal, external crystal load caps are required for frequency tuning
  • Selectable between one SRC differential push-pull pair and two single-ended outputs
  • Meets PCIEX Gen2 specification on dedicated SRC outputs. Muxed SRC outputs meet PCIEX Gen1 specification, except SRC1.
  • Meets PCIEX <85ps cycle-tocycle jitter for SRC[11:1]
  • Single-ended programmable slew rate control for RFI reduction

製品選択

製品名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Active TSSOP 64 I はい Tube
Availability
Active TSSOP 64 I はい Reel
Availability
Active VFQFPN 64 I はい Tray
Availability
Active VFQFPN 64 I はい Reel
Availability

ドキュメント&ダウンロード

タイトル language 分類 形式 サイズ 日付
データシート
9ERS3165 Datasheet データシート PDF 518 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-879 Low-Power HCSL vs Traditional HCSL アプリケーションノート PDF 235 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-808 PCI Express/HCSL Termination アプリケーションノート PDF 137 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
その他資料
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB

ニュース&各種リソース