概要
説明
The 664-02 provides clock generation and conversion for clock rates commonly needed in HDTV digital video equipment. The 664-02 uses the latest Phase-Locked Loop (PLL) technology to provide excellent phase noise and long-term jitter performance for superior synchronization and S/N ratio. For audio sampling clocks generated from 27 MHz, use the 661. Please contact IDT if you have a requirement for an input and output frequency not included in this document. IDT can rapidly modify this product to meet special requirements.
特長
- Packaged in 16-pin TSSOP
- Pb (lead) free package, RoHS compliant
- Clock or crystal input
- Low phase noise
- Low jitter
- Exact (0 ppm) multiplication ratios
- Power-down control
- Improved phase noise over ICS660
- Differential outputs
- Supports SMTE 292M HD-SDI standard for HDTV broadcast
製品比較
アプリケーション
ドキュメント
ピックアップ
ログイン後、ご登録が可能となります。
|
|
|
---|---|---|
分類 | タイトル | 日時 |
データシート | PDF 252 KB | |
EOL通知 | PDF 218 KB | |
製品変更通知 | PDF 611 KB | |
製品変更通知 | PDF 611 KB | |
製品変更通知 | PDF 596 KB | |
製品変更通知 | PDF 544 KB | |
製品変更通知 | PDF 663 KB | |
製品変更通知 | PDF 439 KB | |
製品変更通知 | PDF 361 KB | |
9件
|
設計・開発
モデル
ECADモデル
SamacSysの回路図シンボル、PCBフットプリント、および3D CADモデルは、製品オプションテーブルのCADモデルリンクをクリックすることで参照できます。シンボルまたはモデルが対応していない場合は、SamacSysに直接リクエスト可能です。

製品選択
適用されたフィルター