The IDT8N3PF10VA-159I is a programmable LVPECL synthesizer that is “forward” footprint compatible with standard 5mm x 7mm oscillators. The device uses IDT’s fourth generation FemtoClock® NG technology for an optimum of high clock frequency and low phase noise performance. Forward footprint compatibility means that a board designed to accommodate the crystal oscillator interface and the optional control pins is also fully compatible with a canned oscillator footprint - the canned oscillator will drop onto the 10-VFQFN footprint for second sourcing purposes. This capability provides designers with programability and lead time advantages of silicon/crystal based solutions while maintaining compatibility with industry standard 5mm x 7mm oscillator footprints for ease of supply chain management.

The IDT8N3PF10VA-159I generates four default frequencies 100MHz or 156.25MHz from a 25MHz fundamental mode crystal, or 212.5MHz or 106.25MHz from a 26.5625MHz fundamental mode crystal. The output frequency is selected by FSEL0 and FSEL1 pins.

特長

  • Fourth Generation FemtoClock® NG technology
  • Footprint compatible with 5mm x 7mm differential oscillators
  • Generates 100MHz or 156.25MHz from a 25MHz crystal, or 212.5MHz or 106.25MHz from a 26.5625MHz mode crystal
  • One differential LVPECL output pair
  • Crystal oscillator interface which can also be overdriven using a single-ended reference clock
  • RMS phase jitter @ 156.25MHz, 10kHz – 1MHz: 0.201ps (typical)
  • Full 3.3V or 2.5V operating supply
  • -40°C to 85°C ambient operating temperature
  • Available in lead-free (RoHS 6) package

製品選択

製品名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Active VFQFPN 10 I はい Tray
Availability
Active VFQFPN 10 I はい Reel
Availability

ドキュメント

タイトル language 分類 形式 サイズ 日付
データシート
IDT8N3PF10VA-159I Datasheet データシート PDF 951 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-831 The Crystal Load curve アプリケーションノート PDF 395 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-832 Timing Budget and Accuracy アプリケーションノート PDF 131 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-830 Quartz Crystal Drive Level アプリケーションノート PDF 143 KB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-802 Crystal-Measuring Oscillator Negative Resistance アプリケーションノート PDF 136 KB
AN-801 Crystal-High Drive Level アプリケーションノート PDF 202 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
AN-803 Crystal Timing Budget and Accuracy for Renesas Timing Clock Products アプリケーションノート PDF 108 KB
PCN / PDN
PCN# : W1308-01 Change of Passivation Thickness 製品変更通知 PDF 941 KB
その他資料
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB

ニュース&各種リソース