概要
特長
- 2 - CPU differential low power push-pull pairs
- 7 - SRC differential push-pull pairs 1 - CPU/SRC selectable differential low power push-pull pair
- 1 - SRC/DOT selectable differential low power push-pull pair 1 - SRC/SE selectable differential push-pull pair/Single-ended
- CPU outputs cycle-cycle jitter 85ps
- SRC output cycle-cycle jitter 125ps
- PCI outputs cycle-cycle jitter 250ps
- +/- 100ppm frequency accuracy on all outputs
- SRC outputs meet PCIe Gen2 when sourced from PLL3
製品比較
アプリケーション
設計・開発
モデル
ECADモデル
[製品選択]テーブル内の製品名をクリックするとSamacSysが提供する回路図シンボル、PCBフットプリント、3D CADモデルがご確認いただけます。 お探しのシンボルやモデルが見つからない場合、Webサイトから直接リクエストできます。