Along with CSPUA877A or 98ULPA877A DDR2 PLL Provides a fully JEDEC compliant solution for DDR2 RDIMMs for 400, 533, 667 and 800MHz.

特長

  • 28-bit 1:2 registered buffer with parity check functionality
  • Supports SSTL_18 JEDEC specification on data inputs and outputs
  • Supports LVCMOS switching levels on CSGateEN and RESET inputs
  • Low voltage operation: VDD = 1.7V to 1.9V

descriptionドキュメント

タイトル language 分類 形式 サイズ 日付
データシート
star 74SSTUBF32865A Datasheet データシート PDF 492 KB
PCN / PDN
PLC# : 210008 End-of-Life (EOL) Process on Select Part Numbers Product Life Cycle Notice PDF 783 KB
PCN# : A1604-01 Add OSET Taiwan as Alternate Assembly 製品変更通知 PDF 31 KB