RZ/A1LにEthernetAVBとJPEGコーデックユニットを追加。Arm® Cortex®-A9搭載 組込みプロセッサ

 

RZ/A1LUは、3 MBの内蔵SRAMにより、外付けSDRAMなしでWVGA (800x480) サイズ2画面分またはWSVGA (1024x600)サイズ1画面分の画像表示に必要な画像情報を記録可能です。RZ/A1LUはEthernet AVBとJPEGコーデックユニットを追加し画像処理能力を向上。RZ/A1LUを使用すると、MCUのように組込みシステムを設計し、400MHz Arm®Cortex®-A9 MPUの性能を得ることができます。 Linux、RTOS、またはBare Metalをサポートしており、コンパクトで高性能なIntelligent IoT End Pointデバイスを設計するのに最適なデバイスです。さまざまなサイズのQFPおよびBGAパッケージによりボードレイアウトの柔軟性をサポートし、最大128 MBの外部メモリを拡張するSDRAMインターフェイスを備えています。

 

特長:

項目 RZ/A1LU
品名/用途/パッケージ 176 ピン R7S721030VLFP
Car Accessory
176ピンQFP (24mm×24mm) 0.5mmピッチ
R7S721030VCFP
Industry usage etc.
176ピンQFP (24mm×24mm) 0.5mmピッチ
R7S721030VCBG
Industry usage etc.
176ピンBGA (8mm×8mm) 0.5mmピッチ
208 ピン R7S721031VLFP
Car Accessory
208ピンQFP (28mm×28mm) 0.5mmピッチ
R7S721031VCFP
Industry usage etc.
208ピンQFP (28mm×28mm) 0.5mmピッチ
233 ピン
R7S721031VLBG
Car Accessory
233ピンBGA (15mm×15mm)
0.8mmピッチ
R7S721031VCBG
Industry usage etc.
233ピンBGA (15mm×15mm)
0.8mmピッチ
電源電圧 3.3V/1.18V
最大動作周波数 400MHz
CPUコア Arm®社Cortex®-A9(Jazelle®, NEON™搭載)
内蔵RAM 大容量メモリ:3Mバイト
(ビデオ表示用/ワーク領域用、内128Kバイトをデータ保持用と共用)
キャッシュメモリ 1次キャッシュメモリ:64Kバイト(命令32K/データ32K分離、TLB128エントリ) 2次キャッシュメモリ:128KB(CoreLink™ Level 2 Cache Controller L2C-310搭載)
外部メモリ バスクロック最大66.67MHz
バスステートコントローラにより、SRAM、バイト選択付きSRAM、SDRAM、バーストROM(クロック同期/クロック非同期)との直結が可能。 また、アドレス/データマルチプレクスI/O(MPX)インタフェースをサポート。
アドレス空間 64Mバイト×6
データバス幅:外部8/16/32ビット
グラフィックス機能 ビデオディスプレイコントローラ (1チャネルの映像入力と1チャネルのパネル出力対応)
キャプチャエンジンユニット(CMOSカメラインターフェース)
JPEGコーデックユニット
オーディオ機能 SCUX(非同期サンプリングレート変換、デジタルボリューム&ミュート、ミキサ機能を搭載)
シリアルサウンドインタフェース×4チャネル
ルネサスSPDIFインタフェース
タイマ機能 多機能16ビットタイマ(MTU2)×5チャネル
32ビットOSタイマ×2チャネル
ウォッチドッグタイマ
リアルタイムクロック
コネクティビティ機能 USB2.0 ホスト/ファンクションモジュールx2チャネル(ホストまたはファンクションを選択可能)
SDホストインタフェース×2チャネル(SDカードのライセンスを取得していることが必要)
MMCホストインタフェース
イーサネットコントローラ(10Mbps/100Mbps転送、IEEE802.3準拠PHYインタフェースMIIに対応)
Ethernet AVB(IEEE802.1 Audio/Video Bridging)コントローラ(守秘契約要)
SPI マルチI/O バスコントローラ×1チャネル (1チャネルにシリアルフラッシュメモリ2 個まで接続可能、CPUからの直接実行対応)
16段FIFO付シリアルコミュニケーションインタフェース (SCIF)×5 チャネル (調歩同期式とクロック同期式の2方式のシリアル通信が可能)
シリアルコミュニケーションインタフェース×2チャネル
(スマートカードインタフェース、IrDA規格1.0対応)
ルネサスシリアルペリフェラルインタフェース×3チャネル
I2C バスインタフェース×4チャネル
コントローラエリアネットワーク(CAN)×2チャネル
システム・アナログ機能 クロック発振器(CPG):PLL内蔵、最大32逓倍、SSCG回路内蔵
ダイレクトメモリアクセスコントローラ×16チャネル
割り込みコントローラ(Arm® 社Generic Interrupt Controller[PL390]搭載)
A/D変換器(12ビット分解能)×8チャネル
デバッグインタフェース
CoreSight™ アーキテクチャ採用
JTAG 標準端子配置
オプション機能 セキュアブートエンジン(守秘契約要)
ブートモード ブートモード0:CS0空間に接続されたメモリ(バス幅16bit)からブート
ブートモード1:シリアルフラッシュメモリからブート
ブートモード2:SDコントローラ内蔵NANDフラッシュメモリからブート
ブートモード3:MMCコントローラ内蔵NANDフラッシュメモリからブート
低消費電力モード スリープモード
ソフトウェアスタンバイモード
ディープスタンバイモード
モジュールスタンバイモード

ピン数 / メモリサイズのラインアップ:

SRAM

3072KB
ピン数
パッケージ
176
LFQFP
176
LFBGA
208
LFQFP
233
BGA

 

ブロック図:

赤文字は製品間(RZ/A1LUと RZ/A1L)の仕様相違点を表します

RZ/A1LU ブロック図

*Arm、Cortex、はArm Limitedの登録商標または商標です。 
CAN(Controller Area Network):独Robert Bosch GmbHが提唱している車載用のネットワーク仕様です。 
その他、本リリース中の製品名やサービス名は全てそれぞれの所有者に属する商標または登録商標です。

発注型名の見方についてはこちら

 

ソフトウェア/ハードウェア共通情報

タイトル 概要
My Renesas My Renesasに登録いただくと、各種ドキュメントの改訂情報、ツール製品などのダウンロードサービスやメールニュースなどの各種サービスをご利用いただけるようになります。
セミナー 当製品のセミナーや、学習のための情報が掲載されています。
FAQ 当製品のよくあるお問合せ、開発のヒントが掲載されています。
フォーラム ルネサスの総合コミュニティサイトです。
R-INコンソーシアム 産業分野のソリューションをルネサスおよびパートナー同士のコラボレーションで創出し、積極的な情報発信活動を行っています。

 

ハードウェア設計支援情報

タイトル 概要
発振回路特性 以下の発振子メーカサイトから各製品に適合する発振子とマッチング回路を参照することができます。お客様のシステムにおける最適発振回路定数が必要な場合は、発振子メーカにご依頼ください。

メインクロック用発振子 :
京セラ(株):クリックして発振評価結果をご確認ください。
(株)村田製作所:リンク先ページの、ICメーカから“Renesas Electronics”を選択し、IC品名に“R7S2103“を入力して検索してください。
回路CADデータ,基板CADデータ 回路図CADデータ, 基板CADデータを提供しております。ぜひご利用ください。
サンプルコードとアプリケーションノートを掲載しています。各フィルタで絞込みを行えます。

下記をご確認ください

免責事項:

当サイトの情報は、当社の提携パートナーが提供する情報に基づいています。当社は、これらの情報をあくまで便宜上の目的で提供しており、当サイトのコンテンツ、サイトの変更、更新内容について、一切の責任を負いません。一部のリンクについては、当社以外のウェブサイトへリンクされており、それらのウェブサイトは当社の管理下にありません。リンク先サイトのコンテンツ、変更、更新内容に関して、当社はいかなる責任も負いません。当社は、このようなリンクをあくまで便宜上の目的で提供しており、当社ウェブサイトからのリンクに関し、リンク先サイトの内容を保証するものではありませんのでご了承ください。

当サイト上で言及されているサードパーティ製品、及びサービスに関する情報は、それが単独製品あるいはルネサス製品と関連がある場合においても、それらの製品、サービス、保証の適合性について、いかなる保証も表明もするものではありません。