The ISL70005SEH is radiation hardened dual output Point-of-Load (POL) regulator combining the high efficiency of a synchronous buck regulator with the low noise of a Low Dropout (LDO) regulator. They are suited for systems with 3. 3V or 5V power buses and can support continuous output load currents of 3A for the buck regulator and ±1A for the LDO. The buck regulator uses a voltage mode control architecture and switches at a resistor adjustable frequency of 100kHz to 1MHz. Externally adjustable loop compensation allows for an optimum balance between stability and output dynamic performance. The internal synchronous power switches are optimized for high efficiency and excellent thermal performance. The LDO is completely configurable independent of the switching regulator. It uses NMOS pass devices and separate chip bias voltage (L_VCC) to drive its gate, enabling the LDO to operate with a very low voltage at the L_VIN input. The LDO can sink and source up to 1A continuously, making it an ideal choice to power DDR memory. The ISL70005SEH is available in a space saving 28 Ld ceramic dual flat-pack package or in die form. It is specified to operate across a temperature range of TA = -55°C to +125°C.


  • Dual output regulator: Sync buck and LDO
  • Independent EN, SS, and PG indicators
  • ±1% reference voltage
  • 1A current sourcing/sinking capability on LDO
  • External clock synchronization: 100kHz to 1MHz
  • Full military temperature range operation
    • TA = -55°C to +125°C
    • TJ = -55°C to +150°C
  • Radiation acceptance testing - ISL70005SEH
    • HDR (50-300rad(Si)/s): 100krad(Si)
    • LDR (0.01rad(Si)/s): 75krad(Si)
  • SEE hardness (see test report)
    • No SEB or SEL at LET 86.4MeV•cm2/mg
    • SET at LET 86.4MeV•cm2/mg <±3% ΔVOUT
    • No SEFI at LET 43MeV•cm2/mg
  • Electrically screened to DLA SMD 5962-19209


  • Point-of-load for low power FPGA core
  • Auxiliary and I/O supply voltages
  • DDR memory power for VDDQ and VTT rails
  • Distributed power system of satellite payloads


発注型名 Part Status Pkg. Type Carrier Type 購入/サンプル
Active CFP Tray
Active CFP Tray


タイトル 他の言語 分類 形式 サイズ 日付
ISL70005SEH, ISL73005SEH Datasheet データシート PDF 1.40 MB
ISL70005SEHDEMO1Z User's Manual マニュアル PDF 1024 KB
ISL70005SEHEV2Z User's Manual マニュアル PDF 1.20 MB
R34AN0002EU: ISL70005SEH iSim:PE Model vs Silicon Application Report アプリケーションノート PDF 2.79 MB
Wafer by Wafer Low Dose Rate Acceptance White Paper ホワイトペーパー PDF 533 KB
AN9867: End of Life Derating: A Necessity or Overkill アプリケーションノート PDF 338 KB
ISL70005SEH FPGA Bode iSim:PE Model モデル SXSCH 542 KB
ISL70005SEH FPGA Load Step iSim:PE Model モデル SXSCH 541 KB
ISL70005SEH DDR Tracking iSim:PE Model モデル SXSCH 553 KB
ISL70005SEHEV2Z Design Files 設計ファイル ZIP 2.01 MB
ISL70005SEHDEMO1Z Design Files 設計ファイル ZIP 1.06 MB
Intersil Space Products Brochure カタログ PDF 3.14 MB
ISL70005SEH Total Dose Test Report レポート PDF 461 KB
ISL70005SEH SEE Test Report レポート PDF 1.69 MB
Standard Microcircuit Drawing 5962-19209 (ISL73005SEH, ISL70005SEH) その他資料 0 KB


タイトル 分類 Description 会社名
iSim オンライン設計/シミュレーションツール Simulator iSim Personal Edition(iSim:PE)は、プロジェクトの早い段階で設計サイクルを加速しリスクを低減し、現在および次世代の設計で使用できる部品を特定します。 Renesas


製品名 タイトル 分類 会社名
ISL70005SEHDEMO1Z 耐放射線特性、デュアル出力ポイント・オブ・ロード、統合同期バック、低ドロップアウト・レギュレータ デモボード デモ Renesas
ISL70005SEHEV2Z 耐放射線特性、デュアル出力ポイント・オブ・ロード、統合同期バック、低ドロップアウト・レギュレータ評価ボード 評価 Renesas


分類 日付 昇順で並び替え
Low Dose Rate Acceptance Testing 基本ページ 2020年3月25日
Radiation Tolerant Plastic-Package ICs 基本ページ 2020年3月20日
Standard Data Package 基本ページ 2020年3月19日
Rad Hard SMD Test Flow 基本ページ 2020年3月19日
Rad Hard Test Reports 基本ページ 2020年3月19日