概要

Description

The 72V261 is a 16K x 9 SuperSync FIFO memory with clocked read and write controls. It's a functionally compatible version of the 72261 designed to run off a 3.3V supply for very low power consumption. The Frequency Select pin (FS) has been removed, thus it is no longer necessary to select which of the two clock inputs, RCLK or WCLK, is running at the higher frequency. The period required by the retransmit operation and the first word data latency period is now fixed and short. (The variable clock cycle counting delay associated with the latency period found on previous SuperSync devices has been eliminated on this SuperSync family.)

特長

  • Pin-compatible with the 72V2x1and 72V21x1 SuperSync FIFOs
  • Functionally compatible with the 5 Volt 72261
  • 10ns read/write cycle time (6.5ns access time)
  • Fixed, low first word data latency time
  • 5V input tolerant
  • Auto power down minimizes standby power consumption
  • Retransmit operation with fixed, low first word data latency time
  • Empty, Full and Half-Full flags signal FIFO status
  • Programmable Almost-Empty and Almost-Full flags
  • Easily expandable in depth and width
  • Independent Read and Write clocks (permit reading and writing simultaneously)
  • Available in the 64-pin TQFP and STQFP packages
  • Industrial temperature range (–40C to +85C) is available

ドキュメント

タイトル 分類 日付
PDF287 KB
データシート
PDF645 KB
EOL通知
PDF123 KB
ガイド
PDF611 KB
製品変更通知
PDF611 KB
製品変更通知
PDF95 KB
製品変更通知
PDF50 KB
製品変更通知
PDF24 KB
製品変更通知
PDF252 KB
製品変更通知
PDF164 KB
製品変更通知
PDF94 KB
製品変更通知
PDF290 KB
製品変更通知
PDF80 KB
製品変更通知
PDF26 KB
製品変更通知
PDF150 KB
製品変更通知
PDF65 KB
製品変更通知
PDF150 KB
製品変更通知
PDF49 KB
製品変更通知
PDF48 KB
製品変更通知
PDF47 KB
製品変更通知
PDF274 KB
製品変更通知
PDF44 KB
製品変更通知

設計・開発

ソフトウェア/ツール

ソフトウェアダウンロード

タイトル 分類 日付
PDF645 KB
EOL通知

モデル

サポート