V850ES/Jx3-Eは,V850ES CPUコアを使用したイーサネット用32ビット・シングルチップ・マイクロコントローラです。ROM/RAM,タイマ/カウンタ、シリアル・インタフェース,A/Dコンバータ,D/Aコンバータ,DMAコントローラ,CAN,USB機能コントローラ,

IEEE 802.3に準拠したイーサネットコントローラなどの周辺機能を内蔵しています。

 

メインソリューション

特長:

  • 動作電圧: 2.85 - 3.6 V
  • 最高動作周波数: 50 MHz
  • ROM容量: 64 KB - 512 KB フラッシュ・メモリ
  • RAM容量: 内部 32 KB - 64 KB(16 KBデータ・RAM空間を含む), 76 KB - 124 KB (16/64 KBデータRAM空間を含む)
  • 64ピンLQFP パッケージ, 64ピン WQFN パッケージ, 64ピン FBGA パッケージ, 80ピン LQFP パッケージ, 128ピン
  • LQFP パッケージ, 144ピン LQFP パッケージ,
  • IEEE802.3に準拠した10/100 Mbps Ethernet Media Access Controller(MAC)と,フロー制御機能を持つFIFO,お
  • よびRFC1071に準拠したチェックサム計算機能(受信のみ)を搭載
  • 命令数: 83
  • 最小命令実行時間: 20 ns (メイン・クロック(fXX)= 50 MHz動作時)
  • クロック
    • メイン・クロック発振: fX = 3 - 6.25 MHz
    • サブクロック発振: fXT = 32.768 kHz
    • 内蔵発振: fR = 220 kHz (TYP.)
  • 汎用レジスタ: 32ビット×32本
  • インストラクション・セット:
    • 符号付き乗算
    • 飽和演算
    • 32ビット・シフト命令
    • ビット操作命令
    • ロング/ショート形式を持つロード/ストア命令
  • メモリ空間: 64 MBリニア・アドレス空間
  • 外部バス・インタフェース: マルチプレクス・バス, セパレート・バス
  • I/Oライン: 29/41/64/84/100
  • 割り込み/例外:
    • ノンマスカブル割り込み: 2 要因
    • マスカブル割り込み: 62/66/70/99/103/109/113 要因
  • タイマ/カウンタ
    • 16ビット・タイマ/イベント・カウンタ AA (TAA): 4/6 チャネル
    • 16ビット・タイマ/イベント・カウンタ AB (TAB): 1/2 チャネル
    • モータ制御機能
    • 16ビット・インターバル・タイマ M (TMM): 4 チャネル
    • 6ビット・タイマ/イベント・カウンタT (TMT): 1 チャネル
    • リアルタイム・カウンタ: 1 チャネル
    • ウォッチドッグ・タイマ: 1 チャネル
  • リアル・タイム出力機能: 0/6 チャネル
  • A/Dコンバータ: 10ビット分解能 x 8/12 チャネル
  • シリアル・インタフェース
    • イーサネット・コントローラ: 1 チャネル
    • USBファンクション・コントローラ: 1 チャネル
    • CAN :1 チャネル (µPD70F3829, µPD70F3833, µPD70F3837, µPD70F3783, 70F3786 のみ)
    • FIFO付きアシンクロナス・シリアルインタフェースB(UARTB): 0/2 チャネル
    • アシンクロナス・シリアル・インタフェース C(UARTC): 3/5/6/8 チャネル
    • FIFO付き3線式可変長シリアル・インタフェースE(CSIE): 0/2 チャネル
    • クロック同期式シリアル・インタフェース F(CSIF): 3/5/6 チャネル
    • I2Cバス・インタフェース: 2/3/4/5 チャネル
  • DMAコントローラ : 4 チャネル
  • パワー・セーブ機能: HALT/IDLE1/IDLE2/STOP/サブクロック/サブIDLEモード
  • オンチップ・デバッグ機能

 

ピン数-メモリサイズのラインアップ:

プログラムフラッシュ
SRAM
512KB
124KB
       
512KB
76KB
       
384KB
124KB
         
384KB
76KB
         
256KB
76KB
         
256KB
64KB
   
128KB
48KB
     
64KB
32KB
     
ピン数
パッケージ
64
LFQFP
80
LFQFP
100
LFQFP
121
LFBGA
128
LFQFP
144
LFQFP

発注型名の見方についてはこちら

 

ソフトウェア/ハードウェア共通情報

タイトル 概要
My Renesas MY RENESASに登録いただくと、各種ドキュメントの改訂情報、ツール製品などの
ダウンロードサービスやメールニュースなどの各種サービスをご利用いただけるようになります。
セミナー 当製品のセミナーや、学習のための情報が掲載されています。
FAQ 当製品のよくあるお問合せ、開発のヒントが掲載されています。
フォーラム ルネサスの総合コミュニティサイトです。
Video 当製品に関するVideoコンテンツをご覧いただけます。

 

ソフトウエア設計支援情報

タイトル 概要
CS+ 統合開発環境です。コーディング、アセンブル/コンパイルからシミュレーションに至るまでご利用頂けます。
(スタータキットにも添付されています。)
E1 ルネサス標準のオンチップデバッギングエミュレータです。低価格で実開発に十分なデバッグが行えます。
(スタータキットにも添付されています。)

 

ハードウェア設計支援情報

タイトル 概要
特性データ 実力値が掲載されています。セット開発のリファレンスだけでなく、システム評価時にもご利用いただけます。
サンプルコードとアプリケーションノートを掲載しています。各フィルタで絞込みを行えます。

下記をご確認ください

免責事項:

当サイトの情報は、当社の提携パートナーが提供する情報に基づいています。当社は、これらの情報をあくまで便宜上の目的で提供しており、当サイトのコンテンツ、サイトの変更、更新内容について、一切の責任を負いません。一部のリンクについては、当社以外のウェブサイトへリンクされており、それらのウェブサイトは当社の管理下にありません。リンク先サイトのコンテンツ、変更、更新内容に関して、当社はいかなる責任も負いません。当社は、このようなリンクをあくまで便宜上の目的で提供しており、当社ウェブサイトからのリンクに関し、リンク先サイトの内容を保証するものではありませんのでご了承ください。

当サイト上で言及されているサードパーティ製品、及びサービスに関する情報は、それが単独製品あるいはルネサス製品と関連がある場合においても、それらの製品、サービス、保証の適合性について、いかなる保証も表明もするものではありません。