概要

説明

The CD4042BMS radiation hardened Quad D latch contains four latch circuits, each strobed by a common clock. Complementary buffered outputs are available from each circuit. The impedance of the n- and p-channel output devices is balanced and all outputs are electrically identical.

特長

  • High-Voltage Type (20V Rating)
  • Clock Polarity Control
  • Q and Q Outputs
  • Common Clock
  • Low Power TTL Compatible
  • Standardized Symmetrical Output Characteristics
  • 100% Tested for Quiescent Current at 20V
  • Maximum Input Current of 1μA at 18V Over Full Package Temperature Range; 100nA at 18V and +25 °C
  • 5V, 10V, and 15V Parametric Ratings
  • Noise Margin (Over Full Package Temperature Range):
    • 1V at VDD = 5V
    • 2V at VDD = 10V
    • 2.5V at VDD = 15V
  • Meets All Requirements of JEDEC Tentative Standard No.  13B,  "Standard  Specifications  for  Description  of 'B' Series CMOS Devices"

製品比較

アプリケーション

アプリケーション

  • Buffer Storage
  • Holding Register
  • General Digital Logic

ドキュメント

分類 タイトル 日時
カタログ PDF 467 KB
カタログ PDF 4.85 MB
Price Increase Notice PDF 360 KB
その他資料
ホワイトペーパー PDF 533 KB
Product Advisory PDF 499 KB
製品変更通知 PDF 230 KB
アプリケーションノート PDF 338 KB
アプリケーションノート PDF 224 KB
9 items

設計・開発

モデル