The IDT8V89317 is used to frequency synchronize equipment with an Ethernet connected reference or with a GPS based 1PPS reference; its integrated DCO (Digitally Controlled Oscillator) can be controlled by an external IEEE 1588 clock recovery servo to synthesize IEEE 1588-based clocks. The IDT8V89317 ultra-low jitter output clocks can be used to directly time 10 Gigabit Ethernet PHYs and QSGMII devices.

特長

  • Digital PLL synchronizes with GPS or Ethernet connected synchronization sources
  • DPLL bandwidth is selectable to be 15 mHz or 1.2 Hz
  • DPLL holdover accuracy is 1.1X10-5 ppm
  • Input references are monitored for frequency offset and activity; DPLL holdover, free run and hitless reference switching can be forced by the host processor or can be automatically controlled by an internal state machine
  • Internal DCO has resolution of 0.01105 ppb and can be controlled by an external processor via I2C interface for IEEE 1588 clock generation
  • Two Analog PLLs for jitter attenuation and frequency translation
  • Jitter generation <0.3ps RMS (10 kHz to 20 MHz), meets jitter requirements of leading PHYs supporting 10GBASE-R, QSGMII and XAUI
  • IN1, IN2 and IN3 accept single ended reference clocks whose frequencies can be 1PPS (1 Hz), 25 MHz, 125 MHz or 156.25 MHz
  • OUT1 and OUT2 output differential clocks with frequencies of 125 MHz or 156.25 MHz
  • OUT3 outputs a differential clock with frequency of 322.265625 MHz or 644.53125 MHz
  • OUT4 outputs a free-running LVCMOS clock with frequency of 25 MHz

製品選択

製品名 Part Status Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
8V89317BAG
Active C はい Tray
Availability
8V89317BAG8
Active C はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
8V89317 Datasheet データシート PDF 637 KB
8V89317 Short Form Datasheet ショートフォーム(簡略版) PDF 246 KB
ユーザーガイド、マニュアル
8V89317 Device Driver API Reference Manual マニュアル-ソフトウェア PDF 6.00 MB
82V391x / 8V893xx WAN PLL Device Families – Device Driver User's Guide マニュアル-ユーザーリファレンス PDF 232 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-801 Crystal-High Drive Level アプリケーションノート PDF 202 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PCN# : A1702-01 Changed Mold Compound and Solder Paste on Select Packages 製品変更通知 PDF 93 KB
ダウンロード
8V89317 Device Driver Package (source only, zip) ソフトウェア ZIP 275 KB
8V89317 Device Driver Package (source only, tarball) ソフトウェア TGZ 160 KB
8V89317 IBIS File (zip) モデル-IBIS ZIP 67 KB
8V89317 BSDL File モデル-BSDL BSD 15 KB
その他資料
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
Timing Fabric for Communications Equipment Overview 概要 PDF 263 KB

ボード&キット

製品名 タイトル 分類 会社名
8EBV89317 Evaluation Board 8EBV89317 for Industrial Automation and Power Systems - 10G Ethernet PLL and IEEE 1588 Synthesizer Renesas