# カタログ等資料中の旧社名の扱いについて

2010年4月1日を以ってNECエレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し、両社の全ての事業が当社に承継されております。従いまして、本資料中には旧社名での表記が残っておりますが、当社の資料として有効ですので、ご理解の程宜しくお願い申し上げます。

ルネサスエレクトロニクス ホームページ (http://www.renesas.com)

2010 年 4 月 1 日 ルネサスエレクトロニクス株式会社

【発行】ルネサスエレクトロニクス株式会社(http://www.renesas.com)

【問い合わせ先】http://japan.renesas.com/inquiry



#### ご注意書き

- 1. 本資料に記載されている内容は本資料発行時点のものであり、予告なく変更することがあります。当社製品のご購入およびご使用にあたりましては、事前に当社営業窓口で最新の情報をご確認いただきますとともに、当社ホームページなどを通じて公開される情報に常にご注意ください。
- 2. 本資料に記載された当社製品および技術情報の使用に関連し発生した第三者の特許権、著作権その他の知的 財産権の侵害等に関し、当社は、一切その責任を負いません。当社は、本資料に基づき当社または第三者の 特許権、著作権その他の知的財産権を何ら許諾するものではありません。
- 3. 当社製品を改造、改変、複製等しないでください。
- 4. 本資料に記載された回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動作例、応用例を説明するものです。お客様の機器の設計において、回路、ソフトウェアおよびこれらに関連する情報を使用する場合には、お客様の責任において行ってください。これらの使用に起因しお客様または第三者に生じた損害に関し、当社は、一切その責任を負いません。
- 5. 輸出に際しては、「外国為替及び外国貿易法」その他輸出関連法令を遵守し、かかる法令の定めるところにより必要な手続を行ってください。本資料に記載されている当社製品および技術を大量破壊兵器の開発等の目的、軍事利用の目的その他軍事用途の目的で使用しないでください。また、当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器に使用することができません。
- 6. 本資料に記載されている情報は、正確を期すため慎重に作成したものですが、誤りがないことを保証するものではありません。万一、本資料に記載されている情報の誤りに起因する損害がお客様に生じた場合においても、当社は、一切その責任を負いません。
- 7. 当社は、当社製品の品質水準を「標準水準」、「高品質水準」および「特定水準」に分類しております。また、各品質水準は、以下に示す用途に製品が使われることを意図しておりますので、当社製品の品質水準をご確認ください。お客様は、当社の文書による事前の承諾を得ることなく、「特定水準」に分類された用途に当社製品を使用することができません。また、お客様は、当社の文書による事前の承諾を得ることなく、意図されていない用途に当社製品を使用することができません。当社の文書による事前の承諾を得ることなく、「特定水準」に分類された用途または意図されていない用途に当社製品を使用したことによりお客様または第三者に生じた損害等に関し、当社は、一切その責任を負いません。なお、当社製品のデータ・シート、データ・ブック等の資料で特に品質水準の表示がない場合は、標準水準製品であることを表します。

標準水準: コンピュータ、OA 機器、通信機器、計測機器、AV 機器、家電、工作機械、パーソナル機器、産業用ロボット

高品質水準: 輸送機器(自動車、電車、船舶等)、交通用信号機器、防災・防犯装置、各種安全装置、生命 維持を目的として設計されていない医療機器(厚生労働省定義の管理医療機器に相当)

特定水準: 航空機器、航空宇宙機器、海底中継機器、原子力制御システム、生命維持のための医療機器(生命維持装置、人体に埋め込み使用するもの、治療行為(患部切り出し等)を行うもの、その他直接人命に影響を与えるもの)(厚生労働省定義の高度管理医療機器に相当)またはシステム

- 8. 本資料に記載された当社製品のご使用につき、特に、最大定格、動作電源電圧範囲、放熱特性、実装条件その他諸条件につきましては、当社保証範囲内でご使用ください。当社保証範囲を超えて当社製品をご使用された場合の故障および事故につきましては、当社は、一切その責任を負いません。
- 9. 当社は、当社製品の品質および信頼性の向上に努めておりますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は耐放射線設計については行っておりません。当社製品の故障または誤動作が生じた場合も、人身事故、火災事故、社会的損害などを生じさせないようお客様の責任において冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエージング処理等、機器またはシステムとしての出荷保証をお願いいたします。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様が製造された最終の機器・システムとしての安全検証をお願いいたします。
- 10. 当社製品の環境適合性等、詳細につきましては製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制する RoHS 指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。お客様がかかる法令を遵守しないことにより生じた損害に関して、当社は、一切その責任を負いません。
- 11. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを固くお断りいたします。
- 12. 本資料に関する詳細についてのお問い合わせその他お気付きの点等がございましたら当社営業窓口までご 照会ください。
- 注1. 本資料において使用されている「当社」とは、ルネサスエレクトロニクス株式会社およびルネサスエレクトロニクス株式会社がその総株主の議決権の過半数を直接または間接に保有する会社をいいます。
- 注 2. 本資料において使用されている「当社製品」とは、注 1 において定義された当社の開発、製造製品をいいます。



# M32C/84 グループ

# ウエイトモードへの設定

#### 1. 要約

ウエイトモードへ移行するための設定と動作について説明します。設定手順を図 1 に示します。 参考プログラムは、CPU クロック 32MHz (PLL クロック 8 逓倍、2 分周)、CMO レジスタの CMO2 ビット"O" (ウエイトモード時、周辺機能クロックを停止しない)でウエイトモードに移行し、ウエイトモードからの復帰 要因に INTO 割り込みを使用したときの例です。

#### 2. はじめに

この資料で説明する応用例は、次のマイコン、条件での利用に適用されます。

・マイコン :M32C/84 グループ

M32C/84 グループと同様の SFR(周辺機能制御レジスタ)を持つ他の M16C ファミリでも本プログラムを使用することができます。ただし、一部の機能を機能追加等で変更している場合がありますのでマニュアルで確認してください。このアプリケーションノートをご使用に際しては十分な評価を行ってください。



#### 3. 設定手順

- ・初期設定での処理
  - (1) 復帰用優先レベル(RLVL レジスタの RLVL2~RLVL0 ビットで設定したレベル)を"7"にした後、各割り込み優先レベルを設定する。
- ・ウエイトモード移行前の処理
  - (2) Iフラグを"0"にする。
  - (3) ウエイトモードからの復帰に使用する割り込みの割り込み優先レベルを設定する。
  - (4) ウエイトモードからの復帰に使用しない割り込みの割り込み優先レベルを"0"に設定する。
  - (5) フラグレジスタの IPL を設定した後、復帰用優先レベルを IPL と同じ値にする。 (復帰に使用する割り込みの割り込み優先レベル>IPL=復帰用優先レベル)
  - (6) PRCR レジスタの PRC0 ビットを"1"(書き込み許可)にする。
  - (7) CPU クロックが PLL クロックの場合、CM1 レジスタの CM17 ビットを"0"(メインクロック)にし、 PLC0 レジスタの PLC07 ビットを"0"(PLL 停止)にする。(注 1)
  - (8) Iフラグを"1"にする。
  - (9) WAIT 命令を実行する。
- ・ウエイトモード復帰後の処理
  - (10) ウエイトモード復帰後、すぐに復帰用優先レベルを"7"にする。
    - (注 1) CMO レジスタの CMO2 ビットを"1" (ウエイトモード時、周辺機能クロックを停止する) にして、 ウエイトモードへ移行する場合、メインクロックの分周後の CPU クロック周波数が 10MHz 以下になるように、MCD レジスタの MCD4~MCD0 ビットを設定してください。



| /<br>(1) 初期設定での復帰                         |                                                                                                                                                                                                                                                                                                                                                                  |
|-------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 67 70 70 70 70 70 70 70 70 70 70 70 70 70 | 60                                                                                                                                                                                                                                                                                                                                                               |
|                                           | 1 1 1     復帰用優先順位レジスタ RLVL (009F16番地)       ストップ/ウエイト復帰用割り込み優先順位選択ビット     選択ビット                                                                                                                                                                                                                                                                                  |
|                                           | <u> </u>                                                                                                                                                                                                                                                                                                                                                         |
| ウエイトモード移行前の                               | in THI                                                                                                                                                                                                                                                                                                                                                           |
|                                           | <u>.                                      </u>                                                                                                                                                                                                                                                                                                                   |
| (2) 割り込み許可フラ                              | ク(Iフラク)←"0"<br>                                                                                                                                                                                                                                                                                                                                                  |
| (3)、(4) ウエイトモード                           | **からの復帰に使用する割り込み、復帰に使用しない割り込みの設定 割り込み制御レジスタ TBIIC(=0~5) BCNIIC (=2~4) KUPIC SiTIC(=0~4) SiRIC(=0~4) SiRIC(=0~4) DMIIC(=0~3) DMIIC(=0~3) DMIIC(=0~3) DMIIC(=0~3) ADDIC IIO01C(=0~4) DMIIC(=0~3) DMIIC(=0~3) ADDIC IIO01C(=0~4) C07516,009516,00816,008716,007716,007916番地] (007316番地] (00616,008616,008616,000816,00716番地] (007316,009516,009516,007716,007916番地] |
| b7                                        | IOICIC(=8~10)                                                                                                                                                                                                                                                                                                                                                    |
|                                           | 割り込み優先レベル選択ビット割り込み優先レベル選択ビット                                                                                                                                                                                                                                                                                                                                     |
| (5) 割り込み許可レベ                              | ■<br>ジル(IPL)の設定<br>————————————————————————————————————                                                                                                                                                                                                                                                                                                          |
| (5) 復帰用優先レベル                              |                                                                                                                                                                                                                                                                                                                                                                  |
| ь7                                        | 後帰用優先順位レジスタ RLVL [009Fie巻地] ストップ/ウエイト復帰用割り込み優先順位 選択ビット                                                                                                                                                                                                                                                                                                           |
| (a) = 51 #3 FA                            | EUN-71                                                                                                                                                                                                                                                                                                                                                           |
| (6) プロテクト解除                               | 1                                                                                                                                                                                                                                                                                                                                                                |
| (7)CPUクロックがPLL                            |                                                                                                                                                                                                                                                                                                                                                                  |
| 0                                         | b0 システムクロック制御レジスタ1 CMI [0007:e番地]                                                                                                                                                                                                                                                                                                                                |
| b7                                        | メインクロック<br>                                                                                                                                                                                                                                                                                                                                                      |
|                                           | PLL制御レジスタ0<br>PLC0 【002616番地】                                                                                                                                                                                                                                                                                                                                    |
|                                           | 動作許可ビット<br>PLL停止                                                                                                                                                                                                                                                                                                                                                 |
| (8) 割り込み許可フラ                              | <b>■</b> グ(Iフラグ)←"1"                                                                                                                                                                                                                                                                                                                                             |
| -                                         | •                                                                                                                                                                                                                                                                                                                                                                |
|                                           | (9) WAIT命令<br>ウェイト命令の後にNOP命令を最低4つ入れてください。<br>                                                                                                                                                                                                                                                                                                                    |
|                                           | ウエイトモード<br>・                                                                                                                                                                                                                                                                                                                                                     |
| ウエイトモード復帰後の                               | •                                                                                                                                                                                                                                                                                                                                                                |
|                                           | 帰後の復帰用優先レベルの設定                                                                                                                                                                                                                                                                                                                                                   |
| ь7                                        |                                                                                                                                                                                                                                                                                                                                                                  |

図1. ウエイトモードへ移行するための設定例



### 4. 参考プログラム例

```
M32C/84 Program Collection
   FILE NAME: rjj05b0764_src.a30
   CPU
              : M32C/84 Group
   FUNCTION: Wait Mode Set-up
   HISTORY : 2005.4.7 Ver 1.00
   Copyright(C)2005, Renesas Technology Corp.
   Copyright(C)2005, Renesas Solutions Corp.
   All rights reserved.
      .LIST
                                        ;Stops outputting lines to the assembler list file
      .INCLUDE sfr32c84.inc
                                        ;Reads the file that defined SFR
      .LIST
                                        ;Starts outputting lines to the assembler list file
                  on
       Symbol definition
   *************************
RAM TOP
                               000400h
                                                ;Start address of RAM
                       .equ
RAM_END
                               002affh
                                                :End address of RAM
                       .equ
ROM_TOP
                               0fe0000h
                                                ;Start address of ROM
                       .equ
VECT TOP
                               0fffe00h
                                                ;Start address of vect top
                       .equ
FIXED_VECT_TOP
                               0ffffdch
                                                ;Start address of fixed_vect_top
                       .equ
       Program area
       Start up
        .SECTION
                                                ;Declares section name and section type
                     PROGRAM, CODE
        .ORG
                     ROM_TOP
                                                ;Declares start address
START:
      ldc
                       #RAM_END+1,isp
                                                ;Sets interrupt stack pointer
      mov.b
                       #03h, prcr
                                                ;Removes protect
                                                ;Multiply-by-8
      mov.w
                       #0254h,plc0
      bset
                       plc07
                                                ;PLL is on
```



|             | mov.w        | #1000,r0          | ;Wait 5ms                                               |
|-------------|--------------|-------------------|---------------------------------------------------------|
| CNT         | Γ:           |                   |                                                         |
|             | dec.w        | r0                | ;                                                       |
|             | cmp.w        | #0,r0             | •                                                       |
|             | jnz          | CNT               | •                                                       |
|             | mov.b        | #0000000b, pm0    | ;Single-chip mode                                       |
|             | mov.b        | #0000000b, pm1    | •                                                       |
|             | mov.b        | #00001000b, cm0   | ;Xcin-Xcout High                                        |
|             | mov.b        | #10100000b, cm1   | ;PLL clock                                              |
|             | mov.b        | #00010010b, mcd   | ;No division mode                                       |
|             | mov.b        | #00h, prcr        | ;Protects all registers                                 |
|             | ldc          | #VECT_TOP,intb    | ;Sets interrupt table register                          |
| ;           |              | _ ,               | , ,                                                     |
| ;===        |              |                   |                                                         |
| ;           | Main program |                   |                                                         |
| ;===<br>MAI |              |                   | =======================================                 |
| ;           |              |                   |                                                         |
|             | mov.b        | #00000111b,rlvl   | ;Exit priority register                                 |
| ;           |              | +++               | ;Interrupt priority set bit for exiting stop/wait state |
|             |              |                   | ;(111:Level 7, interrupt disabled)                      |
| WAI         | T_MODE:      |                   |                                                         |
|             | fclr         | i                 | ;Clear interrupt enable flag                            |
|             | mov.b        | #00000101b,int0ic | ;Interrupt control register                             |
| ;           |              | +++               | ;Interrupt priority level select bit                    |
| ;           |              |                   | ;(101:Level 5, interrupt disabled)                      |
| ;           |              | +                 | ;Interrupt request bit (0:Interrupt not requested)      |
|             | ldipl        | #3                | ;Intterrupt permission level: 3                         |
|             | mov.b        | #00000011b,rlvl   | ;Exit priority register                                 |
| ;           |              | +++               | ;Interrupt priority set bit for exiting stop/wait state |
|             |              |                   | ;(011:Level 3, interrupt disabled)                      |
|             | mov.b        | #00000001b,prcr   | ;Removes protect                                        |
|             | mov.b        | #00100000b, cm1   | ;Main clock                                             |
|             | bclr         | plc07             | ;PLL is off                                             |
|             | mov.b        | #00000000b,prcr   | ;Protect all registers                                  |
|             | fset         | i                 | ;Set interrupt enable flag                              |
|             | 1001         | •                 | , oct interrupt oriable mag                             |
| ,           | wait         |                   | ;Wait mode                                              |
|             | wait         |                   | , wait mode                                             |
| ,           | nop          |                   |                                                         |
|             | ПОР          |                   |                                                         |
| ,<br>ΜΔΙ    | N_B:         |                   |                                                         |
|             | 0.           |                   |                                                         |
| ,           |              |                   |                                                         |



| . ,            | jmp              | MAIN_B                                 |                                                                                                                          |
|----------------|------------------|----------------------------------------|--------------------------------------------------------------------------------------------------------------------------|
| ;====<br>;     | Interrupt prog   | ====================================== |                                                                                                                          |
| ;====<br>INT0_ | <br>_INT:        |                                        |                                                                                                                          |
| ;              | mov.b            | #00000111b,rlvl<br>+++                 | ;Exit priority register<br>;Interrupt priority set bit for exiting stop/wait state<br>;(111:Level 7, interrupt disabled) |
| ,              |                  | reit                                   |                                                                                                                          |
| ;====          | Dummy interi     | ====================================== |                                                                                                                          |
| ;====<br>DUMI  |                  |                                        |                                                                                                                          |
| ;              |                  | reit                                   |                                                                                                                          |
| ;              | Setting of var   | riable vector table                    |                                                                                                                          |
| ;              | .SECTION<br>.ORG | VECT,ROMDATA<br>VECT_TOP + (8*4)       |                                                                                                                          |
| ;              | .lword           | DUMMY                                  | ;DMA0 interrupt vector                                                                                                   |
|                | .lword           | DUMMY<br>DUMMY                         | ;DMA1 interrupt vector                                                                                                   |
|                | .lword<br>.lword | DUMMY                                  | ;DMA2 interrupt vector<br>;DMA3 interrupt vector                                                                         |
|                | .lword           | DUMMY                                  | ;TA0 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TA1 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TA2 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TA3 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TA4 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;UART0 transmit/NACK interrupt vector                                                                                    |
|                | .lword           | DUMMY                                  | ;UART0 receive/ACK interrupt vector                                                                                      |
|                | .lword<br>.lword | DUMMY<br>DUMMY                         | ;UART1 transmit/NACK interrupt vector                                                                                    |
|                | .lword           | DUMMY                                  | ;UART1 receive/ACK interrupt vector<br>;TB0 interrupt vector                                                             |
|                | .lword           | DUMMY                                  | ;TB1 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TB2 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TB3 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;TB4 interrupt vector                                                                                                    |
|                | .lword           | DUMMY                                  | ;INT5 interrupt vector                                                                                                   |
|                | .lword           | DUMMY                                  | ;INT4 interrupt vector                                                                                                   |
|                | .lword           | DUMMY                                  | ;INT3 interrupt vector                                                                                                   |



|             | .lword              | DUMMY          | ;INT2 interrupt vector                        |
|-------------|---------------------|----------------|-----------------------------------------------|
|             | .lword              | DUMMY          | ;INT1 interrupt vector                        |
|             | .lword              | INT0_INT       | ;INT0 interrupt vector                        |
|             | .lword              | DUMMY          | ;TB5 interrupt vector                         |
|             | .lword              | DUMMY          | ;UART2 transmit/NACK interrupt vector         |
|             | .lword              | DUMMY          | ;UART2 receive/ACK interrupt vector           |
|             | .lword              | DUMMY          | ;UART3 transmit/NACK interrupt vector         |
|             | .lword              | DUMMY          | ;UART3 receive/ACK interrupt vector           |
|             | .lword              | DUMMY          | ;UART4 transmit/NACK interrupt vector         |
|             | .lword              | DUMMY          | ;UART4 receive/ACK interrupt vector           |
|             | .lword              | DUMMY          | ;Bus collision detection,start/stop           |
|             |                     | <b>50</b>      | ;condition detection (UART2) interrupt vector |
|             | .lword              | DUMMY          | ;Bus collision detection,start/stop           |
|             | ora                 | DOMINI         | ;condition detection (UART3) interrupt vector |
|             | .lword              | DUMMY          | ;Bus collision detection,start/stop           |
|             | ora                 | DOMINI         | ;condition detection (UART4) interrupt vector |
|             | .lword              | DUMMY          | ;A-D interrupt vector                         |
|             | .lword              | DUMMY          | ;KEY interrupt vector                         |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector0             |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector1             |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector2             |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector3             |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector4             |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector8             |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector9,CAN0        |
|             | .lword              | DUMMY          | ;IntelligentI/O interrupt vector10,CAN1       |
|             | .lword              | DUMMY          | ;CAN2                                         |
| •           |                     |                |                                               |
| .*****      | *******             | *********      | *******                                       |
| ;           | Setting of fixed ve | ector          |                                               |
| .*****<br>; | ********            | ***********    | **********                                    |
| ;           |                     |                |                                               |
|             | .SECTION            | F_VECT,ROMDATA |                                               |
|             | .ORG                | FIXED_VECT_TOP |                                               |
| ;           |                     |                |                                               |
|             | .lword              | DUMMY          | ;Undefined instruction interrupt vector       |
|             | .lword              | DUMMY          | ;Overflow (INTO instruction) interrupt vector |
|             | .lword              | DUMMY          | ;BRK instruction interrupt vector             |
|             | .lword              | DUMMY          | ;Address match interrupt vector               |
|             | .lword              | DUMMY          | ;                                             |
|             | .lword              | DUMMY          | ;Watchdog timer interrupt vector              |
|             | .lword              | DUMMY          | ;                                             |
|             | .lword              | DUMMY          | ;NMI interrupt vector                         |
|             | .lword              | START          | ;Sets start vector                            |
| ;           |                     |                |                                               |
|             | .end                |                |                                               |



### 5. 参考ドキュメント

ハードウエアマニュアル

M32C/84 グループハードウエアマニュアル (最新版をルネサス テクノロジホームページから入手してください。)

# 6. ホームページとサポート窓口

ルネサス テクノロジホームページ http://www.renesas.com/jpn/

M16C ファミリ MCU 技術サポート窓口

E-mail: csc@renesas.com



# 改訂記録

| Davi | 5× 4= □  |     | 改訂内容 |  |  |
|------|----------|-----|------|--|--|
| Rev. | 発行日      | ページ | ポイント |  |  |
| 1.00 | 2005.4.7 | -   | 初版発行 |  |  |
|      |          |     |      |  |  |



#### 安全設計に関するお願い ■

1. 弊社は品質、信頼性の向上に努めておりますが、半導体製品は故障が発生したり、誤動作する場合があります。弊社の半導体製品の故障又は誤動作によって結果として、人身事故、火災事故、社会的損害などを生じさせないような安全性を考慮した冗長設計、延焼対策設計、誤動作防止設計などの安全設計に十分ご留意ください。

## 本資料ご利用に際しての留意事項

- 1. 本資料は、お客様が用途に応じた適切なルネサステクノロジ製品をご購入いただくための参考資料であり、本資料中に記載の技術情報についてルネサステクノロジが所有する知的財産権その他の権利の実施、使用を許諾するものではありません。
- 2. 本資料に記載の製品データ、図、表、プログラム、アルゴリズムその他応用回路例の使用に起因する損害、第三者所有の権利に対する侵害に関し、ルネサステクノロジは責任を負いません。
- 3. 本資料に記載の製品データ、図、表、プログラム、アルゴリズムその他全ての情報は本資料発行時点のものであり、ルネサステクノロジは、予告なしに、本資料に記載した製品または仕様を変更することがあります。ルネサステクノロジ半導体製品のご購入に当たりましては、事前にルネサステクノロジ、ルネサス販売または特約店へ最新の情報をご確認頂きますとともに、ルネサステクノロジホームページ(http://www.renesas.com)などを通じて公開される情報に常にご注意ください。
- 4. 本資料に記載した情報は、正確を期すため、慎重に制作したものですが万一本資料の記述誤りに起 因する損害がお客様に生じた場合には、ルネサステクノロジはその責任を負いません。
- 5. 本資料に記載の製品データ、図、表に示す技術的な内容、プログラム及びアルゴリズムを流用する場合は、技術内容、プログラム、アルゴリズム単位で評価するだけでなく、システム全体で十分に評価し、お客様の責任において適用可否を判断してください。ルネサステクノロジは、適用可否に対する責任は負いません。
- 6. 本資料に記載された製品は、人命にかかわるような状況の下で使用される機器あるいはシステムに 用いられることを目的として設計、製造されたものではありません。本資料に記載の製品を運輸、 移動体用、医療用、航空宇宙用、原子力制御用、海底中継用機器あるいはシステムなど、特殊用途 へのご利用をご検討の際には、ルネサス テクノロジ、ルネサス販売または特約店へご照会ください。
- 7. 本資料の転載、複製については、文書によるルネサステクノロジの事前の承諾が必要です。
- 8. 本資料に関し詳細についてのお問い合わせ、その他お気付きの点がございましたらルネサステクノロジ、ルネサス販売または特約店までご照会ください。