~待機時電流も当社従来製品比1/2以下に低減し、バックアップ電池の長寿命化に貢献~
2015年7月22日

 ルネサス エレクトロニクス株式会社(代表取締役会長兼CEO:遠藤 隆雄、以下ルネサス)は、低消費電力SRAMの主力製品であるAdvanced Low Power SRAM(以下Advanced LP SRAM)において、このたび110nm(ナノメートル)プロセスを採用した16M(メガ)ビット品「RMLV1616Aシリーズ」と32Mビット品「RMWV3216Aシリーズ」を開発し、合計4品種のサンプル出荷を本年9月から順次開始します。

 既に、110nmプロセスを採用した4Mビット品と8Mビット品の量産を開始しており、今回発売する製品は16Mビット品と32Mビット品になります。新製品のサンプル価格は、16Mビット品は1,800円/個(税別)、32Mビット品は3,400円/個(税別)となっており、本年10月から順次量産を開始して参ります。

 昨今、ユーザシステムの信頼性の向上を実現するうえで、システムプログラムや課金データなどの重要情報が格納されるSRAMへの高信頼性が求められており、特にアルファ線や宇宙線中性子線によって引き起こされるソフトエラー (注1)への対策が重視されています。一般的なソフトエラー対策としては、発生したソフトエラーをSRAMやユーザシステム内部に組み込んだECC(Error Correcting Code)回路で訂正する方法がありますが、ECCの性能によっては複数ビットのエラーを訂正できないなど、エラー訂正に限界が生じます。そこで、ルネサスのAdvanced LP SRAM は、(1)メモリセルに独自のAdvanced LP SRAM技術を採用しており、一般的なFull CMOS型メモリセル (注2)に比べ500倍以上 (注3)のソフトエラー耐性を保有しております。そのため、民生、OA、通信分野などの多様な機器に加え、高い信頼性を必要とするFA機器、計測器、スマートグリッド関連機器などの産業機器にも使用可能です。

 また、(2)今回の新製品では、待機時(スタンバイ)電流を、当社従来製品比 (注4)で1/2以下に低減しており、バックアップ電池の長寿命化に貢献します。

 新製品の主な特長は以下のとおりです。

(1)独自のAdvanced LP SRAM 技術により高信頼性を実現

ルネサスのAdvanced LP SRAMは、メモリセルの記憶ノード(注5)にスタックトキャパシタ(注6)を付加することで、ソフトエラーの発生そのものを抑制する構造的対策を講じており、実質ソフトエラーフリー(注7)を実現しています。さらに、SRAMセルのロードトランジスタ(Pチャネル)をポリシリコンTFT(注8)で形成し、シリコン基板上に形成されたNチャネルMOSトランジスタの上層に積層されるため、下地のシリコン基板上にはNチャネルMOSトランジスタのみで形成されています。これによりメモリ領域内では寄生サイリスタ構造は存在せず、原理的にラッチアップ(注9)が発生しない構造となっております。  これらにより、FA機器、計測器、スマートグリッド関連機器などの高い信頼性を必要とする産業関連機器に使用できます。

(2)待機時電流を1/2以下に低減したため、バックアップ電池の長寿命化を実現

新製品の待機時(スタンバイ)電流は、16Mビット品が0.5μA(マイクロアンペア)(Typical)(注10)、32Mビット品が1μA(Typical)(注10)と非常に小さく、当社従来製品比で待機時電流を1/2以下に低減した低消費電力SRAMです。これにより、バックアップ電池の長寿命化を実現します。さらに、データ保持時の最小電源電圧が1.5Vと、当社従来品の2.0V より低電圧のため、バッテリでデータを保持するユーザシステムの設計容易化に貢献します。

(3)パッケージラインアップ

16Mビット品「RMLV1616Aシリーズ」は48ball FBGA、48pin TSOP (I)、52pin μTSOP (II) の計3パッケージをラインアップしており、用途に応じてパッケージを選択可能です。また、32Mビット品「RMWV3216Aシリーズ」は 48ball FBGA パッケージをリリース致します。

 ルネサスは今後、新製品となる110nmプロセス16Mビット、32MビットAdvanced LP SRAM製品の積極的な拡販活動を行うとともに、高信頼性製品として実績のある256Kビットから64Mビットまでの各容量SRAMラインアップの安定生産・安定供給を継続してまいります。

 新製品の主な仕様については別紙(71KB)をご参照ください。

 RMLV1616A/RMWV3216Aシリーズの製品情報は、https://www.renesas.com/ja/products/memory/standard-memory/low-power-sram.htmlをご覧ください。

以 上

(注1)ソフトエラー:シリコン基板に外部からアルファ線や中性子線が入射した時、基板中で発生した電荷によりメモリの情報が失われる現象。半導体素子の物理的な故障などの再現性のあるハードエラーとは異なり、システム側でデータを再書込みすれば元に戻すことができる再現性の無いエラー。一般に、プロセスが微細化されるとソフトエラーの発生率は増加する。

(注2)Full CMOS型メモリセル: シリコン基板の同一面上にPチャネルMOSトランジスタとNチャネルMOSトランジスタの計6素子を有するSRAMメモリセル構造。面積が大きく、ラッチアップ(注9)のリスクもある。

(注3)当社システムソフトエラー評価に基づく

(注4)150nmプロセス:R1LV1616Rシリーズ、R1WV3216Rシリーズ

(注5)記憶ノード:メモリセル内部で、情報を"High"又は"Low"の電位として記憶しているフリップフロップの回路節点。

(注6)スタックトキャパシタ:二電極をポリシリコンや金属で形成したキャパシタ。シリコン基板上のMOSトランジスタ上層に形成される。

(注7)ルネサスでは、Advanced LP SRAM のシステムソフトエラー評価を、ユーザの使用環境に近い条件で1年以上かけて実施し、エラーが一切発生していないことを確認している。評価結果はこちらを参照ください。

(注8)TFT(Thin Film Transistor): 薄膜ポリシリコンで形成したトランジスタ。SRAMのロードトランジスタとしてシリコン基板上のMOSトランジスタ上層に形成される。

(注9)ラッチアップ:CMOSトランジスタのウェル、Si基板、P型拡散層、N型拡散層により形成されるNPN、PNP構造(寄生バイポーラトランジスタ)が、電源や入力端子からの過電圧によりオン状態となり、電源と接地の間に大電流が流れる現象。

(注10)電源電圧3.0V、周囲温度25℃における参考値

*本リリース中の製品名やサービス名は全てそれぞれの所有者に属する商標または登録商標です。


ニュースリリースに掲載されている情報(製品価格、仕様等を含む)は、発表日現在の情報です。 その後予告なしに変更されることがございますので、あらかじめご承知ください。

この記事をシェアする