ClockMatrixデバイスファミリーは、インターフェース速度が最大100 Gbpsのアプリケーションでクロック設計を簡素化する、高性能かつ高精度のタイミングソリューションです。 

ClockMatrixデバイスはシステム内の任意の場所に設置して、クロック発生、周波数変換、ジッター減衰、位相整列などの重要なタイミング機能を実行できます。このファミリーの一定範囲のデバイスでは、BBU、OTN、SyncE、シンセサイザ、ジッター減衰器アプリケーションがサポートされており、それぞれ複数の密度を選択できます。

主に次のような特徴があります。

  • 柔軟性 – PLLチャネルは個別にシンセサイザ、ジッター減衰器、またはDCOとして設定可能
  • 統合 – 最大8のDPLLと12の出力を単一のパッケージに集約
  • 性能 – 100 fs(typ)の低RMSジッター
  • 標準への準拠 – IEEE 1588、OTN、SyncE
  • プログラマブル – I2C、SPI、またはOTP
  • 用途に適切なサイズ – 144-BGAから48-QFNまでのパッケージを選択可能

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
8A3xxxx Firmware Version v4.8.7 Errata Notice エラッタ PDF 38 KB
ユーザーガイド、マニュアル
8A3xxxx Firmware Version v4.8.7 Release Notes ガイド PDF 143 KB
Changing 8A3xxxx Serial Port after Start-Up User Manual マニュアル PDF 486 KB
8A3xxxx Family Programming Guide (v4.8.7) ガイド PDF 2.33 MB
8A3xxxx Family Programming Guide (v4.8) ガイド PDF 3.60 MB
ClockMatrix GUI Step-by-Step User Guide ガイド PDF 4.98 MB
アプリケーションノート、ホワイトペーパー
Programming the 24FC1025 EEPROM with the Total Phase EEPROM Board アプリケーションノート PDF 552 KB
Programming the 24FC1025 EEPROM with the FTDI C232HM Cable アプリケーションノート PDF 385 KB
Optimizing Holdover Performance アプリケーションノート PDF 471 KB
SPI Connections to ClockMatrix Evaluation Board アプリケーションノート PDF 272 KB
ClockMatrix Delta Configuration Updates アプリケーションノート PDF 406 KB
ClockMatrix Trigger Registers アプリケーションノート PDF 304 KB
Using a Frame or Sync Pulse Input for Clock Alignment アプリケーションノート PDF 1.57 MB
8A3xxxx: Using an External Trigger for Loading/Latching ToD アプリケーションノート PDF 839 KB
AN-807 Recommended Crystal Oscillators for Network Synchronization アプリケーションノート PDF 148 KB
AN-1010 ClockMatrix Time-to-Digital Converter アプリケーションノート PDF 1.57 MB
Mapping Clock Device Pins to Clock Numbers in the 8A34001 アプリケーションノート PDF 390 KB
Translating Non-Integer Frequencies with ClockMatrix アプリケーションノート PDF 880 KB
Auto-Alignment of Outputs アプリケーションノート PDF 584 KB
Locking a ClockMatrix DPLL to Internal Feedback アプリケーションノート PDF 155 KB
ClockMatrix EEPROM Programming Instructions アプリケーションノート PDF 550 KB
ClockMatrix Firmware Update through Serial Port and EEPROM v1.0 アプリケーションノート PDF 739 KB
AN-1033 Delay Variation Measurement and Compensation アプリケーションノート PDF 633 KB
AN-1032 Time-of-Day Within an Ideal Chassis-Based System アプリケーションノート PDF 442 KB
AN-1034 Minimizing Backplane Signal Usage アプリケーションノート PDF 566 KB
AN-1031 Time Alignment Background in Wireless Infrastructure アプリケーションノート PDF 479 KB
AN-1030 CM Input/Input-to-Output/Output Phase Adjustment アプリケーションノート PDF 976 KB
AN-1020 ClockMatrix on nCXO Redundancy アプリケーションノート PDF 659 KB
ダウンロード
- ClockMatrix Firmware (v4.8.7) Trigger Registers ソフトウェア ZIP 76 KB
Timing Commander Personality File for ClockMatrix 8A340xx (v8.4.1, FWv4.8.7) ソフトウェア TCP 46.94 MB
ClockMatrix Register Header Files v4.8.7 ソフトウェア ZIP 278 KB
8A34003 BSDL Model モデル-BSDL ZIP 2 KB
FW4.8.7 EEPROM Images and Serial Port Update Files ソフトウェア ZIP 1.73 MB
8A3xxxx: How to Use SPI to Access ClockMatrix Registers ソフトウェア PDF 488 KB
8A34xxx I2C-SPI Write-Read Example User Reference ソフトウェア PDF 222 KB
EEPROM_Image_PR4.7_Part=24xx1025_Address=0x50-0x54 ソフトウェア ZIP 177 KB
EEPROM_Image_PR4.7_Part=24xx1024_Address=0x50-0x51 ソフトウェア ZIP 177 KB
8A340x1 BSDL Model モデル-BSDL BSDL 15 KB
8A340x2 BSDL Model モデル-BSDL BSDL 12 KB
ClockMatrix BGA-144 Delphi Thermal Model with 1W Power モデル-サーマル PDML 3 KB
ClockMatrix BGA-144 2-Resistor Thermal Model with 1W Power モデル-サーマル PDML 2 KB
その他資料
ClockMatrix 48-QFN Evaluation Board Schematic 回路図 PDF 199 KB
8A3x0xx Schematic Checklist (v1.23) その他 XLSX 318 KB
ClockMatrix Family Overview 概要 PDF 241 KB
ClockMatrix 72-QFN (12 Output) Reference Schematic 回路図 PDF 98 KB
ClockMatrix 144-BGA Devices Evaluation Board Schematic v1.1 回路図 PDF 288 KB
ClockMatrix 72-QFN (8 Output) Evaluation Board Schematic 回路図 PDF 206 KB