NOTICE - The following device(s) are recommended alternatives:

The 8545I-02 is a low skew, high performance 1-to-4 LVCMOS/LVTTL-to-LVDS Clock Fanout Buffer and a member of the  family of High Performance Clock Solutions from IDT. Utilizing Low Voltage Differential Signaling (LVDS) the 8545I-02 provides a low power, low noise, solution for distributing clock signals over controlled impedances of 100Ω. The 8545I-02 accepts an LVCMOS/LVTTL input level and translates it to 3.3V LVDS output levels. Guaranteed output and part-to-part skew characteristics make the 8545I-02 ideal for those applications demanding well defined performance and repeatability.

特長

  • Four differential LVDS output pairs
  • Two LVCMOS/LVTTL clock inputs to support redundant or selectable frequency fanout applications
  • Maximum output frequency: 350MHz
  • Translates LVCMOS/LVTTL input signals to LVDS levels
  • Output skew: 60ps (maximum)
  • Part-to-part skew: 450ps (maximum)
  • Propagation delay: 1.45ns (maximum)
  • Additive phase jitter, RMS: 0.14ps (typical)
  • Full 3.3V supply mode
  • -40°C to 85°C ambient operating temperature
  • Available in lead-free (RoHS 6) package

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete TSSOP 20 I はい Tube
Availability
Obsolete TSSOP 20 I はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
8545I-02 Datasheet OBSOLETE データシート PDF 282 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-846 Termination - LVDS アプリケーションノート PDF 133 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PDN# : CQ-15-03 Quarter PDN for Declined Market 製品中止通知 PDF 542 KB
PCN# : TB1303-02 Change of Tape & Reel Packing Method for Selective Products 製品変更通知 PDF 361 KB
その他資料
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB
Timing Solutions Products Overview 概要 PDF 4.11 MB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Fanout Buffers Product Overview 製品概要 PDF 739 KB
High-Performance, Low-Phase Noise Clocks Buffers product brief 製品概要 PDF 378 KB