The 9FGV1004 is a member of Renesas' PhiClock™ programmable clock generator family. The 9FGV1004 provides 1 copy each of 2 integer-related frequencies, 2 copies of a fractional or spread-spectrum frequency and 2 copies of the crystal reference input. Two select pins allow for hardware selection of the desired configuration, or two I²C bits all easy software selection of the desired configuration. The user may configure any one of the four OTP configurations as the default when operating in I²C mode. Four unique I²C addresses are available, allowing easy I²C access to multiple components.

特長

  • PCIe Gen1–4 compliant
  • 267fs RMS typical phase jitter at 156.25MHz (12kHz–20MHz)
  • 4 programmable output pairs plus 2 LVCMOS REF outputs
  • 2 integer and 1 fractional or spread-spectrum output  per configuration
  • 1MHz–325MHz integer outputs (LVDS or LP-HCSL)
  • 1MHz–200MHz integer outputs (LVCMOS
  • 1.8V to 3.3V core VDD
  • Individual 1.8V to 3.3V VDDO for each programmable output pair
  • Supports HCSL, LVDS and LVCMOS I/O standards
  • Supports AC-coupled LVPECL and CML logic – see AN-891
  • 4 × 4 mm 24-VFQFPN and 24-LGA packages with 50MHz integrated crystal option
  • Supported by Timing Commander™ software

tune製品選択

This device is factory-configurable. Try the Custom Part Configuration Utility.
製品名 Part Status Output Type Output Freq Range (MHz) Supply Voltage (V) Xtal Freq (MHz) Pkg. Type Carrier Type 購入/サンプル
Active LP-HCSL, LVCMOS, LVDS 1 - 325 1.8, 2.5, 3.3 8 - 50 VFQFPN Tray
Availability
Active LP-HCSL, LVCMOS, LVDS 1 - 325 1.8, 2.5, 3.3 8 - 50 VFQFPN Reel
Availability
Active LP-HCSL, LVDS 50, 100, 125, 156.25 1.8, 3.3 50 VFQFPN Tray
Availability
Active LP-HCSL, LVDS 50, 100, 125, 156.25 1.8, 3.3 50 VFQFPN Reel
Availability
Active LP-HCSL, LVDS 50, 100, 125, 156.25 1.8, 3.3 50 LGA Tray
Availability
Active LP-HCSL, LVDS 50, 100, 125, 156.25 1.8, 3.3 50 LGA Reel
Availability

descriptionドキュメント

タイトル language 分類 形式 サイズ 日付
データシート
star 9FGV1004C-9FGV1008C Datasheet データシート PDF 386 KB
9FGV1004C001 Datasheet Addendum データシート PDF 150 KB
9FGV1004CQ501 Datasheet Addendum データシート PDF 150 KB
ユーザーガイド、マニュアル
9FGV100x Timing Commander User Guide マニュアル-ソフトウェア PDF 1.55 MB
9FGV100x Register Descriptions and Programming Guide マニュアル-ソフトウェア PDF 401 KB
アプリケーションノート、ホワイトペーパー
How to Make 1.2V LVCMOS from 1.8V LVCMOS Output アプリケーションノート PDF 256 KB
Driving Differential, Single-Ended, and/or Frequency Generator Crystal Inputs アプリケーションノート PDF 134 KB
9FGV100x: PhiClock OTP Procedure アプリケーションノート PDF 222 KB
AN-1014 Microstrip vs Stripline: Crosstalk and RMS Phase Jitter アプリケーションノート PDF 486 KB
AN-1001 Combining PhiClock and 9ZXL1951D for PCIe Gen4/5 アプリケーションノート PDF 244 KB
AN-975 Cascading PLLs アプリケーションノート PDF 255 KB
AN-918 Programmable Clocks vs Crystal Oscillators アプリケーションノート PDF 307 KB
AN-891 Driving LVPECL, LVDS, CML, and SSTL Logic with IDT Universal Low-Power HCSL Outputs アプリケーションノート PDF 480 KB
AN-879 Low-Power HCSL vs Traditional HCSL アプリケーションノート PDF 235 KB
AN-843 PCI Express Reference Clock Requirements アプリケーションノート PDF 1.90 MB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-835 Differential Input with VCMR being VIH Referenced アプリケーションノート PDF 160 KB
AN-836 Differential Input to Accept Single-ended Levels アプリケーションノート PDF 120 KB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-802 Crystal-Measuring Oscillator Negative Resistance アプリケーションノート PDF 136 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PCN# : PCN200009 (R1) PhiClock Family Revision Update 製品変更通知 PDF 129 KB
PCN# : PCN200009 PhiClock Family Revision Update 製品変更通知 PDF 143 KB
PCN# : A1904-01 Add Greatek, Taiwan as an Alternate Assembly Facility 製品変更通知 PDF 983 KB
その他資料
I2C GUI Tool User Guide その他資料 PDF 507 KB
PCI Express Timing Solutions Overview 概要 PDF 275 KB
9FGV1004 Reference Schematic 回路図 PDF 18 KB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB

file_downloadダウンロード

タイトル language 分類 形式 サイズ 日付
ソフトウェア
9FGV100x Integer v4.2 Timing Commander Personality File ソフトウェア/ツール-その他 ZIP 3.89 MB
モデル
9FGV1004 IBIS Model モデル-IBIS ZIP 98 KB

memoryボード&キット

製品名 タイトル 分類 Company
EVK9FGV1004 Evaluation Kit for 9FGV1004 Programmable PhiClock™ Generator Evaluation Renesas