V850ES/Jx3-Lは,V850ES CPUコアを使用した汎用32ビット・シングルチップ・マイクロコントローラです。ROM/RAM,タイマ/カウンタ,シリアル・インタフェース,A/D コンバータ,D/Aコンバータ,DMAコントローラ,などの周辺機能を内蔵しています。デジカメや電力メータ、モバイル端末など超低消費電力が要求されるアプリケーションに優れたコストパフォーマンスを発揮します。

 

メインソリューション

特長:

  • 動作電圧: 2.2 - 3.6 V / 2.0 - 3.6 V (µPD70F3792, µPD70F3793, µPD70F3841, µPD70F3842)
  • 最高動作周波数: 20 MHz
  • ROM容量: 16 KB - 1 MB フラッシュ・メモリ
  • RAM容量: 8 KB - 80 KB
  • パッケージ:
    • 40ピン WQFNパッケージ, 48ピン WQFNパッケージ, 48ピン LQFPパッケージ,
    • 64ピン WQFNパッケージ, 64ピン LQFPパッケージ, 64ピン FBGAパッケージ,
    • 80ピン・プラスチック LQFP パッケージ, 100ピン・プラスチック LQFP パッケージ, 121ピン FBGAパッケージ
  • 最小命令実行時間:
    • 50 ns (メイン・クロック(fXX)= 20 MHz動作時: VDD = 2.7 - 3.6 V)
    • 200 ns (メイン・クロック(fXX)= 5 MHz動作時: VDD = 2.2 - 3.6 V)
    • 30.5 µs (サブクロック(fXT)= 32.768 kHz動作時)
  • 汎用レジスタ: 32ビット×32本
  • CPUの特徴:
    • 符号付き乗算 (16 x 16 -> 32): 1 - 2クロック
    • 符号付き乗算 (32 x 32 -> 64): 1 - 5クロック
    • 飽和演算 (オーバフロー/アンダフロー検出機能付き)
    • 32ビット・シフト命令: 1クロック
    • ビット操作命令
    • ロング/ショート形式を持つロード/ストア命令
  • メモリ空間: 64 MB・リニア・アドレス空間 (プログラム/データ共用)
  • 割り込み/例外:
    • ノンマスカブル割り込み: 2 要因
    • マスカブル割り込み: 35/42/47/55/57/62 要因
    • ソフトウエア例外 : 32 要因
    • 例外トラップ: 2 要因
  • I/Oライン: 27 (5Vトレラント 17), 34(5Vトレラント 20), 50 (5Vトレラント 28), 66(5Vトレラント 28), 83(5Vトレラント 31), 84(5Vトレラント 31)
  • タイマ機能:
    • 16ビット・インターバル・タイマ M (TMM): 1 チャネル
    • 16ビット・タイマ/イベント・カウンタ P (TMP): 6 チャネル
    • 16ビット・タイマ/イベント・カウンタ Q (TMQ): 1 チャネル
    • 時計用タイマ: 1 チャネル
    • リアルタイムカウンタ: 0/1 チャネル
    • ウォッチドッグ・タイマ 2: 1 チャネル
  • シリアル・インタフェース:
    • アシンクロナス・シリアル・インタフェース A (UARTA), アシンクロナス・シリアル・インタフェース C (UARTC)
    • 3線式可変長シリアル・インタフェース B (CSIB)
    • UARTA: 1 チャネル(40ピン版のみ)
    • UARTA/CSIB: 1 チャネル
    • UARTA/I2C: 2 チャネル
    • CSIB/I2C: 1 チャネル
    • CSIB: 3 チャネル
    • UARTA: 3 チャネル (µPD70F3792, µPD70F3793, µPD70F3841, µPD70F3842のみ)
    • UARTC: 1 チャネル (µPD70F3792, µPD70F3793, µPD70F3841, µPD70F3842のみ)
  • A/Dコンバータ 10ビット分解能: 5/6/8/12 チャネル
  • D/Aコンバータ 8ビット分解能: 1 チャネル
  • DCU(デバッグ・コントロール・ユニット):JTAGインタフェース
  • クロック・ジェネレータ:
    • メイン・クロック/サブクロック動作
    • CPUクロック7段階 (fXX, fXX/2, fXX/4, fXX/8, fXX/16, fXX/32, fXT)
    • クロック・スルー・モード/PLLモード選択可
    • 内蔵発振クロック: 200 kHz (TYP.)
  • パワー・セーブ機能: HALT/IDLE1/IDLE2/STOP/サブクロック/サブIDLEモード

 

ピン数-メモリサイズのラインアップ:

プログラムフラッシュ
SRAM
1024KB
80KB
               
768KB
80KB
               
512KB
40KB
               
384KB
32KB
               
256KB
16KB
128KB
8KB
64KB
8KB
         
32KB
8KB
           
16KB
8KB
           
ピン数
パッケージ
40
HWQFN
48
LFQFP
48
HWQFN
64
LFQFP
64
LFBGA
80
LQFP
80
LFQFP
100
LQFP
100
LFQFP
121
LFBGA

発注型名の見方についてはこちら

 

ソフトウェア/ハードウェア共通情報

タイトル 概要
My Renesas MY RENESASに登録いただくと、各種ドキュメントの改訂情報、ツール製品などの
ダウンロードサービスやメールニュースなどの各種サービスをご利用いただけるようになります。
セミナー 当製品のセミナーや、学習のための情報が掲載されています。
FAQ 当製品のよくあるお問合せ、開発のヒントが掲載されています。
フォーラム ルネサスの総合コミュニティサイトです。
Video 当製品に関するVideoコンテンツをご覧いただけます。

 

ソフトウエア設計支援情報

タイトル 概要
CS+ 統合開発環境です。コーディング、アセンブル/コンパイルからシミュレーションに至るまでご利用頂けます。
(スタータキットにも添付されています。)
E1 ルネサス標準のオンチップデバッギングエミュレータです。低価格で実開発に十分なデバッグが行えます。
(スタータキットにも添付されています。)

 

ハードウェア設計支援情報

タイトル 概要
特性データ 実力値が掲載されています。セット開発のリファレンスだけでなく、システム評価時にもご利用いただけます。
サンプルコードとアプリケーションノートを掲載しています。各フィルタで絞込みを行えます。

上記downloadには必ず下のボタンより契約内容を御確認ください。

MyRenesasボタンよりID,PWをご入力ください。

免責事項:

当サイトの情報は、当社の提携パートナーが提供する情報に基づいています。当社は、これらの情報をあくまで便宜上の目的で提供しており、当サイトのコンテンツ、サイトの変更、更新内容について、一切の責任を負いません。一部のリンクについては、当社以外のウェブサイトへリンクされており、それらのウェブサイトは当社の管理下にありません。リンク先サイトのコンテンツ、変更、更新内容に関して、当社はいかなる責任も負いません。当社は、このようなリンクをあくまで便宜上の目的で提供しており、当社ウェブサイトからのリンクに関し、リンク先サイトの内容を保証するものではありませんのでご了承ください。

当サイト上で言及されているサードパーティ製品、及びサービスに関する情報は、それが単独製品あるいはルネサス製品と関連がある場合においても、それらの製品、サービス、保証の適合性について、いかなる保証も表明もするものではありません。