X28HC256

256k, 32k x 8-Bit, 5V, Byte Alterable EEPROM

Product Status: 量産中(*)

OVERVIEW

The X28HC256 is a second generation high performance CMOS 32k x 8 EEPROM. It is fabricated with Intersil’s proprietary, textured poly floating gate technology, providing a highly reliable 5V only nonvolatile memory.

The X28HC256 supports a 128-byte page write operation, effectively providing a 24μs/byte write cycle, and enabling the entire memory to be typically rewritten in less than 0.8s. The X28HC256 also features DATA polling and Toggle bit polling, two methods of providing early end of write detection. The X28HC256 also supports the JEDEC standard software data protection feature for protecting against inadvertent writes during power-up and power-down.

Endurance for the X28HC256 is specified as a minimum 100,000 write cycles per byte and an inherent data retention of 100 years

KEY FEATURES

  • Access time: 90ns
  • Simple byte and page write
  • Single 5V supply
  • No external high voltages or VP-P control circuits
  • Self timed
  • No erase before write
  • No complex programming algorithms
  • No overerase problem
  • Low power CMOS
  • Active: 60mA
  • Standby: 500μA
  • Software data protection
  • Protects data against system level inadvertent writes
  • High speed page write capability
  • Highly reliable Direct Write™ cell
  • Endurance: 100,000 cycles
  • Data retention: 100 years
  • Early end of write detection
  • DATA polling
  • Toggle bit polling
  • RoHS compliant

PARAMETRICS

Parameters
X28HC256
Basic Information
Production Status
量産中(*)
PLP
-

ブロック図

当製品のテクニカルアップデート/データシートなどドキュメントはこちら
発注型名の見方についてはこちら

ソフトウェア/ハードウェア共通情報

タイトル 概要
My Renesas My Renesasに登録いただくと、各種ドキュメントの改訂情報、ツール製品などのダウンロードサービスやメールニュースなどの各種サービスをご利用いただけるようになります。
セミナー 当製品のセミナーや、学習のための情報が掲載されています。
FAQ 当製品のよくあるお問合せ、開発のヒントが掲載されています。
フォーラム ルネサスの総合コミュニティサイトです。