ルネサスIPは、プロセッサ、メモリ、インタフェース、デジタル、アナログのラインアップがあります。

プロセッサIP

機能 IP名称 プロセス
(もしくはSoft macro)
ステータス ドキュメント お問合せ
CPU
サブシステム
RX
高い演算性能と優れた低消費電力性能を実現する32ビット CISC CPU
soft macro 近日公開 - メールでのお問合せ
SH-4A
ルネサスSuperH SH-1、SH-2、SH-3、SH-4マイコンとオブジェクトコードの上位互換性を備えた32ビットRISC(縮小命令セットコンピュータ)マイクロプロセッサです。
soft macro 提供可能 データシート
SH-4
ルネサスSuperH SH-1、SH-2、SH-3、SH-3Eマイコンと上位互換のオブジェクトコードを搭載した32ビットRISC(縮小命令セットコンピュータ)マイクロプロセッサです。
soft macro 提供可能 データシート
SH3-DSP
SH-1, SH-2, SH-3とオブジェクトレベルで互換性あり乗算命令およびDSP算術命令はDSPモジュールで実行。
soft macro 提供可能 データシート
SH-2A
2命令同時実行機能のある高性能32ビットRISC CPU
soft macro 提供可能 データシート
SH2-DSP
SH 2命令を拡張したSH-DSP命令を実行。
乗算命令およびDSP算術命令はDSPモジュールで実行。
soft macro 提供可能 データシート
H8S
H8/300, H8/300Hの上位互換性あり。
CPU H8S C200パッケージはBSC, 割り込みコントローラ, タイマ, ウォッチドッグタイマ, SCI周辺モジュールを含む
soft macro 提供可能 データシート
M32R
2種類のフォーマットの16ビット長命令および32ビット命令を採用。
積和演算
周辺機能としてSRAM, キャッシュ, バス制御回路, 割り込みコントローラ, 多機能タイマ, シリアルI/O, ウォッチドッグタイマなどを装備
soft macro 提供可能 データシート

デジタルIP

機能 IP名称 プロセス
(もしくはSoft macro)
ステータス ドキュメント お問合せ
タイマ
GPT
16ビットタイマ・4チャネルで構成される汎用PWMタイマ(GPTA)
soft macro 提供可能 データシート メールでのお問合せ
TPU
16ビットタイマ・6チャネルで構成される内蔵16ビットタイマパルスユニット
soft macro 提供可能 データシート
WDT
14ビットダウンカウンタ
カウンタのアンダーフロー時にシステムをリセットするために使用することができます。これは、システムが制御不能になったために値をリフレッシュできないためです。
soft macro 提供可能 データシート
周辺
CAN
ISO 11898-1規格に準拠するCAN(Controller Area Network)モジュール・3チャネル
標準識別子(11ビット)(以後IDと呼ぶ)と拡張ID(29ビット)の両方のメッセージを送受信します。
soft macro 提供可能 データシート メールでのお問合せ
SPI
シリアルペリフェラルインタフェース(RSPI)・2チャネル
複数のプロセッサと周辺機能との高速・全二重同期シリアル通信が可能。
soft macro 提供可能 データシート
I2C
I2Cバスインタフェース(RIIC0, RIIC2)・2チャネル
NXP I2Cバス(IC間バス)インタフェースに準拠し、その機能のサブセットを提供。
soft macro 提供可能 データシート
SCI
9チャネルの独立したシリアルコミュニケーションインタフェース(SCI)
SCIgモジュール(SCI0〜SCI7)とSCIhモジュール(SCI12)で構成されています。
soft macro 提供可能 データシート
EthrtnetAVB
イーサネットオーディオビデオブリッジネットワークでエンドステーション用のインターフェイス機能を提供。
IEEE 802.3規格のイーサネット用MACレイヤの定義に準拠したイーサネットコントローラ。
送信されたイーサネットフレームをメモリ内のそれぞれの記憶領域からイーサネットフレームを高速で転送するための専用ダイレクトメモリアクセスコントローラを含む。
soft macro 提供可能 データシート

メモリIP

下記の一部のIPは設計受託となります。詳細はお問合せください。

機能 IP名称 プロセス
(もしくはSoft macro)
ステータス ドキュメント お問合せ
フラッシュメモリ MONOS eFlash
マイコンだけでなく多くのアプリケーションに使われるSOCの分野へも適用可能
バックグラウンドオペレーション(BGO)による書き込み/消去
コードフラッシュ: 最大4 MBのROMをサポート
データフラッシュ: 64 KB再書き込み最大250,000回
TSMC 40nm 提供可能 データシート メールでのお問合せ
SRAM, TCAM 1WR,1W1R(2clk,1clk),2WR(2clk,1clk),2W2R(1clk),TCAM
メモリの周辺回路の最適化により、小面積を実現。
低リーク保持モード(スタンバイ再開)と電源オフモード(シャットダウン)をサポート。
TSMC(40nm,28nm,16nm,12nm) 提供可能 データシート

インタフェースIP

下記の一部のIPは設計受託となります。詳細はお問合せください。

機能 IP名称 プロセス
(もしくはSoft macro)
ステータス ドキュメント お問合せ
PCIe/USB/SATA PHY Combo Serdes PHY
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
PCIエクスプレス2.1 / USB3.0スーパースピード/シリアルATAリビジョン3.1用に設計され、GDSを置き換えずに各インタフェースに対して「コンボ」として使用可能。
TSMC 28nm 提供可能 データシート メールでのお問合せ
Combo PHY
PCI Express、USB3.0アーキテクチャバージョン3.00およびシリアルATAリビジョン3.1のPHYインタフェースベース
Combo Serdes PHYを内蔵
TSMC 28nm 提供可能 データシート
SerDes PHY upto 10Gbps(PCIe gen3, 10GKR, SATA3)
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
1.25〜16 Gbpsのさまざまな高速インターフェース規格PHYとして使用。
Soft & TSMC 28nm 近日公開 データシート
SerDes PHY upto 16Gbps(PCIe gen4, 10GKR, SATA3)
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
1.25〜16 Gbpsのさまざまな高速インターフェース規格PHYとして使用。
Soft & TSMC 28nm 近日公開 データシート
PCIe2/USB3SS Combo PHY (SandyMLS+ 5GSerDes PHY)
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
PCI Express 2.1 / USB3.0 SuperSpeed用に設計。
TSMC 28nm 提供可能 データシート
SATA3 PHY (SandyMLS+ 6GSerDes PHY)
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
Serial ATA Revision 3.1用に設計
TSMC 28nm 提供可能 データシート
PCIe2/USB3SS Combo PHY (SandyMLSu+ 5GSerDes PHY)
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
PCI Express 2.1 / USB3.0 SuperSpeed用に設計。
近日公開 近日公開 -
SATA3 PHY (SandyMLSu+ 6GSerDes PHY)
さまざまな高速シリアルインターフェイスPHYレイヤーに有用なアナログトランシーバハードマクロ。
Serial ATA Revision 3.1用に設計
近日公開 近日公開 -
USB2.0 MultiPort PHY:UTMI+Level3 Multiport Tranceiver
UTMI(USB2.0トランシーバマルコセルインタフェース)+ Level3用の便利なアナログマルチポートトランシーバハードマクロ
USB2.0ペリフェラルまたはUSB2.0ホストコントローラとして動作するように設定されています。
TSMC 28nm 提供可能 データシート
USB2.0 MultiPort PHY:UTMI+Level3 Multiport Tranceiver
UTMI(USB2.0トランシーバマルコセルインタフェース)+ Level3用の便利なアナログマルチポートトランシーバハードマクロ
USB2.0ペリフェラルまたはUSB2.0ホストコントローラとして動作するように設定されています。
近日公開 近日公開 -
USB2.0 PHY:UTMI+Level3 Tranceiver
UTMI(USB2.0トランシーバーMarcoセルインターフェース)+ Level3用の便利なアナログ1ポートトランシーバーハードマクロ
USB2.0ペリフェラルまたはUSB2.0ホストコントローラとして動作するように設定されています。
TSMC 40nm 提供可能 データシート
USB LINK USB3.1 (Gen1) xHCI Host Controller
ユニバーサルシリアルバス(USB)3.1仕様に準拠。
Super Speed(5Gbps)、High Speed(480Mbps)、Full Speed(12Mbps)、Low Speed(1.5Mbps)のUSB3.1バススピードをサポート。
BCリビジョン1.2に準拠し、ホストコントローラインタフェースとしてのユニバーサルシリアルバス(xHCI)仕様の拡張可能なホストコントローラインタフェースに基づいています。
Soft macro 提供可能 データシート メールでのお問合せ
USB3.1 (Gen1) Peripheral Controller
USB 3.1仕様に準拠しており、実証済みの設計経験を持つUSB3.1システムへの接続が可能。
エンドポイントコントローラを含み、AXIバスブリッジを備えています。
Super Speed (5 Gbps), High Speed (480 Mbps) およびFull Speed (12Mbps)をサポート。
Soft macro 提供可能 データシート
USB2.0 EHCI Host Controller
USB 2.0仕様と拡張ホストコントローラインターフェイス(EHCI)仕様に準拠
世界中で採用実績のあるuPD720102がベース
Soft macro 提供可能 データシート
USB2.0 On-The-Go (OTG) Controller
USB 2.0仕様、EHCI(Enhanced Host Controller Interface)仕様、およびOn-The-Go補足仕様に準拠。
ホストコントローラ「uu2hcabhutmi」およびペリフェラルコントローラ「uu2pcahbutmi」を含む。
Soft macro 提供可能 データシート
USB2.0 Peripheral Controller
USB 2.0仕様に準拠。.
世界中で採用実績のあるR8A66597がベース。
Soft macro 提供可能 データシート
PCI Express LINK Configurable PCI Express 4.0 Link Controller
「PCI Express (PCIe) Base Spec. 4.0 」に準拠し、組み込みシステムの PCIeリンクIPとして必要な主要機能をサポート。
Soft macro 提供可能 データシート メールでのお問合せ
SATA LINK SATA3.2 Host Controller
Serial ATA Rev.3.2仕様に準拠。
Link / Transport LayerとPHY DIGITALでGen3機能をサポート。
Soft macro 提供可能 データシート メールでのお問合せ
MIPI MIPI D-PHY CSI (umipi_DC01L2V10_TOP)
CSI2用の2データチャネルレシーバハードマクロ。
Soft & TSMC 40nm 近日公開 - メールでのお問合せ
FPD_Link FPD_Link RX (ulvdsrx5chv10)
5データチャネルLVDSレシーバと1:7シリアルからパラレルへの変換。
Soft & TSMC 28nm 近日公開 データシート メールでのお問合せ
FPD_Link TX (AT28CLVD0003LVDSTX5CHLBT2_R0)
5チャンネルLVDSドライバと7:1パラレルからシリアルへの変換。
CLOCKチャネル選択可能
TSMC 28nm 近日公開 データシート
V-by-One V-by-One HS Tx PHY
V-by-One®HS 1.4用の便利なアナログトランスミッタハードマクロ
TSMC 28nm 近日公開 データシート メールでのお問合せ

アナログIP & データコンバータIP

下記の一部のIPは設計受託となります。詳細はお問合せください。

機能 IP名称 プロセス
(もしくはSoft macro)
ステータス ドキュメント お問合せ
クロック 4GHz Fractional PLL
ループフィルタ内蔵
入力周波数範囲 : 20 MHz - 200 MHz
出力周波数範囲 : 62.5 MHz - 4000 MHz
TSMC 28nm 近日公開 データシート メールでのお問合せ
1.8GHz SSCG PLL
ループフィルタ内蔵
入力周波数範囲 : 12 MHz - 192 MHz
出力周波数範囲 : 900 MHz - 1800 MHz
TSMC 28nm 近日公開 データシート
1.4GHz Deskew PLL
ループフィルタ内蔵
入力周波数範囲 : 12 MHz - 400 MHz
出力周波数範囲 : 48 MHz - 1400 MHz
TSMC 28nm 近日公開 データシート
1.7GHz Mulriplying PLL
ループフィルタ内蔵
入力周波数範囲 : 9.6 MHz - 216 MHz
出力周波数範囲 : 850 MHz - 1700 MHz
TSMC 28nm 提供可能 データシート
5GHz Multiplying PLL
ループフィルタ内蔵
入力周波数範囲 : 12 MHz - 320 MHz
出力周波数範囲 : 1250 MHz - 2500 MHz
TSMC 28nm 提供可能 データシート
1.8GHz SSCG PLL
ループフィルタ内蔵
入力周波数範囲 : 12 MHz - 192 MHz
出力周波数範囲 : 900 MHz - 1800 MHz
TSMC 28nm 提供可能 データシート
1.68GHz Deskew PLL
ループフィルタ内蔵
入力周波数範囲 : 22.528 MHz - 420 MHz
出力周波数範囲 : 45 MHz - 1680 MHz
TSMC 28nm 近日公開 データシート
1.25GHz Multiplying PLL
ループフィルタ内蔵
入力周波数範囲 : 9.6 MHz - 100 MHz
出力周波数範囲 : 72.5 MHz - 1250 MHz
TSMC 40nm 近日公開 データシート
1.056GHz SSCG PLL
ループフィルタ内蔵
入力周波数範囲 : 10 MHz - 132 MHz
出力周波数範囲 : 80 MHz - 1056 MHz
TSMC 40nm 近日公開 データシート
コンバータ
2 channels 12-bit R-2R DAC w/ buffer (3us)
1.62〜3.63Vの広い電源範囲をサポート。
TSMC 40nm 近日公開 データシート メールでのお問合せ
2 channels 8-bit R-String DAC (2uA)
1.62〜3.63Vの広い電源範囲をサポート。
Novel architecture
TSMC 40nm 近日公開 データシート
12-bit SAR ADC (1.8V, 0.5us)
アナログ入力レンジ : 0 - VCCA, シングルエンド。
14チャンネルのアナログ入力マルチプレクサ内蔵。
TSMC 28nm 提供可能 データシート
12-bit SAR ADC (1.8V, 0.5us)
アナログ入力レンジ : 0 - VCCA, シングルエンド。
14チャンネルのアナログ入力マルチプレクサ内蔵。
TSMC 28nm 提供可能 データシート
12-bit SAR ADC (3V, 0.4us)
分解能 : 12/10/8ビットから選択可能
供給電圧: VCCA=2.7 - 3.6 V
TSMC 40nm 近日公開 データシート
12-bit SAR ADC (3V, 0.4us)
分解能 : 12/10/8ビットから選択可能
供給電圧: VCCA=2.7 - 3.6 V
TSMC 40nm 提供可能 データシート
温度センサ等 Temp. Sensor (with ADC)
ADCの出力には、LSIの検出温度に対応するデジタルコードが出力されます。
TSMC 28nm 近日公開 データシート メールでのお問合せ
Temp. Sensor (with analog output buffer)
ADCの出力には、LSIの検出温度に対応するデジタルコードが出力されます。
TSMC 40nm 近日公開 データシート
Temp. Sensor (with analog output buffer)
ADCの出力には、LSIの検出温度に対応するデジタルコードが出力されます。
TSMC 40nm 提供可能 データシート
Voltage Detector (3ch)
低電源電圧、低消費電流で動作する電源レベルを確認する
検出レベルは45段階で、1.52V~3.72Vの間で選択できます。
TSMC 40nm 近日公開 データシート
High Speed Comparator
変換時間100ns(最悪条件下)
コンパレータ、バイアス、およびコントロールの3つのセルが含まれています。
TSMC 40nm 近日公開 データシート
Low Power Comparator
コンパレータとバイアスの2つのセルが含まれています。
比較モードとしてはウィンドウモード、シングルモード、消費電流モードとしては低消費電力モード、高速モードがあります。
TSMC 40nm 近日公開 データシート
OPAMP
2セルのAMPとIREFより構成。
IREFセルは最大4つのAMPに接続できます。
OPAMPには、高速、中速、低電力モードの3つの電流モードがあります。
TSMC 40nm 近日公開 データシート
Analog Switch w/ Gate Voltage Booster
チャージポンプ、500オームスイッチ、2kオームスイッチの3つのセルから構成。
より低い電源電圧でオン抵抗の特性を保証するために、チャージポンプの出力はアナログスイッチの電源として使用されます。
TSMC 40nm 近日公開 データシート

その他IP (I/O, Standard Cell等)

下記の一部のIPは設計受託となります。詳細はお問合せください。

機能 IP名称 プロセス
(もしくはSoft macro)
ステータス ドキュメント お問合せ
I/O GPIO for 16nm
1.8V汎用I/Oライブラリ。
1.8Vデバイスを備えた3.3V / 1.8Vデュアル電圧I/O。
SD3.0 IOとI2Cをサポート。
TSMC 16nm 提供可能 データシート メールでのお問合せ
GPIO for 28nm
1.8V汎用I/Oライブラリ。
1.8Vデバイスを備えた3.3V / 1.8Vデュアル電圧I/O。
SD3.0 IOとI2Cをサポート。
TSMC 28nm 提供可能 データシート
GPIO for 40nm
オーバードライブ2.5Vデバイスを備えた3.3V汎用(GPIO)I/Oライブラリ。
5VトレラントI/OとI2Cをサポート。
TSMC 40nm 提供可能 データシート
Standard cell 1.8V-Stdcell
低リークマクロ用の便利なライブラリ。
低速および低リークのマクロ開発に適しています。
TSMC 28nm 提供可能 データシート メールでのお問合せ
3.3V-Stdcell
低リークマクロ用の便利なライブラリ。
低速および低リークのマクロ開発に適しています。
TSMC 40nm 提供可能 データシート

モデルベース開発環境

機能 IP名称 ステータス ドキュメント お問合せ
MCU IP MILS model HEV/EVモータ制御IPモデルl(RH850/C1M-Aモータ制御IP(EMU3), モータタイマIP(TSG3)) 提供可能 データシート メールでのお問合せ
MBD Performance Estimation Tool RH850用Embedded Target 提供可能 詳細 メールでのお問合せ