

お客様各位

---

## カタログ等資料中の旧社名の扱いについて

---

2010年4月1日を以ってNECエレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し、両社の全ての事業が当社に承継されております。従いまして、本資料中には旧社名での表記が残っておりますが、当社の資料として有効ですので、ご理解の程宜しくお願ひ申し上げます。

ルネサスエレクトロニクス ホームページ (<http://www.renesas.com>)

2010年4月1日  
ルネサスエレクトロニクス株式会社

【発行】ルネサスエレクトロニクス株式会社 (<http://www.renesas.com>)

【問い合わせ先】<http://japan.renesas.com/inquiry>

## ご注意書き

1. 本資料に記載されている内容は本資料発行時点のものであり、予告なく変更することがあります。当社製品のご購入およびご使用にあたりましては、事前に当社営業窓口で最新の情報をご確認いただきますとともに、当社ホームページなどを通じて公開される情報に常にご注意ください。
2. 本資料に記載された当社製品および技術情報の使用に関連し発生した第三者の特許権、著作権その他の知的財産権の侵害等に関し、当社は、一切その責任を負いません。当社は、本資料に基づき当社または第三者の特許権、著作権その他の知的財産権を何ら許諾するものではありません。
3. 当社製品を改造、改変、複製等しないでください。
4. 本資料に記載された回路、ソフトウェアおよびこれらに関する情報は、半導体製品の動作例、応用例を説明するものです。お客様の機器の設計において、回路、ソフトウェアおよびこれらに関する情報を使用する場合には、お客様の責任において行ってください。これらの使用に起因しお客様または第三者に生じた損害に関し、当社は、一切その責任を負いません。
5. 輸出に際しては、「外国為替及び外国貿易法」その他輸出関連法令を遵守し、かかる法令の定めるところにより必要な手続を行ってください。本資料に記載されている当社製品および技術を大量破壊兵器の開発等の目的、軍事利用の目的その他軍事用途の目的で使用しないでください。また、当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器に使用することができません。
6. 本資料に記載されている情報は、正確を期すため慎重に作成したものですが、誤りがないことを保証するものではありません。万一、本資料に記載されている情報の誤りに起因する損害がお客様に生じた場合においても、当社は、一切その責任を負いません。
7. 当社は、当社製品の品質水準を「標準水準」、「高品質水準」および「特定水準」に分類しております。また、各品質水準は、以下に示す用途に製品が使われることを意図しておりますので、当社製品の品質水準をご確認ください。お客様は、当社の文書による事前の承諾を得ることなく、「特定水準」に分類された用途に当社製品を使用することができません。また、お客様は、当社の文書による事前の承諾を得ることなく、意図されていない用途に当社製品を使用することができません。当社の文書による事前の承諾を得ることなく、「特定水準」に分類された用途または意図されていない用途に当社製品を使用したことによりお客様または第三者に生じた損害等に関し、当社は、一切その責任を負いません。なお、当社製品のデータ・シート、データ・ブック等の資料で特に品質水準の表示がない場合は、標準水準製品であることを表します。

標準水準： コンピュータ、OA機器、通信機器、計測機器、AV機器、家電、工作機械、パソコン機器、産業用ロボット

高品質水準： 輸送機器（自動車、電車、船舶等）、交通用信号機器、防災・防犯装置、各種安全装置、生命維持を目的として設計されていない医療機器（厚生労働省定義の管理医療機器に相当）

特定水準： 航空機器、航空宇宙機器、海底中継機器、原子力制御システム、生命維持のための医療機器（生命維持装置、人体に埋め込み使用するもの、治療行為（患部切り出し等）を行うもの、その他直接人命に影響を与えるもの）（厚生労働省定義の高度管理医療機器に相当）またはシステム等

8. 本資料に記載された当社製品のご使用につき、特に、最大定格、動作電源電圧範囲、放熱特性、実装条件その他諸条件につきましては、当社保証範囲内でご使用ください。当社保証範囲を超えて当社製品をご使用された場合の故障および事故につきましては、当社は、一切その責任を負いません。
9. 当社は、当社製品の品質および信頼性の向上に努めておりますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は耐放射線設計については行っておりません。当社製品の故障または誤動作が生じた場合も、人身事故、火災事故、社会的損害などを生じさせないようお客様の責任において冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエーペンギング処理等、機器またはシステムとしての出荷保証をお願いいたします。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様が製造された最終の機器・システムとしての安全検証をお願いいたします。
10. 当社製品の環境適合性等、詳細につきましては製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制する RoHS 指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。お客様がかかる法令を遵守しないことにより生じた損害に関して、当社は、一切その責任を負いません。
11. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを固くお断りいたします。
12. 本資料に関する詳細についてのお問い合わせその他お気付きの点等がございましたら当社営業窓口までご照会ください。

注 1. 本資料において使用されている「当社」とは、ルネサスエレクトロニクス株式会社およびルネサスエレクトロニクス株式会社がその総株主の議決権の過半数を直接または間接に保有する会社をいいます。

注 2. 本資料において使用されている「当社製品」とは、注 1 において定義された当社の開発、製造製品をいいます。

# 4519グループ

ユーザーズマニュアル

ルネサス4ビットCISCシングルチップマイクロコンピュータ  
4500シリーズ

本資料に記載の全ての情報は本資料発行時点のものであり、ルネサスエレクトロニクスは、  
予告なしに、本資料に記載した製品または仕様を変更することがあります。  
ルネサスエレクトロニクスのホームページなどにより公開される最新情報をご確認ください。

## 安全設計に関するお願い

- 弊社は品質、信頼性の向上に努めておりますが、半導体製品は故障が発生したり、誤動作する場合があります。弊社の半導体製品の故障又は誤動作によって結果として、人身事故、火災事故、社会的損害などを生じさせないような安全性を考慮した冗長設計、延焼対策設計、誤動作防止設計などの安全設計に十分ご留意ください。

## 本資料ご利用に際しての留意事項

- 本資料は、お客様が用途に応じた適切なルネサス テクノロジ製品をご購入いただくための参考資料であり、本資料中に記載の技術情報についてルネサス テクノロジが所有する知的財産権その他の権利の実施、使用を許諾するものではありません。
- 本資料に記載の製品データ、図、表、プログラム、アルゴリズムその他応用回路例の使用に起因する損害、第三者所有の権利に対する侵害に関し、ルネサス テクノロジは責任を負いません。
- 本資料に記載の製品データ、図、表、プログラム、アルゴリズムその他全ての情報は本資料発行時点のものであり、ルネサス テクノロジは、予告なしに、本資料に記載した製品または仕様を変更することがあります。ルネサス テクノロジ半導体製品のご購入に当たりましては、事前にルネサス テクノロジ、ルネサス販売または特約店へ最新の情報をご確認頂きますとともに、ルネサス テクノロジホームページ (<http://www.renesas.com>) などを通じて公開される情報に常にご注意ください。
- 本資料に記載した情報は、正確を期すため、慎重に制作したものですが万一本資料の記述誤りに起因する損害がお客様に生じた場合には、ルネサス テクノロジはその責任を負いません。
- 本資料に記載の製品データ、図、表に示す技術的な内容、プログラム及びアルゴリズムを流用する場合は、技術内容、プログラム、アルゴリズム単位で評価するだけでなく、システム全体で十分に評価し、お客様の責任において適用可否を判断してください。ルネサス テクノロジは、適用可否に対する責任は負いません。
- 本資料に記載された製品は、人命にかかわるような状況の下で使用される機器あるいはシステムに用いられることを目的として設計、製造されたものではありません。本資料に記載の製品を運輸、移動体用、医療用、航空宇宙用、原子力制御用、海底中継用機器あるいはシステムなど、特殊用途へのご利用をご検討の際には、ルネサス テクノロジ、ルネサス販売または特約店へご照会ください。
- 本資料の転載、複製については、文書によるルネサス テクノロジの事前の承諾が必要です。
- 本資料に関し詳細についてのお問い合わせ、その他お気付きの点がございましたらルネサス テクノロジ、ルネサス販売または特約店までご照会ください。

改訂記録

4519 グループユーチューズマニュアル

| Rev. | 発行日        | 改訂内容 |      |
|------|------------|------|------|
|      |            | ページ  | ポイント |
| 1.00 | 2004.07.09 | -    | 初版発行 |

## 構成

このユーザーズマニュアルは次の3章から成り立っています。ハードウェアの設計、ソフトウェア開発などで状況に応じて必要な章を参照してください。なお、第3章にもシステム開発をするうえで必要な情報を掲載していますので、必ず参照してください。

- 第1章「ハードウェア」

マイクロコンピュータの特長から各周辺機能の動作説明を掲載しています。

- 第2章「応用」

各周辺機能の使用方法や応用例を、関連レジスタの設定例を中心に説明しています。

- 第3章「付録」

マイクロコンピュータを使用して実際にシステムを開発する場合に必要な電気的特性、注意事項などを掲載しています。

- \* 発注の際に提出していただくマスク化確認書、ROM書き込み確認書、マーク指定書につきましては、「ルネサステクノロジホームページ[ROM発注](<http://www.renesas.com/jp/rom>)」を参照してください。
- \* 開発ツールにつきましては、「ルネサステクノロジLCDマイコンー製品個別情報4519グループページ([http://www.renesas.com/jpn/products/mpumcu/specific/lcd\\_mcu/expand/4519.htm](http://www.renesas.com/jpn/products/mpumcu/specific/lcd_mcu/expand/4519.htm))」を参照してください。

# 目 次

## 第1章 ハードウェア

|                            |       |
|----------------------------|-------|
| 概 要 .....                  | 1-2   |
| 特 長 .....                  | 1-2   |
| 応 用 .....                  | 1-2   |
| ピン接続 .....                 | 1-2   |
| 機能ブロック .....               | 1-3   |
| 性能概要 .....                 | 1-4   |
| 端子の機能説明 .....              | 1-5   |
| マルチファンクション一覧 .....         | 1-6   |
| ポート機能一覧 .....              | 1-6   |
| クロック及びサイクルの定義 .....        | 1-7   |
| 使用しない端子の処理 .....           | 1-8   |
| ポートブロック図 .....             | 1-9   |
| 機能ブロック動作説明 .....           | 1-17  |
| CPU .....                  | 1-17  |
| プログラムメモリ( ROM ) .....      | 1-20  |
| データメモリ( RAM ) .....        | 1-21  |
| 割り込み機能 .....               | 1-22  |
| 外部割り込み .....               | 1-26  |
| タイマ .....                  | 1-31  |
| ウォッチドッグタイマ .....           | 1-46  |
| A/Dコンバータ( コンパレータ ) .....   | 1-48  |
| シリアルI/O .....              | 1-55  |
| リセット機能 .....               | 1-60  |
| 電圧低下検出回路 .....             | 1-64  |
| RAMバックアップモード .....         | 1-65  |
| クロック制御 .....               | 1-70  |
| マスク化発注時に提示いただく資料 .....     | 1-73  |
| 使用上の注意(まとめ) .....          | 1-73  |
| 制御レジスター一覧 .....            | 1-79  |
| 命令 .....                   | 1-86  |
| 命令記号一覧表 .....              | 1-86  |
| 命令機能別索引 .....              | 1-87  |
| [ アルファベット順 ] 機械語命令一覧 ..... | 1-91  |
| [ 機能分類別 ] 機械語命令一覧表 .....   | 1-130 |
| 命令コード対応表 .....             | 1-146 |
| PROM内蔵版 .....              | 1-148 |

## 第2章 應用

|       |                    |      |
|-------|--------------------|------|
| 2.1   | 入出力端子 .....        | 2-2  |
| 2.1.1 | 入出力ポート .....       | 2-2  |
| 2.1.2 | 関連レジスタ .....       | 2-6  |
| 2.1.3 | ポートの応用例 .....      | 2-12 |
| 2.1.4 | 使用上の注意事項 .....     | 2-13 |
| 2.2   | 割り込み .....         | 2-15 |
| 2.2.1 | 割り込み機能 .....       | 2-15 |
| 2.2.2 | 関連レジスタ .....       | 2-18 |
| 2.2.3 | 割り込みの応用例 .....     | 2-21 |
| 2.2.4 | 使用上の注意事項 .....     | 2-30 |
| 2.3   | タイマ .....          | 2-32 |
| 2.3.1 | タイマ機能 .....        | 2-32 |
| 2.3.2 | 関連レジスタ .....       | 2-33 |
| 2.3.3 | タイマの応用例 .....      | 2-39 |
| 2.3.4 | 使用上の注意事項 .....     | 2-52 |
| 2.4   | A/Dコンバータ .....     | 2-54 |
| 2.4.1 | 関連レジスタ .....       | 2-55 |
| 2.4.2 | A/D変換器の応用例 .....   | 2-56 |
| 2.4.3 | 使用上の注意事項 .....     | 2-58 |
| 2.5   | シリアルI/O .....      | 2-61 |
| 2.5.1 | シリアルI/O機能 .....    | 2-61 |
| 2.5.2 | 関連レジスタ .....       | 2-62 |
| 2.5.3 | 動作説明 .....         | 2-64 |
| 2.5.4 | シリアルI/Oの応用例 .....  | 2-67 |
| 2.5.5 | 使用上の注意事項 .....     | 2-70 |
| 2.6   | リセット .....         | 2-71 |
| 2.6.1 | リセット回路 .....       | 2-71 |
| 2.6.2 | リセット時の内部状態 .....   | 2-73 |
| 2.6.3 | 使用上の注意事項 .....     | 2-74 |
| 2.7   | 電圧低下検出回路 .....     | 2-75 |
| 2.8   | RAMバックアップ .....    | 2-76 |
| 2.8.1 | RAMバックアップモード ..... | 2-77 |
| 2.8.2 | 関連レジスタ .....       | 2-79 |
| 2.8.3 | 使用上の注意事項 .....     | 2-84 |
| 2.9   | 発振回路 .....         | 2-86 |
| 2.9.1 | 発振動作 .....         | 2-86 |
| 2.9.2 | 関連レジスタ .....       | 2-87 |
| 2.9.3 | 使用上の注意事項 .....     | 2-88 |

## 第3章 付 錄

|        |                                |      |
|--------|--------------------------------|------|
| 3.1    | 電気的特性 .....                    | 3-2  |
| 3.1.1  | 絶対最大定格 .....                   | 3-2  |
| 3.1.2  | 推奨動作条件 .....                   | 3-3  |
| 3.1.3  | 電気的特性 .....                    | 3-6  |
| 3.1.4  | A/Dコンバータ特性 .....               | 3-8  |
| 3.1.5  | 電圧低下検出回路特性 .....               | 3-10 |
| 3.1.6  | 基本タイミング図 .....                 | 3-10 |
| 3.2    | 標準特性 .....                     | 3-11 |
| 3.3    | 使用上の注意(まとめ) .....              | 3-12 |
| 3.3.1  | プログラムカウンタ .....                | 3-12 |
| 3.3.2  | スタックリジスタ( SK ) .....           | 3-12 |
| 3.3.3  | 入出力ポートに関する注意事項 .....           | 3-12 |
| 3.3.4  | 割り込みに関する注意事項 .....             | 3-15 |
| 3.3.5  | タイマに関する注意事項 .....              | 3-17 |
| 3.3.6  | A/D変換に関する注意事項 .....            | 3-19 |
| 3.3.7  | シリアルI/Oに関する注意事項 .....          | 3-21 |
| 3.3.8  | リセットに関する注意事項 .....             | 3-21 |
| 3.3.9  | RAMバックアップに関する注意事項 .....        | 3-22 |
| 3.3.10 | クロックに関する注意事項 .....             | 3-23 |
| 3.3.11 | マスクROM版とワンタイムPROM版の相違 .....    | 3-23 |
| 3.3.12 | 電源電圧に関する注意事項 .....             | 3-23 |
| 3.4    | ノイズに関する注意事項 .....              | 3-24 |
| 3.4.1  | 配線長の短縮 .....                   | 3-24 |
| 3.4.2  | Vss VDDライン間へのバイパスコンデンサ挿入 ..... | 3-25 |
| 3.4.3  | アナログ入力端子の配線処理 .....            | 3-26 |
| 3.4.4  | 発振子への配慮 .....                  | 3-26 |
| 3.4.5  | 入出力ポート処理 .....                 | 3-27 |
| 3.4.6  | ソフトウェアによるウォッチドッグタイマ機能の実現 ..... | 3-27 |
| 3.5    | パッケージ寸法図 .....                 | 3-29 |

# 図目次

## 第1章 ハードウェア

|                                                                            |      |
|----------------------------------------------------------------------------|------|
| 図BA-1 . AMC命令実行例 .....                                                     | 1-17 |
| 図BA-2 . RAR命令実行例 .....                                                     | 1-17 |
| 図BA-3 . レジスタA、BとレジスタE .....                                                | 1-17 |
| 図BA-4 . TABP p命令実行例 .....                                                  | 1-17 |
| 図BA-5 . スタックレジスタSKの構成 .....                                                | 1-18 |
| 図BA-6 . サブルーチン呼び出し時の動作例 .....                                              | 1-18 |
| 図BA-7 . プログラムカウンタ( PC )の構成 .....                                           | 1-19 |
| 図BA-8 . データポインタ( DP )の構成 .....                                             | 1-19 |
| 図BA-9 . SD命令実行例 .....                                                      | 1-19 |
| 図BC-1 . M34519E8のROMマップ .....                                              | 1-20 |
| 図BC-2 . 割り込み番地ページ (008016 ~ 00FF16)の構成 .....                               | 1-20 |
| 図BD-1 . RAMマップ .....                                                       | 1-21 |
| 図DD-1 . 割り込み処理プログラム例 .....                                                 | 1-23 |
| 図DD-2 . 割り込み発生時の内部状態 .....                                                 | 1-23 |
| 図DD-3 . 割り込み系統図 .....                                                      | 1-23 |
| 図DD-4 . 割り込みシーケンス .....                                                    | 1-25 |
| 図DD-5 . 外部割り込み回路の構成 .....                                                  | 1-26 |
| 図DD-6 . 外部0割り込みプログラム例1 .....                                               | 1-29 |
| 図DD-7 . 外部0割り込みプログラム例2 .....                                               | 1-29 |
| 図DD-8 . 外部0割り込みプログラム例3 .....                                               | 1-29 |
| 図DD-9 . 外部1割り込みプログラム例1 .....                                               | 1-30 |
| 図DD-10 . 外部1割り込みプログラム例2 .....                                              | 1-30 |
| 図DD-11 . 外部1割り込みプログラム例3 .....                                              | 1-30 |
| 図FB-1 . オートリロード機能 .....                                                    | 1-31 |
| 図FB-2 . タイマの構成 .....                                                       | 1-33 |
| 図FB-3 . タイマの構成( 2 ) .....                                                  | 1-34 |
| 図FB-4 . 周期計測回路停止時のプログラム例 .....                                             | 1-40 |
| 図FB-4 . 周期計測回路停止時のプログラム例 .....                                             | 1-42 |
| 図FB-5 . タイマ4の動作( リロードレジスタR4Lに“ 0316 ”、リロードレジスタR4H に“ 0216 ”を設定した場合 ) ..... | 1-43 |
| 図FB-6 . タイマ3によるCNTR1出力自動制御機能 .....                                         | 1-44 |
| 図FB-7 . タイマ4カウント開始 / 停止タイミング .....                                         | 1-45 |
| 図FB-8 . ウオッチドッグタイマ機能の動作 .....                                              | 1-46 |
| 図FB-9 . ウオッチドッグタイマ使用時、停止の時のプログラム例 .....                                    | 1-47 |
| 図FB-10 . ウオッチドッグタイマ使用時におけるモードへの移行プログラム例 .....                              | 1-47 |
| 図JA-1 . A/D変換器の構成 .....                                                    | 1-48 |
| 図JA-2 . A/D変換タイミングチャート .....                                               | 1-51 |
| 図JA-3 . レジスタ設定例 .....                                                      | 1-52 |
| 図JA-4 . A/D変換精度の定義 .....                                                   | 1-54 |
| 図JC-1 . コンパレータ動作タイミングチャート .....                                            | 1-53 |

|                                           |       |
|-------------------------------------------|-------|
| 図GA-1 . シリアルI/Oの構成 .....                  | 1-55  |
| 図GA-2 . 送受信時のシリアルI/Oレジスタの状態 .....         | 1-56  |
| 図GA-3 . シリアルI/Oの接続例 .....                 | 1-57  |
| 図GA-4 . シリアルI/O転送のタイミング .....             | 1-58  |
| 図VB-1 . リセット解除のタイミング .....                | 1-60  |
| 図VB-2 . RESET端子の入力波形とリセット動作 .....         | 1-60  |
| 図VB-3 . RESET端子周辺の構成とパワーオンリセット動作 .....    | 1-61  |
| 図VB-4 . リセット時の内部状態(1) .....               | 1-62  |
| 図VB-5 . リセット時の内部状態(2) .....               | 1-63  |
| 図VC-1 . 電圧低下検出回路 .....                    | 1-64  |
| 図VC-2 . 電圧低下検出回路動作波形 .....                | 1-64  |
| 図WD-1 . 状態遷移図 .....                       | 1-67  |
| 図WD-2 . パワーダウンフラグ(P)のセット要因とクリア要因 .....    | 1-67  |
| 図WD-3 . SNZP命令によるスタート識別例 .....            | 1-67  |
| 図WA-1 . クロック制御回路の構成 .....                 | 1-70  |
| 図WA-2 . セラミック共振 / RC発振 / 水晶発振への切り替え ..... | 1-71  |
| 図WA-3 . オンチップオシレータ動作時のXIN、XOUT端子の処理 ..... | 1-72  |
| 図WA-4 . セラミック共振子外付け回路 .....               | 1-72  |
| 図WA-5 . RC発振外付け回路 .....                   | 1-72  |
| 図WA-6 . 水晶発振子外付け回路 .....                  | 1-72  |
| 図WA-7 . 外部クロック入力回路 .....                  | 1-72  |
| 図FB-4 . 周期計測回路停止時のプログラム例 .....            | 1-74  |
| 図DD-6 . 外部0割り込みプログラム例1 .....              | 1-75  |
| 図DD-7 . 外部0割り込みプログラム例2 .....              | 1-75  |
| 図DD-8 . 外部0割り込みプログラム例3 .....              | 1-75  |
| 図DD-9 . 外部1割り込みプログラム例1 .....              | 1-76  |
| 図DD-10 . 外部1割り込みプログラム例2 .....             | 1-76  |
| 図DD-11 . 外部1割り込みプログラム例3 .....             | 1-76  |
| 図XB-4 . A/D変換器の動作モードプログラム例 .....          | 1-77  |
| 図XB-5 . アナログ入力外付け回路例1 .....               | 1-77  |
| 図XB-6 . アナログ入力外付け回路例2 .....               | 1-77  |
| 図XA-1 . 4519グループPROM内蔵版のピン接続図 .....       | 1-148 |
| 図XA-2 . PROMメモリマップ .....                  | 1-149 |
| 図XA-3 . ブランク出荷品の書き込み及びテスト .....           | 1-149 |

## 第2章 応用

|                                                             |      |
|-------------------------------------------------------------|------|
| 図2.1.1 キーマトリクス回路例 .....                                     | 2-12 |
| 図2.1.2 キースキャン入力タイミング .....                                  | 2-12 |
| 図2.2.1 外部0割り込み動作例 .....                                     | 2-22 |
| 図2.2.2 外部0割り込み設定例 .....                                     | 2-23 |
| 図2.2.3 外部1割り込み動作例 .....                                     | 2-24 |
| 図2.2.4 外部1割り込み設定例 .....                                     | 2-25 |
| 図2.2.5 タイマ1定周期割り込み設定例 .....                                 | 2-26 |
| 図2.2.6 タイマ2定周期割り込み設定例 .....                                 | 2-27 |
| 図2.2.7 タイマ3定周期割り込み設定例 .....                                 | 2-28 |
| 図2.2.8 タイマ4定周期割り込み設定例 .....                                 | 2-29 |
| 図2.3.1 周辺回路例 .....                                          | 2-39 |
| 図2.3.2 タイマ4の動作 .....                                        | 2-40 |
| 図2.3.3 ウオッヂドッグタイマの機能 .....                                  | 2-41 |
| 図2.3.4 定周期測定設定例 .....                                       | 2-42 |
| 図2.3.5 CNTR0出力の設定例 .....                                    | 2-43 |
| 図2.3.6 CNTR0入力の設定例 .....                                    | 2-44 |
| 図2.3.7 外部入力によるタイマスタートの設定例 .....                             | 2-45 |
| 図2.3.8 PWM出力制御の設定例 .....                                    | 2-46 |
| 図2.3.9 CNTR0端子入力の周期計測の設定例(1) .....                          | 2-47 |
| 図2.3.10 CNTR0端子入力の周期計測の設定例(2) .....                         | 2-48 |
| 図2.3.11 INT0端子入力のパルス幅計測の設定例(1) .....                        | 2-49 |
| 図2.3.12 INT0端子入力のパルス幅計測の設定例(2) .....                        | 2-50 |
| 図2.3.13 ウオッヂドッグタイマ使用例 .....                                 | 2-51 |
| 図2.3.14 周期計測回路の計測データ読み出し手順例 .....                           | 2-53 |
| 図2.3.15 タイマカウント開始タイミングと動作開始時のカウント時間( PS, T1, T2, T3 ) ..... | 2-53 |
| 図2.3.16 タイマカウント開始タイミングと動作開始時のカウント時間( T4 ) .....             | 2-53 |
| 図2.4.1 A/D変換器の構成 .....                                      | 2-54 |
| 図2.4.2 A/D変換モードの設定例 .....                                   | 2-57 |
| 図2.4.3 アナログ入力外付け回路例1 .....                                  | 2-58 |
| 図2.4.4 アナログ入力外付け回路例2 .....                                  | 2-58 |
| 図2.4.5 A/D変換器の動作モードプログラム例 .....                             | 2-59 |
| 図2.5.1 シリアルI/Oの構成 .....                                     | 2-61 |
| 図2.5.2 シリアルI/O接続例 .....                                     | 2-64 |
| 図2.5.3 送受信時のシリアルI/Oレジスタの状態 .....                            | 2-64 |
| 図2.5.4 シリアルI/O転送タイミング .....                                 | 2-65 |
| 図2.5.5 マスター側シリアルI/Oの割り込みを使用しない設定例 .....                     | 2-68 |
| 図2.5.6 スレーブ側シリアルI/Oの割り込みを使用する設定例 .....                      | 2-69 |
| 図2.6.1 RESET端子周辺の構成とパワーオンリセット動作 .....                       | 2-71 |
| 図2.6.2 リセット解除後の発振安定時間 .....                                 | 2-72 |
| 図2.6.3 リセット時の内部状態(1) .....                                  | 2-73 |
| 図2.6.4 リセット時の内部状態(2) .....                                  | 2-74 |
| 図2.7.1 電圧低下検出回路 .....                                       | 2-75 |
| 図2.7.2 電圧低下検出回路の動作波形例 .....                                 | 2-75 |

|        |                   |      |
|--------|-------------------|------|
| 図2.8.1 | 状態遷移図 .....       | 2-76 |
| 図2.8.2 | スタート条件識別方法例 ..... | 2-78 |
| 図2.9.1 | クロック制御回路の構成 ..... | 2-86 |

## 第3章 付 錄

|         |                                                     |      |
|---------|-----------------------------------------------------|------|
| 図3.3.1  | 周期計測回路の計測データ読み出し手順例 .....                           | 3-18 |
| 図3.3.2  | タイマカウント開始タイミングと動作開始時のカウント時間( PS, T1, T2, T3 ) ..... | 3-18 |
| 図3.3.3  | タイマカウント開始タイミングと動作開始時のカウント時間( T4 ) .....             | 3-18 |
| 図3.3.4  | アナログ入力外付け回路例1 .....                                 | 3-19 |
| 図3.3.5  | アナログ入力外付け回路例2 .....                                 | 3-19 |
| 図3.3.6  | A/D変換器の動作モードプログラム例 .....                            | 3-20 |
| 図3.4.1  | パッケージの選択 .....                                      | 3-24 |
| 図3.4.2  | リセット入力端子の配線 .....                                   | 3-24 |
| 図3.4.3  | クロック入出力端子の配線 .....                                  | 3-24 |
| 図3.4.4  | CNVss端子の配線 .....                                    | 3-25 |
| 図3.4.5  | PROM内蔵版のVPP端子の配線 .....                              | 3-25 |
| 図3.4.6  | Vss - VDDライン間のバイパスコンデンサ .....                       | 3-25 |
| 図3.4.7  | アナログ信号線と抵抗及びコンデンサ .....                             | 3-26 |
| 図3.4.8  | 大電流が流れる信号線の配線 .....                                 | 3-26 |
| 図3.4.9  | 高速にレベル変化する信号線の配線 .....                              | 3-27 |
| 図3.4.10 | 発振子の裏面のVssパターン .....                                | 3-27 |
| 図3.4.11 | ソフトウェアによるウォッチドッグタイマ .....                           | 3-28 |

# 表目次

## 第1章 ハードウェア

|                                              |       |
|----------------------------------------------|-------|
| 表BC-1 . ROM容量とページ数 .....                     | 1-20  |
| 表BD-1 . RAM容量 .....                          | 1-21  |
| 表DD-1 . 割り込み要因、割り込み番地、及び優先順位 .....           | 1-22  |
| 表DD-2 . 割り込み要求フラグ、スキップ命令と割り込み制御レジスタビット ..... | 1-22  |
| 表DD-3 . 割り込み可能ビットの機能 .....                   | 1-22  |
| 表DD-4 . 割り込み制御レジスタ .....                     | 1-24  |
| 表DD-5 . 割り込み起動条件 .....                       | 1-26  |
| 表DD-6 . 外部割り込み制御レジスタ .....                   | 1-28  |
| 表FB-1 . タイマの機能一覧 .....                       | 1-32  |
| 表FB-2 . タイマ制御レジスタ .....                      | 1-35  |
| 表JA-1 . A/D変換器の特性 .....                      | 1-48  |
| 表JA-2 . A/D制御レジスタ .....                      | 1-49  |
| 表JA-3 . A/D変換中の逐次比較レジスタ(AD)の変化 .....         | 1-51  |
| 表GA-1 . シリアルI/O入出力端子 .....                   | 1-55  |
| 表GA-2 . シリアルI/O制御レジスタ .....                  | 1-55  |
| 表GA-3 . マスターからスレーブへのデータ転送の処理シーケンス .....      | 1-59  |
| 表VB-1 . リセット時のポートの状態 .....                   | 1-61  |
| 表VC-1 . 電圧低下検出回路動作状態 .....                   | 1-64  |
| 表WD-1 . RAMバックアップ時に保持される機能と状態 .....          | 1-65  |
| 表WD-2 . 復帰要因と復帰条件 .....                      | 1-66  |
| 表WD-3 . キーオンウェイクアップ制御レジスタ、プルアップ制御レジスタ .....  | 1-68  |
| 表WA-1 . クロック制御レジスタ .....                     | 1-73  |
| 表XA-1 . PROM内蔵版の型名一覧 .....                   | 1-148 |
| 表XA-2 . 書き込みアダプター一覧 .....                    | 1-149 |

## 第2章 応用

|                                         |      |
|-----------------------------------------|------|
| 表2.1.1 タイマ制御レジスタW4のビット構成 .....          | 2-6  |
| 表2.1.2 タイマ制御レジスタW6のビット構成 .....          | 2-6  |
| 表2.1.3 シリアルI/O制御レジスタJ1のビット構成 .....      | 2-7  |
| 表2.1.4 A/D制御レジスタQ2のビット構成 .....          | 2-7  |
| 表2.1.5 プルアップ制御レジスタPU0のビット構成 .....       | 2-8  |
| 表2.1.6 プルアップ制御レジスタPU1のビット構成 .....       | 2-8  |
| 表2.1.7 ポート出力形式制御レジスタFR0のビット構成 .....     | 2-9  |
| 表2.1.8 ポート出力形式制御レジスタFR1のビット構成 .....     | 2-9  |
| 表2.1.9 ポート出力形式制御レジスタFR2のビット構成 .....     | 2-10 |
| 表2.1.10 ポート出力形式制御レジスタFR3のビット構成 .....    | 2-10 |
| 表2.1.11 キーオンウェイクアップ制御レジスタK0のビット構成 ..... | 2-11 |
| 表2.1.12 キーオンウェイクアップ制御レジスタK2のビット構成 ..... | 2-11 |
| 表2.1.13 使用しない端子の処理方法 .....              | 2-14 |

|         |                                 |      |
|---------|---------------------------------|------|
| 表2.2.1  | 割り込み制御レジスタV1のビット構成 .....        | 2-18 |
| 表2.2.2  | 割り込み制御レジスタV2のビット構成 .....        | 2-19 |
| 表2.2.3  | 割り込み制御レジスタI1のビット構成 .....        | 2-19 |
| 表2.2.4  | 割り込み制御レジスタI2のビット構成 .....        | 2-20 |
| 表2.3.1  | 割り込み制御レジスタV1のビット構成 .....        | 2-33 |
| 表2.3.2  | 割り込み制御レジスタV2のビット構成 .....        | 2-33 |
| 表2.3.3  | 割り込み制御レジスタI1のビット構成 .....        | 2-34 |
| 表2.3.4  | 割り込み制御レジスタI2のビット構成 .....        | 2-35 |
| 表2.3.5  | タイマ制御レジスタPAのビット構成 .....         | 2-35 |
| 表2.3.6  | タイマ制御レジスタW1のビット構成 .....         | 2-36 |
| 表2.3.7  | タイマ制御レジスタW2のビット構成 .....         | 2-36 |
| 表2.3.8  | タイマ制御レジスタW3のビット構成 .....         | 2-37 |
| 表2.3.9  | タイマ制御レジスタW4のビット構成 .....         | 2-37 |
| 表2.3.10 | タイマ制御レジスタW5のビット構成 .....         | 2-38 |
| 表2.3.11 | タイマ制御レジスタW6のビット構成 .....         | 2-38 |
| 表2.4.1  | 割り込み制御レジスタV2のビット構成 .....        | 2-55 |
| 表2.4.2  | A/D制御レジスタQ1のビット構成 .....         | 2-55 |
| 表2.4.3  | A/D制御レジスタQ2のビット構成 .....         | 2-56 |
| 表2.4.4  | A/D制御レジスタQ3のビット構成 .....         | 2-56 |
| 表2.5.1  | 割り込み制御レジスタV2のビット構成 .....        | 2-62 |
| 表2.5.2  | シリアルI/O制御レジスタJ1のビット構成 .....     | 2-63 |
| 表2.7.1  | 電圧低下検出回路動作状態 .....              | 2-75 |
| 表2.8.1  | RAMバックアップモード時の内部状態 .....        | 2-77 |
| 表2.8.2  | 復帰要因 .....                      | 2-78 |
| 表2.8.3  | スタート条件によるフラグの状態 .....           | 2-78 |
| 表2.8.4  | 割り込み制御レジスタI1のビット構成 .....        | 2-79 |
| 表2.8.5  | 割り込み制御レジスタI2のビット構成 .....        | 2-80 |
| 表2.8.6  | プルアップ制御レジスタPU0のビット構成 .....      | 2-81 |
| 表2.8.7  | プルアップ制御レジスタPU1のビット構成 .....      | 2-81 |
| 表2.8.8  | キーオンウェイクアップ制御レジスタK0のビット構成 ..... | 2-82 |
| 表2.8.9  | キーオンウェイクアップ制御レジスタK1のビット構成 ..... | 2-82 |
| 表2.8.10 | キーオンウェイクアップ制御レジスタK2のビット構成 ..... | 2-83 |
| 表2.9.1  | クロック制御レジスタMRのビット構成 .....        | 2-87 |
| 表2.9.2  | タイマ制御レジスタPAのビット構成 .....         | 2-87 |

## 第3章 付 錄

|                                                                      |      |
|----------------------------------------------------------------------|------|
| 表3.1.1 絶対最大定格 .....                                                  | 3-2  |
| 表3.1.2 推奨動作条件1 .....                                                 | 3-3  |
| 表3.1.3 推奨動作条件2 .....                                                 | 3-4  |
| 表3.1.4 推奨動作条件3 .....                                                 | 3-5  |
| 表3.1.5 電気的特性1 .....                                                  | 3-6  |
| 表3.1.6 電気的特性2 .....                                                  | 3-7  |
| 表3.1.7 A/Dコンバータ推奨動作条件（コンパレータモードを含む。指定のない場合は、 $T_a = -20 \sim 85$ ）.. | 3-8  |
| 表3.1.8 A/Dコンバータ特性（指定のない場合は、 $T_a = -20 \sim 85$ ）.....               | 3-9  |
| 表3.1.9 電圧低下検出回路特性（指定のない場合は、 $T_a = -20 \sim 85$ ）.....               | 3-10 |
| 表3.3.1 使用しない端子の処理方法 .....                                            | 3-14 |

# 第1章

## ハードウェア

概要  
特長  
応用  
ピン接続  
機能ブロック  
端子の機能説明  
機能ブロック動作説明  
使用上の注意(まとめ)  
制御レジスター一覧  
命令  
PROM内蔵版

## 概要

4519グループはCMOSプロセスを用いて開発された4ビットシングルチップマイクロコンピュータです。シンプルで高速な命令体系をもつ4500シリーズのCPUをコアとして、シリアルI/O、8ビットタイマ(リロードレジスタ付き)4本、割り込み機能、10ビットA/Dコンバータ、発振回路切り替え機能を内蔵しています。

4519グループは、内蔵するメモリの種類、容量の異なる複数の品種があります。

詳細については下記の表を参照してください。

## 特長

最短命令実行時間 ..... 0.5 μs  
(発振周波数6MHz、XINスルーモード時)

電源電圧

マスクROM版 ..... 1.8 ~ 5.5V  
ワンタイムPROM版 ..... 2.5 ~ 5.5V  
(動作源クロック、動作モード及び発振周波数により異なります)

## タイマ

タイマ1 ..... 8ビット(リロードレジスタ付き)  
タイマ2 ..... 8ビット(リロードレジスタ付き)  
タイマ3 ..... 8ビット(リロードレジスタ付き)  
タイマ4 ..... 8ビット(リロードレジスタ2本付き)  
割り込み機能 ..... 8要因  
キーオンウェイクアップ機能 ..... 10端子  
シリアルI/O ..... 8ビット × 1  
A/Dコンバータ ..... 10ビット逐次比較方式、8ch  
電圧低下検出回路

リセット発生 ..... 標準3.5V(Ta=25時)  
リセット解除 ..... 標準3.7V(Ta=25時)

## ウォッチドッグタイマ

クロック発生回路  
(セラミック共振 / RC発振 / 水晶発振 / オンチップオシレータ)  
LED直接駆動可能(ポートD)

## 応用

家電、民生機器、OA機器など

| 型名                | ROM(PROM)容量<br>(×10ビット) | RAM容量<br>(×4ビット) | パッケージ   | ROM種類     |
|-------------------|-------------------------|------------------|---------|-----------|
| M34519M6-XXXFP    | 6144語                   | 384語             | 42P2R-A | マスクROM    |
| M34519M8-XXXFP    | 8192語                   | 384語             | 42P2R-A | マスクROM    |
| M34519E8FP<br>(注) | 8192語                   | 384語             | 42P2R-A | ワンタイムPROM |

注. ブランク出荷品

4519グループピン接続図(上面図)





機能ブロック図

## 性能概要

| 項目           |            | 性能                                                                                  |
|--------------|------------|-------------------------------------------------------------------------------------|
| 基本命令数        |            | 153                                                                                 |
| 最短命令実行時間     |            | 0.5 μs(発振周波数6MHz:スルーモード時)                                                           |
| メモリ容量        | ROM        | M34519M6<br>M34519M8/E8                                                             |
|              |            | 6144語×10ビット<br>8192語×10ビット                                                          |
|              | RAM        | M34519M6/M8/E8                                                                      |
| 入出力ポート       | D0 ~ D7    | 入出力<br>(入力はスキップ判別)<br>1ビット×8<br>出力形式がソフトウェア切り替え可能<br>ポートD6,D7はそれぞれCNTR0, CNTR1端子と兼用 |
|              | P00 ~ P03  | 入出力<br>4ビット×1<br>ブルアップ機能,キーオンウェイクアップ機能,出力形式がソフトウェア切り替え可能                            |
|              | P10 ~ P13  | 入出力<br>4ビット×1<br>ブルアップ機能,キーオンウェイクアップ機能,出力形式がソフトウェア切り替え可能                            |
|              | P20 ~ P22  | 入出力<br>3ビット×1<br>ポートP20 ~ P22はそれぞれSCK,SOUT,SIN端子と兼用                                 |
|              | P30 ~ P33  | 入出力<br>4ビット×1<br>ポートP30,P31はそれぞれINT0,INT1端子と兼用                                      |
|              | P40 ~ P43  | 入出力<br>4ビット×1<br>ポートP40 ~ P43はそれぞれAIN4 ~ AIN7端子と兼用                                  |
|              | P50 ~ P53  | 入出力<br>4ビット×1<br>出力形式がソフトウェア切り替え可能                                                  |
|              | P60 ~ P63  | 入出力<br>4ビット×1<br>ポートP60 ~ P63はそれぞれAIN0 ~ AIN3端子と兼用                                  |
| タイマ          | タイマ1       | 8ビットタイマ/イベントカウンタ,リロードレジスタ付き、周期/パルス幅計測機能付き                                           |
|              | タイマ2       | 8ビットタイマ,リロードレジスタ付き                                                                  |
|              | タイマ3       | 8ビットタイマ/イベントカウンタ,リロードレジスタ付き                                                         |
|              | タイマ4       | 8ビットタイマ,リロードレジスタ2本付き、PWM出力機能付き                                                      |
| A/Dコンバータ     |            | 10ビット×8ch,8ビットコンバーテ機能付き                                                             |
| シリアルI/O      |            | 8ビット×1                                                                              |
| 割り込み         | 要因         | 8要因(外部×2,タイマ×4,A/D,シリアルI/O)                                                         |
|              | ネスティング     | 1レベル                                                                                |
| サブルーチンネスティング |            | 8レベル                                                                                |
| 素子構造         |            | CMOSシリコンゲート                                                                         |
| パッケージ        |            | 42ピンプラスチックモールドSSOP(42P2R-A)                                                         |
| 動作周囲温度       |            | -20 ~ 85                                                                            |
| 電源電圧         | マスクROM版    | 1.8 ~ 5.5V(動作源クロック 動作モードおよび発振周波数により異なります)                                           |
|              | ワンタイムPROM版 | 2.5 ~ 5.5V(動作源クロック 動作モードおよび発振周波数により異なります)                                           |
| 消費電流         | CPU動作時     | 2.8mA(Ta = 25, VDD = 5V, f(XIN)=6MHz, f(STCK)=f(XIN)、オンチップオシレータ停止)                  |
|              |            | 70 μA(Ta = 25, VDD = 5V, f(XIN)=32kHz, f(STCK)=f(XIN)、オンチップオシレータ停止)                 |
|              |            | 150 μA(Ta = 25, VDD = 5V, オンチップオシレータ使用, f(STCK)=f(RING), f(XIN)停止)                  |
|              | RAMバックアップ時 | 0.1 μA(Ta = 25, VDD = 5V, 出力トランジスタ遮断状態)                                             |

## 端子の機能説明

| 端子名         | 名称                     | 入力出力 | 機能                                                                                                                                                                               |
|-------------|------------------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| VDD         | 電源                     | -    | 正電源電圧供給端子です。                                                                                                                                                                     |
| Vss         | 接地                     | -    | GND端子です。                                                                                                                                                                         |
| CNVss       | CNVss                  | -    | この端子はVssに接続し、必ず“L”(0V)を印加してください。                                                                                                                                                 |
| VDCE        | 電圧低下検出回路イネーブル          | 入力   | 電圧低下検出回路の動作・停止を制御します。“H”レベルを入力すると動作状態、“L”レベルを入力すると停止状態になります。                                                                                                                     |
| XIN         | メインクロック入力              | 入力   | メインクロック発生回路の入力／出力端子です。セラミック共振を使用する場合は、XIN端子とXOUT端子の間にセラミック共振子を、水晶発振を使用する場合は32kHzの水晶発振子を接続して使用します。XIN端子とXOUT端子の間には帰還抵抗が内蔵されています。RC発振を使用する場合はXIN端子に抵抗・コンデンサを接続し、XOUT端子を開放にして使用します。 |
| XOUT        | メインクロック出力              | 出力   |                                                                                                                                                                                  |
| RESET       | リセット入出力                | 入出力  | リセットパルスの入出力端子です。SRST命令実行、内蔵パワーオンリセット回路、ウォッチドッグタイマ及び電圧低下検出回路によるシステムリセット時に“L”レベルが出力されます。出力形式はNチャネルオープンドレインです。                                                                      |
| D0～D7       | 入出力ポートD<br>(入力はスキップ判別) | 入出力  | 各端子ごとに1ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインあるいはCMOSをソフトウェアで切り替え可能です。出力形式にNチャネルオープンドレインを選択し、出力ラッチを“1”に設定すると入力可能状態になります。ポートD6,D7は、それぞれCNTR0,CNTR1端子と兼用です。                           |
| P00～P03     | 入出力ポートP0               | 入出力  | ポートとして4ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインあるいはCMOSをソフトウェアで切り替え可能です。出力形式にNチャネルオープンドレインを選択し、出力ラッチを“1”に設定すると入力可能状態になります。ソフトウェアで切り替え可能なキーオンウェイクアップ機能及びブルアップ機能を内蔵しています。               |
| P10～P13     | 入出力ポートP1               | 入出力  | ポートとして4ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインあるいはCMOSをソフトウェアで切り替え可能です。出力形式にNチャネルオープンドレインを選択し、出力ラッチを“1”に設定すると入力可能状態になります。ソフトウェアで切り替え可能なキーオンウェイクアップ機能及びブルアップ機能を内蔵しています。               |
| P20～P22     | 入出力ポートP2               | 入出力  | ポートとして3ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインです。出力ラッチを“1”に設定すると入力可能状態になります。ポートP20～P22は、それぞれSCK,SOUT,SIN端子と兼用です。                                                                     |
| P30～P33     | 入出力ポートP3               | 入出力  | ポートとして4ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインです。出力ラッチを“1”に設定すると入力可能状態になります。ポートP30、P31は、それぞれINT0,INT1端子と兼用です。                                                                        |
| P40～P43     | 入出力ポートP4               | 入出力  | ポートとして4ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインです。出力ラッチを“1”に設定すると入力可能状態になります。ポートP40～P43は、それぞれAIN4～AIN7端子と兼用です。                                                                        |
| P50～P53     | 入出力ポートP5               | 入出力  | ポートとして4ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインあるいはCMOSをソフトウェアで切り替え可能です。出力形式にNチャネルオープンドレインを選択し、出力ラッチを“1”に設定すると入力可能状態になります。                                                            |
| P60～P63     | 入出力ポートP6               | 入出力  | ポートとして4ビットの入出力機能を持っています。出力形式はNチャネルオープンドレインです。出力ラッチを“1”に設定すると入力可能状態になります。ポートP60～P63は、それぞれAIN0～AIN3端子と兼用です。                                                                        |
| CNTR0,CNTR1 | タイマ入出力                 | 入出力  | CNTR0端子はタイマ1のイベントカウント用クロックの入力機能とタイマ1あるいはタイマ2のアンダフローの2分周信号の出力機能を持っています。CNTR1端子はタイマ3のイベントカウント用クロックの入力機能とタイマ4で生成されるPWM信号の出力機能を持っています。CNTR0,CNTR1端子は、それぞれポートD6,D7と兼用です。              |
| INT0,INT1   | 割り込み入力                 | 入力   | 外部からの割り込みを受け付ける機能とソフトウェアで切り替え可能なキーオンウェイクアップ機能を持っています。INT0,INT1端子は、それぞれポートP30,P31と兼用です。                                                                                           |
| AIN0～AIN7   | アナログ入力                 | 入力   | A/D変換器のアナログ入力端子です。AIN0～AIN7端子は、それぞれポートP60～P63,P40～P43と兼用です。                                                                                                                      |
| SCK         | シリアルI/Oクロック入出力         | 入出力  | シリアルI/Oのデータ転送同期クロック入出力端子です。SCK端子は、ポートP20と兼用です。                                                                                                                                   |
| SOUT        | シリアルI/Oデータ出力           | 出力   | シリアルI/Oのデータ出力端子です。SOUT端子は、ポートP21と兼用です。                                                                                                                                           |
| SIN         | シリアルI/Oデータ入力           | 入力   | シリアルI/Oのデータ入力端子です。SIN端子は、ポートP22と兼用です。                                                                                                                                            |

## マルチファンクション一覧

| 端子名 | マルチファンクション | 端子名   | マルチファンクション | 端子名 | マルチファンクション | 端子名  | マルチファンクション |
|-----|------------|-------|------------|-----|------------|------|------------|
| D6  | CNTR0      | CNTR0 | D6         | P40 | Ain4       | Ain0 | P60        |
| D7  | CNTR1      | CNTR1 | D7         | P41 | Ain5       | Ain1 | P61        |
| P20 | SCK        | SCK   | P20        | P42 | Ain6       | Ain2 | P62        |
| P21 | SOUT       | SOUT  | P21        | P43 | Ain7       | Ain3 | P63        |
| P22 | SIN        | SIN   | P22        | P60 | Ain0       | Ain4 | P40        |
| P30 | INT0       | INT0  | P30        | P61 | Ain1       | Ain5 | P41        |
| P31 | INT1       | INT1  | P31        | P62 | Ain2       | Ain6 | P42        |
|     |            |       |            | P63 | Ain3       | Ain7 | P43        |

注1 上記以外の端子は単一機能です。

2 INT0, INT1端子を使用している場合でも、ポートP30, P31の入出力機能は有効です。

3 SIN, SOUT, SCK端子を使用している場合でも、ポートP20～P22の入力機能は有効です。

4 CNTR0端子の入力機能を使用している場合でも、ポートD6の入出力機能は有効です。

5 CNTR0端子の出力機能を使用している場合でも、ポートD6の入力機能は有効です。

6 CNTR1端子の入力機能を使用している場合でも、ポートD7の入出力機能は有効です。

7 CNTR1端子の出力機能を使用している場合でも、ポートD7の入力機能は有効です。

## ポート機能一覧

| ポート名  | ポート名                            | 入力/出力       | 出力形式                        | 入出力単位 | 制御命令                 | 制御レジスタ               | 特記事項                                                  |
|-------|---------------------------------|-------------|-----------------------------|-------|----------------------|----------------------|-------------------------------------------------------|
| ポートD  | D0～D5,<br>D6/CNTR0,<br>D7/CNTR1 | 入出力<br>(8本) | Nチャネル<br>オーブンドレイン<br>/ CMOS | 1ビット  | SD, RD<br>SZD<br>CLD | FR1, FR2<br>W6<br>W4 | 出力形式選択機能付き<br>(ソフトウェアで切り替え可能)                         |
| ポートP0 | P00～P03                         | 入出力<br>(4本) | Nチャネル<br>オーブンドレイン<br>/ CMOS | 4ビット  | OP0A<br>IAP0         | FR0<br>PU0<br>K0, K1 | プルアップ, キーオンウェイクアップ<br>及び出力形式選択機能付き<br>(ソフトウェアで切り替え可能) |
| ポートP1 | P10～P13                         | 入出力<br>(4本) | Nチャネル<br>オーブンドレイン<br>/ CMOS | 4ビット  | OP1A<br>IAP1         | FR0<br>PU1<br>K0     | プルアップ, キーオンウェイクアップ<br>及び出力形式選択機能付き<br>(ソフトウェアで切り替え可能) |
| ポートP2 | P20/SCK, P21/SOUT<br>P22/SIN    | 入出力<br>(3本) | Nチャネル<br>オーブンドレイン           | 3ビット  | OP2A<br>IAP2         | J1                   |                                                       |
| ポートP3 | P30/INT0, P31/INT1<br>P32, P33  | 入出力<br>(4本) | Nチャネル<br>オーブンドレイン           | 4ビット  | OP3A<br>IAP3         | I1, J2<br>K2         |                                                       |
| ポートP4 | P40/Ain4～P43/Ain7               | 入出力<br>(4本) | Nチャネル<br>オーブンドレイン           | 4ビット  | OP4A<br>IAP4         | Q1<br>Q2             |                                                       |
| ポートP5 | P50～P53                         | 入出力<br>(4本) | Nチャネル<br>オーブンドレイン<br>/ CMOS | 4ビット  | OP5A<br>IAP5         | FR3                  | 出力形式選択機能付き<br>(ソフトウェアで切り替え可能)                         |
| ポートP6 | P60/Ain0～P63/Ain3               | 入出力<br>(4本) | Nチャネル<br>オーブンドレイン           | 4ビット  | OP6A<br>IAP6         | Q2<br>Q1             |                                                       |

## クロック及びサイクルの定義

### 動作源クロック

本製品の動作の源となるクロックです。本製品では以下のクロックが使用できます。

- ・外付けセラミック共振によるクロック(  $f(XIN)$  )
- ・外付けRC発振によるクロック(  $f(XIN)$  )
- ・外部入力によるクロック(  $f(XIN)$  )
- ・内部発振器( オンチップオシレータ )によるクロック(  $f(RING)$  )
- ・外付け水晶発振によるクロック(  $f(XIN)$  )

### マシンサイクル

命令の実行に要する基準周期です。

### インストラクションクロック( INSTCK )

CPUを制御する基準クロックです。

インストラクションクロック( INSTCK )は、システムクロック( STCK )を3分周した信号で、1周期で1マシンサイクルの期間を生成します。

### システムクロック( STCK )

本製品を制御する基本クロックです。

システムクロック( STCK )はクロック制御レジスタMRの設定により、表UA-1のように選択できます。

表 UA-1 . システムクロックの選択

| クロック制御レジスタMR    |                 |                 |                 | システムクロック              | 動作モード名      |
|-----------------|-----------------|-----------------|-----------------|-----------------------|-------------|
| MR <sub>3</sub> | MR <sub>2</sub> | MR <sub>1</sub> | MR <sub>0</sub> |                       |             |
| 0               | 0               | 0               | 0               | $f(STCK) = f(XIN)$    | XINスルーモード   |
|                 |                 | x               | 1               | $f(STCK) = f(RING)$   | RINGスルーモード  |
| 0               | 1               | 0               | 0               | $f(STCK) = f(XIN)/2$  | XIN2分周モード   |
|                 |                 | x               | 1               | $f(STCK) = f(RING)/2$ | RING2分周モード  |
| 1               | 0               | 0               | 0               | $f(STCK) = f(XIN)/4$  | XIN4分周モード   |
|                 |                 | x               | 1               | $f(STCK) = f(RING)/4$ | RING4分周モード  |
| 1               | 1               | 0               | 0               | $f(STCK) = f(XIN)/8$  | XIN8分周モード   |
|                 |                 | x               | 1               | $f(STCK) = f(RING)/8$ | RING 8分周モード |

注 . リセット解除後は $f(RING)/8$ が選択されます。

システムクロックにオンチップオシレータクロックを選択する場合、オンチップオシレータを動作状態にしてください。

## 使用しない端子の処理

| 端子名                 | 処理方法   | 使用条件                                                                           |
|---------------------|--------|--------------------------------------------------------------------------------|
| XIN                 | 開放     | 内部発振器選択<br>(注1)                                                                |
| XOUT                | 開放     | 内部発振器選択<br>(注1)<br>RC発振選択<br>(注2)<br>メインクロックに外部クロック入力使用<br>(注3)                |
| D0 ~ D5             | 開放     |                                                                                |
|                     | Vssに接続 | 出力形式にNチャネルオーブンドレイン選択<br>(注4)                                                   |
| D6/CNTR0            | 開放     | タイマ1カウントソースにCNTR0入力非選択                                                         |
|                     | Vssに接続 | 出力形式にNチャネルオーブンドレイン選択<br>(注4)                                                   |
| D7/CNTR1            | 開放     | タイマ3カウントソースにCNTR1入力非選択                                                         |
|                     | Vssに接続 | 出力形式にNチャネルオーブンドレイン選択<br>(注4)                                                   |
| P00 ~ P03           | 開放     | キーオンウェイクアップ機能非選択<br>(注6)                                                       |
|                     | Vssに接続 | 出力形式にNチャネルオーブンドレイン選択<br>(注5)<br>プルアップ機能非選択<br>(注4)<br>キーオンウェイクアップ機能非選択<br>(注6) |
| P10 ~ P13           | 開放     | キーオンウェイクアップ機能非選択<br>(注7)                                                       |
|                     | Vssに接続 | 出力形式にNチャネルオーブンドレイン選択<br>(注5)<br>プルアップ機能非選択<br>(注4)<br>キーオンウェイクアップ機能非選択<br>(注7) |
| P20/SCK             | 開放     | SCK端子非選択                                                                       |
|                     | Vssに接続 |                                                                                |
| P21/SOUT            | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |
| P22/SIN             | 開放     | SIN端子非選択                                                                       |
|                     | Vssに接続 |                                                                                |
| P30/INT0            | 開放     | 出力ラッチに“0”を設定                                                                   |
|                     | Vssに接続 |                                                                                |
| P31/INT1            | 開放     | 出力ラッチに“0”を設定                                                                   |
|                     | Vssに接続 |                                                                                |
| P32、P33             | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |
| P40/AIN4 ~ P43/AIN7 | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |
| P50 ~ P53           | 開放     |                                                                                |
|                     | Vssに接続 | 出力形式にNチャネルオーブンドレイン選択                                                           |
| P60/AIN0 ~ P63/AIN3 | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |

注1 . リセット直後は、システムクロックに内部発振器( オンチップオシレータ )が選択されています。 ( RG0=0, MR0=1 )

2 . CRCK命令を実行すると、RC発振回路が使用可能になります。 CRCK命令実行のみでは、発振開始時、システムクロックへの切り替えは行われませんので注意してください。

発振を開始させるには、メインクロックf(XIN)発振可能(MR1=0)とする必要があります。( 必要に応じて、発振安定待ち時間をプログラムで生成してください。 )

また、システムクロックにメインクロック(f(XIN))を選択する場合は、メインクロック(f(XIN))発振可能(MR1=0)とした後でメインクロック(f(XIN))選択(MR0=0)してください。メインクロック発振と同時にシステムクロックへの切り替えはできませんので、注意してください。

3 . メインクロック(f(XIN))に外部クロック入力を使用する場合は、プログラムの始めにCMCK命令を実行してセラミック発振回路を有効にし、メインクロック(f(XIN))発振可能(MR1=0)してください。セラミック発振回路が有効となり、メインクロック(f(XIN))発振可能(MR1=0)となるまでの間、XIN端子は“H”固定です。外部クロック使用時は電流制限のため、XIN端子には直列に1kΩ以上の抵抗を挿入してください。

4 . ポートD0 ~ D5の出力形式選択と、ポートP00 ~ P03 , P10 ~ P13のプルアップ機能選択は、1ポート単位での制御です。各ポートに対応したレジスタのビットを設定してください。

5 . ポートP00 ~ P03 , P10 ~ P13の出力形式選択は2ポート単位の制御です。2ポートのうち片方を使用しない場合は、開放にしてください。

6 . キーオンウェイクアップ機能は2ビット単位の選択です。キーオンウェイクアップ機能を1ビットのみ使用する場合は、未使用的1ビットは、キーオンウェイクアップ制御レジスタK1の値を考慮して、“H”入力( プルアップトランジスタをONにし、開放 )にするか、“L”入力( Vssに接続するか、出力ラッチを“0”に設定して開放 )にするなどの処理を行ってください。

7 . キーオンウェイクアップ機能は2ビット単位の選択です。キーオンウェイクアップ機能を1ビットのみ使用する場合は、未使用的1ビットは、プルアップトランジスタをONにし、開放にしてください。

( VDD端子及びVss端子に接続する場合の注意事項 )

・ 使用しない端子は、ノイズの伝搬を避けるためにできる限り短くて太い配線で処理してください。



注1: ---◀--- は寄生ダイオードです。電流は流せません。

2: 印加電圧は、VDD以下としてください。

3: iはレジスタのビット0~3を示します。

ポートブロック図(1)



注1: ----►---- は寄生ダイオードです。電流は流せません。

2: 印加電圧は、VDD以下としてください。

ポートブロック図(2)



注1: ----- は寄生ダイオードです。電流は流せません。

2: 印加電圧は、VDD以下としてください。

3: jはレジスタのビット0、1を示します。

4: kはレジスタのビット2、3を示します。

ポートブロック図(3)



注1: ----- は寄生ダイオードです。電流は流せません。  
2: 印加電圧は、VDD以下としてください。

ポートブロック図(4)



ポートブロック図(5)



注1: -----↑----- は寄生ダイオードです。電流は流せません。

2: 印加電圧は、VDD以下としてください。

3: iはレジスタのビット0~3を示します。

ポートブロック図(6)



注1: -----◀---- は寄生ダイオードです。電流は流せません。

2: 印加電圧は、V<sub>DD</sub>以下としてください。

3: jはレジスタのビット0、1を示します。

4: kはレジスタのビット2、3を示します。

ポートブロック図(7)



ポートブロック図(8)

### 機能ブロック動作説明

#### CPU

##### (1)4ビット論理演算ユニット(ALU)

ALUは4ビットの演算 - 加算、比較、論理積、論理和、ビット処理など - を行うユニットです。

##### (2)レジスタA及びキャリフラグ(CY)

レジスタAは、演算、転送、交換、入出力などのデータ処理の中心となる4ビットのレジスタです。

フラグCYはAMC命令の実行時に桁上がりが発生する“1”にセットされます(図BA-1)。

なお、A n命令及びAM命令を実行しても、フラグCYの内容は変化しません。また、RAR命令の実行により、A0の値がフラグCYに格納されます(図BA-2)。

フラグCYはSC命令で“1”にセットされ、RC命令で“0”にクリアされます。

##### (3)レジスタB及びE

レジスタBは4ビットで構成され、4ビットデータの一時記憶に、又はレジスタAと組み合わせて8ビットデータの転送に使用します。

レジスタEは8ビットで構成され、レジスタBを上位4ビット、レジスタAを下位4ビットとする8ビットデータの転送に使用します(図BA-3)。

レジスタEはリセット解除後及びRAMバックアップからの復帰後は不定ですので、必ず初期設定を行ってください。

##### (4)レジスタD

レジスタDは3ビットで構成され、レジスタAと組み合わせて7ビットの番地を格納し、TABP p命令、BLA p命令、及びBMLA p命令の実行時に指定ページ内のポインタとして使用します。またTABP p命令実行時は、レジスタDの下位2ビットにROM内参照データ上位2ビットが格納され、レジスタDの上位1ビットは“0”となります。(図BA-4)

レジスタDはリセット解除後及びRAMバックアップからの復帰後は不定ですので、必ず初期設定を行ってください。



図BA-1. AMC命令実行例



図BA-2. RAR命令実行例



図BA-3. レジスタA、BとレジスタE



図BA-4. TABP p命令実行例

## (5)スタックレジスタSK及びスタックポインタ( SP )

レジスタSKは、割り込み処理ルーチンへの分岐、サブルーチン呼び出し、又はテーブル参照命令(TABP p)を実行するときに使用する8段の14ビットレジスタです。分岐直前のプログラムカウンタの内容をもとのルーチンに戻るまでの間、一時的に記憶します。

レジスタSKは8段で構成されているため、サブルーチンは8レベルまで使用できます。しかし、割り込み処理ルーチン使用時及びテーブル参照命令実行時にも、それぞれレジスタSKを1段使用するため、これらの処理を併用する場合はその合計が8レベルを超えないように注意してください。8レベルを超えた場合、レジスタSKの内容は破壊されます。

なお、レジスタSKのネスティングは、3ビットで構成されるスタックポインタ( SP )によって自動的に指定されます。スタックポインタの内容は、TASP命令によりレジスタAに転送できます。

図BA-5にレジスタSKの構成を、図BA-6にサブルーチン呼び出し時の動作例を示します。

## (6)割り込み専用スタックレジスタSDP

レジスタSDPは、割り込み発生時に、割り込み発生直前のデータポインタ、キャリフラグ(CY)、スキップフラグ、レジスタA, Bの内容を、もとのルーチンに戻るまで一時記憶するためのレジスタです。レジスタSDPは一段で構成されています。

レジスタSDPは前述のレジスタSKと異なり、サブルーチン呼び出し命令、及びテーブル参照命令実行時には使用しません。

## (7)スキップフラグ

スキップフラグは、条件スキップ命令及び連続記述スキップ命令用のスキップ判定を制御するフラグです。割り込みが発生すると、スキップフラグの内容は自動的にレジスタSDPに退避され、スキップ条件が保持されます。



図BA-5 . スタックレジスタSKの構成



図BA-6 . サブルーチン呼び出し時の動作例

## (8) プログラムカウンタ(PC)

プログラムカウンタはROMアドレス(ページ及び番地)を指定するカウンタで、ROMに格納されている命令の読み出しシーケンスを決定します。

プログラムカウンタは2進カウンタで、命令を一つ実行するごとに命令バイト数を+1します。

ただし、分岐命令、サブルーチン呼び出し命令、リターン命令、及びテーブル参照命令(TABP p)実行時には指定された番地の値になります。

プログラムカウンタは、ROMのページを指定するPCH(最上位ビット～ビット7)とページ内の番地を指定するPCL(ビット6～ビット0)に分かれており、各ページの最終番地(127番地)までくると次のページの0番地を指定します(図BA-7)。

なお、PCHが内蔵ROMの最終ページより後のページを指定しないように注意してください。

## (9) データポインタ(DP)

データポインタはRAMのアドレスを指定するポインタで、レジスタZ、X、Yで構成されています(図BA-8)。このうち、レジスタZはRAMのファイル群を、レジスタXはRAMのファイルを、レジスタYはRAMの桁を指定します。

なお、レジスタYはポートDのビット位置指定にも使用します。ポートDを使用する際は、必ずレジスタYにポートDのビット(ピン位置)を設定し、SD、RD、SZD命令を実行してください。

図BA-9にSD命令実行例を示します。

## 注意事項

データポインタのレジスタZは、リセット解除後は不定でするので、必ず初期設定を行ってください。

また、レジスタZ、X、YはRAMバックアップ時は不定になります。RAMバックアップからの復帰後、これらのレジスタへの再設定を行ってください。



図BA-7. プログラムカウンタ(PC)の構成



図BA-8. データポインタ(DP)の構成



図BA-9. SD命令実行例

## プログラムメモリ( ROM )

プログラムメモリは、1語が10ビットで構成されており、128語( 0 ~ 127番地 )ごとにページという単位で分けられています。

1ページ( 008016 ~ 00FF16 )の先頭には割り込み番地が割り付けられています( 図BC-2 )。

割り込みが発生すると各割り込みに対応した番地( 割り込み番地 )がプログラムカウンタ( PC )に設定され、割り込み番地の命令が実行されます。割り込み処理ルーチンを使用する場合は、割り込み番地にそのルーチンに分岐する命令を書き込んでください。

2ページ( 010016 ~ 017F16 )はサブルーチン呼び出しのための特殊なページです( 図BC-1 )。このページに書き込まれたサブルーチンは、一語命令( BM命令 )で任意のページから呼び出すことができます。なお、2ページから他のページにわたって書き込まれたサブルーチンでも、その先頭が2ページにあればBM命令で呼び出すことができます。

また、すべてのアドレスのROMパターン( ビット7~0 )をTABP p命令によりデータ領域として使用できます。

表BC-1 . ROM容量とページ数

| 型 名         | ROM (PROM)容量<br>( ×10ビット ) | ページ数       |
|-------------|----------------------------|------------|
| M34519M6    | 6144語                      | 48(0 ~ 47) |
| M34519M8/E8 | 8192語                      | 64(0 ~ 63) |



図BC-1 . M34519E8のROMマップ



図BC-2 . 割り込み番地ページ (008016 ~ 00FF16)の構成

## データメモリ(RAM)

RAMは1語が4ビットで構成されていますが、SB j、RB j、SZB j命令により、全メモリ領域に対して1ビット単位で処理できます。

RAMの番地は、レジスタZ、X、Yで構成されるデータポインタで指定します。RAMをアクセスする命令を実行するときには、必ずデータポインタに値を設定してください。(RAMバックアップからの復帰後も必ず設定してください)。

表BD-1にRAM容量、図BD-1にRAMマップを示します。

表BD-1 . RAM容量

| 型 名         | RAM容量                |
|-------------|----------------------|
| M34519M6    | 384語×4ビット( 1536ビット ) |
| M34519M8/E8 |                      |

## 注意事項

データポインタのレジスタZは、リセット解除後は不定でするので、必ず初期設定を行ってください。

また、レジスタZ、X、YはRAMバックアップ時は不定になります。RAMバックアップからの復帰後、これらのレジスタの再設定を行ってください。

RAM 384語×4ビット(1536ビット)

| レジスタY | レジスタX | 0 |   |   |   |     |   |   |       | 1  |   |       |   |   |   |  |  |
|-------|-------|---|---|---|---|-----|---|---|-------|----|---|-------|---|---|---|--|--|
|       |       | 0 | 1 | 2 | 3 | ... | 6 | 7 | ..... | 15 | 0 | ..... | 5 | 6 | 7 |  |  |
| 0     | 0     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 1     | 1     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 2     | 2     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 3     | 3     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 4     | 4     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 5     | 5     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 6     | 6     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 7     | 7     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 8     | 8     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 9     | 9     |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 10    | 10    |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 11    | 11    |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 12    | 12    |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 13    | 13    |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 14    | 14    |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |
| 15    | 15    |   |   |   |   |     |   |   |       |    |   |       |   |   |   |  |  |

M34519M8/E8 Z=0, X=0 ~ 15  
Z=1, X=0 ~ 7

の領域

384語

図BD-1 . RAMマップ

### 割り込み機能

割り込みの形式は、割り込み要因ごとに異なるアドレス(割り込み番地)に分岐する、ベクトル割り込みです。割り込みは次の3つの条件が満たされたとき発生します。

割り込み許可フラグが許可状態( INTE = "1" )

割り込み可能ビットが可能状態("1")

割り込み起動条件が成立( 要求フラグ = "1" )

割り込み要因ごとの起動条件及び割り込み番地と、割り込みの優先順位の対応を表DD-1に示します。

起動条件の詳細については各割り込み要求フラグの項を参照してください。

#### (1) 割り込み許可フラグ( INTE )

フラグINTEは、すべての割り込みの許可、禁止を制御するフラグです。EI命令の実行により、フラグINTEは"1"にセットされ、割り込みは許可されます。また、DI命令の実行によりフラグINTEは"0"にクリアされ、割り込みは禁止されます。いずれかの割り込みが発生すると、フラグINTEは自動的に"0"にクリアされ、次にEI命令が実行されるまでの間、マイクロコンピュータ内部を割り込み禁止状態に保ちます。

#### (2) 割り込み可能ビット( V10 ~ V13, V20 ~ V23 )

それぞれの割り込み要因に対して、割り込み要求を有効とするか、あるいはスキップ命令を有効とするかを、制御します。表DD-2に割り込み要因ごとの要求フラグ、スキップ命令と割り込み制御レジスタの割り込み可能ビットとの関係を、また表DD-3に割り込み可能ビットの機能を示します。

#### (3) 割り込み要求フラグ

各割り込みの起動条件が成立すると、その割り込みに対応する割り込み要求フラグは"1"にセットされます。

割り込みが発生したとき、又はスキップ命令を実行したときは、これに対応した割り込み要求フラグが"0"にクリアされます。各割り込み要求フラグは、フラグINTE又は割り込み可能ビットによって割り込み禁止状態に設定されていても、起動条件が成立するとセットされます。一度セットされた割り込み要求フラグは、クリア条件が成立するまでその状態を保持します。

したがって、割り込み要求を保持した状態で割り込み禁止状態を解除すると、その時点で割り込みが発生します。割り込み禁止状態を解除したときに、2つ以上の割り込み要求フラグがセットされている場合、表DD-1に示す優先順位に従って割り込みが発生します。

表DD-1. 割り込み要因、割り込み番地、及び優先順位

| 優先順位 | 割り込み要因      |              | 割り込み番地      |
|------|-------------|--------------|-------------|
|      | 割り込み名       | 起動条件         |             |
| 1    | 外部0割り込み     | INT0端子のレベル変化 | 1ページ<br>0番地 |
| 2    | 外部1割り込み     | INT1端子のレベル変化 | 1ページ<br>2番地 |
| 3    | タイマ1割り込み    | タイマ1のアンダフロー  | 1ページ<br>4番地 |
| 4    | タイマ2割り込み    | タイマ2のアンダフロー  | 1ページ<br>6番地 |
| 5    | タイマ3割り込み    | タイマ3のアンダフロー  | 1ページ<br>8番地 |
| 6    | タイマ4割り込み    | タイマ4のアンダフロー  | 1ページ<br>A番地 |
| 7    | A/D割り込み     | A-D変換終了      | 1ページ<br>C番地 |
| 8    | シリアルI/O割り込み | シリアルI/O送受信終了 | 1ページ<br>E番地 |

表DD-2. 割り込み要求フラグ、スキップ命令と割り込み制御レジスタビット

| 割り込み要因      | 割り込み要求フラグ | スキップ命令 | 割り込み可能ビット |
|-------------|-----------|--------|-----------|
| 外部0割り込み     | EXF0      | SNZ0   | V10       |
| 外部1割り込み     | EXF1      | SNZ1   | V11       |
| タイマ1割り込み    | T1F       | SNZT1  | V12       |
| タイマ2割り込み    | T2F       | SNZT2  | V13       |
| タイマ3割り込み    | T3F       | SNZT3  | V20       |
| タイマ4割り込み    | T4F       | SNZT4  | V21       |
| A/D割り込み     | ADF       | SNZAD  | V22       |
| シリアルI/O割り込み | SIOF      | SNZSI  | V23       |

表DD-3. 割り込み可能ビットの機能

| 割り込み可能ビットの状態 | 割り込みの発生 | スキップ命令 |
|--------------|---------|--------|
| 1            | 可 能     | 無 効    |
| 0            | 禁 止     | 有 効    |

## (4) 割り込み発生時の内部状態

割り込みが発生したとき、マイクロコンピュータの内部状態は次のようにになります(図DD-2参照)。

## プログラムカウンタ(PC)

割り込み番地が設定されます。メインルーチン復帰時の実行番地は、自動的にスタックレジスタSKに格納されます。

## 割り込み許可フラグ(INTE)

フラグINTEは“0”にクリアされ、割り込み禁止状態になります。

## 割り込み要求フラグ

割り込み要因に対応した要求フラグだけが、“0”にクリアされます。

## データポインタ、キャリフラグ(CY)、スキップフラグ、レジスタA、B

これらのレジスタ及びフラグの内容は自動的に割り込み専用スタックレジスタSDPに退避されます。

## (5) 割り込みの処理方法

割り込みが発生すると、レジスタSKへのデータ退避シーケンスを経て、割り込み番地からプログラムを実行します。

割り込み番地には、割り込み処理ルーチンへの分岐命令を書き込んでください。また、メインルーチンへの復帰にはRTI命令を使用してください。

なお、EI命令実行による割り込みの許可は、1命令経過の後(次命令の実行終了直後)に行われます。したがって、RTI命令の直前にEI命令を実行すると、メインルーチン復帰直後に割り込み発生可能になります(図DD-1参照)。



図DD-1. 割り込み処理プログラム例

## プログラムカウンタ(PC)

各割り込み番地

## スタックレジスタ SK

メインルーチンの実行番地

## 割り込み許可フラグ (INTE)

0 (割り込み禁止)

## 割り込み要求フラグ (割り込み要因に対応したフラグ)

0

## データポインタ、キャリフラグ(CY)、レジスタ A、B、スキップフラグ

割り込み専用スタックレジスタ SDPへ  
自動的に退避

図DD-2. 割り込み発生時の内部状態

## 起動条件 要求フラグ 可能ビット (状態保持) 許可フラグ

|                        |      |      |             |
|------------------------|------|------|-------------|
| INT0端子<br>割り込み波形<br>入力 | EXF0 | V10  | 1ページ<br>0番地 |
| INT1端子<br>割り込み波形<br>入力 | EXF1 | V11  | 1ページ<br>2番地 |
| タイマ1<br>アンダフロー         | T1F  | V12  | 1ページ<br>4番地 |
| タイマ2<br>アンダフロー         | T2F  | V13  | 1ページ<br>6番地 |
| タイマ3<br>アンダフロー         | T3F  | V20  | 1ページ<br>8番地 |
| タイマ4<br>アンダフロー         | T4F  | V21  | 1ページ<br>A番地 |
| A/D<br>変換終了            | ADF  | V22  | 1ページ<br>C番地 |
| シリアルI/O<br>送受信終了       | SIOF | V23  | 1ページ<br>E番地 |
|                        |      | INTE |             |

図DD-3. 割り込み系統図

## (6) 割り込み制御レジスタ

## 割り込み制御レジスタV1

レジスタV1には、外部0、外部1、タイマ1、タイマ2割り込み可能ビットが割り付けられています。レジスタV1の内容は、TV1A命令でレジスタAを介して設定してください。また、TAV1命令でレジスタV1の内容をレジスタAに転送できます。

## 割り込み制御レジスタV2

レジスタV2には、タイマ3、タイマ4、A/D、シリアルI/O割り込み可能ビットが割り付けられています。レジスタV2の内容は、TV2A命令でレジスタAを介して設定してください。また、TAV2命令でレジスタV2の内容をレジスタAに転送できます。

表DD-4. 割り込み制御レジスタ

| 割り込み制御レジスタ V1 |                   | リセット時 : 00002 |                     | RAM バックアップ時 : 00002 | R / W<br>TAV1 / TV1A |
|---------------|-------------------|---------------|---------------------|---------------------|----------------------|
| V13           | タイマ2<br>割り込み可能ビット | 0             | 発生禁止 ( SNZT2 命令有効 ) |                     |                      |
|               |                   | 1             | 発生可能 ( SNZT2 命令無効 ) |                     |                      |
| V12           | タイマ1<br>割り込み可能ビット | 0             | 発生禁止 ( SNZT1 命令有効 ) |                     |                      |
|               |                   | 1             | 発生可能 ( SNZT1 命令無効 ) |                     |                      |
| V11           | 外部1<br>割り込み可能ビット  | 0             | 発生禁止 ( SNZ1 命令有効 )  |                     |                      |
|               |                   | 1             | 発生可能 ( SNZ1 命令無効 )  |                     |                      |
| V10           | 外部0<br>割り込み可能ビット  | 0             | 発生禁止 ( SNZ0 命令有効 )  |                     |                      |
|               |                   | 1             | 発生可能 ( SNZ0 命令無効 )  |                     |                      |

| 割り込み制御レジスタ V2 |                        | リセット時 : 00002 |                     | RAM バックアップ時 : 00002 | R / W<br>TAV2 / TV2A |
|---------------|------------------------|---------------|---------------------|---------------------|----------------------|
| V23           | シリアルI / O<br>割り込み可能ビット | 0             | 発生禁止 ( SNZSI 命令有効 ) |                     |                      |
|               |                        | 1             | 発生可能 ( SNZSI 命令無効 ) |                     |                      |
| V22           | A/D<br>割り込み可能ビット       | 0             | 発生禁止 ( SNZAD 命令有効 ) |                     |                      |
|               |                        | 1             | 発生可能 ( SNZAD 命令無効 ) |                     |                      |
| V21           | タイマ4<br>割り込み可能ビット      | 0             | 発生禁止 ( SNZT4 命令有効 ) |                     |                      |
|               |                        | 1             | 発生可能 ( SNZT4 命令無効 ) |                     |                      |
| V20           | タイマ3<br>割り込み可能ビット      | 0             | 発生禁止 ( SNZT3 命令有効 ) |                     |                      |
|               |                        | 1             | 発生可能 ( SNZT3 命令無効 ) |                     |                      |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (7) 割り込みシーケンス

各割り込みは、フラグINTE、割り込み可能ビット(V10~V13,V20~V23)、各割り込み要求フラグが"1"になったときに起動します。割り込み発生のタイミングは、上記3条件のすべてが成立したサイクルを起点として2~3マシンサイクル後です。

割り込みの発生が3マシンサイクル後になるのは、割り込み条件が成立したときの命令が1サイクル命令以外のときです(図DD-4 参照)。



図DD-4. 割り込みシーケンス

## 外部割り込み

外部割り込みは、割り込み入力端子に有効波形が入力されると割り込み要求を発生します(エッジ検出)。

本製品は、2本の外部割り込み機能(外部0,外部1)をもっています。

これらの割り込みは割り込み制御レジスタI1,I2で制御できます。

表DD-5 . 割り込み起動条件

| 割り込み名   | 入力端子     | 有効波形                                                                                   | 有効波形選択ビット  |
|---------|----------|----------------------------------------------------------------------------------------|------------|
| 外部0割り込み | P30/INT0 | P30/INT0端子に次の波形が入力されたとき<br>・立ち下がり波形("H" "L")<br>・立ち上がり波形("L" "H")<br>・立ち下がり及び立ち上がりの両波形 | I11<br>I12 |
| 外部1割り込み | P31/INT1 | P31/INT1端子に次の波形が入力されたとき<br>・立ち下がり波形("H" "L")<br>・立ち上がり波形("L" "H")<br>・立ち下がり及び立ち上がりの両波形 | I21<br>I22 |



図DD-5 . 外部割り込み回路の構成

## (1)外部0割り込み要求フラグ(EXF0)

フラグEXF0はP30/INT0端子に有効波形が入力されたとき“1”にセットされます。

外部0割り込みの起動条件となる有効波形は、変化前後のレベルをシステムクロックの4周期以上保持する必要があります(図DD-4参照)。

フラグEXF0の状態は、スキップ命令の実行(SNZ0命令)により確認できます。

割り込みとスキップ命令のどちらを使用するかは、割り込み制御レジスタV1で選択してください。

フラグEXF0は、割り込みが発生したとき、又はスキップ命令を実行したときのいずれかで“0”にクリアされます。

## 外部0割り込み起動条件

外部0割り込みの起動条件は、P30/INT0端子に有効波形が入力されたときに成立します。有効波形は、立ち下がり波形、立ち上がり波形又は立ち上がりと立ち下がりの両波形の3種から選択できます。以下に外部0割り込みの使用方法の一例を示します。

割り込み制御レジスタI1のビット3を“1”にセットしINT0端子入力可能状態設定

割り込み制御レジスタI1のビット1,2で有効波形を選択SNZ0命令を使用して、フラグEXF0を“0”にクリアSNZ0命令によるスキップが発生する場合を考慮して、NOP命令を挿入

外部0割り込み可能ビット(V10)及び割り込み許可フラグ(INTE)と共に“1”に設定

以上の操作により外部0割り込み発生許可状態になります。この状態でP30/INT0端子に有効波形を入力すると、フラグEXF0は“1”にセットされ、外部0割り込みが発生します。

## (2)外部1割り込み要求フラグ(EXF1)

フラグEXF1はP31/INT1端子に有効波形が入力されたとき“1”にセットされます。

外部1割り込みの起動条件となる有効波形は、変化前後のレベルをシステムクロックの4周期以上保持する必要があります(図DD-4参照)。

フラグEXF1の状態は、スキップ命令の実行(SNZ1命令)により確認できます。

割り込みとスキップ命令のどちらを使用するかは、割り込み制御レジスタV1で選択してください。

フラグEXF1は、割り込みが発生したとき、又はスキップ命令を実行したときのいずれかで“0”にクリアされます。

## 外部1割り込み起動条件

外部1割り込みの起動条件は、P31/INT1端子に有効波形が入力されたときに成立します。有効波形は、立ち下がり波形、立ち上がり波形又は立ち上がりと立ち下がりの両波形の3種から選択できます。以下に外部1割り込みの使用方法の一例を示します。

割り込み制御レジスタI2のビット3を“1”にセットし、INT1端子入力可能状態に設定

割り込み制御レジスタI2のビット1,2で有効波形を選択SNZ1命令を使用して、フラグEXF1を“0”にクリアSNZ1命令によるスキップが発生する場合を考慮して、NOP命令を挿入

外部1割り込み可能ビット(V11)及び割り込み許可フラグ(INTE)と共に“1”に設定

以上の操作により外部1割り込み発生許可状態になります。この状態でP31/INT1端子に有効波形を入力すると、フラグEXF1は“1”にセットされ、外部1割り込みが発生します。

## (3)外部割り込み制御レジスタ

## 割り込み制御レジスタI1

レジスタI1は、外部0割り込みの有効波形を制御します。このレジスタの内容は、TI1A命令でレジスタAを介して設定してください。また、TAI1命令でレジスタI1の内容をレジスタAに転送できます。

## 割り込み制御レジスタI2

レジスタI2は、外部1割り込みの有効波形を制御します。このレジスタの内容は、TI2A命令でレジスタAを介して設定してください。また、TAI2命令でレジスタI2の内容をレジスタAに転送できます。

表DD-6 . 外部割り込み制御レジスタ

| 割り込み制御レジスタ I1 |                                      | リセット時 : 00002 | RAM バックアップ時 : 状態保持                        | R / W<br>TAI1 / TI1A |
|---------------|--------------------------------------|---------------|-------------------------------------------|----------------------|
| I13           | INT0 端子<br>入力制御ビット（注2）               | 0             | INT0 端子入力禁止                               |                      |
|               |                                      | 1             | INT0 端子入力可能                               |                      |
| I12           | INT0 端子 割り込み有効波形<br>/ 復帰レベル選択ビット（注2） | 0             | 立ち下がり波形 / “L” レベル ( SNZI0 命令は “L” レベル認識 ) |                      |
|               |                                      | 1             | 立ち上がり波形 / “H” レベル ( SNZI0 命令は “H” レベル認識 ) |                      |
| I11           | INT0 端子<br>エッジ検出回路制御ビット              | 0             | 片エッジ検出                                    |                      |
|               |                                      | 1             | 両エッジ検出                                    |                      |
| I10           | INT0 端子<br>タイマ1カウント開始同期回路選択ビット       | 0             | タイマ1カウント開始同期回路非選択                         |                      |
|               |                                      | 1             | タイマ1カウント開始同期回路選択                          |                      |

| 割り込み制御レジスタ I2 |                                      | リセット時 : 00002 | RAM バックアップ時 : 状態保持                        | R / W<br>TAI2 / TI2A |
|---------------|--------------------------------------|---------------|-------------------------------------------|----------------------|
| I23           | INT1 端子<br>入力制御ビット（注2）               | 0             | INT1 端子入力禁止                               |                      |
|               |                                      | 1             | INT1 端子入力可能                               |                      |
| I22           | INT1 端子 割り込み有効波形<br>/ 復帰レベル選択ビット（注2） | 0             | 立ち下がり波形 / “L” レベル ( SNZI1 命令は “L” レベル認識 ) |                      |
|               |                                      | 1             | 立ち上がり波形 / “H” レベル ( SNZI1 命令は “H” レベル認識 ) |                      |
| I21           | INT1 端子<br>エッジ検出回路制御ビット              | 0             | 片エッジ検出                                    |                      |
|               |                                      | 1             | 両エッジ検出                                    |                      |
| I20           | INT1 端子<br>タイマ3カウント開始同期回路選択ビット       | 0             | タイマ3カウント開始同期回路非選択                         |                      |
|               |                                      | 1             | タイマ3カウント開始同期回路選択                          |                      |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらのビット (I12,I13,I22,I23) の内容を変更した際に、外部割り込み要求フラグ (EXF0,EXF1) がセットされる場合があります。

#### (4) 注意事項

## レジスタI1のビット3に関する注意1

ソフトウェアの途中で割り込み制御レジスタI1のビット3によってINT0端子の入力制御を行う際は次の点に注意してください。

レジスタI1のビット3の内容を変更する場合、P30/INT0端子の入力状態によっては、外部0割り込み要求フラグ(EXF0)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット0を“0”にクリア(図DD-6 )した後、レジスタI1のビット3の内容を変更してください。更に、一命令以上おいて(図DD-6 )SNZ0命令を実行し、フラグEXF0を“0”にクリアしてください。また、SNZ0命令によるスキップが発生する場合を考慮し、SNZ0命令の後にNOP命令を挿入してください(図DD-6 )。

|      |                                  |
|------|----------------------------------|
| LA 4 | ; ( $\times \times \times 02$ )  |
| TV1A | ; SNZ0命令有効 . . . (1)             |
| LA 8 | ; ( $1 \times \times \times 2$ ) |
| TI1A | ; INTO端子入力制御変更                   |
| NOP  | ; . . . . . (2)                  |
| SNZ0 | ; SNZ0命令実行<br>( フラグEXF0クリア )     |
| NOP  | ; . . . . . (3)                  |

× : このビットはINT0端子の入力制御には関係しません。

図DD-6. 外部O割り込みプログラム例1

#### レジスタI1のビット3に関する注意2

割り込み制御レジスタI1のビット3を"0"にクリアし、INT0端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意してください。

INT0端子入力を禁止する場合(レジスタI13="0")は、RAMバックアップモードに移行する前にキーオンウェイクアップを無効(レジスタK20="0")としてください(図DD-7)。

LA 0 ; (× × × 02)  
TK2A ; INT0キーオンウェイクアップ無効.....  
DI  
EPOF  
DCE DANIバ カニ ペ

× : このビットは本例では関係  
しません

### 図 DD.3 外部割込込みプログラム／例2

#### レジスタI1のビット2に関する注意

ソフトウェアの途中で割り込み制御レジスタI1のビット2によってP30/INT0端子の割り込み有効波形を変更する場合は、次の点に注意してください。

レジスタI1のビット2の内容を変更する場合、P30/INT0端子の入力状態によっては、外部0割り込み要求フラグ(EXFO)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット0を“0”にクリア(図DD-8 )した後、レジスタI1のビット2の内容を変更してください。更に、一命令以上おいて(図DD-8 )SNZ0命令を実行し、フラグEXFOを“0”にクリアしてください。また、SNZ0命令によるスキップが発生する場合を考慮し、SNZ0命令の後にNOP命令を挿入してください(図DD-8 )。

|       |   |                                |
|-------|---|--------------------------------|
| LA 4  | ; | ( $\times \times \times 02$ )  |
| TV1A  | ; | SNZ0命令有効 · · · ①               |
| LA 12 | ; | ( $\times 1 \times \times 2$ ) |
| TI1A  | ; | 割り込み有効波形変更                     |
| NOP   | ; | · · · · · ②                    |
| SNZ0  | ; | SNZ0命令実行<br>( フラグEXF0クリア )     |
| NOP   | ; | · · · · · ③                    |

×：このビットはINT0端子の割り込み有効波形の設定には関係しません。

### 図DD-8. 外部割り込みプログラム例3

## レジスタI2のビット3に関する注意1

ソフトウェアの途中で割り込み制御レジスタI2のビット3によってINT1端子の入力制御を行う際は次の点に注意してください。

レジスタI2のビット3の内容を変更する場合、P31/INT1端子の入力状態によっては、外部1割り込み要求フラグ(EXF1)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット1を“0”にクリア(図DD-9 )した後、レジスタI2のビット3の内容を変更してください。更に、一命令以上おいて(図DD-9 )SNZ1命令を実行し、フラグEXF1を“0”にクリアしてください。また、SNZ1命令によるスキップが発生する場合を考慮し、SNZ1命令の後にNOP命令を挿入してください(図DD-9 )。

```

LA 4 ; (× × 0 × 2)
TV1A ; SNZ1命令有効 . . .
LA 8 ; (1 × × × 2)
TI2A ; INT1端子入力制御変更
NOP ; . . . . .
SNZ1 ; SNZ1命令実行
        ( フラグEXF1クリア )
NOP ; . . . . .

```

× : このビットはINT1端子の入力制御には関係しません。

図DD-9 . 外部1割り込みプログラム例1

## レジスタI2のビット3に関する注意2

割り込み制御レジスタI2のビット3を“0”にクリアし、INT1端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意してください。

INT1端子入力を禁止する場合( レジスタI2<sub>3</sub>=“0” )は、RAMバックアップモードに移行する前にキーオンウェイクアップを無効( レジスタK2<sub>2</sub>=“0” )としてください(図DD-10 )。

```

LA 0 ; (× 0 × × 2)
TK2A ; INT1キーオンウェイクアップ無効.....
DI
EPOF
POF ; RAMバックアップ

```

× : このビットは本例では関係しません。

図DD-10 . 外部1割り込みプログラム例2

## レジスタI2のビット2に関する注意

ソフトウェアの途中で割り込み制御レジスタI2のビット2によってP31/INT1端子の割り込み有効波形を変更する場合は、次の点に注意してください。

レジスタI2のビット2の内容を変更する場合、P31/INT1端子の入力状態によっては、外部1割り込み要求フラグ(EXF1)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット1を“0”にクリア(図DD-11 )した後、レジスタI2のビット2の内容を変更してください。更に、一命令以上おいて(図DD-11 )SNZ1命令を実行し、フラグEXF1を“0”にクリアしてください。また、SNZ1命令によるスキップが発生する場合を考慮し、SNZ1命令の後にNOP命令を挿入してください(図DD-11 )。

```

LA 4 ; (× × 0 × 2)
TV1A ; SNZ1命令有効 . . .
LA 12 ; (× 1 × × 2)
TI2A ; 割り込み有効波形変更
NOP ; . . . . .
SNZ1 ; SNZ1命令実行
        ( フラグEXF1クリア )
NOP ; . . . . .

```

× : このビットはINT1端子の割り込み有効波形の設定には関係しません。

図DD-11 . 外部1割り込みプログラム例3

## タイマ

本製品が内蔵するタイマには、以下の種類があります。

### プログラマブルタイマ

プログラマブルタイマは分周比を設定できるタイマで、リロードレジスタをもちます。設定値nからダウンカウントを開始し、アンダフローする( $n+1$ カウントする)と、また新たにリロードレジスタからデータがリロードされカウントを続行します(オートリロード)機能。

### 固定分周タイマ

固定分周タイマは、分周比(n)が固定されているタイマでカウントパルスをn回カウントするごとに割り込み要求フラグを“1”にセットします。



図FB-1. オートリロード機能

本製品のタイマは以下の回路で構成されています。

プリスケーラ：8ビットプログラマブルタイマ

タイマ1：8ビットプログラマブルタイマ

タイマ2：8ビットプログラマブルタイマ

タイマ3：8ビットプログラマブルタイマ

タイマ4：8ビットプログラマブルタイマ

ウォッチドッグタイマ：16ビット固定分周タイマ

(タイマ1、2、3、4は割り込み機能付き)

プリスケーラ、タイマ1、2、3、4は、タイマ制御レジスタPA、W1～W6で制御できます。

ウォッチドッグタイマは、制御レジスタをもたないフリー カウンタです。

以下、各機能について説明します。

表FB-1 . タイマの機能一覧

| 回路名        | 構成                                                  | カウントソース                                                                     | 分周比     | 出力信号の用途                                 | 制御レジスタ         |
|------------|-----------------------------------------------------|-----------------------------------------------------------------------------|---------|-----------------------------------------|----------------|
| プリスケーラ     | 8ビットプログラマブルバイナリダウンカウンタ                              | ・インストラクションクロック(INSTCK)                                                      | 1 ~ 256 | ・タイマ1,2,3,4カウントソース                      | PA             |
| タイマ1       | 8ビットプログラマブルバイナリダウンカウンタ(INT0入力連動機能付き)(周期/パルス幅計測機能付き) | ・インストラクションクロック(INSTCK)<br>・プリスケーラ出力(ORCLK)<br>・XIN入力<br>・CNTR0入力            | 1 ~ 256 | ・タイマ2カウントソース<br>・CNTR0出力<br>・タイマ1割り込み   | W1<br>W2<br>W5 |
| タイマ2       | 8ビットプログラマブルバイナリダウンカウンタ                              | ・システムクロック(STCK)<br>・プリスケーラ出力(ORCLK)<br>・タイマ1アンダフロー(T1UDF)<br>・PWM出力(PWMOUT) | 1 ~ 256 | ・タイマ3カウントソース<br>・CNTR0出力<br>・タイマ2割り込み   | W2             |
| タイマ3       | 8ビットプログラマブルバイナリダウンカウンタ(INT1入力連動機能付き)                | ・PWM出力(PWMOUT)<br>・プリスケーラ出力(ORCLK)<br>・タイマ2アンダフロー(T2UDF)<br>・CNTR1入力        | 1 ~ 256 | ・CNTR1出力制御<br>・タイマ3割り込み                 | W3             |
| タイマ4       | 8ビットプログラマブルバイナリダウンカウンタ(PWM出力機能付き)                   | ・XIN入力<br>・プリスケーラ出力(ORCLK)                                                  | 1 ~ 256 | ・タイマ2,3カウントソース<br>・CNTR1出力<br>・タイマ4割り込み | W4             |
| ウォッチドッグタイマ | 16ビット固定分周                                           | ・インストラクションクロック(INSTCK)                                                      | 65534   | ・システムリセット(2回カウント)<br>・WDFフラグ判定          |                |



図FB-2 . タイマの構成



図FB-3 . タイマの構成( 2 )

表FB-2. タイマ制御レジスタ

| タイマ制御レジスタ PA |             | リセット時 : 02 | RAM バックアップ時 : 02 | W<br>TPAA |
|--------------|-------------|------------|------------------|-----------|
| PA0          | プリスケーラ制御ビット | 0          | 停止(状態保持)         |           |
|              |             | 1          | 動作               |           |

| タイマ制御レジスタ W1 |                              | リセット時 : 00002 | RAM バックアップ時 : 状態保持     | R / W<br>TAW1 / TW1A |  |
|--------------|------------------------------|---------------|------------------------|----------------------|--|
| W13          | タイマ1<br>カウント自動停止回路選択ビット (注2) | 0             | タイマ1カウント自動停止回路非選択      |                      |  |
|              |                              | 1             | タイマ1カウント自動停止回路選択       |                      |  |
| W12          | タイマ1制御ビット                    | 0             | 停止(状態保持)               |                      |  |
|              |                              | 1             | 動作                     |                      |  |
| W11          | タイマ1カウントソース選択ビット             | W11 W10       | カウントソース                |                      |  |
|              |                              | 0 0           | インストラクションクロック (INSTCK) |                      |  |
| W10          |                              | 0 1           | プリスケーラ出力 (ORCLK)       |                      |  |
|              |                              | 1 0           | XIN 入力                 |                      |  |
|              |                              | 1 1           | CNTR0 入力               |                      |  |

| タイマ制御レジスタ W2 |                  | リセット時 : 00002 | RAM バックアップ時 : 状態保持   | R / W<br>TAW2 / TW2A |  |
|--------------|------------------|---------------|----------------------|----------------------|--|
| W23          | CNTR0 出力信号選択ビット  | 0             | タイマ1アンダフロー信号の2分周出力   |                      |  |
|              |                  | 1             | タイマ2アンダフロー信号の2分周出力   |                      |  |
| W22          | タイマ2制御ビット        | 0             | 停止(状態保持)             |                      |  |
|              |                  | 1             | 動作                   |                      |  |
| W21          | タイマ2カウントソース選択ビット | W21 W20       | カウントソース              |                      |  |
|              |                  | 0 0           | システムクロック (STCK)      |                      |  |
| W20          |                  | 0 1           | プリスケーラ出力 (ORCLK)     |                      |  |
|              |                  | 1 0           | タイマ1アンダフロー信号 (T1UDF) |                      |  |
|              |                  | 1 1           | PWM 信号 (PWMOUT)      |                      |  |

| タイマ制御レジスタ W3 |                              | リセット時 : 00002 | RAM バックアップ時 : 状態保持   | R / W<br>TAW3 / TW3A |  |
|--------------|------------------------------|---------------|----------------------|----------------------|--|
| W33          | タイマ3<br>カウント自動停止回路選択ビット (注3) | 0             | タイマ3カウント自動停止回路非選択    |                      |  |
|              |                              | 1             | タイマ3カウント自動停止回路選択     |                      |  |
| W32          | タイマ3制御ビット                    | 0             | 停止(状態保持)             |                      |  |
|              |                              | 1             | 動作                   |                      |  |
| W31          | タイマ3カウントソース選択ビット             | W31 W30       | カウントソース              |                      |  |
|              |                              | 0 0           | PWM 信号 (PWMOUT)      |                      |  |
| W30          |                              | 0 1           | プリスケーラ出力 (ORCLK)     |                      |  |
|              |                              | 1 0           | タイマ2アンダフロー信号 (T2UDF) |                      |  |
|              |                              | 1 1           | CNTR1 入力             |                      |  |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. この機能はタイマ1カウント開始同期回路選択時 (I10 = “1”) にのみ有効です。

3. この機能はタイマ3カウント開始同期回路選択時 (I20 = “1”) にのみ有効です。

| タイム制御レジスタ W4 |                          | リセット時 : 00002 | RAM バックアップ時 : 00002       | R / W<br>TAW4 / TW4A |
|--------------|--------------------------|---------------|---------------------------|----------------------|
| W43          | D7/CNTR1 端子機能選択ビット       | 0             | D7 入出力/CNTR1 入力           |                      |
|              |                          | 1             | CNTR1 入出力/D7 入力           |                      |
| W42          | PWM 信号<br>“H”期間拡張機能制御ビット | 0             | PWM 信号 “H” 期間拡張機能無効       |                      |
|              |                          | 1             | PWM 信号 “H” 期間拡張機能有効       |                      |
| W41          | タイム 4 制御ビット              | 0             | 停止（状態保持）                  |                      |
|              |                          | 1             | 動作                        |                      |
| W40          | タイム 4 カウントソース選択ビット       | 0             | XIN 入力                    |                      |
|              |                          | 1             | プリスケーラ出力 (ORCLK) の 2 分周信号 |                      |

| タイム制御レジスタ W5 |               | リセット時 : 00002 | RAM バックアップ時 : 状態保持          | R / W<br>TAW5 / TW5A |
|--------------|---------------|---------------|-----------------------------|----------------------|
| W53          | 使用しません        | 0             | このビットに機能はありませんが R / W は可能です |                      |
|              |               | 1             |                             |                      |
| W52          | 周期計測回路制御ビット   | 0             | 停止                          |                      |
|              |               | 1             | 動作                          |                      |
| W51<br>W50   | 周期計測対象信号選択ビット | W51 W50       | カウントソース                     |                      |
|              |               | 0 0           | オンチップオシレータ (f(RING)/16)     |                      |
|              |               | 0 1           | CNTR0 端子入力                  |                      |
|              |               | 1 0           | INT0 端子入力                   |                      |
|              |               | 1 1           | 使用禁止                        |                      |

| タイム制御レジスタ W6 |                        | リセット時 : 00002 | RAM バックアップ時 : 状態保持  | R / W<br>TAW6 / TW6A |
|--------------|------------------------|---------------|---------------------|----------------------|
| W63          | CNTR1 端子入力カウントエッジ選択ビット | 0             | 立ち下がりエッジ            |                      |
|              |                        | 1             | 立ち上がりエッジ            |                      |
| W62          | CNTR0 端子入力カウントエッジ選択ビット | 0             | 立ち下がりエッジ            |                      |
|              |                        | 1             | 立ち上がりエッジ            |                      |
| W61          | CNTR1 端子出力自動制御回路選択ビット  | 0             | CNTR1 端子出力自動制御回路非選択 |                      |
|              |                        | 1             | CNTR1 端子出力自動制御回路選択  |                      |
| W60          | D6 / CNTR0 端子機能選択ビット   | 0             | D6 入出力 / CNTR0 入力   |                      |
|              |                        | 1             | CNTR0 入出力 / D6 入力   |                      |

注 1 . “R”は読み出し可、“W”は書き込み可を表します。

**(1) タイマ関連の制御レジスタ****タイマ制御レジスタPA**

レジスタ PAは、プリスケーラのカウント動作を制御します。このレジスタの内容は、TPAA命令でレジスタAを介して設定してください。

**タイマ制御レジスタW1**

レジスタW1は、タイマ1のカウント自動停止回路の選択、カウント動作及びカウントソースを制御します。このレジスタの内容は、TW1A命令でレジスタAを介して設定してください。またTAW1命令でレジスタW1の内容をレジスタAに転送できます。

**タイマ制御レジスタW2**

レジスタW2は、CNTR0出力の選択、タイマ2のカウント動作及びカウントソースを制御します。このレジスタの内容は、TW2A命令でレジスタAを介して設定してください。また、TAW2命令でレジスタW2の内容をレジスタAに転送できます。

**タイマ制御レジスタW3**

レジスタW3は、タイマ3のカウント自動停止回路の選択カウント動作及びカウントソースを制御します。このレジスタの内容は、TW3A命令でレジスタAを介して設定してください。また、TAW3命令でレジスタW3の内容をレジスタAに転送できます。

**タイマ制御レジスタW4**

レジスタW4は、D7/CNTR1端子の機能、PWM出力の“H”期間拡張、タイマ4のカウント動作及びカウントソースを制御します。このレジスタの内容はTW4A命令でレジスタAを介して設定してください。また、TAW4命令でレジスタW4の内容をレジスタAに転送できます。

**タイマ制御レジスタW5**

レジスタW5は、周期計測回路及び周期計測対象信号を制御します。このレジスタの内容はTW5A命令でレジスタAを介して設定してください。また、TAW5命令でレジスタW5の内容をレジスタAに転送できます。

**タイマ制御レジスタW6**

レジスタW6は、CNTR0端子、CNTR1端子のカウントエッジ、CNTR1出力自動制御回路の選択及びD6/CNTR0端子の機能を制御します。このレジスタの内容はTW6A命令でレジスタAを介して設定してください。また、TAW6命令でレジスタW6の内容をレジスタAに転送できます。

**(2) プリスケーラ**

プリスケーラは8ビットのバイナリカウンタで、プリスケーラリロードレジスタRPSをもっています。プリスケーラとリロードレジスタRPSには、TPSAB命令で同時にデータを設定できます。プリスケーラからはTABPS命令でデータを読み出すことができます。

プリスケーラデータの設定または読み出しを行う場合はカウントを停止させた後TPSAB命令またはTABPS命令を実行してください。

プリスケーラにデータを設定した後、レジスタPAのビット0を“1”にセットするとプリスケーラはカウント動作を開始します。

リロードレジスタRPSの設定値をnとするとプリスケーラはカウントソースの信号をn+1分周します(n=0~255)。プリスケーラのカウントソースはインストラクションクロック(INSTCK)です。

カウント開始後、プリスケーラはアンダフローする(プリスケーラの内容が“0”になった後、次のカウントパルスが入力される)と、新たにリロードレジスタRPSからデータをリロードしてカウントを続行します(オートリロード機能)。プリスケーラの出力信号(ORCLK)はタイマ1、2、3、4のカウントソースに使用できます。

## (3) タイマ1(割り込み機能付き)

タイマ1は8ビットのバイナリカウンタで、タイマ1リロードレジスタR1をもっています。タイマ1とリロードレジスタR1には、T1AB命令で同時にデータを設定できます。リロードレジスタR1にはTR1AB命令でデータを設定することができます。タイマ1からはTAB1命令でデータを読み出すことができます。

タイマ1データの設定または読み出しを行う場合は、カウントを停止させた後T1AB命令またはTAB1命令を実行してください。

タイマ1動作中にリロードレジスタR1のデータを変更する場合は、アンダフローと重ならないタイミングでTR1AB命令を実行してください。

タイマ1にデータを設定した後、レジスタW1のビット0,1でカウントソースを設定し、レジスタW1のビット2を“1”にセットすると、タイマ1はカウント動作を開始します。

リロードレジスタR1の設定値をnとすると、タイマ1はカウントソースの信号をn+1分周します(n=0～255)。

カウント開始後、タイマ1はアンダフローする(タイマ1の内容が“0”になった後、次のカウントパルスが入力される)と、タイマ1割り込み要求フラグ(T1F)を“1”にセットし、新たにリロードレジスタR1からデータをリロードしてカウントを続行します(オートリロード機能)。

割り込み制御レジスタI1のビット0を“1”にセットすると、INT0端子の入力をタイマ1カウント動作の開始トリガに使用できます。また、この時レジスタW1のビット3を“1”にセットすると、タイマ1アンダフローによる自動停止が行えます。

レジスタW2のビット3を“0”にクリアし、レジスタW6のビット0を“1”にセットすると、タイマ1アンダフローの2分周信号をCNTR0端子から出力できます。

レジスタW5のビット2を“1”にセットすると、周期計測回路が動作し、周期計測対象信号の1周期をタイマ1でカウントできます。この場合、タイマ1割り込み要求フラグ(T1F)は、タイマ1アンダフローによってはセットされず、周期計測の完了を知らせるフラグとなります。

## (4) タイマ2(割り込み機能付き)

タイマ2は8ビットのバイナリカウンタで、タイマ2リロードレジスタR2をもっています。タイマ2とリロードレジスタR2には、T2AB命令で同時にデータを設定できます。タイマ2からはTAB2命令でデータを読み出すことができます。

タイマ2データの設定または読み出しを行う場合は、カウントを停止させた後T2AB命令またはTAB2命令を実行してください。

タイマ2にデータを設定した後、レジスタW2のビット0,1でカウントソースを設定し、レジスタW2のビット2を“1”にセットするとタイマ2はカウント動作を開始します。

リロードレジスタR2の設定値をnとすると、タイマ2はカウントソースの信号をn+1分周します(n=0～255)。

カウント開始後、タイマ2はアンダフローする(タイマ2の内容が“0”になった後、次にカウントパルスが入力される)と、タイマ2割り込み要求フラグ(T2F)を“1”にセットし新たにリロードレジスタR2からデータをリロードしてカウントを続行します(オートリロード機能)。

レジスタW2のビット3を“1”にセットし、レジスタW6のビット0を“1”にセットすると、タイマ2アンダフローの2分周信号をCNTR0端子から出力できます。

## (5) タイマ3(割り込み機能付き)

タイマ3は8ビットのバイナリカウンタで、タイマ3リロードレジスタR3をもっています。タイマ3とリロードレジスタR3には、T3AB命令で同時にデータを設定できます。リロードレジスタR3にはTR3AB命令でデータを設定することができます。タイマ3からはTAB3命令でデータを読み出すことができます。

タイマ3データの設定または読み出しを行う場合は、カウントを停止させた後T3AB命令またはTAB3命令を実行してください。

タイマ3動作中にリロードレジスタR3のデータを変更する場合は、アンダフローと重ならないタイミングでTR3AB命令を実行してください。

タイマ3にデータを設定した後、レジスタW3のビット0,1でカウントソースを設定し、レジスタW3のビット2を“1”にセットすると、タイマ3はカウント動作を開始します。

リロードレジスタR3の設定値をnとすると、タイマ3はカウントソースの信号をn+1分周します( $n=0 \sim 255$ )。

カウント開始後、タイマ3はアンダフローする(タイマ3の内容が“0”になった後、次のカウントパルスが入力される)と、タイマ3割り込み要求フラグ(T3F)を“1”にセットし、新たにリロードレジスタR3からデータをリロードしてカウントを続行します(オートリロード機能)。

割り込み制御レジスタI2のビット0を“1”にセットすると、INT1端子の入力をタイマ3カウント動作の開始トリガに使用できます。また、この時のレジスタW3のビット3を“1”にセットすると、タイマ3アンダフローによる自動停止が行えます。

## (6) タイマ4(割り込み機能付き)

タイマ4は8ビットのバイナリカウンタで、2つのタイマ4リロードレジスタR4L, R4Hをもっています。タイマ4とリロードレジスタR4Lには、T4AB命令で同時にデータを設定できます。リロードレジスタR4HにはT4HAB命令でデータを設定することができます。T4AB命令で設定したリロードレジスタR4Lの内容は、T4R4L命令でタイマ4に再設定できます。タイマ4からはTAB4命令でデータを読み出すことができます。

タイマ4データの設定または読み出しを行う場合は、カウントを停止させた後T4AB命令またはTAB4命令を実行してください。

タイマ4動作中にリロードレジスタR4Hにデータを設定する場合は、アンダフローと重ならないタイミングでT4HAB命令を実行してください。

タイマ4にデータを設定した後、レジスタW4のビット0でカウントソースを設定し、レジスタW4のビット1を“1”にセットすると、タイマ4はカウント動作を開始します。

リロードレジスタR4Lの設定値をnとすると、タイマ4はカウントソースの信号をn+1分周します( $n=0 \sim 255$ )。

カウント開始後、タイマ4はアンダフローする(タイマ4の内容が“0”になった後、次のカウントパルスが入力される)と、タイマ4割り込み要求フラグ(T4F)を“1”にセットし、新たにリロードレジスタR4Lからデータをリロードしてカウントを続行します(オートリロード機能)。

タイマ制御レジスタW4のビット3を“1”にセットすると、タイマ4で生成したPWM信号をCNTR1端子から出力することができます。タイマ制御レジスタW6のビット1を“1”にセットすると、タイマ3と組み合わせてCNTR1端子へのPWM出力制御を行うことができます。

## (7) 周期計測機能( タイマ1 , 周期計測回路 )

タイマ1は、オンチップオシレータの16分周信号、D6/CNTR0端子入力、P30/INT0端子入力の1周期の期間( P30/INT0端子入力の場合は1周期または“H”または“L”パルス幅)に同期してタイマカウント動作を行う、周期計測回路を持っています。

周期計測回路は、レジスタW5のビット0, 1で周期計測の対象信号を設定して、レジスタW5のビット2を“1”にセットすると動作を開始します。続いて、タイマ1のカウントソースにXIN入力を設定し、レジスタW1のビット2を“1”にセットすると、タイマ1の動作が可能になります。タイマ1は、周期計測対象信号の立ち下がりエッジに同期して動作を開始し、次の立ち下がりエッジに同期してカウント動作を停止します。( 1周期間生成回路 )

周期計測対象信号として、D6/CNTR0端子入力を選択する場合、レジスタW6のビット2を“1”にすると、周期計測同期エッジを立ち上がりエッジに変更できます。

周期計測対象信号としてP30/INT0端子入力を選択する場合、レジスタI1のビット2を“1”にすると、周期計測同期エッジを立ち上がりエッジに変更できます。

計測動作が完了後、タイマ1割り込み要求フラグ( T1F )が“1”にセットされます。周期計測回路を動作させる場合、タイマ1割り込み要求フラグ( T1F )はタイマ1アンダフロー信号でセットされず、周期計測の完了を知らせるフラグとなります。

なお、タイマ1アンダフロー信号をタイマ2カウントソースとして使用できます。

周期計測動作が一度完了すると、次に周期計測有効エッジが入力されてもタイマ1は停止状態で、計測データは保持されます。

周期計測回路を再度使用する場合は、レジスタW5のビット2を“0”にして周期計測回路を一度停止させ、再度レジスタW5のビット2を“1”にして周期計測回路を動作状態にしてください。

周期計測回路を使用する場合、レジスタI1のビット0を“0”にクリアし、タイマ1カウント開始同期回路を非選択してください。

周期計測回路の動作が開始直後に、タイマの動作を開始してください。

周期計測回路の動作を開始してからタイマの動作を開始するまでの間に計測対象エッジが入力されると、タイマの動作が有効となるまでカウント動作しないので、カウントデータには注意してください。

タイマからデータを読み出す場合は、まずタイマを停止後にレジスタW5のビット2を“0”にして周期計測回路を停止し、データ読み出し命令を実行してください。レジスタW5

のビット2を“0”にして周期計測回路を停止する場合、タイマ1の状態によっては、タイマ1割り込み要求フラグ( T1F )が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット2を“0”にクリア( 図FB-4 )後、レジスタW5のビット2を“0”にして周期計測回路を停止してください。更に一命令以上おいて( 図FB-4 ) SNZT1命令を実行し、フラグT1Fをクリアしてください。またSNZT1命令によるスキップが発生する場合を考慮し、SNZT1命令の後にNOP命令を挿入してください( 図FB-4 )

```

:
:
LA 0      ;(×0××2)
TV1A      ;SNZT1命令有効...
LA 0      ;(×0××2)
TW5A      ;周期計測回路停止
NOP      ; ...
SNZT1    ;SNZT1命令実行
          (フラグT1Fクリア)
NOP      ; ...
:
:
x : このビットは本例では関係しません。

```

図FB-4.周期計測回路停止時のプログラム例

周期計測回路を使用する場合、タイマ1のカウントソースは、計測対象信号より十分高速な周波数を選択してください。

周期計測対象信号がD6/CNTR0端子入力の場合、タイマ1カウントソースにD6/CNTR0端子入力を選択しないでください。

( 周期計測回路使用時は、タイマ1カウントソースとしてXIN入力を使用することを推奨します。 )

## (8) パルス幅計測機能( タイマ1, 周期計測回路 )

レジスタW5のビット0を“0”、ビット1を“1”( 周期計測回路の計測対象 : P30/INT0端子入力 )にして、レジスタI1のビット1を“1”( INT0端子エッジ検出回路 : 兩エッジ検出 )にすることにより、周期計測回路はP30/INT0端子入力の“H”パルス幅( 立ち上がりから立ち下がりまで ) または“L”パルス幅( 立ち下がりから立ち上がりまで )を計測できます( パルス幅計測機能 )。

“H”パルス幅、“L”パルス幅のどちらを計測するかは、周期計測回路、及びタイマ動作の開始時点のP30/INT0端子入力レベルによって決まります。周期計測回路及びタイマ動作の開始時、P30/INT0端子の入力レベルが“H”的場合は“L”パルス幅( 立ち下りから立ち上がりまで ) “L”的場合は“H”パルス幅( 立ち上がりから立ち下がりまで )を計測します。

計測対象にP30/INT0端子の入力を選択する場合、レジスタI1のビット3を“1”にセットし、INT0端子の入力を可能にしてください。

## (9)カウント開始同期回路( タイマ1 , タイマ3 )

タイマ1, 3はそれぞれINT0, INT1端子の入力に同期してタイマカウント動作を開始できるカウント開始同期回路をもっています。

タイマ1のカウント開始同期回路は、レジスタI1のビット0に“1”を設定すると機能が選択されてINT0端子の入力による制御が可能になります。

タイマ3のカウント開始同期回路は、レジスタI2のビット0に“1”を設定すると機能が選択されてINT1端子の入力による制御が可能になります。

タイマ1, 3それぞれのカウント開始同期回路を使用している場合、INT0, INT1端子に有効波形が入力された時にカウント開始同期回路がセットされ、カウントソースが入力されます。

カウント開始同期回路をセットするためのINT0, INT1端子入力の有効波形は、外部割り込みの起動条件と同じです。

なお、一度セットされたカウント開始同期回路は、レジスタI1, I2それぞれのビット0に“0”を設定するか、リセットによりクリアされます。

ただし、カウント自動停止回路が選択されている場合は、タイマ1, 3がアンダフローするとカウント開始同期回路がクリアされます( 自動停止 )。

## (10)カウント自動停止回路( タイマ1 , タイマ3 )

タイマ1, 3はカウント開始同期回路を使用しているときに、それぞれタイマ1,3アンダフロー発生により自動的にカウントを停止するカウント自動停止回路をもっています。

タイマ1のカウント自動停止回路は、レジスタW1のビット3を“1”にセットすると有効になり、タイマ1がアンダフローするとカウント開始同期回路をクリアし、タイマ1へのカウントソース入力が停止します。この機能は、タイマ1カウント開始同期回路を選択している場合のみ有効です。

タイマ3のカウント自動停止回路は、レジスタW3のビット3を“1”にセットすると有効になり、タイマ3がアンダフローするとカウント開始同期回路をクリアし、タイマ3へのカウントソース入力が停止します。この機能は、タイマ3カウント開始同期回路を選択している場合のみ有効です。

## (11) タイマ入出力端子( D6/CNTR0 , D7/CNTR1 )

CNTR0端子は、タイマ1のカウントソース入力機能と、タイマ1及びタイマ2のアンダフロー2分周信号の出力機能をもちます。

CNTR1端子は、タイマ3のカウントソース入力機能と、タイマ4で生成されるPWM信号出力機能をもちます。

レジスタW6のビット0でD6/CNTR0端子機能選択を、レジスタW4のビット3でD7/CNTR1端子機能選択を制御できます。

タイマ1のカウントソースとしてCNTR0入力を選択した場合、タイマ1はCNTR0入力の立ち上がり、あるいは立ち下がり波形をカウントします。カウントエッジの選択はレジスタW6のビット2で行います。

タイマ3のカウントソースとしてCNTR1入力を選択した場合、タイマ3はCNTR1入力の立ち上がりあるいは立ち下がり波形をカウントします。カウントエッジの選択はレジスタW6のビット3で行います。

## (12) PWM出力機能( D7/CNTR1、タイマ3、タイマ4 )

レジスタW4のビット3を“1”にセットすると、タイマ4はアンダフローするごとにリロードレジスタR4L, R4Hから交互にデータをリロードし、リロードレジスタR4Lに設定した期間“L”、リロードレジスタR4Hに設定した期間“H”的PWM信号(PWMOUT)を生成してCNTR1端子出力します。

この時レジスタW4のビット2を“1”にセットすると、タイマ4のカウンタは、リロードレジスタR4Hに設定した期間(PWM信号“H”期間)がカウントソースの半周期分拡張されます。この場合、リロードレジスタR4Hの設定値をnとすると、タイマ4はカウントソースの信号をn+1.5分周します(n=1~255)。この機能を使用する場合は、リロードレジスタR4Hに“1”以上の値を設定してください。

レジスタW6のビット1を“1”にセットすると、タイマ3のアンダフローごとに、CNTR1端子へのPWM信号出力の有効/無効が交互に繰り返されます。ただし、タイマ3を停止( レジスタW3のビット2を“0”にクリア )するとこの機能は解除されます。

PWM信号が“H”的期間にレジスタW4のビット1を“0”にクリアした場合でも、タイマ4は次にアンダフローするまでは停止しません。

CNTR1出力有効時に、タイマ4カウント停止タイミングとタイマ4アンダフロータイミングが重なると、CNTR1出力波形にハザードが発生する場合がありますので注意してください。

(13) タイマ割り込み要求フラグ(T1F, T2F, T3F, T4F)  
タイマ割り込み要求フラグは各タイマのアンダフロー時に“1”にセットされます。これらフラグの状態は、スキップ命令(SNXT1, SNXT2, SNXT3, SNXT4命令)の実行により確認できます。

割り込みとスキップ命令のどちらを使用するかは、レジスタV1, V2で選択してください。

割り込み要求フラグは、割り込みが発生したとき、又はスキップ命令を実行したときのいずれかで“0”にクリアされます。

なお、周期計測回路を動作させる場合、タイマ1割り込み要求フラグ(T1F)は、タイマ1アンダフロー信号でセットされず、周期計測の完了を知らせるフラグとなります。

#### (14) 注意事項

タイマを使用する際は以下の点に注意してください。

##### プリスケーラに関する注意

プリスケーラからデータを読み出す場合は、まずプリスケーラのカウントを停止させた後、データ読み出し命令(TABPS)を実行してください。

プリスケーラにデータを書き込む場合は、まずプリスケーラのカウントを停止させた後、データ書き込み命令(TPSAB)を実行してください。

##### カウントソースに関する注意

タイマ1, 2, 3, 4のカウントソースを切り替える場合は、まず各タイマのカウントを停止させた後、カウントソースを切り替えてください。

##### カウント値の読み出しに関する注意

タイマ1, 2, 3, 4からデータを読み出す場合は、まず各タイマのカウントを停止させた後、データ読み出し命令(TAB1, TAB2, TAB3, TAB4)を実行してください。

##### タイマへのデータ書き込みに関する注意

タイマ1, 2, 3, 4にデータ書き込む場合は、まず各タイマのカウントを停止させた後、データ書き込み命令(T1AB, T2AB, T3AB, T4AB)を実行してください。

##### リロードレジスタR1, R3, R4Hへの書き込みに関する注意

タイマ1, 3, 4動作中にタイマリロードレジスタR1, R3, R4Hにデータを書き込む場合は、必ずタイマ1, 3, 4アンダフローと重ならないタイミングでデータを書き込んでください。

##### タイマ4に関する注意

CNTR1出力有効時に、タイマ4カウント停止タイミングとタイマ4アンダフロータイミングが重なると、CNTR1出力波形にハザードが発生する場合がありますので注意してください。

PWM信号の“H”期間拡張機能有効を選択している場合は、リロードレジスタR4Hに“1”以上の値を設定してください。

#### 周期計測回路に関する注意

周期計測回路を使用する場合、レジスタI1のビット0を“0”にクリアし、タイマ1カウント開始同期回路を非選択してください。

周期計測回路の動作が開始直後に、タイマの動作を開始してください。

周期計測回路の動作を開始してからタイマの動作を開始するまでの間に計測対象エッジが入力されると、タイマの動作が有効となるまでカウント動作しないので、カウントデータには注意してください。

タイマからデータを読み出す場合は、まずタイマを停止後にレジスタW5のビット2を“0”にして周期計測回路を停止し、データ読み出し命令を実行してください。レジスタW5のビット2を“0”にして周期計測回路を停止する場合、タイマ1の状態によっては、タイマ1割り込み要求フラグ(T1F)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット2を“0”にクリア(図FB-4)後、レジスタW5のビット2を“0”にして周期計測回路を停止してください。更に一命令以上おいて(図FB-4)

SNXT1命令を実行し、フラグT1Fをクリアしてください。

またSNXT1命令によるスキップが発生する場合を考慮し、SNXT1命令の後にNOP命令を挿入してください(図FB-4)

```

    :
    :
    LA 0      ;(×0××2)
    TV1A     ;SNXT1命令有効...
    LA 0      ;(×0××2)
    TW5A     ;周期計測回路停止
    NOP      ; ...
    SNXT1     ;SNXT1命令実行
              (フラグT1Fクリア)
    NOP      ; ...
    :
    :      × : このビットは本例では関係しません。
  
```

図FB-4.周期計測回路停止時のプログラム例

周期計測回路動作中、タイマ1割り込み要求フラグ(T1F)はタイマ1アンダフロー信号によってはセットされず、周期計測の完了を知らせるフラグとなります。

周期計測回路を使用する場合、タイマ1のカウントソースは、計測対象信号より十分高速な周波数を選択してください。

周期計測対象信号がD6/CNTR0端子入力の場合、タイマ1カウントソースにD6/CNTR0端子入力を選択しないでください。

(周期計測回路使用時は、タイマ1カウントソースとしてXIN入力を使用することを推奨します。)

計測対象にP30/INT0端子の入力を選択する場合、レジスタI1のビット3を“1”にセットし、INT0端子の入力を可能にしてください。

CNTR1出力無効選択 (W43 = "0") 時

タイマ4カウントソース



CNTR1出力有効 (W43 = "1") 時、PWM信号 "H" 期間拡張機能無効 (W42 = "0") 時

タイマ4カウントソース



CNTR1出力有効 (W43 = "1") 時、PWM信号 "H" 期間拡張機能有効 (W42 = "1") 時 (注)

タイマ4カウントソース



注.PWM信号 "H" 期間拡張機能有効時には、リロードレジスタR4Hに "0116" 以上の値を設定してください。

図FB-5.タイマ4の動作(リロードレジスタR4Lに"0316"、リロードレジスタR4Hに"0216"を設定した場合)

## タイマ3によるCNTR1出力自動制御回路選択

CNTR1出力有効 ( W43 = "1" )、CNTR1出力自動制御回路選択 ( W61 = "1" ) 時



## CNTR1出力自動制御機能



CNTR1出力無効時にCNTR1出力自動制御機能を無効にすると、CNTR1出力無効状態を保持します。  
 CNTR1出力有効時にCNTR1出力自動制御機能を無効にすると、CNTR1出力有効状態を保持します。  
 タイマ3を停止すると、CNTR1 出力自動制御機能は無効になります。

図FB-6. タイマ3によるCNTR1出力自動制御機能

CNTR1出力“H”期間の波形拡張機能無効(W42=“0”)、CNTR1出力有効(W43=“1”)、カウントソースXIN  
入力選択(W40=“0”)、リロードレジスタR4Lに“0316”、リロードレジスタR4Hに“0216”を設定した場合

#### — タイマ4カウント開始タイミング —



#### — タイマ4カウント停止タイミング —



- 注1. CNTR1出力有効時(W43=“1”)に、タイマ4カウント停止タイミングとタイマ4アンダーフロータイミングが重なると、CNTR1出力波形にハザードが発生する場合がありますので注意してください。  
 2. CNTR1出力有効時、PWM信号の“H”期間中にタイマ4を停止した場合には、リロードレジスタR4Hで設定した“H”期間を出力した後に停止します。

図FB-7. タイマ4カウント開始 / 停止タイミング

### ウォッチドッグタイマ

ウォッチドッグタイマは、暴走などによりプログラムを正常に実行できなくなった場合に、マイクロコンピュータをリセット状態にし、再起動させるためのものです。ウォッチドッグタイマは、タイマWDT(16ビットバイナリカウンタ) ウォッチドッグタイママイネーブルフラグ(WEF)、及びウォッチドッグタイマフラグ( WDF1,WDF2)により構成されています。

タイマWDTは、リセット解除直後に“ FFFF16 ”の値からインストラクションクロックをカウントソースとしてダウンカウントを開始します。

カウント開始後、タイマWDTはアンダフローする(タイマWDTの内容が“ 000016 ”になった後、次のカウントパルスが入力される)と、まずフラグWDF1を“ 1 ”にセットします。その後、次のタイマWDTアンダフローが発生する(タイマWDTが65534カウントする)までの間にWRST命令が実行されなければ、フラグWDF2を“ 1 ”にセットしRESET端子から“ L ”レベルを出力してマイクロコンピュータをリセット状態にします。

ウォッチドッグタイマを、使用する場合のソフトウェアでは、マイクロコンピュータに正常な動作を持続させるため、65534マシンサイクル以下の周期でWRST命令を実行するように処理してください。

リセット解除後フラグWEFが“ 1 ”にセットされ、ウォッチドッグタイマの機能が有効になります。DWDT命令とWRST命令を連続して実行すると、フラグWEFが“ 0 ”にクリアされ、ウォッチドッグタイマの機能が無効になります。フラグWEFは、システムリセット又はRAMバックアップ時に“ 1 ”にセットされます。

WRST命令にはスキップ機能があり、フラグWDF1が“ 1 ”の時にWRST命令を実行すると、フラグWDF1を“ 0 ”にクリアして次の命令をスキップします。フラグWDF1が“ 0 ”の時にWRST命令を実行しても、スキップは発生しません。WRST命令のスキップ機能は、ウォッチドッグタイマの機能を無効にしている場合でも使用できます。



- ①リセット解除後(プログラムスタート後)、タイマWDTはダウンカウントを開始します。
- ②タイマWDTがアンダフローすると、フラグWDF1が“ 1 ”にセットされます。
- ③WRST命令を実行すると、フラグWDF1は“ 0 ”にクリアされ、次の命令はスキップされます。
- ④フラグWDF1が“ 1 ”のときにタイマWDTがアンダフローするとフラグWDF2が“ 1 ”にセットされ  
ウォッチドッグリセット信号を出力します。
- ⑤ウォッチドッグリセット信号により、RESET端子の出力トランジスタが“ ON ”し、システムリセットを発生します。

注. タイマWDTのカウントソースはインストラクションクロックであるため、カウント数はマシンサイクル数と同じです。

図FB-8. ウォッチドッグタイマ機能の動作

ウォッチドッグタイマ機能を使用する場合はWRST命令によりフラグWDF1を65534マシンサイクル以下の周期でクリアしてください。ウォッチドッグタイマ機能を使用しない場合はDWDT命令とWRST命令を連続して実行してください(図FB-9参照)。DWDT命令のみではウォッチドッグタイマ機能は停止しません。

RAMバックアップ時、フラグWDF1及びタイマWDTの値は初期化されます。なお、ウォッチドッグタイマ機能とRAMバックアップ機能を併用する場合では、RAMバックアップ状態になる直前にWRST命令を実行し、フラグWDF1を初期化してください(図FB-10参照)。

RAMバックアップからの復帰後、ウォッチドッグタイマ機能は有効となります。ウォッチドッグタイマ機能を使用しない場合は、RAMバックアップから復帰する度にDWDT命令とWRST命令を連続して実行し、ウォッチドッグタイマ機能を停止してください。

```
WRST ; フラグWDF1クリア
```

DI

```
DWDT ; ウォッチドッグタイマ機能禁止許可  
WRST ; フラグWEF、WDF1クリア
```

図FB-9. ウォッチドッグタイマ使用時、停止時のプログラム例

```
WRST ; フラグWDF1クリア
```

NOP

DI ; 割り込み禁止

EPOF ; POF命令許可

POF

発振停止

図FB-10. ウォッチドッグタイマ使用時におけるモードへの移行  
プログラム例

## A/Dコンバータ(コンパレータ)

本製品は、10ビット逐次比較方式によるA/D変換器を内蔵しています。このA/D変換器の特性を表JA-1に示します。

また、このA/D変換器は、アナログ入力端子から入力されたアナログ電圧をあらかじめ設定した値と比較する8ビットのコンパレータとしても使用することができます。

表JA-1. A/D変換器の特性

| 項目       | 特 性                                                                                         |
|----------|---------------------------------------------------------------------------------------------|
| 変換形式     | 逐次比較方式                                                                                      |
| 分解能      | 10ビット                                                                                       |
| 相対精度     | 直線性誤差 : $\pm 2\text{LSB}$ (2.7V VDD 5.5V)<br>微分非直線性誤差 : $\pm 0.9\text{LSB}$ (2.2V VDD 5.5V) |
| 変換速度     | 31 $\mu\text{s}$<br>( $f(XIN)=6\text{MHz}$ , STCK= $f(XIN)$ XINスルーモード)<br>ADCK=INSTCK/6 )   |
| アナログ入力端子 | 8本                                                                                          |



図JA-1. A/D変換器の構成

表JA-2. A/D制御レジスタ

| A/D 制御レジスタ Q1 |                | リセット時 : 00002 |           | RAM バックアップ時 : 状態保持 | R / W<br>TAQ1 / TQ1A |
|---------------|----------------|---------------|-----------|--------------------|----------------------|
| Q13           | A/D 動作モード選択ビット | 0             | A/D 変換モード |                    |                      |
|               |                | 1             | コンパレータモード |                    |                      |
| Q12           | アナログ入力端子選択ビット  | Q12 Q11 Q10   | アナログ入力端子  |                    |                      |
|               |                | 0 0 0         | AIN0      |                    |                      |
|               |                | 0 0 1         | AIN1      |                    |                      |
|               |                | 0 1 0         | AIN2      |                    |                      |
|               |                | 0 1 1         | AIN3      |                    |                      |
|               |                | 1 0 0         | AIN4      |                    |                      |
|               |                | 1 0 1         | AIN5      |                    |                      |
|               |                | 1 1 0         | AIN6      |                    |                      |
|               |                | 1 1 1         | AIN7      |                    |                      |

| A/D 制御レジスタ Q2 |                                                           | リセット時 : 00002 |                     | RAM バックアップ時 : 状態保持 | R / W<br>TAQ2 / TQ2A |
|---------------|-----------------------------------------------------------|---------------|---------------------|--------------------|----------------------|
| Q23           | P40 / AIN4、P41 / AIN5、P42 / AIN6、<br>P43 / AIN7 端子機能選択ビット | 0             | P40、P41、P42、P43     |                    |                      |
|               |                                                           | 1             | AIN4、AIN5、AIN6、AIN7 |                    |                      |
| Q22           | P62 / AIN2、P63 / AIN3 端子機能選択ビット                           | 0             | P62、P63             |                    |                      |
|               |                                                           | 1             | AIN2、AIN3           |                    |                      |
| Q21           | P61 / AIN1 端子機能選択ビット                                      | 0             | P61                 |                    |                      |
|               |                                                           | 1             | AIN1                |                    |                      |
| Q20           | P60 / AIN0 端子機能選択ビット                                      | 0             | P60                 |                    |                      |
|               |                                                           | 1             | AIN0                |                    |                      |

| A/D 制御レジスタ Q3 |                       | リセット時 : 00002 |                              | RAM バックアップ時 : 状態保持 | R / W<br>TAQ3 / TQ3A |
|---------------|-----------------------|---------------|------------------------------|--------------------|----------------------|
| Q33           | 使用しません                | 0             | このビットに機能はありませんが R / W は可能です。 |                    |                      |
|               |                       | 1             |                              |                    |                      |
| Q32           | A/D 変換器動作クロック選択ビット    | 0             | インストラクションクロック (INSTCK)       |                    |                      |
|               |                       | 1             | オンチップオシレータ (f(RING))         |                    |                      |
| Q31           | A/D 変換器動作クロック分周比選択ビット | Q31 Q30       | 分周比                          |                    |                      |
|               |                       | 0 0           | 6 分周                         |                    |                      |
|               |                       | 0 1           | 12 分周                        |                    |                      |
|               |                       | 1 0           | 24 分周                        |                    |                      |
|               |                       | 1 1           | 48 分周                        |                    |                      |

注.“ R ”は読み出し可、“ W ”は書き込み可を表します。

## (1) A/D変換器関連の制御レジスタ

## A/D制御レジスタQ1

レジスタQ1は、A/D動作モードの選択及びアナログ入力端子の選択を制御します。このレジスタの内容は、TQ1A命令でレジスタAを介して設定してください。また、TAQ1命令でレジスタQ1の内容をレジスタAに転送できます。

## A/D制御レジスタQ2

レジスタQ2は、P40 / AIN4 ~ P43 / AIN7、P60 / AIN0 ~ P63 / AIN3端子の機能選択を制御します。このレジスタの内容は、TQ2A命令でレジスタAを介して設定してください。また、TAQ2命令でレジスタQ2の内容をレジスタAに転送できます。

## A/D制御レジスタQ3

レジスタQ3は、A/D変換器動作クロック、A/D変換器動作クロックの分周比を制御します。このレジスタの内容は、TQ3A命令でレジスタAを介して設定してください。また、TAQ3命令でレジスタQ3の内容をレジスタAに転送できます。

## (2) A/D変換モード時の動作

このA/D変換器はレジスタQ1のビット3に“0”を設定することにより、A/D変換モードに設定されます。

## (3) 逐次比較レジスタAD

レジスタADには、アナログ入力端子のA/D変換結果である10ビットのデジタルデータが格納されます。レジスタADの内容はTABAD命令により、上位8ビットがレジスタBとレジスタAに、下位2ビットはTALA命令によりレジスタAの上位2ビットに格納されます。ただしA/D変換中は、これらの命令を実行しないでください。

レジスタADの内容をnとしたとき、基準電圧VDDから内蔵DAコンバータが発生する比較電圧Vrefの論理値を次式で求めることができます。

比較電圧Vrefの論理値

$$V_{ref} = \frac{V_{DD}}{1024} \times n$$

n: レジスタADの値(n=0 ~ 1023)

## (4) A/D変換終了フラグ(ADF)

フラグADFはA/D変換が終了したとき“1”にセットされます。フラグADFの状態は、スキップ命令の実行(SNZAD命令)により確認できます。割り込みとスキップ命令のどちらを使用するかは、割り込み制御レジスタV2で選択してください。

フラグADFは、割り込みが発生したとき、又はスキップ命令実行により次の命令をスキップしたときのいずれかで“0”にクリアされます。

## (5) A/D変換開始命令(ADST命令)

ADST命令を実行するとA/D変換を開始します。変換結果は自動的にレジスタADに格納されます。

## (6) A/D変換動作説明

A/D変換は、A/D変換開始命令(ADST命令)によって開始されます。A/D変換時の内部動作を以下に示します。

A/D変換が開始されると、まず逐次比較レジスタADが“00016”にクリアされます。

次に、レジスタADの最上位ビットに“1”がセットされ、比較電圧Vrefとアナログ入力電圧VINとの比較が行われます。

比較結果がVref < VINならば、レジスタADの最上位ビットの値“1”をそのまま保持します。Vref > VINならば“0”にクリアします。

本製品は、以上の動作をレジスタADの最下位ビットまで行うことで、アナログ値をデジタル値に変換します。A/D変換は、開始後2マシンサイクル+A/D変換クロック(ADCK)×10クロック( $f(XIN)=6\text{MHz}$ 、 $XIN$ スルーモード、 $f(ADCK)=f(INSTCK)/6$ 時、 $31\mu\text{s}$ )で終了し、変換結果がレジスタADに格納されます。A/D変換終了と同時にA/D割り込み起動条件が成立し、A/D割り込み要求フラグ(ADF)が“1”にセットされます(図JA-2参照)。

表JA-3. A/D変換中の逐次比較レジスタ(AD)の変化

|                    | レジスタADの変化                                                                                                                      | 比較電圧(Vref)値 |       |    |       |    |    |    |                                                     |
|--------------------|--------------------------------------------------------------------------------------------------------------------------------|-------------|-------|----|-------|----|----|----|-----------------------------------------------------|
| 1回目<br>比較          | <table border="1"><tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td></tr></table>                      | 1           | 0     | 0  | 1     | 0  | 0  | 0  | $\frac{VDD}{2}$                                     |
| 1                  | 0                                                                                                                              | 0           | 1     | 0  | 0     | 0  |    |    |                                                     |
| 2回目<br>比較          | <table border="1"><tr><td>*1</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td></tr></table>                     | *1          | 1     | 0  | 1     | 0  | 0  | 0  | $\frac{VDD}{2} \pm \frac{VDD}{4}$                   |
| *1                 | 1                                                                                                                              | 0           | 1     | 0  | 0     | 0  |    |    |                                                     |
| 3回目<br>比較          | <table border="1"><tr><td>*1</td><td>*2</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td></tr></table>                    | *1          | *2    | 1  | 1     | 0  | 0  | 0  | $\frac{VDD}{2} \pm \frac{VDD}{4} \pm \frac{VDD}{8}$ |
| *1                 | *2                                                                                                                             | 1           | 1     | 0  | 0     | 0  |    |    |                                                     |
| 10回目<br>の比較<br>終了後 | A/D変換結果<br><table border="1"><tr><td>*1</td><td>*2</td><td>*3</td><td>-----</td><td>*8</td><td>*9</td><td>*A</td></tr></table> | *1          | *2    | *3 | ----- | *8 | *9 | *A | $\frac{VDD}{2} \pm \dots \pm \frac{VDD}{1024}$      |
| *1                 | *2                                                                                                                             | *3          | ----- | *8 | *9    | *A |    |    |                                                     |

\*1 : 1回目の比較結果    \*2 : 2回目の比較結果

\*3 : 3回目の比較結果    \*8 : 8回目の比較結果

\*9 : 9回目の比較結果    \*A : 10回目の比較結果

## (7) A/D変換タイミングチャート

A/D変換タイミングチャートを図JA-2に示します。



図JA-2. A/D変換タイミングチャート

## (8) A/D変換の使用方法

P60 / AINO端子からのアナログ入力信号をA/D変換し、変換データの上位4ビットをRAMのM(Z,X,Y)=(0,0,0)番地、中位4ビットをM(Z,X,Y)=(0,0,1)番地、下位2ビットをM(Z,X,Y)=(0,0,2)番地、にそれぞれ格納する方法を例にA/D変換器の使用方法を説明します。この例ではA/D割り込みは使用していません。また、A/D変換器動作クロックとして、インストラクションクロックの6分周を選択します。

A/D制御レジスタQ2のビット0でAIN0端子機能を選択した後、A/D制御レジスタQ1でAIN0端子を選択及びA/D変換モードに選択します。また、A/D制御レジスタQ3でインストラクションクロックの6分周を選択します(図JA-3参照)。ADST命令を実行しA/D変換を開始します。SNZAD命令でA/D変換終了フラグ(ADF)の状態を調べることにより、A/D変換の終了を認識します。変換データの下位2ビットをレジスタAの上位2ビットに転送します(TALA命令)。

レジスタAの内容をM(Z,X,Y)=(0,0,2)に転送します。変換データの上位8ビットをレジスタA、Bに転送します(TABAD命令)。レジスタAの内容をM(Z,X,Y)=(0,0,1)に転送します。レジスタBの内容をレジスタAに転送した後、M(Z,X,Y)=(0,0,0)に格納します。



図JA-3. レジスタ設定例

## (9) コンパレータモード時の動作

このA/D変換器はA/D制御レジスタQ1のビット3に“1”を設定することにより、コンパレータモードに設定されます。

以下に、コンパレータモード時の動作について説明します。

## (10) コンパレータレジスタ

コンパレータモード時、内蔵DAコンパレータには、比較電圧を設定するレジスタとしてコンパレータレジスタが接続されます。このコンパレータレジスタは8ビットで構成されており、TADAB命令によりコンパレータレジスタの上位4ビットにレジスタBの値が、下位4ビットにはレジスタAの値が格納されます。

A/D変換モードからコンパレータモードに動作モードを変更した場合、A/D変換結果(逐次比較レジスタAD)は不定になります。

一方、コンパレータレジスタは、レジスタADと分離されているため、コンパレータモードからA/D変換モードに動作モードを変更しても値は保持されます。またコンパレータレジスタの読み書きは、コンパレータモード時に限られます。

コンパレータレジスタの内容をnとしたとき、内蔵DAコンバータが発生する比較電圧Vrefの論理値は次式で求めることができます。

比較電圧Vrefの論理値

$$V_{ref} = \frac{V_{DD}}{256} \times n$$

n : レジスタADの値(n:0 ~ 255)

## (11) 比較結果格納フラグ(ADF)

コンパレータモード時、A/D変換終了フラグ(ADF)は、アナログ入力電圧と比較電圧の比較結果を格納するフラグとなります。アナログ入力電圧が比較電圧よりも低い場合に、フラグADFは“1”にセットされます。このフラグの状態は、スキップ命令の実行(SNZAD命令)により確認できます。割り込みとスキップ命令のどちらかを使用するかは割り込み制御レジスタV2で選択してください。

フラグADFは、割り込みが発生したとき、又はスキップ命令を実行したときのいずれかで“0”にクリアされます。

## (12)コンパレータ動作開始命令(ADST命令)

コンパレータモード時、ADST命令を実行するとコンパレータ動作を開始します。

コンパレータ動作は、動作開始後、2マシンサイクル+A/D変換クロック(ADCK)1クロック( $f(XIN)=6MHz$ 、 $XIN$ スルーモード、 $f(ADCK)=f(INSTCK)/6$ 時、 $4\mu s$ )で終了し、アナログ入力電圧が比較電圧よりも低い場合に、フラグADFが“1”にセットされます。



図JC-1. コンパレータ動作タイミングチャート

## (13)注意事項

## TALA命令に関する注意

TALA命令を実行すると、逐次比較レジスタADの下位2ビットをレジスタAの上位2ビットに転送し、同時にレジスタAの下位2ビットを“0”にします。

## A/D変換器の動作モードに関する注意

A/D変換器の動作中( A/D変換モード、コンパレータモードとも )にレジスタQ1のビット3によってA/D変換器の動作モードを変更しないでください。

コンパレータモードからA/D変換モードに変更するためには、割り込み制御レジスタV2のビット2が“0”になっている必要があります。

コンパレータモードからA/D変換モードに変更した場合、A/D変換終了フラグ(ADF)がセットされることがあります。レジスタQ1に値を設定した後、SNZAD命令を実行して、フラグADFをクリアしてください。

## (14) A/D変換精度の定義

A/D変換精度の定義について説明します(図JA-4参照)

## 相対精度

ゼロトランジション電圧( $V_{0T}$ )

実際のA/D変換出力データが<sup>\*</sup> 0 "から" 1 "に変化するときの  
アナログ入力電圧

フルスケールトランジション電圧( $V_{FST}$ )

実際のA/D変換出力データが<sup>\*</sup> 1023 "から" 1022 "に変化する  
ときのアナログ入力電圧

## 直線性誤差

$V_{0T}$ と $V_{FST}$ を結ぶ直線と、 $V_{0T}$ から $V_{FST}$ 間の任意の変換値との偏差

## 微分非直線性誤差

$V_{0T}$ と $V_{FST}$ 間の任意の変換値を1 LSB変化させるために必要な入力電位差と、相対精度における1 LSBとの偏差

## 絶対精度

$0 \sim V_{DD}$ 間の理想特性と、実際のA/D変換特性との偏差



図JA-4. A/D変換精度の定義

$V_n$  : 出力データが<sup>\*</sup> n "から" n+1 "に変化するときのアナログ入力電圧  
(n=0 ~ 1022)

$$\text{相対精度における1 LSB} = \frac{V_{FST}-V_{0T}}{1022} \quad (\text{V})$$

$$\text{絶対精度における1 LSB} = \frac{V_{DD}}{1024} \quad (\text{V})$$

## シリアルI/O

本製品はクロック同期形で8ビットデータを直列に送信及び受信できるシリアルI/Oを内蔵しています。

シリアルI/Oは、

シリアルI/OレジスタSI

シリアルI/O制御レジスタJ1

シリアルI/O送受信終了フラグSIOF

シリアルI/Oカウンタ

で構成されています。内部CPUとはレジスタA、レジスタBを介してデータの転送を行い、外部とはシリアルI/O入出力端子を介してデータの転送を行います。

シリアルI/O入出力の端子機能はレジスタJ1で設定できます。

表GA-1. シリアルI/O入出力端子

| 端子名      | シリアルI/O選択時の端子機能   |
|----------|-------------------|
| P20/SCK  | クロック入出力端子(SCK)    |
| P21/SOUT | シリアルデータ出力端子(SOUT) |
| P22/SIN  | シリアルデータ入力端子(SIN)  |

注. SCK SOUT SIN端子機能を使用している場合でも、P20 P21 P22端子の入力機能は有効です。



図GA-1. シリアルI/Oの構成

表GA-2. シリアルI/O制御レジスタ

| シリアルI/O制御レジスタ J1 |                    | リセット時 : 00002 | RAMバックアップ時 : 状態保持                   | R / W<br>TAJ1 / TJ1A |
|------------------|--------------------|---------------|-------------------------------------|----------------------|
| J13              | シリアルI/O同期クロック選択ビット | J13 J12       |                                     | 同期クロック               |
|                  |                    | 0 0           | インストラクションクロック(INSTCK)の8分周信号         |                      |
|                  |                    | 0 1           | インストラクションクロック(INSTCK)の4分周信号         |                      |
|                  |                    | 1 0           | インストラクションクロック(INSTCK)の2分周信号         |                      |
|                  |                    | 1 1           | 外部クロック(SCK入力)                       |                      |
| J11              | シリアルI/Oポート機能選択ビット  | J11 J10       | ポート機能                               |                      |
|                  |                    | 0 0           | P20, P21, P22選択 / SCK, SOUT, SIN非選択 |                      |
|                  |                    | 0 1           | SCK, SOUT, P22選択 / P20, P21, SIN非選択 |                      |
|                  |                    | 1 0           | SCK, P21, SIN選択 / P20, SOUT, P22非選択 |                      |
|                  |                    | 1 1           | SCK, SOUT, SIN選択 / P20, P21, P22非選択 |                      |

注.“R”は読み出し可，“W”は書き込み可を表します。



図GA-2. 送受信時のシリアルI/Oレジスタの状態

## (1)シリアルI/OレジスタSI

レジスタSIは、8ビットのデータ転送用直並列変換レジスタです。

TSIAB命令でレジスタA、レジスタBを介してデータを設定できます。なお、レジスタAの内容は、レジスタSIの下位4ビットに、レジスタBの内容はレジスタSIの上位4ビットに転送されます。送信時はレジスタSIの最下位ビット(ビット0)から LSBファーストで1ビットずつデータを送り出し、受信時にはレジスタSIの最上位ビット(ビット7)から LSBファーストで1ビットずつデータを受け取ります。シリアルI/Oを使用せず、レジスタSIをワークレジスタとして使用する場合は、SCK端子を選択しないようにしてください。

## (2)シリアルI/O送受信終了フラグ(SIOF)

フラグSIOFは、シリアルデータ送信又は受信が終了すると“1”にセットされます。フラグSIOFの状態は、スキップ命令の実行(SNZSI命令)により確認できます。割り込みとスキップ命令のどちらを使用するかは割り込み制御レジスタV2で選択してください。

フラグSIOFIは、割り込みが発生したとき、又はスキップ命令を実行したときのいずれかで“0”にクリアされます。

## (3)シリアルI/Oスタート命令(SST命令)

SST命令を実行すると、フラグSIOFを“0”にクリアした後、シリアルI/O送受信が開始されます。

## (4)シリアルI/O制御レジスタJ1

レジスタJ1は同期クロック、P20/SCK端子、P21/SOUT端子、P22/SIN端子の機能を制御します。このレジスタの内容は、TJ1A命令でレジスタAを介して設定してください。またTAJ1命令でレジスタJ1の内容をレジスタAに転送できます。

## (5)シリアルI/Oの使用方法

図GA-3の接続例でのデータ転送タイミング、データ転送処理シーケンスを示します。

この例ではシリアルI/O割り込みは使用していません。また、実配線では各端子間の配線は、抵抗を介してプルアップしてください。



図GA-3. シリアルI/Oの接続例



M<sub>0</sub> ~ M<sub>7</sub> : マスターのシリアルI/Oレジスタの内容    S<sub>0</sub> ~ S<sub>7</sub> : スレーブのシリアルI/Oレジスタの内容  
 SCKの立ち上がり : シリアル入力    SCKの立ち下がり : シリアル出力

図GA-4. シリアルI/O転送のタイミング

表GA-3. マスタからスレーブへのデータ転送の処理シーケンス

| マスタ(送信時)                                                                                                                                                              | スレーブ(受信時)                                                                                                                                                                                     |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>【初期設定】</b><br>・図GA-3に示すようにシリアルI/O制御レジスタJ1及び割り込み制御レジスタV2を設定                                                                                                         | <b>【初期設定】</b><br>・図GA-3に示すようにシリアルI/O制御レジスタJ1及び割り込み制御レジスタV2を設定                                                                                                                                 |
| -----<br>TJ1A,TV2A命令<br>-----<br>・受信可能信号(SRDY)を受けるポートを入力に設定<br>(この例では、ポートD <sub>3</sub> を使用します。)<br>SD命令                                                              | -----<br>TJ1A,TV2A命令<br>-----<br>・受信可能信号(SRDY)を出力するポートを設定し、“H”(受信不可)を出力<br>(この例では、ポートD <sub>3</sub> を使用します。)<br>SD命令                                                                          |
| <b>*【送信可能状態】</b><br>・シリアルI/OレジスタSIIに送信データを格納                                                                                                                          | <b>*【受信可能状態】</b><br>・シリアルI/O送受信終了フラグ(SIOF)を“0”にクリア                                                                                                                                            |
| -----<br>TSIAB命令<br>-----<br>・ポートD <sub>3</sub> が“L”になったことを確認<br>SZD命令<br>-----<br>・シリアル転送を開始<br>SST命令<br>-----<br>・送信終了を確認<br>SNZSI命令<br>-----<br>・ウェイト(連続転送時のタイミング) | -----<br>SST命令<br>-----<br>・ポートD <sub>3</sub> から“L”(受信可能)を出力<br>RD命令<br><br><b>【受信】</b><br>-----<br>・受信終了を確認<br>SNZSI命令<br>-----<br>・ポートD <sub>3</sub> から“H”を出力<br>SD命令<br><br><b>【データ処理】</b> |

以上の処理で1バイトのデータがシリアル転送されます。  
以後は、\*以降の処理を繰り返すことにより、多数のデータを連続転送することができます。

同期クロックとして外部クロックを選択した場合、外部からクロックが入力される限りシリアル転送は実行されますので、外部でクロックを制御してください(内部クロック使用時のように転送終了時クロックは停止しません)。

ただし、シリアルI/O送受信終了フラグ(SIOF)はSST命令実行後、クロックを8回カウントしたとき“1”にセットされます。なお、外部クロックの初期レベルは必ず“H”にしてください。

### リセット機能

電源電圧が推奨動作条件の最小規格値以上で、RESET端子に1マシンサイクル以上“L”レベルを印加すると、マイクロコンピュータがいかなる状態であってもシステムリセットが実行されます。その後、RESET端子に“H”レベルを印加すると、0ページの0番地からソフトウェアが開始されます。



図VB-1 . リセット解除のタイミング



図VB-2 . RESET端子の入力波形とリセット動作

## (1) パワーオンリセット

本製品は電源投入時に自動リセット(パワーオンリセット)をかけるためのパワーオンリセット回路を内蔵しています。

内蔵のパワーオンリセット回路を使用する際は、電源電圧が0Vから推奨動作条件の最小規格値以上に立ち上がるまでの時間を100μs以下に設定してください。

立ち上がり時間が100μsを越える場合には、RESET端子とVss間にコンデンサを最短距離で接続し、電源電圧が推奨動作条件の最小規格値以上になるまでRESET端子に“L”レベルが入力されるようにしてください。



図VB-3. RESET端子周辺の構成とパワーオンリセット動作

表VB-1. リセット時のポートの状態

| ポート名                      | リセット時の機能  | リセット時の状態              |
|---------------------------|-----------|-----------------------|
| D0 ~ D5                   | D0 ~ D5   | ハイインピーダンス状態（注1、注2）    |
| D6/CNTR0                  | D6        | ハイインピーダンス状態（注1、注2）    |
| D7/CNTR1                  | D7        | ハイインピーダンス状態（注1、注2）    |
| P00 ~ P03                 | P00 ~ P03 | ハイインピーダンス状態（注1、注2、注3） |
| P10 ~ P13                 | P10 ~ P13 | ハイインピーダンス状態（注1、注2、注3） |
| P20/SCK、P21/SOUT、P22/SIN  | P20 ~ P22 | ハイインピーダンス状態（注1）       |
| P30/INT0、P31/INT1、P32、P33 | P30 ~ P33 | ハイインピーダンス状態（注1）       |
| P40/AIn4 ~ P43/AIn7       | P40 ~ P43 | ハイインピーダンス状態（注1）       |
| P50 ~ P53                 | P50 ~ P53 | ハイインピーダンス状態（注1、注2）    |
| P60/AIn0 ~ P63/AIn3       | P60 ~ P63 | ハイインピーダンス状態（注1）       |

注1. 出力ラッチは“1”にセットされます。

2. 出力形式は、Nチャネルオープンドレインになります。

3. ブルアップトランジスタは、OFFします。

- プログラムカウンタ (PC) ..... 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0  
0ページの0番地がセットされます。
- 割り込み許可フラグ (INTE) ..... 0 (割り込み禁止)
- パワーダウンフラグ (P) ..... 0
- 外部0割り込み要求フラグ (EXF0) ..... 0
- 外部1割り込み要求フラグ (EXF1) ..... 0
- 割り込み制御レジスタ V1 ..... 0 0 0 0 (割り込み禁止)
- 割り込み制御レジスタ V2 ..... 0 0 0 0 (割り込み禁止)
- 割り込み制御レジスタ I1 ..... 0 0 0 0
- 割り込み制御レジスタ I2 ..... 0 0 0 0
- タイマ 1 割り込み要求フラグ (T1F) ..... 0
- タイマ 2 割り込み要求フラグ (T2F) ..... 0
- タイマ 3 割り込み要求フラグ (T3F) ..... 0
- タイマ 4 割り込み要求フラグ (T4F) ..... 0
- ウオッヂドッグタイマフラグ (WDF1,WDF2) ..... 0
- ウオッヂドッグタイマイネーブルフラグ (WEF) ..... 1
- タイマ制御レジスタ PA ..... 0 (プリスケーラ停止)
- タイマ制御レジスタ W1 ..... 0 0 0 0 (タイマ 1停止)
- タイマ制御レジスタ W2 ..... 0 0 0 0 (タイマ 2停止)
- タイマ制御レジスタ W3 ..... 0 0 0 0 (タイマ 3停止)
- タイマ制御レジスタ W4 ..... 0 0 0 0 (タイマ 4停止)
- タイマ制御レジスタ W5 ..... 0 0 0 0 (周期計測回路停止)
- タイマ制御レジスタ W6 ..... 0 0 0 0
- クロック制御レジスタ MR ..... 1 1 1 1
- クロック制御レジスタ RG ..... 0 (オンチップオシレータ動作)
- シリアルI/O送受信終了フラグ (SIOF) ..... 0
- シリアルI/Oモードレジスタ J1 ..... 0 0 0 0 (外部クロック選択、  
シリアルI/Oポート非選択)
- シリアルI/Oレジスタ SI ..... X X X X X X X X

“ X ” は不定を表します。

図VB-4.リセット時の内部状態(1)

|                              |                     |
|------------------------------|---------------------|
| ● A/D変換終了フラグ (ADF) .....     | 0                   |
| ● A/D制御レジスタ Q1 .....         | 0 0 0 0             |
| ● A/D制御レジスタ Q2 .....         | 0 0 0 0             |
| ● A/D制御レジスタ Q3 .....         | 0 0 0 0             |
| ● 逐次比較レジスタ AD                | X X X X X X X X X X |
| ● コンパレータレジスタ .....           | X X X X X X X X X   |
| ● キーオンウェイクアップ制御レジスタ K0 ..... | 0 0 0 0             |
| ● キーオンウェイクアップ制御レジスタ K1 ..... | 0 0 0 0             |
| ● キーオンウェイクアップ制御レジスタ K2 ..... | 0 0 0 0             |
| ● プルアップ制御レジスタ PU0 .....      | 0 0 0 0             |
| ● プルアップ制御レジスタ PU1 .....      | 0 0 0 0             |
| ● ポート出力形式制御レジスタFR0.....      | 0 0 0 0             |
| ● ポート出力形式制御レジスタFR1.....      | 0 0 0 0             |
| ● ポート出力形式制御レジスタFR2.....      | 0 0 0 0             |
| ● ポート出力形式制御レジスタFR3.....      | 0 0 0 0             |
| ● キャリフラグ (CY) .....          | 0                   |
| ● レジスタ A .....               | 0 0 0 0             |
| ● レジスタ B .....               | 0 0 0 0             |
| ● レジスタ D .....               | X X X               |
| ● レジスタ E .....               | X X X X X X X X     |
| ● レジスタ X .....               | 0 0 0 0             |
| ● レジスタ Y .....               | 0 0 0 0             |
| ● レジスタ Z .....               | X X                 |
| ● スタックポインタ (SP) .....        | 1 1 1               |
| ● 動作源クロック .....              | オンチップオシレータ (動作状態)   |
| ● セラミック発振回路 .....            | 停止状態                |
| ● RC発振回路 .....               | 停止状態                |
| ● 水晶発振回路 .....               | 停止状態                |

“ X ” は不定を表します。

図VB-5 . リセット時の内部状態(2)

## 電圧低下検出回路

本製品には、電源電圧の低下を検出し電源電圧がある一定値以下になると、マイクロコンピュータにシステムリセットをかける電圧低下検出回路が内蔵されています。



図VC-1. 電圧低下検出回路



図VC-2. 電圧低下検出回路動作波形

表VC-1. 電圧低下検出回路動作状態

| VDCE端子 | CPU動作時 | RAMバックアップ時 |
|--------|--------|------------|
| “L”    | ×      | ×          |
| “H”    |        |            |

注.“ ”は有効状態、“ × ”は無効状態を表します。

### RAMバックアップモード

本製品は、RAMバックアップモードをもち、EPOF命令とPOF命令を連続して実行することにより、RAMバックアップ状態になります。

POF命令実行直前にEPOF命令が実行されない場合、POF命令はNOP命令となります。

RAMバックアップ時には、RAM、リセット回路の機能、及び状態は保持したまま発振を停止するので、RAMのデータが失われることなく消費電流を低減できます。

表WD-1にRAMバックアップ時の内部状態、図WD-1に状態遷移図を示します。

#### (1)コールドスタートとウォームスタートの識別

ウォームスタート(RAMバックアップ状態からの復帰)とコールドスタート(通常のリセット状態からの復帰)とのスタート条件の識別は、SNZP命令によってパワーダウンフラグ(P)の状態を調べることで認識できます。

#### (2)ウォームスタート条件

EPOF命令とPOF命令を連続して実行し、RAMバックアップ状態となった後、外部ウェイクアップ信号が入力されると、CPUは0ページの0番地からプログラムの実行を開始します。このときパワーダウンフラグ(P)は“1”です。

#### (3)コールドスタート条件

RESET端子にリセットパルスを入力  
ウォッチドッグタイマによるリセットが発生  
電圧低下検出回路が電圧低下を検出  
SRST命令実行  
のいずれかで、CPUは0ページ0番地からプログラムの実行を開始します。このときパワーダウンフラグ(P)は“0”です。

表WD-1. RAMバックアップ時に保持される機能と状態

| 機能                                                           | RAMバックアップ |
|--------------------------------------------------------------|-----------|
| プログラムカウンタ(PC)<br>スタックポインタ(SP)（注2）<br>キャリフラグ(CY)<br>レジスタ A, B | ×         |
| RAMの内容                                                       |           |
| 割り込み制御レジスタ V1, V2                                            | ×         |
| 割り込み制御レジスタ I1 ~ I2                                           |           |
| 発振回路の選択                                                      |           |
| クロック制御レジスタ MR                                                | ×         |
| タイマ1~4機能                                                     | (注3)      |
| ウォッチドッグタイマ機能                                                 | ×(注4)     |
| タイマ制御レジスタ PA, W4                                             | ×         |
| タイマ制御レジスタ W1 ~ W3, W5, W6                                    |           |
| シリアルI/O機能                                                    | ×         |
| シリアルI/O制御レジスタ J1                                             |           |
| A/D機能                                                        | ×         |
| A/D制御レジスタ Q1 ~ Q3                                            |           |
| 電圧低下検出回路                                                     | (注5)      |
| ポートのレベル                                                      |           |
| キーオンウェイクアップ制御レジスタ K0 ~ K2                                    |           |
| ブルアップ制御レジスタ PU0, PU1                                         |           |
| ポート出力形式制御レジスタ FR0 ~ FR3                                      |           |
| 外部割り込み要求フラグ EXF0, EXF1                                       | ×         |
| タイマ割り込み要求フラグ T1F ~ T4F                                       | (注3)      |
| A/D変換終了フラグ ADF                                               | ×         |
| シリアルI/O送受信終了フラグ SIOF                                         | ×         |
| 割り込み許可フラグ INTE                                               | ×         |
| ウォッチドッグタイマフラグ WDF1, WDF2                                     | ×(注4)     |
| ウォッチドッグタイマイネーブルフラグ WEF                                       | ×(注4)     |

注1. 表中、“ ”は保持可能、“ × ”は初期化を示します。上記以外のレジスタ及びフラグの内容はRAMバックアップ時には不定ですので、復帰後初期値を設定してください。

2. スタックポインタは、スタックレジスタの位置を示すもので、RAMバックアップ時には“7”に初期化されます。
3. タイマの状態は不定になります。
4. WRST命令でウォッチドッグタイマフラグWDF1を初期化した後で、RAMバックアップ状態にしてください。
5. 電圧低下検出回路は、VDCE端子でのみ、有効/無効が制御されます。

## (4)復帰信号

RAMバックアップモードからの復帰は、発振が停止しているので外部ウェイクアップ信号で行います。表WD-2に復帰要因ごとに復帰条件を示します。

## (5)キーオンウェイクアップ関連レジスタ

## キーオンウェイクアップ制御レジスタ K0

レジスタK0は、ポートP0、P1のキーオンウェイクアップ機能を制御します。

このレジスタの内容は、TK0A命令でレジスタAを介して設定してください。また、TAK0命令でレジスタK0の内容をレジスタAに転送できます。

## キーオンウェイクアップ制御レジスタ K1

レジスタK1は、ポートP0の復帰条件、有効波形/レベル選択を制御します。

このレジスタの内容は、TK1A命令でレジスタAを介して設定してください。また、TAK1命令でレジスタK1の内容をレジスタAに転送できます。

## キーオンウェイクアップ制御レジスタ K2

レジスタK2は、INT0、INT1端子のキーオンウェイクアップ機能、復帰条件選択を制御します。

このレジスタの内容は、TK2A命令でレジスタAを介して設定してください。また、TAK2命令でレジスタK2の内容をレジスタAに転送できます。

## プルアップ制御レジスタ PU0

レジスタPU0は、ポートP0のプルアップトランジスタのON/OFFを制御します。

このレジスタの内容は、TPU0A命令でレジスタAを介して設定してください。また、TAPU0命令でレジスタPU0の内容をレジスタAに転送できます。

## プルアップ制御レジスタ PU1

レジスタPU1は、ポートP1のプルアップトランジスタのON/OFFを制御します。

このレジスタの内容は、TPU1A命令でレジスタAを介して設定してください。また、TAPU1命令でレジスタPU1の内容をレジスタAに転送できます。

## 外部割り込み制御レジスタ I1

レジスタI1は、外部0割り込みの有効波形、INT0端子の入力制御、復帰入力レベルを制御します。

このレジスタの内容は、TI1A命令でレジスタAを介して設定してください。また、TAI1命令でレジスタI1の内容をレジスタAに転送できます。

## 外部割り込み制御レジスタ I2

レジスタI2は、外部1割り込みの有効波形、INT1端子の入力制御、復帰入力レベルを制御します。

このレジスタの内容は、TI2A命令でレジスタAを介して設定してください。また、TAI2命令でレジスタI2の内容をレジスタAに転送できます。

表WD-2 . 復帰要因と復帰条件

| 復帰要因                    | 復帰条件                                                                                                                | 備 考                                                                                                                                  |
|-------------------------|---------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------|
| 外部<br>ウェイク<br>アップ<br>信号 | ポートP00～P03<br>外部からの“H”レベルあるいは“L”レベル入力、又は立ち上がりエッジ(“L” “H”)あるいは立ち下がりエッジ(“H” “L”)により復帰します。                             | キーオンウェイクアップ機能は2ポート単位で選択できます。<br>RAMバックアップ状態に遷移する前に、外部の状態に応じてキーオンウェイクアップ制御レジスタK1で復帰レベル(“H”レベル又は“L”レベル)および復帰条件(レベル復帰又はエッジ復帰)を選択してください。 |
|                         | ポートP10～P13<br>外部からの“L”レベル入力により復帰します。                                                                                | キーオンウェイクアップ機能は2ポート単位で選択できます。<br>RAMバックアップ状態に遷移する前に、キーオンウェイクアップを使用するポートを“H”レベルにしてください。                                                |
| INT0端子<br>INT1端子        | 外部からの“H”レベルあるいは“L”レベル入力、又は立ち上がりエッジ(“L” “H”)あるいは立ち下がりエッジ(“H” “L”)により復帰します。<br>復帰入力時は、割り込み要求フラグ(EXF0, EXF1)はセットされません。 | RAMバックアップ状態に遷移する前に、外部の状態に応じて割り込み制御レジスタI1, I2で復帰レベル(“H”レベル又は“L”レベル)を、キーオンウェイクアップ制御レジスタK2で復帰条件(レベル復帰又はエッジ復帰)を選択してください。                 |



1. f(RING)を120~144回カウントした後、マイクロコンピュータは動作を開始します。
2. CMCK, CRCK または CYCK 命令によりメインクロック f(XIN) 発振回路 (セラミック共振, RC 発振または水晶発振回路) を選択します。CMCK, CRCK または CYCK 命令では発振開始・動作源クロックの切り替えは行われません。  
発振開始・停止、動作源クロックの切り替えはレジスタ MR にて行います。  
必ず MR 1 をクリア (0) する前に CMCK, CRCK または CYCK 命令を実行し、メインクロック f(XIN) での発振回路を選択してください。  
発振回路が選択されていない場合は MR 1 をクリア (0) することはできません。
3. ソフトウェアにより発振安定待ち時間を生成した後、動作源クロックを切り替えてください。
4. RAM バックアップモードへ遷移する場合は、EPOF 命令と POF 命令を連続して実行してください。
5. RAM バックアップモードからの復帰時は、必ず A の状態に戻ります。但し、f(XIN) での発振回路の選択内容 (CMCK, CRCK, CYCK 実行状態) は保持されます。

図WD-1. 状態遷移図



図WD-2. パワーダウンフラグ(P)のセット要因とクリア要因



図WD-3. SNZP命令によるスタート識別例

表WD-3. キーオンウェイクアップ制御レジスタ、プルアップ制御レジスタ

| キーオンウェイクアップ制御レジスタ K0 |                                 | リセット時 : 00002 | RAM バックアップ時 : 状態保持 | R / W<br>TAK0 / TK0A |
|----------------------|---------------------------------|---------------|--------------------|----------------------|
| K03                  | ポート P12、P13<br>キーオンウェイクアップ制御ビット | 0             | キーオンウェイクアップ無効      |                      |
|                      |                                 | 1             | キーオンウェイクアップ有効      |                      |
| K02                  | ポート P10、P11<br>キーオンウェイクアップ制御ビット | 0             | キーオンウェイクアップ無効      |                      |
|                      |                                 | 1             | キーオンウェイクアップ有効      |                      |
| K01                  | ポート P02、P03<br>キーオンウェイクアップ制御ビット | 0             | キーオンウェイクアップ無効      |                      |
|                      |                                 | 1             | キーオンウェイクアップ有効      |                      |
| K00                  | ポート P00、P01<br>キーオンウェイクアップ制御ビット | 0             | キーオンウェイクアップ無効      |                      |
|                      |                                 | 1             | キーオンウェイクアップ有効      |                      |

| キーオンウェイクアップ制御レジスタ K1 |                                | リセット時 : 00002 | RAM バックアップ時 : 状態保持 | R / W<br>TAK1 / TK1A |
|----------------------|--------------------------------|---------------|--------------------|----------------------|
| K13                  | ポート P02、P03<br>復帰条件選択ビット       | 0             | レベル復帰              |                      |
|                      |                                | 1             | エッジ復帰              |                      |
| K12                  | ポート P02、P03<br>有効波形 / レベル選択ビット | 0             | 立ち下がり波形 / “L” レベル  |                      |
|                      |                                | 1             | 立ち上がり波形 / “H” レベル  |                      |
| K11                  | ポート P00、P01<br>復帰条件選択ビット       | 0             | レベル復帰              |                      |
|                      |                                | 1             | エッジ復帰              |                      |
| K10                  | ポート P00、P01<br>有効波形 / レベル選択ビット | 0             | 立ち下がり波形 / “L” レベル  |                      |
|                      |                                | 1             | 立ち上がり波形 / “H” レベル  |                      |

| キーオンウェイクアップ制御レジスタ K2 |                             | リセット時 : 00002 | RAM バックアップ時 : 状態保持 | R / W<br>TAK2 / TK2A |
|----------------------|-----------------------------|---------------|--------------------|----------------------|
| K23                  | INT1 端子<br>復帰条件選択ビット        | 0             | レベル復帰              |                      |
|                      |                             | 1             | エッジ復帰              |                      |
| K22                  | INT1 端子<br>キーオンウェイクアップ制御ビット | 0             | キーオンウェイクアップ無効      |                      |
|                      |                             | 1             | キーオンウェイクアップ有効      |                      |
| K21                  | INT0 端子<br>復帰条件選択ビット        | 0             | レベル復帰              |                      |
|                      |                             | 1             | エッジ復帰              |                      |
| K20                  | INT0 端子<br>キーオンウェイクアップ制御ビット | 0             | キーオンウェイクアップ無効      |                      |
|                      |                             | 1             | キーオンウェイクアップ有効      |                      |

注.“R”は読み出し可、“W”は書き込み可を表します。

| プルアップ制御レジスタ PU0 |                             | リセット時 : 00002 | RAM バックアップ時 : 状態保持 | R / W<br>TAPU0 / TPU0A |
|-----------------|-----------------------------|---------------|--------------------|------------------------|
| PU03            | ポート P03<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |
| PU02            | ポート P02<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |
| PU01            | ポート P01<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |
| PU00            | ポート P00<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |

| プルアップ制御レジスタ PU1 |                             | リセット時 : 00002 | RAM バックアップ時 : 状態保持 | R / W<br>TAPU1 / TPU1A |
|-----------------|-----------------------------|---------------|--------------------|------------------------|
| PU13            | ポート P13<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |
| PU12            | ポート P12<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |
| PU11            | ポート P11<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |
| PU10            | ポート P10<br>プルアップトランジスタ制御ビット | 0             | プルアップトランジスタ OFF    |                        |
|                 |                             | 1             | プルアップトランジスタ ON     |                        |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらのビット (I12,I13,I22,I23) の内容を変更した際に、外部割り込み要求フラグ (EXF0,EXF1) がセットされる場合があります。

## クロック制御

本製品のクロック制御回路は以下の回路により構成されています。

オンチップオシレータ( 内部発振器 )

セラミック発振回路

RC発振回路

水晶発振回路

マルチプレクサ( クロック選択回路 )

分周回路

内部クロック発生回路

これらの回路により、本製品の動作源となるシステムクロック、インストラクションクロックが生成されます。

図WA-1にクロック制御回路の構成を示します。

本製品はリセット解除後、内部発振器であるオンチップオシレータクロック( $f(RING)$ )で動作します。

メインクロック( $f(XIN)$ )には、セラミック共振子、RC発振あるいは水晶発振子が使用でき、このいずれを使用するかはそれぞれに対応する選択命令(CMCK, CRCK, CYCK命令)により行います。

これらの選択命令(CMCK, CRCK, CYCK命令)は、単にメインクロック( $f(XIN)$ )に使用する発振回路を選択するのみで、発振開始、システムクロックへの切り替えは行われません。メインクロック( $f(XIN)$ )の発振開始・停止の制御はレジスタMRのビット1で、システムクロックの選択( $f(XIN)$ または $f(RING)$ )はレジスタMRのビット0で行います。なお、オンチップオシレータの発振開始・停止の制御はレジスタRGで行います。

CMCK, CRCK, およびCYCK命令による発振回路の選択は一度だけ可能です。CMCK, CRCK, およびCYCK命令のうち、先に実行された命令に対応する発振回路が有効になります。CMCK, CRCK, あるいはCYCK命令は、必ずプログラムの初期設定ルーチンで実行してください。(0ページ0番地で実行することを推奨します) CMCK, CRCK, あるいはCYCK命令が一度も実行されない場合は、メインクロック( $f(XIN)$ )を使用できず、オンチップオシレータでのみ動作可能です。

本製品は、動作していないクロック源( $f(RING)$ または $f(XIN)$ )にシステムクロックを切り替えることはできません。また、システムクロックとして選択しているクロック源( $f(RING)$ または $f(XIN)$ )を停止させることはできません。



図WA-1 . クロック制御回路の構成

(1)メインクロック発生回路( $f(XIN)$ )

本製品のメインクロック( $f(XIN)$ )には、セラミック共振、RC発振または水晶発振が使用できます。

リセット解除後、本製品は内部発振器であるオンチップオシレータから出力されるクロックにより動作を開始します。

プログラムで、

セラミック共振を使用する場合.....CMCK命令

RC発振を使用する場合.....CRCK命令

水晶発振を使用する場合.....CYCK命令

を実行することで、それぞれの命令に対応した発振回路が有効になります。

これらの命令は、それぞれ対応する発振回路を選択するのみです。メインクロック $f(XIN)$ 発振可能・停止、システムクロック選択の制御はレジスタMRで行います。CMCK命令、CRCK命令およびCYCK命令による発振回路選択は一度だけ有効です。CMCK命令、CRCK命令およびCYCK命令のうち、先に実行された命令に対応する発振回路が有効になります。

CMCK命令、CRCK命令あるいはCYCK命令は、必ずプログラムの初期設定ルーチンで実行してください(0ページ0番地で実行することを推奨します)。また、CMCK命令、CRCK命令あるいはCYCK命令がプログラムで一度も実行されない場合は、本製品はオンチップオシレータでのみ動作可能です。



図WA-2 . セラミック共振 / RC発振 / 水晶発振への切り替え

### (2) オンチップオシレータ動作

メインクロック( $f(XIN)$ )にセラミック共振、RC発振あるいは水晶発振を使用せずオンチップオシレータのみで動作させる場合は、 $XIN$ 端子および $XOUT$ 端子は開放してください(図WA-3)。

なお、オンチップオシレータのクロック周波数は電源電圧及び動作周囲温度により大きく変動します。

応用製品設計の際には、この周波数変動に対し十分なマージンが得られるよう注意してください。

### (3) セラミック共振子を使用する場合

メインクロック( $f(XIN)$ )にセラミック共振を使用する場合は、 $XIN$ 端子と $XOUT$ 端子にセラミック共振子および外部回路を最短距離で接続し、プログラムではCMCK命令を実行してください。 $XIN$ 端子と $XOUT$ 端子の間には帰還抵抗が内蔵されています(図WA-4)。

### (4) RC発振を使用する場合

メインクロック( $f(XIN)$ )にRC発振を使用する場合は、 $XIN$ 端子に抵抗R、コンデンサCの外付け回路を最短距離で接続し、 $XOUT$ 端子は開放とし、プログラムではCRCK命令を実行してください(図WA-5)。

なお、RC発振用の抵抗RおよびコンデンサCの定数は、マイクロコンピュータのバラツキと抵抗およびコンデンサ自身のバラツキによる周波数の変動が、入力周波数の規格を越えないよう注意してください。

### (5) 水晶発振を使用する場合

メインクロック( $f(XIN)$ )に水晶発振を使用する場合は、 $XIN$ 端子と $XOUT$ 端子に水晶発振子および外部回路を最短距離で接続し、プログラムではCYCK命令を実行してください。 $XIN$ 端子と $XOUT$ 端子の間には帰還抵抗が内蔵されています(図WA-6)。

### (6) 外部クロックを使用する場合

メインクロック( $f(XIN)$ )に外部クロック信号を使用する場合は、 $XIN$ 端子にクロック発生源を接続し、 $XOUT$ 端子は開放してください。プログラムではCMCK命令実行後、メインクロック( $f(XIN)$ )発振可能(MR1=0)してください。

本製品はRAMバックアップ時およびメインクロック( $f(XIN)$ )発振停止(MR1=1)時、内部ロジックのフローティングによる貫通電流防止のため、 $XIN$ 端子を“H”固定としています。本製品のリセット時から、CMCK命令を実行してメインクロック( $f(XIN)$ )発振可能(MR1=0)とするまでの間も $XIN$ 端子は“H”固定となっておりますので、外部クロック使用時は、信号の競合による電流制限のため、 $XIN$ 端子に直列に1kΩ以上の制限抵抗を接続してください。



図WA-3. オンチップオシレータ動作時のXIN、XOUT端子の処理



図WA-4. セラミック共振子外付け回路



図WA-5. RC発振外付け回路



図WA-6. 水晶発振子外付け回路



図WA-7. 外部クロック入力回路

## (7)クロック制御レジスタMR

レジスタMRはシステムクロックを制御します。このレジスタの内容は、TMRA命令でレジスタAを介して設定してください。

また、TAMR命令でレジスタMRの内容をレジスタAに転送できます。

表WA-1. クロック制御レジスタ

| クロック制御レジスタ MR |                          | リセット時 : 11112 | RAM バックアップ時 : 11112       | R / W<br>TAMR / TMRA |
|---------------|--------------------------|---------------|---------------------------|----------------------|
| MR3           | 動作モード選択ビット               | MR3 MR2       | 動作モード                     |                      |
|               |                          | 0 0           | スルーモード(分周なし)              |                      |
|               |                          | 0 1           | 2分周モード                    |                      |
|               |                          | 1 0           | 4分周モード                    |                      |
|               |                          | 1 1           | 8分周モード                    |                      |
| MR1           | メインクロック( $f(XIN)$ )制御ビット | 0             | メインクロック( $f(XIN)$ )発振可能   |                      |
|               |                          | 1             | メインクロック( $f(XIN)$ )発振停止   |                      |
| MR0           | システムクロック選択ビット            | 0             | メインクロック( $f(XIN)$ )選択     |                      |
|               |                          | 1             | オンチップオシレータ( $f(RING)$ )選択 |                      |

| クロック制御レジスタ RG |                              | リセット時 : 02 | RAM バックアップ時 : 02            | W<br>TRGA |
|---------------|------------------------------|------------|-----------------------------|-----------|
| RG0           | オンチップオシレータ( $f(RING)$ )制御ビット | 0          | オンチップオシレータ( $f(RING)$ )発振可能 |           |
|               |                              | 1          | オンチップオシレータ( $f(RING)$ )発振停止 |           |

注.“ R ”は読み出し可、“ W ”は書き込み可を表します。

## マスク化発注時に提示いただく資料

- マスク化発注時には、次の資料をご提示ください。
- (1)マスク化確認書 ..... 1部  
 (2)マスク化するデータ ..... EPROMもしくは  
     フロッピーディスク  
 (EPROMの場合は、同一データのEPROMを3組準備してください。)  
 (3)マーク指定書 ..... 1部

\*マスク化確認書及びマーク指定書につきましては、  
 ルネサステクノロジホームページ  
 ROM発注(<http://www.renesas.com/jp/rom>)  
 を参照してください。

## 使用上の注意(まとめ)

## (1)ノイズ及びラッチアップ対策

ノイズ及びラッチアップ対策としてVDD端子とVSS端子間にコンデンサ( $\approx 0.1 \mu F$ )を最短距離・等幅・等配線長で、かつ可能な限り太い配線を使って接続してください。

ワンタイムPROM版においては、CNVSS端子とVPP端子が兼用になっています。5k 程度の抵抗を極力CNVSS/VPP端子の近くに配置してVSS端子に接続してください。

## (2)レジスタの初期値1

次のレジスタは、リセット解除後の初期値が不定です。リセット解除後、必ず初期設定を行ってください。

- ・レジスタZ(2ビット)
- ・レジスタE(8ビット)
- ・レジスタD(3ビット)

## (3)レジスタの初期値2

次のレジスタは、RAMバックアップ時は不定です。RAMバックアップからの復帰後、必ず再設定を行ってください。

- ・レジスタZ(2ビット)
- ・レジスタD(3ビット)
- ・レジスタX(4ビット)
- ・レジスタE(8ビット)
- ・レジスタY(4ビット)

## (4)スタッカブルレジスタ(SK)

スタッカブルレジスタ(SK)は8段で構成されているため、サブルーチンは8レベルまで使用できます。しかし、割り込み処理ルーチン使用時及びテーブル参照命令(TABP p)実行時にも、それぞれレジスタSKを1段使用するため、これらの処理を併用する場合はその合計が8レベルを越えないように注意してください。

## (5)マルチファンクション

INT0 , INT1端子を使用している場合でも、ポートP30 , P31の入出力は機能しますので注意してください。  
SIN , SOUT , SCK端子を使用している場合でも、ポートP20 , P21 , P22の入力は機能しますので注意してください。  
CNTR0端子の入力機能を使用している場合でも、ポートD6の入出力は機能しますので注意してください。  
CNTR0端子の出力機能を使用している場合でも、ポートD6の入力は機能しますので注意してください。  
CNTR1端子の入力機能を使用している場合でも、ポートD7の入出力は機能しますので注意してください。  
CNTR1端子の出力機能を使用している場合でも、ポートD7の入力は機能しますので注意してください。

## (6)プリスケーラ

プリスケーラからデータを読み出す場合は、まずプリスケーラのカウントを停止させた後、データ読み出し命令(TABPS)命令を実行してください。

プリスケーラにデータを書き込む場合は、まずプリスケーラのカウントを停止させた後、データ書き込み命令(TPSAB)を実行してください。

## (7)タイマカウントソース

タイマ1 , 2 , 3 , 4のカウントソースを切り替える場合は、まず各タイマのカウントを停止させた後、カウントソースを切り替えてください。

## (8)タイマカウント値の読み出し

タイマ1 , 2 , 3 , 4からデータを読み出す場合は、まず各タイマのカウントを停止させた後、データ読み出し命令(TAB1 , TAB2 , TAB3 , TAB4)を実行してください。

## (9)タイマへのデータ書き込み

タイマ1 , 2 , 3 , 4にデータを書き込む場合は、まず各タイマのカウントを停止させた後、データ書き込み命令(T1AB , T2AB , T3AB , T4AB)を実行してください。

## (10)リロードレジスタR1 , R3 , R4Hへの書き込み

タイマ1 , 3 , 4動作中にリロードレジスタR1 , R3 , R4Hにデータを書き込む場合は、必ずタイマ1 , 3 , 4アンダフローと重ならないタイミングでデータを書き込んでください。

## (11)タイマ4

PWM出力機能使用時にタイマ4を停止させる場合は、必ずタイマ4アンダフローと重ならないタイミングで停止させてください。

PWM信号の'H'期間拡張機能有効を選択している場合は、リロードレジスタR4Hに'1'以上の値を設定してください。

## (12)ウォッチドッグタイマ

ウォッチドッグタイマ機能はリセット解除直後から有効です。ウォッチドッグタイマ機能を使用しない場合は、DWDT命令とWRST命令を連続して実行し、フラグWEFを'0'にクリアしてウォッチドッグタイマ機能を停止してください。

RAMバックアップ状態からの復帰後、ウォッチドッグタイマ機能は有効となります。ウォッチドッグタイマ機能を使用しない場合は、RAMバックアップ状態から復帰する度に、DWDT命令とWRST命令を連続して実行し、ウォッチドッグタイマ機能を停止してください。  
ウォッチドッグタイマ機能とRAMバックアップ機能を併用する場合は、RAMバックアップ状態になる直前にWRST命令を実行し、フラグWDF1を初期化してください。

## (13)周期計測回路

周期計測回路を使用する場合、レジスタI1のビット0を'0'にクリアし、タイマ1カウント開始同期回路を非選択にしてください。

周期計測回路の動作が開始直後に、タイマの動作を開始してください。

周期計測回路の動作を開始してからタイマの動作を開始するまでの間に計測対象エッジが入力されると、タイマの動作が有効となるまでカウント動作しないので、カウントデータには注意してください。

タイマからデータを読み出す場合は、まずタイマを停止後にレジスタW5のビット2を'0'にして周期計測回路を停止し、データ読み出し命令を実行してください。レジスタW5のビット2を'0'にして周期計測回路を停止する場合、タイマ1の状態によっては、タイマ1割り込み要求フラグ(T1F)が'1'にセットされることがあります。不測の割り込み発生を防止するためには、割り込み制御レジスタV1のビット2を'0'にクリア(図FB-4)後、レジスタW5のビット2を'0'にして周期計測回路を停止してください。更に一命令以上おいて(図FB-4)SNZT1命令を実行し、フラグT1Fをクリアしてください。またSNZT1命令によるスキップが発生する場合を考慮し、SNZT1命令の後にNOP命令を挿入してください(図FB-4)。

周期計測回路動作中、タイマ1割り込み要求フラグ(T1F)はタイマ1アンダフロー信号によってはセットされず、周期計測の完了を知らせるフラグとなります。

周期計測回路を使用する場合、タイマ1のカウントソースは、計測対象信号より十分高速な周波数を選択してください。

周期計測対象信号がD6/CNTR0端子入力の場合、タイマ1カウントソースにD6/CNTR0端子入力を選択しないでください。

(周期計測回路使用時は、タイマ1カウントソースとしてXIN入力を使用することを推奨します。)

計測対象にP30/INT0端子の入力を選択する場合、レジスタI1のビット3を'1'にセットし、INT0端子の入力を可能にしてください。

```

:
LA 0      ;(×0××2)
TV1A     ; SNZT1命令有効...
LA 0      ;(×0××2)
TW5A     ; 周期計測回路停止
NOP      ; ...
SNZT1    ; SNZT1命令実行
          (フラグT1Fクリア)
NOP      ; ...
:
:       × : このビットは本例では関係しません。

```

図FB-4.周期計測回路停止時のプログラム例

## (14)P30 / INT0端子

## レジスタI1のビット3に関する注意1

ソフトウェアの途中で割り込み制御レジスタI1のビット3によってINT0端子の入力制御を行う際は次の点に注意してください。

レジスタI1のビット3の内容を変更する場合、P30/INT0端子の入力状態によっては、外部0割り込み要求フラグ(EXF0)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット0を“0”にクリア(図DD-6)した後、レジスタI1のビット3の内容を変更してください。更に、一命令以上おいて(図DD-6)SNZ0命令を実行し、フラグEXF0を“0”にクリアしてください。また、SNZ0命令によるスキップが発生する場合を考慮し、SNZ0命令の後にNOP命令を挿入してください(図DD-6)。

```

LA 4 ; (× × × 02)
TV1A ; SNZ0命令有効 . . . ①
LA 8 ; (1 × × × 2)
TI1A ; INT0端子入力制御変更
NOP ; . . . . . ②
SNZ0 ; SNZ0命令実行
        ( フラグEXF0クリア )
NOP ; . . . . . ③

```

× : このビットはINT0端子の入力制御には関係しません。

図DD-6 外部0割り込みプログラム例1

## レジスタI1のビット3に関する注意2

割り込み制御レジスタI1のビット3を“0”にクリアし、INT0端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意してください。

INT0端子入力を禁止する場合(レジスタI13=“0”)は、RAMバックアップモードに移行する前にキーオンウェイクアップを無効(レジスタK20=“0”)してください(図DD-7)。

```

LA 0 ; (× × × 02)
TK2A ; INT0キーオンウェイクアップ無効.....
DI
EPOF
POF ; RAMバックアップ

```

× : このビットは本例では関係しません。

図DD-7 外部0割り込みプログラム例2

## レジスタI1のビット2に関する注意

ソフトウェアの途中で割り込み制御レジスタI1のビット2によってP30/INT0端子の割り込み有効波形を変更する場合は、次の点に注意してください。

レジスタI1のビット2の内容を変更する場合、P30/INT0端子の入力状態によっては、外部0割り込み要求フラグ(EXF0)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット0を“0”にクリア(図DD-8)した後、レジスタI1のビット2の内容を変更してください。更に、一命令以上おいて(図DD-8)SNZ0命令を実行し、フラグEXF0を“0”にクリアしてください。また、SNZ0命令によるスキップが発生する場合を考慮し、SNZ0命令の後にNOP命令を挿入してください(図DD-8)。

```

LA 4 ; (× × × 02)
TV1A ; SNZ0命令有効 . . . ①
LA 12 ; (× 1 × × 2)
TI1A ; 割り込み有効波形変更
NOP ; . . . . . ②
SNZ0 ; SNZ0命令実行
        ( フラグEXF0クリア )
NOP ; . . . . . ③

```

× : このビットはINT0端子の割り込み有効波形の設定には関係しません。

図DD-8 外部0割り込みプログラム例3

## (15)P31 / INT1端子

## レジスタI2のビット3に関する注意1

ソフトウェアの途中で割り込み制御レジスタI2のビット3によってINT1端子の入力制御を行う際は次の点に注意してください。

レジスタI2のビット3の内容を変更する場合、P31/INT1端子の入力状態によっては、外部1割り込み要求フラグ(EXF1)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット1を“0”にクリア(図DD-9)した後、レジスタI2のビット3の内容を変更してください。更に、一命令以上おいて(図DD-9)SNZ1命令を実行し、フラグEXF1を“0”にクリアしてください。また、SNZ1命令によるスキップが発生する場合を考慮し、SNZ1命令の後にNOP命令を挿入してください(図DD-9)。

```

LA 4 ; (× × 0 × 2)
TV1A ; SNZ1命令有効 · · · ①
LA 8 ; (1 × × × 2)
TI2A ; INT1端子入力制御変更
NOP ; · · · · · · · · ②
SNZ1 ; SNZ1命令実行
        ( フラグEXF1クリア )
NOP ; · · · · · · · · ③

```

× : このビットはINT1端子の入力制御には関係しません。

図DD-9 . 外部1割り込みプログラム例1

## レジスタI2のビット3に関する注意2

割り込み制御レジスタI2のビット3を“0”にクリアし、INT1端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意してください。

INT1端子入力を禁止する場合(レジスタI2<sub>3</sub>“0”)は、RAMバックアップモードに移行する前にキーオンウェイクアップを無効(レジスタK2<sub>2</sub>“0”)としてください(図DD-10)。

```

LA 0 ; (× 0 × × 2)
TK2A ; INT1キーオンウェイクアップ無効.....
DI
EPOF
POF ; RAMバックアップ

```

× : このビットは本例では関係しません。

図DD-10 . 外部1割り込みプログラム例2

## レジスタI2のビット2に関する注意

ソフトウェアの途中で割り込み制御レジスタI2のビット2によってP31/INT1端子の割り込み有効波形を変更する場合は、次の点に注意してください。

レジスタI2のビット2の内容を変更する場合、P31/INT1端子の入力状態によっては、外部1割り込み要求フラグ(EXF1)が“1”にセットされることがあります。不測の割り込み発生を防止するために、割り込み制御レジスタV1のビット1を“0”にクリア(図DD-11)した後、レジスタI2のビット2の内容を変更してください。更に、一命令以上おいて(図DD-11)SNZ1命令を実行し、フラグEXF1を“0”にクリアしてください。また、SNZ1命令によるスキップが発生する場合を考慮し、SNZ1命令の後にNOP命令を挿入してください(図DD-11)。

```

LA 4 ; (× × 0 × 2)
TV1A ; SNZ1命令有効 · · · ①
LA 12 (× 1 × × 2)
TI2A ; 割り込み有効波形変更
NOP ; · · · · · · · · ②
SNZ1 ; SNZ1命令実行
        ( フラグEXF1クリア )
NOP ; · · · · · · · · ③

```

× : このビットはINT1端子の割り込み有効波形の設定には関係しません。

図DD-11 . 外部1割り込みプログラム例3

## (16) A/Dコンバータ1

TALA命令を実行すると、逐次比較レジスタADの下位2ビットをレジスタAの上位2ビットに転送し、同時にレジスタAの下位2ビットを“0”にします。

A/D変換器の動作中( A/D変換モード、コンパレータモードとも )にレジスタQ1のビット3によってA/D変換器の動作モードを変更しないでください。

コンパレータモードからA/D変換モードに変更するためには、割り込み制御レジスタV2のビット2が“0”になっていなければなりません。

コンパレータモードからA/D変換モードに変更した場合、A/D変換終了フラグ( ADF )がセットされることがあります。レジスタQ1に値を設定した後、SNZAD命令を実行して、フラグADFをクリアしてください。

```

LA 8 ; (x0 x x2)
TV2A ; SNZAD命令有効・・・ ①
LA 0 ; (0 x x x2)
TQ1A ; A/D変換器の動作モードを
       ; コンパレータモードから
       ; A/D変換モードに変更
SNZAD
NOP

```

× : このビットはA/D変換器の動作  
モード変更には関係しません。

図XB-4 . A/D変換器の動作モードプログラム例

## (17) A/Dコンバータ2

アナログ入力端子には、アナログ電圧比較用のコンデンサが内蔵されています。そのため、信号源インピーダンスの高い回路を用いて、アナログ電圧を入力した場合、充放電ノイズが発生し、十分なA/D精度が得られない場合があります。十分なA/D精度を得るためにには、アナログ入力の信号源インピーダンスを下げるか、又はアナログ入力端子に、0.01~1μFのコンデンサを付加してください( 図XB-5を参照 )。

また、やむをえずアナログ入力に定格以上の電圧がかかる場合は、図XB-6に示すように定格内の電圧になるように外付け回路を構成してください。更に、応用製品の十分な動作確認を行ってください。



## ( 18 )POF命令

EPOF命令実行直後にPOF命令を実行するとRAMバックアップ状態になります。

POF命令単独では、RAMバックアップ状態にならないので注意してください。

また、EPOF命令とPOF命令を連続して実行する前には、必ず割り込み禁止状態(DI命令実行)にしてください。

## ( 19 )プログラムカウンタ

プログラムカウンタが内蔵ROMの最終ページより後のページを指定しないように注意してください。

## ( 20 )パワーオンリセット

内蔵のパワーオンリセット回路を使用する際は、電源電圧が0Vから推奨動作条件の最小規格値以上に立ち上がるまでの時間を100 μs以下に設定してください。立ち上がり時間が100 μsを越える場合には、RESET端子とVss間にコンデンサを最短距離で接続し、電源電圧が推奨動作条件の最小規格値以上になるまでRESET端子に“L”レベルが入力されるようにしてください。

## ( 21 )クロック制御

メインクロック(f(XIN))を選択する命令(CMCK, CRCK命令, CYCK命令)は必ずプログラムの初期設定ルーチンで実行してください(0ページ0番地で実行することを推奨します)。

CMCK命令、CRCK命令あるいはCYCK命令による発振回路選択は一度だけ可能です。CMCK命令、CRCK命令およびCYCK命令のうち、先に実行された命令に対応する発振回路が有効になります。

CMCK, CRCK, CYCK命令は、単にメインクロック(f(XIN))に使用する発振回路を選択するのみで、発振開始、システムクロックへの切り替えは行われません。

CMCK, CRCK, あるいはCYCK命令が一度も実行されない場合は、メインクロック(f(XIN))を使用できず、オンチップオシレータでのみ動作可能です。

動作していないクロック源(f(RING)またはf(XIN))にシステムクロックを切り替えることはできません。また、システムクロックとして選択しているクロック源(f(RING)またはf(XIN))を停止させることはできません。

## ( 22 )オンチップオシレータ

オンチップオシレータのクロック周波数は電源電圧及び動作周囲温度により大きく変動します。

応用製品設計の際には、この周波数変動に対し十分なマージンを得られるよう、注意してください。

クロック切り替えの際の発振安定待ち時間検討の際も、オンチップオシレータクロックの周波数変動に留意してください。

## ( 23 )外部クロック

メインクロック(f(XIN))に外部クロック信号を使用する場合は、XIN端子にクロック発生源を接続し、XOUT端子は開放してください。プログラムではCMCK命令実行後、メインクロック(f(XIN))発振可能(MR1=0)としてください。

本製品はRAMバックアップ時およびメインクロック(f(XIN))発振停止(MR1=1)時、内部ロジックのフローティングによる貫通電流防止のため、XIN端子を“H”固定としています。本製品のリセット時から、CMCK命令を実行してメインクロック(f(XIN))発振可能(MR1=0)とするまでの間もXIN端子は“H”固定となっておりますので、外部クロック使用時は、信号の競合による電流制限のため、XIN端子に直列に1kΩ以上の制限抵抗を接続してください。

## ( 24 )マスクROM版とワンタイムPROM版の相違

マスクROM版とワンタイムPROM版とでは、製造プロセス、内蔵ROM、およびレイアウトパターンの相違により、電気的特性の範囲内で、特性値、動作マージン、ノイズ耐量、ノイズ輻射などが異なる場合がありますので、切り替えを行う際は注意してください。

## ( 25 )電源電圧に関する注意事項

マイコンの電源電圧が推奨動作条件に示した値未満のとき、マイコンは正常に動作せず、不安定な動作をすることがあります。

電源電圧低下時および電源オフ時などに電源電圧が緩やかに下がるシステムでは、電源電圧が推奨動作条件未満のときにはマイコンをリセットするなど、この不安定な動作によってシステムに異常を来たさないようシステム設計してください。

## 制御レジスター覧

| 割り込み制御レジスタ V1 |                   | リセット時 : 00002 |                     | RAM バックアップ時 : 00002 | R / W<br>TAV1 / TV1A |
|---------------|-------------------|---------------|---------------------|---------------------|----------------------|
| V13           | タイマ2<br>割り込み可能ビット | 0             | 発生禁止 ( SNZT2 命令有効 ) |                     |                      |
|               |                   | 1             | 発生可能 ( SNZT2 命令無効 ) |                     |                      |
| V12           | タイマ1<br>割り込み可能ビット | 0             | 発生禁止 ( SNZT1 命令有効 ) |                     |                      |
|               |                   | 1             | 発生可能 ( SNZT1 命令無効 ) |                     |                      |
| V11           | 外部1<br>割り込み可能ビット  | 0             | 発生禁止 ( SNZ1 命令有効 )  |                     |                      |
|               |                   | 1             | 発生可能 ( SNZ1 命令無効 )  |                     |                      |
| V10           | 外部0<br>割り込み可能ビット  | 0             | 発生禁止 ( SNZ0 命令有効 )  |                     |                      |
|               |                   | 1             | 発生可能 ( SNZ0 命令無効 )  |                     |                      |

| 割り込み制御レジスタ V2 |                         | リセット時 : 00002 |                     | RAM バックアップ時 : 00002 | R / W<br>TAV2 / TV2A |
|---------------|-------------------------|---------------|---------------------|---------------------|----------------------|
| V23           | シリアル I / O<br>割り込み可能ビット | 0             | 発生禁止 ( SNZSI 命令有効 ) |                     |                      |
|               |                         | 1             | 発生可能 ( SNZSI 命令無効 ) |                     |                      |
| V22           | A/D<br>割り込み可能ビット        | 0             | 発生禁止 ( SNZAD 命令有効 ) |                     |                      |
|               |                         | 1             | 発生可能 ( SNZAD 命令無効 ) |                     |                      |
| V21           | タイマ4<br>割り込み可能ビット       | 0             | 発生禁止 ( SNZT4 命令有効 ) |                     |                      |
|               |                         | 1             | 発生可能 ( SNZT4 命令無効 ) |                     |                      |
| V20           | タイマ3<br>割り込み可能ビット       | 0             | 発生禁止 ( SNZT3 命令有効 ) |                     |                      |
|               |                         | 1             | 発生可能 ( SNZT3 命令無効 ) |                     |                      |

| 割り込み制御レジスタ I1 |                                         | リセット時 : 00002 |                                           | RAM バックアップ時 : 状態保持 | R / W<br>TAI1 / TI1A |
|---------------|-----------------------------------------|---------------|-------------------------------------------|--------------------|----------------------|
| I13           | INT0 端子<br>入力制御ビット ( 注2 )               | 0             | INT0 端子入力禁止                               |                    |                      |
|               |                                         | 1             | INT0 端子入力可能                               |                    |                      |
| I12           | INT0 端子 割り込み有効波形<br>/ 復帰レベル選択ビット ( 注2 ) | 0             | 立ち下がり波形 / “L” レベル ( SNZI0 命令は “L” レベル認識 ) |                    |                      |
|               |                                         | 1             | 立ち上がり波形 / “H” レベル ( SNZI0 命令は “H” レベル認識 ) |                    |                      |
| I11           | INT0 端子<br>エッジ検出回路制御ビット                 | 0             | 片エッジ検出                                    |                    |                      |
|               |                                         | 1             | 両エッジ検出                                    |                    |                      |
| I10           | INT0 端子<br>タイマ1カウント開始同期回路選択ビット          | 0             | タイマ1カウント開始同期回路非選択                         |                    |                      |
|               |                                         | 1             | タイマ1カウント開始同期回路選択                          |                    |                      |

| 割り込み制御レジスタ I2 |                                         | リセット時 : 00002 |                                           | RAM バックアップ時 : 状態保持 | R / W<br>TAI2 / TI2A |
|---------------|-----------------------------------------|---------------|-------------------------------------------|--------------------|----------------------|
| I23           | INT1 端子<br>入力制御ビット ( 注2 )               | 0             | INT1 端子入力禁止                               |                    |                      |
|               |                                         | 1             | INT1 端子入力可能                               |                    |                      |
| I22           | INT1 端子 割り込み有効波形<br>/ 復帰レベル選択ビット ( 注2 ) | 0             | 立ち下がり波形 / “L” レベル ( SNZI1 命令は “L” レベル認識 ) |                    |                      |
|               |                                         | 1             | 立ち上がり波形 / “H” レベル ( SNZI1 命令は “H” レベル認識 ) |                    |                      |
| I21           | INT1 端子<br>エッジ検出回路制御ビット                 | 0             | 片エッジ検出                                    |                    |                      |
|               |                                         | 1             | 両エッジ検出                                    |                    |                      |
| I20           | INT1 端子<br>タイマ3カウント開始同期回路選択ビット          | 0             | タイマ3カウント開始同期回路非選択                         |                    |                      |
|               |                                         | 1             | タイマ3カウント開始同期回路選択                          |                    |                      |

注1 . “R” は読み出し可、“W” は書き込み可を表します。

2 . これらのビット ( I12,I13,I22,I23 ) の内容を変更した際に、外部割り込み要求フラグ ( EXF0,EXF1 ) が“1”にセットされる場合があります。

| クロック制御レジスタ MR |                        | リセット時 : 11112 |                         | RAM バックアップ時 : 11112 | R / W<br>TAMR / TMRA |  |  |
|---------------|------------------------|---------------|-------------------------|---------------------|----------------------|--|--|
| MR3           | 動作モード選択ビット             | MR3 MR2       |                         | 動作モード               |                      |  |  |
|               |                        | 0 0           |                         | スルーモード (分周なし)       |                      |  |  |
|               |                        | 0 1           |                         | 2 分周モード             |                      |  |  |
|               |                        | 1 0           |                         | 4 分周モード             |                      |  |  |
|               |                        | 1 1           |                         | 8 分周モード             |                      |  |  |
| MR1           | メインクロック (f(XIN)) 制御ビット | 0             | メインクロック (f(XIN)) 発振可能   |                     |                      |  |  |
|               |                        | 1             | メインクロック (f(XIN)) 発振停止   |                     |                      |  |  |
| MR0           | システムクロック選択ビット          | 0             | メインクロック (f(XIN)) 選択     |                     |                      |  |  |
|               |                        | 1             | オンチップオシレータ (f(RING)) 選択 |                     |                      |  |  |

| クロック制御レジスタ RG |                            | リセット時 : 02 | RAM バックアップ時 : 02          | W<br>TRGA |
|---------------|----------------------------|------------|---------------------------|-----------|
| RG0           | オンチップオシレータ (f(RING)) 制御ビット | 0          | オンチップオシレータ (f(RING)) 発振可能 |           |
|               |                            | 1          | オンチップオシレータ (f(RING)) 発振停止 |           |

| タイム制御レジスタ PA |             | リセット時 : 02 | RAM バックアップ時 : 02 | W<br>TPAA |
|--------------|-------------|------------|------------------|-----------|
| PA0          | プリスケーラ制御ビット | 0          | 停止 (状態保持)        |           |
|              |             | 1          | 動作               |           |

| タイム制御レジスタ W1 |                           | リセット時 : 00002 | RAM バックアップ時 : 状態保持     | R / W<br>TAW1 / TW1A |
|--------------|---------------------------|---------------|------------------------|----------------------|
| W13          | タイマ1 カウント自動停止回路選択ビット (注2) | 0             | タイマ1カウント自動停止回路非選択      |                      |
|              |                           | 1             | タイマ1カウント自動停止回路選択       |                      |
| W12          | タイマ1制御ビット                 | 0             | 停止 (状態保持)              |                      |
|              |                           | 1             | 動作                     |                      |
| W11          | タイマ1カウントソース選択ビット          | W11 W10       | カウントソース                |                      |
|              |                           | 0 0           | インストラクションクロック (INSTCK) |                      |
|              |                           | 0 1           | プリスケーラ出力 (ORCLK)       |                      |
|              |                           | 1 0           | XIN 入力                 |                      |
|              |                           | 1 1           | CNTR0 入力               |                      |
| W10          |                           |               |                        |                      |

| タイム制御レジスタ W2 |                   | リセット時 : 00002 | RAM バックアップ時 : 状態保持   | R / W<br>TAW2 / TW2A |
|--------------|-------------------|---------------|----------------------|----------------------|
| W23          | CNTR0 端子出力信号選択ビット | 0             | タイマ1アンダフロー信号の2分周出力   |                      |
|              |                   | 1             | タイマ2アンダフロー信号の2分周出力   |                      |
| W22          | タイマ2制御ビット         | 0             | 停止 (状態保持)            |                      |
|              |                   | 1             | 動作                   |                      |
| W21          | タイマ2カウントソース選択ビット  | W21 W20       | カウントソース              |                      |
|              |                   | 0 0           | システムクロック (STCK)      |                      |
|              |                   | 0 1           | プリスケーラ出力 (ORCLK)     |                      |
|              |                   | 1 0           | タイマ1アンダフロー信号 (T1UDF) |                      |
|              |                   | 1 1           | PWM 信号 (PWMOUT)      |                      |
| W20          |                   |               |                      |                      |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. この機能は、タイマ1カウント開始同期回路選択 (l10="1") 時にのみ有効です。

| タイム制御レジスタ W3 |                             | リセット時 : 00002 | RAM バックアップ時 : 状態保持  | R / W<br>TAW3 / TW3A |
|--------------|-----------------------------|---------------|---------------------|----------------------|
| W33          | タイマ3<br>カウント自動停止回路選択ビット（注2） | 0             | タイマ3カウント自動停止回路非選択   |                      |
|              |                             | 1             | タイマ3カウント自動停止回路選択    |                      |
| W32          | タイマ3制御ビット                   | 0             | 停止（状態保持）            |                      |
|              |                             | 1             | 動作                  |                      |
| W31<br>W30   | タイマ3カウントソース選択ビット            | W31 W30       | カウントソース             |                      |
|              |                             | 0 0           | PWM信号（PWMOUT）       |                      |
|              |                             | 0 1           | プリスケーラ出力（ORCLK）     |                      |
|              |                             | 1 0           | タイマ2アンダフロー信号（T2UDF） |                      |
|              |                             | 1 1           | CNTR1入力             |                      |

| タイム制御レジスタ W4 |                         | リセット時 : 00002 | RAM バックアップ時 : 00002   | R / W<br>TAW4 / TW4A |
|--------------|-------------------------|---------------|-----------------------|----------------------|
| W43          | D7/CNTR1端子機能選択ビット       | 0             | D7入出力/CNTR1入力         |                      |
|              |                         | 1             | CNTR1入出力/D7入力         |                      |
| W42          | PWM信号<br>“H”期間拡張機能制御ビット | 0             | PWM信号“H”期間拡張機能無効      |                      |
|              |                         | 1             | PWM信号“H”期間拡張機能有効      |                      |
| W41          | タイマ4制御ビット               | 0             | 停止（状態保持）              |                      |
|              |                         | 1             | 動作                    |                      |
| W40          | タイマ4カウントソース選択ビット        | 0             | XIN入力                 |                      |
|              |                         | 1             | プリスケーラ出力（ORCLK）の2分周信号 |                      |

| タイム制御レジスタ W5 |               | リセット時 : 00002 | RAM バックアップ時 : 状態保持        | R / W<br>TAW5 / TW5A |
|--------------|---------------|---------------|---------------------------|----------------------|
| W53          | 使用しません        | 0             | このビットに機能はありませんがR / Wは可能です |                      |
|              |               | 1             |                           |                      |
| W52          | 周期計測回路制御ビット   | 0             | 停止                        |                      |
|              |               | 1             | 動作                        |                      |
| W51<br>W50   | 周期計測対象信号選択ビット | W51 W50       | カウントソース                   |                      |
|              |               | 0 0           | オンチップオシレータ(f(RING)/16)    |                      |
|              |               | 0 1           | CNTR0端子入力                 |                      |
|              |               | 1 0           | INT0端子入力                  |                      |
|              |               | 1 1           | 使用禁止                      |                      |

| タイム制御レジスタ W6 |                       | リセット時 : 00002 | RAM バックアップ時 : 状態保持 | R / W<br>TAW6 / TW6A |
|--------------|-----------------------|---------------|--------------------|----------------------|
| W63          | CNTR1端子入力カウントエッジ選択ビット | 0             | 立ち下がりエッジ           |                      |
|              |                       | 1             | 立ち上がりエッジ           |                      |
| W62          | CNTR0端子入力カウントエッジ選択ビット | 0             | 立ち下がりエッジ           |                      |
|              |                       | 1             | 立ち上がりエッジ           |                      |
| W61          | CNTR1端子出力自動制御回路選択ビット  | 0             | CNTR1端子出力自動制御回路非選択 |                      |
|              |                       | 1             | CNTR1端子出力自動制御回路選択  |                      |
| W60          | D6 / CNTR0端子機能選択ビット   | 0             | D6入出力 / CNTR0入力    |                      |
|              |                       | 1             | CNTR0入出力 / D6入力    |                      |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. この機能はタイマ3カウント開始同期回路選択時(I20 = “1”)にのみ有効です。

| シリアルI/O制御レジスタ J1 |                        | リセット時 : 00002 | RAMバックアップ時 : 状態保持                   | R / W<br>TAJ1 / TJ1A |
|------------------|------------------------|---------------|-------------------------------------|----------------------|
| J13              | シリアルI/O<br>同期クロック選択ビット | J13 J12       | 同期クロック                              |                      |
|                  |                        | 0 0           | インストラクションクロック(INSTCK)の8分周信号         |                      |
|                  |                        | 0 1           | インストラクションクロック(INSTCK)の4分周信号         |                      |
|                  |                        | 1 0           | インストラクションクロック(INSTCK)の2分周信号         |                      |
|                  |                        | 1 1           | 外部クロック(SCK入力)                       |                      |
| J11              | シリアルI/O<br>ポート機能選択ビット  | J11 J10       | ポート機能                               |                      |
|                  |                        | 0 0           | P20, P21, P22選択 / SCK, SOUT, SIN非選択 |                      |
|                  |                        | 0 1           | SCK, SOUT, P22選択 / P20, P21, SIN非選択 |                      |
|                  |                        | 1 0           | SCK, P21, SIN選択 / P20, SOUT, P22非選択 |                      |
|                  |                        | 1 1           | SCK, SOUT, SIN選択 / P20, P21, P22非選択 |                      |

| A/D制御レジスタ Q1 |               | リセット時 : 00002 | RAMバックアップ時 : 状態保持 | R / W<br>TAQ1 / TQ1A |
|--------------|---------------|---------------|-------------------|----------------------|
| Q13          | A/D動作モード選択ビット | 0             | A/D変換モード          |                      |
|              |               | 1             | コンパレータモード         |                      |
| Q12          | アナログ入力端子選択ビット | Q12 Q11 Q10   | アナログ入力端子          |                      |
|              |               | 0 0 0         | AIN0              |                      |
|              |               | 0 0 1         | AIN1              |                      |
|              |               | 0 1 0         | AIN2              |                      |
|              |               | 0 1 1         | AIN3              |                      |
|              |               | 1 0 0         | AIN4              |                      |
|              |               | 1 0 1         | AIN5              |                      |
|              |               | 1 1 0         | AIN6              |                      |
|              |               | 1 1 1         | AIN7              |                      |

| A/D制御レジスタ Q2 |                                                          | リセット時 : 00002 | RAMバックアップ時 : 状態保持   | R / W<br>TAQ2 / TQ2A |
|--------------|----------------------------------------------------------|---------------|---------------------|----------------------|
| Q23          | P40 / AIN4、P41 / AIN5、P42 / AIN6、<br>P43 / AIN7端子機能選択ビット | 0             | P40、P41、P42、P43     |                      |
|              |                                                          | 1             | AIN4、AIN5、AIN6、AIN7 |                      |
| Q22          | P62 / AIN2、P63 / AIN3端子機能選択ビット                           | 0             | P62、P63             |                      |
|              |                                                          | 1             | AIN2、AIN3           |                      |
| Q21          | P61 / AIN1端子機能選択ビット                                      | 0             | P61                 |                      |
|              |                                                          | 1             | AIN1                |                      |
| Q20          | P60 / AIN0端子機能選択ビット                                      | 0             | P60                 |                      |
|              |                                                          | 1             | AIN0                |                      |

| A/D制御レジスタ Q3 |                      | リセット時 : 00002 | RAMバックアップ時 : 状態保持         | R / W<br>TAQ3 / TQ3A |
|--------------|----------------------|---------------|---------------------------|----------------------|
| Q33          | 使用しません               | 0             | このビットに機能はありませんが R/Wは可能です。 |                      |
|              |                      | 1             |                           |                      |
| Q32          | A/D変換器動作クロック選択ビット    | 0             | インストラクションクロック(INSTCK)     |                      |
|              |                      | 1             | オンチップオシレータ(f(RING))       |                      |
| Q31          | A/D変換器動作クロック分周比選択ビット | Q31 Q30       | 分周比                       |                      |
|              |                      | 0 0           | 6分周                       |                      |
|              |                      | 0 1           | 12分周                      |                      |
|              |                      | 1 0           | 24分周                      |                      |
|              |                      | 1 1           | 48分周                      |                      |

注.“R”は読み出し可、“W”は書き込み可を表します。

| キーオンウェイクアップ制御レジスタ K0 |                                 | リセット時：00002 | RAM バックアップ時：状態保持 | R / W<br>TAK0 / TK0A |
|----------------------|---------------------------------|-------------|------------------|----------------------|
| K03                  | ポート P12、P13<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効    |                      |
|                      |                                 | 1           | キーオンウェイクアップ有効    |                      |
| K02                  | ポート P10、P11<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効    |                      |
|                      |                                 | 1           | キーオンウェイクアップ有効    |                      |
| K01                  | ポート P02、P03<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効    |                      |
|                      |                                 | 1           | キーオンウェイクアップ有効    |                      |
| K00                  | ポート P00、P01<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効    |                      |
|                      |                                 | 1           | キーオンウェイクアップ有効    |                      |

| キーオンウェイクアップ制御レジスタ K1 |                                | リセット時：00002 | RAM バックアップ時：状態保持  | R / W<br>TAK1 / TK1A |
|----------------------|--------------------------------|-------------|-------------------|----------------------|
| K13                  | ポート P02、P03<br>復帰条件選択ビット       | 0           | レベル復帰             |                      |
|                      |                                | 1           | エッジ復帰             |                      |
| K12                  | ポート P02、P03<br>有効波形 / レベル選択ビット | 0           | 立ち下がり波形 / “L” レベル |                      |
|                      |                                | 1           | 立ち上がり波形 / “H” レベル |                      |
| K11                  | ポート P00、P01<br>復帰条件選択ビット       | 0           | レベル復帰             |                      |
|                      |                                | 1           | エッジ復帰             |                      |
| K10                  | ポート P00、P01<br>有効波形 / レベル選択ビット | 0           | 立ち下がり波形 / “L” レベル |                      |
|                      |                                | 1           | 立ち上がり波形 / “H” レベル |                      |

| キーオンウェイクアップ制御レジスタ K2 |                             | リセット時：00002 | RAM バックアップ時：状態保持 | R / W<br>TAK2 / TK2A |
|----------------------|-----------------------------|-------------|------------------|----------------------|
| K23                  | INT1 端子<br>復帰条件選択ビット        | 0           | レベル復帰            |                      |
|                      |                             | 1           | エッジ復帰            |                      |
| K22                  | INT1 端子<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効    |                      |
|                      |                             | 1           | キーオンウェイクアップ有効    |                      |
| K21                  | INT0 端子<br>復帰条件選択ビット        | 0           | レベル復帰            |                      |
|                      |                             | 1           | エッジ復帰            |                      |
| K20                  | INT0 端子<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効    |                      |
|                      |                             | 1           | キーオンウェイクアップ有効    |                      |

注.“R”は読み出し可、“W”は書き込み可を表します。

| プルアップ制御レジスタ PU0 |                             | リセット時：00002 | RAMバックアップ時：状態保持 | R / W<br>TAPU0 / TPU0A |
|-----------------|-----------------------------|-------------|-----------------|------------------------|
| PU03            | ポート P03<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |
| PU02            | ポート P02<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |
| PU01            | ポート P01<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |
| PU00            | ポート P00<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |

| プルアップ制御レジスタ PU1 |                             | リセット時：00002 | RAMバックアップ時：状態保持 | R / W<br>TAPU1 / TPU1A |
|-----------------|-----------------------------|-------------|-----------------|------------------------|
| PU13            | ポート P13<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |
| PU12            | ポート P12<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |
| PU11            | ポート P11<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |
| PU10            | ポート P10<br>プルアップトランジスタ制御ビット | 0           | プルアップトランジスタ OFF |                        |
|                 |                             | 1           | プルアップトランジスタ ON  |                        |

注.“ R ”は読み出し可、“ W ”は書き込み可を表します。

| ポート出力形式制御レジスタ FR0 |                            | リセット時 : 00002 |                  | RAM バックアップ時 : 状態保持 | W<br>TFR0A |
|-------------------|----------------------------|---------------|------------------|--------------------|------------|
| FR03              | ポート P12 , P13<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |
| FR02              | ポート P10 , P11<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |
| FR01              | ポート P02 , P03<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |
| FR00              | ポート P00 , P01<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |

| ポート出力形式制御レジスタ FR1 |                     | リセット時 : 00002 |                  | RAM バックアップ時 : 状態保持 | W<br>TFR1A |
|-------------------|---------------------|---------------|------------------|--------------------|------------|
| FR13              | ポート D3<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                     | 1             | CMOS 出力          |                    |            |
| FR12              | ポート D2<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                     | 1             | CMOS 出力          |                    |            |
| FR11              | ポート D1<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                     | 1             | CMOS 出力          |                    |            |
| FR10              | ポート D0<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                     | 1             | CMOS 出力          |                    |            |

| ポート出力形式制御レジスタ FR2 |                            | リセット時 : 00002 |                  | RAM バックアップ時 : 状態保持 | W<br>TFR2A |
|-------------------|----------------------------|---------------|------------------|--------------------|------------|
| FR23              | D7 / CNTR1 端子<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |
| FR22              | D6 / CNTR0 端子<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |
| FR21              | D5 端子<br>出力形式選択ビット         | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |
| FR20              | D4 端子<br>出力形式選択ビット         | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                            | 1             | CMOS 出力          |                    |            |

| ポート出力形式制御レジスタ FR3 |                      | リセット時 : 00002 |                  | RAM バックアップ時 : 状態保持 | W<br>TFR3A |
|-------------------|----------------------|---------------|------------------|--------------------|------------|
| FR33              | ポート P53<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                      | 1             | CMOS 出力          |                    |            |
| FR32              | ポート P52<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                      | 1             | CMOS 出力          |                    |            |
| FR31              | ポート P51<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                      | 1             | CMOS 出力          |                    |            |
| FR30              | ポート P50<br>出力形式選択ビット | 0             | N チャネルオープンドレイン出力 |                    |            |
|                   |                      | 1             | CMOS 出力          |                    |            |

注 . “ R ” は読み出し可、 “ W ” は書き込み可を表します。

## 命令

4519グループは153種の命令を持っています。

命令記号一覧表、命令機能別索引、アルファベット順 機械語命令一覧、機能分類別 機械語命令一覧及び命令コード対応表について説明します。

命令記号一覧表

| 記号  | 内容                               | 記号    | 内容                                                       |
|-----|----------------------------------|-------|----------------------------------------------------------|
| A   | レジスタ A(4ビット)                     | PS    | プリスケーラ                                                   |
| B   | レジスタ B(4ビット)                     | T1    | タイマ1                                                     |
| DR  | レジスタ DR(3ビット)                    | T2    | タイマ2                                                     |
| E   | レジスタ E(8ビット)                     | T3    | タイマ3                                                     |
| V1  | 割り込み制御レジスタ V1(4ビット)              | T4    | タイマ4                                                     |
| V2  | 割り込み制御レジスタ V2(4ビット)              | T1F   | タイマ1割り込み要求フラグ                                            |
| I1  | 割り込み制御レジスタ I1(4ビット)              | T2F   | タイマ2割り込み要求フラグ                                            |
| I2  | 割り込み制御レジスタ I2(4ビット)              | T3F   | タイマ3割り込み要求フラグ                                            |
| MR  | クロック制御レジスタ MR(4ビット)              | T4F   | タイマ4割り込み要求フラグ                                            |
| RG  | クロック制御レジスタ RG(1ビット)              | WDF1  | ウォッチドッグタイマフラグ                                            |
| PA  | タイマ制御レジスタ PA(1ビット)               | WEF   | ウォッチドッグタイマイネーブルフラグ                                       |
| W1  | タイマ制御レジスタ W1(4ビット)               | INTE  | 割り込み許可フラグ                                                |
| W2  | タイマ制御レジスタ W2(4ビット)               | EXF0  | 外部0割り込み要求フラグ                                             |
| W3  | タイマ制御レジスタ W3(4ビット)               | EXF1  | 外部1割り込み要求フラグ                                             |
| W4  | タイマ制御レジスタ W4(4ビット)               | P     | パワーダウンフラグ                                                |
| W5  | タイマ制御レジスタ W5(4ビット)               | ADF   | A/D変換終了フラグ                                               |
| W6  | タイマ制御レジスタ W6(4ビット)               | SIOF  | シリアルI/O送受信終了フラグ                                          |
| J1  | シリアルI/O制御レジスタ J1(4ビット)           |       |                                                          |
| Q1  | A/D制御レジスタ Q1(4ビット)               | D     | ポート D(8ビット)                                              |
| Q2  | A/D制御レジスタ Q2(4ビット)               | P0    | ポート P0(4ビット)                                             |
| Q3  | A/D制御レジスタ Q3(4ビット)               | P1    | ポート P1(4ビット)                                             |
| PU0 | ブルアップ制御レジスタ PU0(4ビット)            | P2    | ポート P2(3ビット)                                             |
| PU1 | ブルアップ制御レジスタ PU1(4ビット)            | P3    | ポート P3(4ビット)                                             |
| FR0 | ポート出力形式制御レジスタ FR0(4ビット)          | P4    | ポート P4(4ビット)                                             |
| FR1 | ポート出力形式制御レジスタ FR1(4ビット)          | P5    | ポート P5(4ビット)                                             |
| FR2 | ポート出力形式制御レジスタ FR2(4ビット)          | P6    | ポート P6(4ビット)                                             |
| FR3 | ポート出力形式制御レジスタ FR3(4ビット)          |       |                                                          |
| K0  | キーオンウェイクアップ制御レジスタ K0(4ビット)       | x     | 16進変数                                                    |
| K1  | キーオンウェイクアップ制御レジスタ K1(4ビット)       | y     | 16進変数                                                    |
| K2  | キーオンウェイクアップ制御レジスタ K2(4ビット)       | z     | 16進変数                                                    |
| X   | レジスタ X(4ビット)                     | p     | 16進変数                                                    |
| Y   | レジスタ Y(4ビット)                     | n     | 16進定数                                                    |
| Z   | レジスタ Z(2ビット)                     | i     | 16進定数                                                    |
| DP  | データポインタ(10ビット)<br>(レジスタX,Y,Zで構成) | j     | 16進定数<br>A3 A2 A1 A0 16進変数 A の2進表記(他も同様)                 |
| PC  | プログラムカウンタ(14ビット)                 |       | データの移動する方向                                               |
| PCH | プログラムカウンタの上位7ビット                 |       | レジスタ,メモリなどの内容                                            |
| PCL | プログラムカウンタの下位7ビット                 | ( )   | 否定,命令実行後もフラグは不变                                          |
| SK  | スタッカレジスタ(14ビット×8)                | -     | データポインタで指定されたRAMの番地                                      |
| SP  | スタッカポインタ(3ビット)                   | M(DP) | a6 a5 a4 a3 a2 a1 a0 番地を示すラベル                            |
| CY  | キャリフラグ                           | a     | p6 p5 p4 p3 p2 p1 p0 ページ内の a6 a5 a4 a3 a2 a1 a0 番地を示すラベル |
| RPS | プリスケーラリロードレジスタ(8ビット)             | p a   |                                                          |
| R1  | タイマ1リロードレジスタ(8ビット)               |       |                                                          |
| R2  | タイマ2リロードレジスタ(8ビット)               |       |                                                          |
| R3  | タイマ3リロードレジスタ(8ビット)               | C + x | 16進数 C + 16進数 x                                          |
| R4L | タイマ4リロードレジスタ(8ビット)               |       |                                                          |
| R4H | タイマ4リロードレジスタ(8ビット)               | ?     | ?の前に示された状態の判定                                            |
| RPS | リロードレジスタRPS(8ビット)                |       | レジスタやメモリ間でのデータ交換                                         |

注. 命令実行によりスキップが生じた場合は、次の命令を無効にするのみで、プログラムカウンタの内容+2を実行するわけではありません。  
したがって、スキップが生じなくてもサイクル数は変化しません。

ただし、TABP p,RT,RTS命令がスキップされた場合、サイクル数は“1”となります。

## 命令機能別索引

| 分類            | 命令記号    | 機能                                                    | 掲載ページ    | 分類      | 命令記号   | 機能                                                                                                                                                                                          | 掲載ページ    |
|---------------|---------|-------------------------------------------------------|----------|---------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| レジスタ間転送命令     | TAB     | (A) (B)                                               | 110 ,130 | 演算命令    | LA n   | (A) n n = 0 ~ 15                                                                                                                                                                            | 98 ,132  |
|               | TBA     | (B) (A)                                               | 119 ,130 |         | TABP p | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCh) p<br>(PCL) (DR2 ~ DR0 A3 ~ A0)<br>(DR2) 0<br>(DR1, DR0) (ROM(PC)9, 8)<br>(B) (ROM(PC))7 ~ 4<br>(A) (ROM(PC))3 ~ 0<br>(PC) (SK(SP))<br>(SP) (SP) - 1 | 111 ,132 |
|               | TAY     | (A) (Y)                                               | 119 ,130 |         | AM     | (A) (A) + (M(DP))                                                                                                                                                                           | 101 ,132 |
|               | TYA     | (Y) (A)                                               | 128 ,130 |         | AMC    | (A) (A) + (M(DP)) + (CY)<br>(CY) Carry                                                                                                                                                      | 101 ,132 |
|               | TEAB    | (E7 ~ E4) (B)<br>(E3 ~ E0) (A)                        | 120 ,130 |         | An     | (A) (A) + n n = 0 ~ 15                                                                                                                                                                      | 101 ,132 |
|               | TABE    | (B) (E7 ~ E4)<br>(A) (E3 ~ E0)                        | 111 ,130 |         | AND    | (A) (A) AND (M(DP))                                                                                                                                                                         | 92 ,132  |
|               | TDA     | (DR2 ~ DR0) (A2 ~ A0)                                 | 119 ,130 |         | OR     | (A) (A) OR (M(DP))                                                                                                                                                                          | 101 ,132 |
|               | TAD     | (A2 ~ A0) (DR2 ~ DR0)<br>(A3) 0                       | 112 ,130 |         | SC     | (CY) 1                                                                                                                                                                                      | 103 ,132 |
|               | TAZ     | (A1 A0) (Z1 Z0)<br>(A3 A2) 0                          | 119 ,130 |         | RC     | (CY) 0                                                                                                                                                                                      | 102 ,132 |
|               | TAX     | (A) (X)                                               | 118 ,130 |         | SZC    | (CY) = 0 ?                                                                                                                                                                                  | 108 ,132 |
|               | TASP    | (A2 ~ A0) (SP2 ~ SP0)<br>(A3) 0                       | 116 ,130 |         | CMA    | (A) (A)                                                                                                                                                                                     | 94 ,132  |
| RAMアドレス命令     | LXY x y | (X) x x = 0 ~ 15<br>(Y) y y = 0 ~ 15                  | 98 ,130  |         | RAR    | CY   A3A2A1A0                                                                                                                                                                               | 101 ,132 |
|               | LZ z    | (Z) z z = 0 ~ 3                                       | 98 ,130  | ビット操作命令 | SB j   | (Mj(DP)) 1 j = 0 ~ 3                                                                                                                                                                        | 103 ,132 |
|               | INY     | (Y) (Y) + 1                                           | 98 ,130  |         | RB j   | (Mj(DP)) 0 j = 0 ~ 3                                                                                                                                                                        | 101 ,132 |
|               | DEY     | (Y) (Y) - 1                                           | 95 ,130  |         | SZB j  | (Mj(DP)) = 0 ? j = 0 ~ 3                                                                                                                                                                    | 107 ,132 |
| RAM・レジスタ間転送命令 | TAM j   | (A) (M(DP))<br>(X) (X) EXOR (j) j = 0 ~ 15            | 114 ,130 | 比較命令    | SEAM   | (A) = (M(DP)) ?                                                                                                                                                                             | 104 ,132 |
|               | XAM j   | (A) (M(DP))<br>(X) (X) EXOR (j) j = 0 ~ 15            | 128 ,130 |         | SEA n  | (A) = n ? n = 0 ~ 15                                                                                                                                                                        | 104 ,132 |
|               | XAMD j  | (A) (M(DP))<br>(X) (X) EXOR (j) j = 0 ~ 15<br>(Y) - 1 | 128 ,130 | ブランチ命令  | B a    | (PCL) a6 ~ a0                                                                                                                                                                               | 92 ,134  |
|               | XAMI j  | (A) (M(DP))<br>(X) (X) EXOR (j) j = 0 ~ 15<br>(Y) + 1 | 129 ,130 |         | BL p a | (PCH) p<br>(PCL) a6 ~ a0                                                                                                                                                                    | 92 ,134  |
|               | TMA j   | (M(DP)) (A)<br>(X) (X) EXOR (j) j = 0 ~ 15            | 122 ,130 |         | BLA p  | (PCH) p<br>(PCL) (DR2 ~ DR0 A3 ~ A0)                                                                                                                                                        | 92 ,134  |

注 . M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。

## 命令機能別索引( 続き )

| 分類           | 命令記号    | 機能                                                                     | 掲載ページ    | 分類            | 命令記号  | 機能                                                                               | 掲載ページ    |
|--------------|---------|------------------------------------------------------------------------|----------|---------------|-------|----------------------------------------------------------------------------------|----------|
| サブルーチン呼び出し命令 | BM a    | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) 2<br>(PCL) a6 ~ a0             | 91 ,134  | タ イ マ 操 作 命 令 | TPAA  | (PA0) (AO)                                                                       | 121 ,136 |
|              | BML p a | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) a6 ~ a0             | 91 ,134  |               | TAW1  | (A) (W1)                                                                         | 115 ,136 |
|              | BMLA p  | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) (DR2 ~ DR0 A3 ~ A0) | 91 ,134  |               | TW1A  | (W1) (A)                                                                         | 124 ,136 |
| リターン命令       | RTI     | (PC) (SK(SP))<br>(SP) (SP) - 1                                         | 100 ,134 |               | TAW2  | (A) (W2)                                                                         | 115 ,136 |
|              | RT      | (PC) (SK(SP))<br>(SP) (SP) - 1                                         | 100 ,134 |               | TW2A  | (W2) (A)                                                                         | 124 ,136 |
|              | RTS     | (PC) (SK(SP))<br>(SP) (SP) - 1                                         | 101 ,134 |               | TAW3  | (A) (W3)                                                                         | 115 ,136 |
| 割り込み制御命令     | DI      | (INTE) 0                                                               | 93 ,134  |               | TW3A  | (W3) (A)                                                                         | 125 ,136 |
|              | EI      | (INTE) 1                                                               | 93 ,134  |               | TAW4  | (A) (W4)                                                                         | 116 ,136 |
|              | SNZ0    | V10 = 0:(EXF0) = 1 ?<br>スキップ後 (EXF0) 0<br>V10 = 1:NOP                  | 102 ,134 |               | TW4A  | (W4) (A)                                                                         | 125 ,136 |
|              | SNZ1    | V11 = 0:(EXF1) = 1 ?<br>スキップ後 (EXF1) 0<br>V11 = 1:NOP                  | 102 ,134 |               | TAW5  | (A) (W5)                                                                         | 116 ,136 |
|              | SNZI0   | I12 = 1:(INT0) = "H" ?<br>I12 = 0:(INT0) = "L" ?                       | 103 ,136 |               | TW5A  | (W5) (A)                                                                         | 125 ,136 |
|              | SNZI1   | I22 = 1:(INT1) = "H" ?<br>I22 = 0:(INT1) = "L" ?                       | 103 ,136 |               | TAW6  | (A) (W6)                                                                         | 116 ,136 |
|              | TAV1    | (A) (V1)                                                               | 114 ,136 |               | TW6A  | (W6) (A)                                                                         | 125 ,136 |
|              | TV1A    | (V1) (A)                                                               | 124 ,136 |               | TABPS | (B) (TPS7 ~ TPS4)<br>(A) (TPS3 ~ TPS0)                                           | 110 ,138 |
|              | TAV2    | (A) (V2)                                                               | 115 ,136 |               | TPSAB | (RPS7 ~ RPS4) (B)<br>(TPS7 ~ TPS4) (B)<br>(RPS3 ~ RPS0) (A)<br>(TPS3 ~ TPS0) (A) | 121 ,138 |
|              | TV2A    | (V2) (A)                                                               | 124 ,136 |               | TAB1  | (B) (T17 ~ T14)<br>(A) (T13 ~ T10)                                               | 108 ,138 |
|              | TAI1    | (A) (I1)                                                               | 111 ,136 |               | T1AB  | (R17 ~ R14) (B)<br>(T17 ~ T14) (B)<br>(R13 ~ R10) (A)<br>(T13 ~ T10) (A)         | 106 ,138 |
|              | TI1A    | (I1) (A)                                                               | 119 ,136 |               | TAB2  | (B) (T27 ~ T24)<br>(A) (T23 ~ T20)                                               | 108 ,138 |
|              | TAI2    | (A) (I2)                                                               | 111 ,136 |               | T2AB  | (R27 ~ R24) (B)<br>(T27 ~ T24) (B)<br>(R23 ~ R20) (A)<br>(T23 ~ T20) (A)         | 106 ,138 |
|              | TI2A    | (I2) (A)                                                               | 119 ,136 |               | TAB3  | (B) (T37 ~ T34)<br>(A) (T33 ~ T30)                                               | 108 ,138 |
|              |         |                                                                        |          |               | T3AB  | (R37 ~ R34) (B)<br>(T37 ~ T34) (B)<br>(R33 ~ R30) (A)<br>(T33 ~ T30) (A)         | 107 ,138 |

注 . M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。

## 命令機能別索引( 続き )

| 分類      | 命令記号  | 機能                                                                           | 掲載ページ   | 分類       | 命令記号  | 機能                       | 掲載ページ   |
|---------|-------|------------------------------------------------------------------------------|---------|----------|-------|--------------------------|---------|
| タイム操作命令 | TAB4  | (B) (T47 ~ T44)<br>(A) (T43 ~ T40)                                           | 111,138 | 入出力命令    | CLD   | (D) 1                    | 93,140  |
|         | T4AB  | (R4L7 ~ R4L4) (B)<br>(T47 ~ T44) (B)<br>(R4L3 ~ R4L0) (A)<br>(T43 ~ T40) (A) | 109,138 |          | RD    | (D(Y)) 0 (Y) = 0 ~ 7     | 102,140 |
|         | T4HAB | (R4H7 ~ R4H4) (B)<br>(R4H3 ~ R4H0) (A)                                       | 109,138 |          | SD    | (D(Y)) 1 (Y) = 0 ~ 7     | 103,140 |
|         | TR1AB | (R17 ~ R14) (B)<br>(R13 ~ R10) (A)                                           | 125,138 |          | SZD   | (D(Y)) = 0 ? (Y) = 0 ~ 7 | 108,140 |
|         | TR3AB | (R37 ~ R34) (B)<br>(R33 ~ R30) (A)                                           | 125,138 |          | TAPU0 | (A) (PU0)                | 115,140 |
|         | T4R4L | (T47 ~ T40) (R4L7 ~ R4L0)                                                    | 109,138 |          | TPU0A | (PU0) (A)                | 123,140 |
|         | SNZT1 | V12 = 0:(T1F) = 1 ?<br>スキップ後 (T1F) 0<br>V12 = 1:NOP                          | 106,140 |          | TAPU1 | (A) (PU1)                | 115,140 |
|         | SNZT2 | V13 = 0:(T2F) = 1 ?<br>スキップ後 (T2F) 0<br>V13 = 1:NOP                          | 106,140 |          | TPU1A | (PU1) (A)                | 124,140 |
|         | SNZT3 | V20 = 0:(T3F) = 1 ?<br>スキップ後 (T3F) 0<br>V20 = 1:NOP                          | 106,140 |          | TAK0  | (A) (K0)                 | 113,142 |
|         | SNZT4 | V21 = 0:(T4F) = 1 ?<br>スキップ後 (T4F) 0<br>V21 = 1:NOP                          | 107,140 |          | TK0A  | (K0) (A)                 | 122,142 |
| 入出力命令   | IAP0  | (A) (P0)                                                                     | 96,140  |          | TAK1  | (A) (K1)                 | 114,142 |
|         | OP0A  | (P0) (A)                                                                     | 99,140  |          | TK1A  | (K1) (A)                 | 122,142 |
|         | IAP1  | (A) (P1)                                                                     | 96,140  |          | TK2   | (A) (K2)                 | 114,142 |
|         | OP1A  | (P1) (A)                                                                     | 99,140  |          | TK2A  | (K2) (A)                 | 122,142 |
|         | IAP2  | (A2 ~ A0) (P22 ~ P20)<br>(A3) 0                                              | 96,140  |          | TFR0A | (FR0) (A)                | 120,142 |
|         | OP2A  | (P22 ~ P20) (A2 ~ A0)                                                        | 97,140  |          | TFR1A | (FR1) (A)                | 120,142 |
|         | IAP3  | (A) (P3)                                                                     | 97,140  |          | TFR2A | (FR2) (A)                | 120,142 |
|         | OP3A  | (P3) (A)                                                                     | 100,140 |          | TFR3A | (FR3) (A)                | 121,142 |
|         | IAP4  | (A) (P4)                                                                     | 97,140  | クロック制御命令 | CMCK  | セラミック共振回路選択              | 94,142  |
|         | OP4A  | (P4) (A)                                                                     | 100,140 |          | CRCK  | RC発振回路選択                 | 94,142  |
|         | IAP5  | (A) (P5)                                                                     | 97,140  |          | CYCK  | 水晶発振回路選択                 | 94,142  |
|         | OP5A  | (P5) (A)                                                                     | 100,140 |          | TRGA  | (RG0) (A0)               | 125,142 |
|         | IAP6  | (A) (P6)                                                                     | 97,140  |          | TAMR  | (A) (MR)                 | 115,142 |
|         | OP6A  | (P6) (A)                                                                     | 100,140 |          | TMRA  | (MR) (A)                 | 123,142 |

## 命令機能別索引( 続き )

| 分類         | 命令記号  | 機能                                                                                                    | 掲載ページ   | 分類  | 命令記号 | 機能                             | 掲載ページ   |
|------------|-------|-------------------------------------------------------------------------------------------------------|---------|-----|------|--------------------------------|---------|
| シリアルI/O命令  | TABSI | (B) (SI7 ~ SI4)<br>(A) (SI3 ~ SI0)                                                                    | 112,142 | その他 | NOP  | (PC) (PC) + 1                  | 99,144  |
|            | TSIAB | (SI7 ~ SI4) (B)<br>(SI3 ~ SI0) (A)                                                                    | 125,142 |     | POF  | RAMバックアップモードへ遷移                | 101,144 |
|            | SST   | (SIOF) 0<br>シリアルI/Oスタート                                                                               | 107,142 |     | EPOF | POF命令有効                        | 96,144  |
|            | SNZSI | V23 = 0:(SIOF) = 1 ?<br>スキップ後 (SIOF) 0<br>V23 = 1:NOP                                                 | 106,142 |     | SNZP | (P) = 1 ?                      | 105,144 |
|            | TAJ1  | (A) (J1)                                                                                              | 113,142 |     | WRST | (WDF1) = 1 ?<br>スキップ後 (WDF1) 0 | 128,144 |
|            | TJ1A  | (J1) (A)                                                                                              | 121,142 |     | DWDT | ウォッチドッグタイマ<br>機能停止許可           | 95,144  |
| A / D 変換命令 | TABAD | A/D変換モード時;<br>(B) (AD9 ~ AD6)<br>(A) (AD5 ~ AD2)<br>コンパレータモード時;<br>(B) (AD7 ~ AD4)<br>(A) (AD3 ~ AD0) | 111,144 |     | SRST | システムリセット発生                     | 107,144 |
|            | TALA  | (A3 A2) (AD1 AD0)<br>(A1 A0) 0                                                                        | 114,144 |     |      |                                |         |
|            | TADAB | (AD7 ~ AD4) (B)<br>(AD3 ~ AD0) (A)                                                                    | 112,144 |     |      |                                |         |
|            | ADST  | (ADF) 0<br>A/D変換スタート                                                                                  | 91,144  |     |      |                                |         |
|            | SNZAD | V21 = 0:(ADF) = 1 ?<br>スキップ後 (ADF) 0<br>V21 = 1:NOP                                                   | 105,144 |     |      |                                |         |
|            | TAQ1  | (A) (Q1)                                                                                              | 115,144 |     |      |                                |         |
|            | TQ1A  | (Q1) (A)                                                                                              | 124,144 |     |      |                                |         |
|            | TAQ2  | (A) (Q2)                                                                                              | 116,144 |     |      |                                |         |
|            | TQ2A  | (Q2) (A)                                                                                              | 124,144 |     |      |                                |         |
|            | TAQ3  | (A) (Q3)                                                                                              | 116,144 |     |      |                                |         |
|            | TQ3A  | (Q3) (A)                                                                                              | 124,144 |     |      |                                |         |

## [アルファベット順]機械語命令一覧

**A n (Add n and accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub> | 語数<br>1                                                                                                                                             | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>オーバフロー = 0 |
|--------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|------------|--------------|----------------------|
| 機能 :(A) (A) + n n = 0 ~ 15                                                                                               | 分類 : 演算命令<br>詳細説明 : レジスタAの内容にイミディエイトフィールドの値nを加えます。その結果はレジスタAに格納されます。キャリフラグ(CY)の内容は変化しません。<br>加算の結果、オーバフローするとそのまま次の命令を実行します。オーバフローしなければ次の命令をスキップします。 |            |              |                      |
|                                                                                                                          |                                                                                                                                                     |            |              |                      |

**ADST (A/D conversion STrart)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub> | 語数<br>1                                                                                                                                                              | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|--------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|--------------|-------------|
| 機能 :(ADF) 0、<br>Q13 = 0 : A/D変換開始<br>Q13 = 1 : コンパレータ動作開始                                                                | 分類 : A/D変換命令<br>詳細説明 : A/D変換終了フラグ(ADF)をクリア(0)し、A/D変換モード時( A/D 制御レジスタQ1のビット3(Q13)の内容が" 0 "のとき )はA/D変換、コンパレータモード時( A/D制御レジスタQ1のビット3(Q13)の内容が" 1 "のとき )はコンパレータ動作を開始します。 |            |              |             |
|                                                                                                                          |                                                                                                                                                                      |            |              |             |

**AM (Add accumulator and Memory)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub> | 語数<br>1                                                                             | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|----------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|------------|--------------|-------------|
| 機能 :(A) (A) + (M(DP))                                                                                                      | 分類 : 演算命令<br>詳細説明 : レジスタAの内容にM(DP)の内容を加えます。その結果は、レジスタAに格納されます。キャリフラグ(CY)の内容は変化しません。 |            |              |             |
|                                                                                                                            |                                                                                     |            |              |             |

**AMC (Add accumulator, Memory and Carry)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub> | 語数<br>1                                                                           | サイクル数<br>1 | フラグ C Y<br>0/1 | スキップ条件<br>- |
|----------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|------------|----------------|-------------|
| 機能 :(A) (A) + (M(DP)) + (CY)<br>(CY) キャリ                                                                                   | 分類 : 演算命令<br>詳細説明 : レジスタAの内容にM(DP)の内容とキャリフラグ(CY)の内容を加えます。その結果はレジスタAとフラグCYに格納されます。 |            |                |             |
|                                                                                                                            |                                                                                   |            |                |             |

**AND (logical AND between accumulator and memory)**

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |   |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>1</td><td>8</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table> | 0 | 0 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 0 | 1 | 8 | 16 |  |  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 0 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |   |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 1 | 8 |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| <b>機能 :</b> (A) (A) AND (M(DP))<br><br><b>分類 :</b> 演算命令<br><b>詳細説明 :</b> レジスタAの内容とM(DP)の内容の論理積をとります。その結果はレジスタAに格納されます。                                                                                                                                                                                                                                                                                                                                                                     |   |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |

**B a (Branch to address a)**

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |   |    |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|----|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|---|--|--|--|--|--|--|--|--|--|---|---|----|---|----|--|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>1</td><td>1</td><td>a<sub>6</sub></td><td>a<sub>5</sub></td><td>a<sub>4</sub></td><td>a<sub>3</sub></td><td>a<sub>2</sub></td><td>a<sub>1</sub></td><td>a<sub>0</sub></td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>8</td><td>+a</td><td>a</td></tr> <tr><td colspan="4" style="text-align: right;">16</td></tr> </table> | 0 | 1  | 1              | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> | 2 |  |  |  |  |  |  |  |  |  | 1 | 8 | +a | a | 16 |  |  |  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 1 | 1  | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |    |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 8 | +a | a              |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |   |    |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| <b>機能 :</b> (PCL) a <sub>6</sub> ~ a <sub>0</sub><br><br><b>分類 :</b> ブランチ命令<br><b>詳細説明 :</b> ページ内ブランチ：同一ページのa番地へブランチします。<br><b>留意点 :</b> ブランチ先はこの命令の存在するページ内で指定してください。                                                                                                                                                                                                                                                                                                                                                                                                                    |   |    |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |

**BL p,a (Branch Long to address a in page p)**

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |   |                |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|---|--|--|--|--|--|--|--|--|--|---|---|----|---|----|--|--|--|---|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|---|--|--|--|--|--|--|--|--|--|---|---|----|---|----|--|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>p<sub>4</sub></td><td>p<sub>3</sub></td><td>p<sub>2</sub></td><td>p<sub>1</sub></td><td>p<sub>0</sub></td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>E</td><td>+p</td><td>p</td></tr> <tr><td colspan="4" style="text-align: right;">16</td></tr> </table><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>p<sub>5</sub></td><td>a<sub>6</sub></td><td>a<sub>5</sub></td><td>a<sub>4</sub></td><td>a<sub>3</sub></td><td>a<sub>2</sub></td><td>a<sub>1</sub></td><td>a<sub>0</sub></td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>p</td><td>+a</td><td>a</td></tr> <tr><td colspan="4" style="text-align: right;">16</td></tr> </table> | 0 | 0              | 1              | 1              | 1              | p <sub>4</sub> | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> | 2 |  |  |  |  |  |  |  |  |  | 0 | E | +p | p | 16 |  |  |  | 1 | 0 | p <sub>5</sub> | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> | 2 |  |  |  |  |  |  |  |  |  | 2 | p | +a | a | 16 |  |  |  | 語数<br>2 | サイクル数<br>2 | フラグ C Y<br>- | スキップ条件<br>- |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 0 | 1              | 1              | 1              | p <sub>4</sub> | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |   |                |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | E | +p             | p              |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |   |                |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 0 | p <sub>5</sub> | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |   |                |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | p | +a             | a              |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |   |                |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |
| <b>機能 :</b> (PCH) p<br>(PCL) a <sub>6</sub> ~ a <sub>0</sub><br><br><b>分類 :</b> ブランチ命令<br><b>詳細説明 :</b> ページ外ブランチ：pページのa番地へブランチします。<br><b>留意点 :</b> M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   |                |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |   |   |                |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |    |   |    |  |  |  |         |            |              |             |

**BLA p (Branch Long to address (D)+(A) in page p)**

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |   |                |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|----------------|----------------|---|---|----------------|----------------|----------------|----------------|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---|---|----------------|----------------|---|---|----------------|----------------|----------------|----------------|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>p<sub>5</sub></td><td>p<sub>4</sub></td><td>0</td><td>0</td><td>p<sub>3</sub></td><td>p<sub>2</sub></td><td>p<sub>1</sub></td><td>p<sub>0</sub></td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>p</td><td>p</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table> | 0 | 0              | 0              | 0 | 0 | 1              | 0              | 0              | 0              | 0 | 2 |  |  |  |  |  |  |  |  |  | 0 | 1 | 0 | 16 |  |  | 1 | 0 | p <sub>5</sub> | p <sub>4</sub> | 0 | 0 | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> | 2 |  |  |  |  |  |  |  |  |  | 2 | p | p | 16 |  |  | 語数<br>2 | サイクル数<br>2 | フラグ C Y<br>- | スキップ条件<br>- |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 0 | 0              | 0              | 0 | 1 | 0              | 0              | 0              | 0              |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |                |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 1 | 0              |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |   |                |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 0 | p <sub>5</sub> | p <sub>4</sub> | 0 | 0 | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |                |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | p | p              |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |   |                |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |
| <b>機能 :</b> (PCH) p<br>(PCL) (DR2 ~ DR0, A3 ~ A0)<br><br><b>分類 :</b> ブランチ命令<br><b>詳細説明 :</b> ページ外ブランチ：pページのレジスタDとレジスタAの内容で示された(DR2DR1DR0A3A2A1A0)2番地へブランチします。<br><b>留意点 :</b> M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |                |                |   |   |                |                |                |                |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |                |                |   |   |                |                |                |                |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |         |            |              |             |

**BM a (Branch and Mark to address a in page 2)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                    | 語数                                                                                                             | サイクル数 | フラグ C Y        | スキップ条件         |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------|-------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>1</td><td>0</td><td>a<sub>6</sub></td><td>a<sub>5</sub></td><td>a<sub>4</sub></td><td>a<sub>3</sub></td><td>a<sub>2</sub></td><td>a<sub>1</sub></td><td>a<sub>0</sub></td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>1</td><td>a</td><td>a</td><td colspan="7"><sub>16</sub></td></tr></table> | 0                                                                                                              | 1     | 0              | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 1 | a | a | <sub>16</sub> |  |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                      | 1                                                                                                              | 0     | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                           |                                                                                                                |       |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 1                                                                                                                                                                                                                                                                                                                                                                                                      | a                                                                                                              | a     | <sub>16</sub>  |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 機能 :(SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) 2<br>(PCL) a <sub>6</sub> ~ a <sub>0</sub>                                                                                                                                                                                                                                                                                                                 | 分類 : サブルーチン呼び出し命令<br>詳細説明 : 2ページのサブルーチン呼び出し : 2ページのa番地のサブルーチンを呼び出します。                                          |       |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                                                                                                                                                        | 留意点 : 2ページから他のページにわたって書き込まれたサブルーチンでも、その先頭が2ページにあれば呼び出すことができます。サブルーチンネスティングは最大8レベルですので、スタックオーバーにならないよう注意してください。 |       |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |

**BML p,a (Branch and Mark Long to address a in page p)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 語数                                                                                                            | サイクル数          | フラグ C Y        | スキップ条件         |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|--------------|--|--|--|--|--|--|--|--|--|---|---|----|---|---------------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|---|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|--------------|--|--|--|--|--|--|--|--|--|---|---|----|---|---------------|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>p<sub>4</sub></td><td>p<sub>3</sub></td><td>p<sub>2</sub></td><td>p<sub>1</sub></td><td>p<sub>0</sub></td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>0</td><td>c</td><td>+p</td><td>p</td><td colspan="7"><sub>16</sub></td></tr><tr><td colspan="10"></td></tr><tr><td>1</td><td>0</td><td>p<sub>5</sub></td><td>a<sub>6</sub></td><td>a<sub>5</sub></td><td>a<sub>4</sub></td><td>a<sub>3</sub></td><td>a<sub>2</sub></td><td>a<sub>1</sub></td><td>a<sub>0</sub></td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>p</td><td>+a</td><td>a</td><td colspan="7"><sub>16</sub></td></tr></table> | 0                                                                                                             | 0              | 1              | 1              | 0              | p <sub>4</sub> | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | c | +p | p | <sub>16</sub> |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | 1 | 0 | p <sub>5</sub> | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | p | +a | a | <sub>16</sub> |  |  |  |  |  |  | 2 | 2 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 0                                                                                                             | 1              | 1              | 0              | p <sub>4</sub> | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                               |                |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | c                                                                                                             | +p             | p              | <sub>16</sub>  |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                                                                                                               |                |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 0                                                                                                             | p <sub>5</sub> | a <sub>6</sub> | a <sub>5</sub> | a <sub>4</sub> | a <sub>3</sub> | a <sub>2</sub> | a <sub>1</sub> | a <sub>0</sub> |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                               |                |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | p                                                                                                             | +a             | a              | <sub>16</sub>  |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
| 機能 :(SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) a <sub>6</sub> ~ a <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 分類 : サブルーチン呼び出し命令<br>詳細説明 : サブルーチン呼び出し : pページのa番地のサブルーチンを呼び出します。                                              |                |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 留意点 : M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。<br>サブルーチンネスティングは最大8レベルですので、スタックオーバーにならないよう注意してください。 |                |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |                |                |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |    |   |               |  |  |  |  |  |  |   |   |   |   |

**BMLA p (Branch and Mark Long to address (D)+(A) in page p)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 語数                                                                                                                                                                                                              | サイクル数          | フラグ C Y        | スキップ条件 |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|----------------|--------|---|----------------|----------------|----------------|----------------|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|---|---|----------------|----------------|---|---|----------------|----------------|----------------|----------------|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>0</td><td>3</td><td>0</td><td colspan="7"><sub>16</sub></td></tr><tr><td colspan="10"></td></tr><tr><td>1</td><td>0</td><td>p<sub>5</sub></td><td>p<sub>4</sub></td><td>0</td><td>0</td><td>p<sub>3</sub></td><td>p<sub>2</sub></td><td>p<sub>1</sub></td><td>p<sub>0</sub></td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>p</td><td>p</td><td colspan="7"><sub>16</sub></td></tr></table> | 0                                                                                                                                                                                                               | 0              | 0              | 0      | 1 | 1              | 0              | 0              | 0              | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 3 | 0 | <sub>16</sub> |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | 1 | 0 | p <sub>5</sub> | p <sub>4</sub> | 0 | 0 | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | p | p | <sub>16</sub> |  |  |  |  |  |  | 2 | 2 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 0                                                                                                                                                                                                               | 0              | 0              | 1      | 1 | 0              | 0              | 0              | 0              |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                 |                |                |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 3                                                                                                                                                                                                               | 0              | <sub>16</sub>  |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                 |                |                |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 0                                                                                                                                                                                                               | p <sub>5</sub> | p <sub>4</sub> | 0      | 0 | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                 |                |                |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | p                                                                                                                                                                                                               | p              | <sub>16</sub>  |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 機能 :(SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) (DR <sub>2</sub> ~ DR <sub>0</sub> , A <sub>3</sub> ~ A <sub>0</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 分類 : サブルーチン呼び出し命令<br>詳細説明 : サブルーチン呼び出し : pページのレジスタDとレジスタAの内容で指定された(DR <sub>2</sub> DR <sub>1</sub> DR <sub>0</sub> A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> ) <sub>2</sub> 番地のサブルーチンを呼び出します。 |                |                |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 留意点 : M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。<br>サブルーチンネスティングは最大8レベルですので、スタックオーバーにならないよう注意してください。                                                                                                   |                |                |        |   |                |                |                |                |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |   |   |                |                |   |   |                |                |                |                |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |

**CLD (CLear port D)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                      | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>0</td><td>1</td><td>1</td><td colspan="7"><sub>16</sub></td></tr></table> | 0                                       | 0     | 0             | 0      | 0 | 1 | 0 | 0 | 0 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 1 | 1 | <sub>16</sub> |  |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                  | 0                                       | 0     | 0             | 0      | 1 | 0 | 0 | 0 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                         |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                  | 1                                       | 1     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
| 機能 :(D) 1                                                                                                                                                                                                                                                                                                          | 分類 : 入出力命令<br>詳細説明 : ポートDをすべてセット(1)します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                                                                    |                                         |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |  |   |   |   |   |

## CMA (CoMplement of Accumulator)

| 機械語 : D9                                                                                                                                                                                                    | D0                                | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------|----|-------|---------|--------|---|---|---|---|---|----------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td></tr></table> <sub>2</sub> | 0                                 | 0  | 0     | 0       | 0      | 1 | 1 | 1 | 0 | 0 | <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>1</td><td>C</td></tr></table> <sub>16</sub> | 0 | 1 | C | 1 | 1 | - | - |
| 0                                                                                                                                                                                                           | 0                                 | 0  | 0     | 0       | 1      | 1 | 1 | 0 | 0 |   |                                                                                                                                        |   |   |   |   |   |   |   |
| 0                                                                                                                                                                                                           | 1                                 | C  |       |         |        |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |
| 機能 :(A) (A)                                                                                                                                                                                                 | 分類 : 演算命令                         |    |       |         |        |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |
|                                                                                                                                                                                                             | 詳細説明 : レジスタAの内容の1の補数をレジスタAに格納します。 |    |       |         |        |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |

#### **CMCK** (Clock select : ceraMic oscillation Clock)

| 機械語 : D9<br>1 0 1 0 0 1 1 0 1 0 <sub>2</sub> 2 9 A <sub>16</sub> | 語数                                    | サイクル数 | フラグ C Y | スキップ条件 |
|------------------------------------------------------------------|---------------------------------------|-------|---------|--------|
|                                                                  | 1                                     | 1     | -       | -      |
| 機能 : セラミック発振回路選択                                                 | 分類 : クロック制御命令                         |       |         |        |
|                                                                  | 詳細説明 : メインクロックf(XIN)にセラミック共振回路を選択します。 |       |         |        |

**CRCK** (Clock select : Rc oscillation Clock)

| 機械語 : D9<br>[ 1   0   1   0   0   1   1   0   1   1 ] <sub>2</sub> [ 2   9   B ] <sub>16</sub> | 語数                                 | サイクル数 | フラグ C Y | スキップ条件 |
|------------------------------------------------------------------------------------------------|------------------------------------|-------|---------|--------|
|                                                                                                | 1                                  | 1     | -       | -      |
| 機能 : RC発振回路選択                                                                                  | 分類 : クロック制御命令                      |       |         |        |
|                                                                                                | 詳細説明 : メインクロックf(XIN)にRC発振回路を選択します。 |       |         |        |

**CYCK** (Clock select : crYstal oscillation Clock)

| 機械語 : D9                                                                                                                                                                                                      | D0 | 語数                                 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |                                                                                                                                          |   |   |   |   |   |   |   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|------------------------------------|-------|---------|--------|---|---|---|---|---|------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>1</td></tr> </table> <sub>2</sub> | 1  | 0                                  | 1     | 0       | 0      | 1 | 1 | 1 | 0 | 1 | <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>9</td><td>D</td></tr> </table> <sub>16</sub> | 2 | 9 | D | 1 | 1 | - | - |
| 1                                                                                                                                                                                                             | 0  | 1                                  | 0     | 0       | 1      | 1 | 1 | 0 | 1 |   |                                                                                                                                          |   |   |   |   |   |   |   |
| 2                                                                                                                                                                                                             | 9  | D                                  |       |         |        |   |   |   |   |   |                                                                                                                                          |   |   |   |   |   |   |   |
| 機能 : 水晶発振回路選択                                                                                                                                                                                                 |    | 分類 : クロック制御命令                      |       |         |        |   |   |   |   |   |                                                                                                                                          |   |   |   |   |   |   |   |
|                                                                                                                                                                                                               |    | 詳細説明 : メインクロックf(XIN)に水晶発振回路を選択します。 |       |         |        |   |   |   |   |   |                                                                                                                                          |   |   |   |   |   |   |   |

**DEY (DEcrement register Y)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                | 語数                                                                                                              | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |          |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|--|--|--|---|---|---|----------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>0</td><td>1</td><td>7</td><td colspan="6" style="text-align: right;">16</td></tr></table> | 0                                                                                                               | 0     | 0       | 0      | 0 | 1 | 0 | 1 | 1 | 1 | 2 |  |  |  |  |  |  |  |  |  | 0 | 1 | 7 | 16 |  |  |  |  |  | 1 | 1 | - | (Y) = 15 |
| 0                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                                               | 0     | 0       | 0      | 1 | 0 | 1 | 1 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |          |
| 2                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |          |
| 0                                                                                                                                                                                                                                                                                                                                                  | 1                                                                                                               | 7     | 16      |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |          |
| 機能 :(Y) (Y) - 1                                                                                                                                                                                                                                                                                                                                    | 分類 : RAMアドレス命令<br>詳細説明 : レジスタYの内容を - 1 します。その結果、レジスタYの内容が “ 15 ” であれば、次の命令をスキップします。“ 15 ” 以外ならば、そのまま次の命令を実行します。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |          |

**DI (Disable Interrupt)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                | 語数                                                                                                                   | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>0</td><td>0</td><td>4</td><td colspan="6" style="text-align: right;">16</td></tr></table> | 0                                                                                                                    | 0     | 0       | 0      | 0 | 0 | 0 | 1 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 0 | 0 | 4 | 16 |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                                                    | 0     | 0       | 0      | 0 | 0 | 1 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                      |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                                                    | 4     | 16      |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 機能 :(INTE) 0                                                                                                                                                                                                                                                                                                                                       | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み許可フラグ(INTE)をクリア(0)し、割り込み発生禁止状態にします。<br><br>留意点 : DI命令による割り込み禁止は、DI命令実行から1マシンサイクル後に行われます。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |

**DWDT (Disable WatchDog Timer)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                | 語数                                                                    | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>9</td><td>C</td><td colspan="6" style="text-align: right;">16</td></tr></table> | 1                                                                     | 0     | 1       | 0      | 0 | 1 | 1 | 1 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 9 | C | 16 |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                  | 0                                                                     | 1     | 0       | 0      | 1 | 1 | 1 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                  |                                                                       |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                  | 9                                                                     | C     | 16      |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 機能 : ウオッチドッグタイマ機能停止許可                                                                                                                                                                                                                                                                                                                              | 分類 : その他<br>詳細説明 : DWDT命令を実行すると、直後のWRST命令によりウォッチドッグタイマ機能を停止することができます。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |

**EI (Enable Interrupt)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                | 語数                                                                                                                    | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>0</td><td>0</td><td>5</td><td colspan="6" style="text-align: right;">16</td></tr></table> | 0                                                                                                                     | 0     | 0       | 0      | 0 | 0 | 0 | 1 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 0 | 0 | 5 | 16 |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                                                     | 0     | 0       | 0      | 0 | 0 | 1 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                       |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                                                     | 5     | 16      |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |
| 機能 :(INTE) 1                                                                                                                                                                                                                                                                                                                                       | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み許可フラグ(INTE)をセット(1)し、割り込み発生可能状態にします。<br><br>留意点 : EI命令による割り込み許可は、EI命令の実行から1マシンサイクル後に行われます。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |  |  |  |   |   |   |   |

## **EPOF** (Enable POF instruction)

| 機械語 : D9                                                                          | D0                                                                                | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-----------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|----|-------|---------|--------|
|                                                                                   |                                                                                   |    |       |         |        |
|  |  | 1  | 1     | -       | -      |
| 機能 : POF命令有効                                                                      | 分類 : その他<br>詳細説明 : EPOF命令を実行すると、直後のPOF命令が有効になります。                                 |    |       |         |        |

**IAP0** (Input Accumulator from port P0)

| 機械語 : D9<br> D0<br> | 語数                            | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------|-------|---------|--------|
|                                                                                                                                                                                       | 1                             | 1     | -       | -      |
| 機能 :(A) (P0)                                                                                                                                                                          | 分類 : 入出力命令                    |       |         |        |
|                                                                                                                                                                                       | 詳細説明 : ポートP0の入力を、レジスタAへ転送します。 |       |         |        |

### IAP1 (Input Accumulator from port P1)

| 機械語 : D <sub>9</sub>                                                                | D <sub>0</sub>                                                                      | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|----|-------|---------|--------|
|  |  | 1  | 1     | -       | -      |
| 機能 :(A) (P1)                                                                        | 分類 : 入出力命令                                                                          |    |       |         |        |
|                                                                                     | 詳細説明 : ポートP1の入力を、レジスタAへ転送します。                                                       |    |       |         |        |

### IAP2 (Input Accumulator from port P2)

| 機械語 : D9                            | D0 | 語数         | サイクル数 | フラグ C Y | スキップ条件 |   |   |                               |   |   |   |  |
|-------------------------------------|----|------------|-------|---------|--------|---|---|-------------------------------|---|---|---|--|
|                                     |    | 1          | 0     | 0       | 1      | 1 | 0 | 0                             | 0 | 1 | 0 |  |
| [2 6 2] <sub>16</sub>               |    | 分類 : 入出力命令 |       |         |        |   |   | 詳細説明 : ポートP2の入力を、レジスタAへ転送します。 |   |   |   |  |
| 機能 :(A2 ~ A0) (P22 ~ P20)<br>(A3) 0 |    |            |       |         |        |   |   |                               |   |   |   |  |

## IAP3 (Input Accumulator from port P3)

| 機械語 : D <sub>9</sub>                                                              | D <sub>0</sub>                                                                    | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-----------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|----|-------|---------|--------|
|  |  | 1  | 1     | -       | -      |
| 機能 :(A) (P3)                                                                      | 分類 : 入出力命令                                                                        |    |       |         |        |
|                                                                                   | 詳細説明 : ポートP3の入力を、レジスタAへ転送します。                                                     |    |       |         |        |

#### **IAP4** (Input Accumulator from port P4)

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                            | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------|-------|---------|--------|
|                                                                                                                                                                                                               | 1                             | 1     | -       | -      |
| 機能 : (A) (P4)                                                                                                                                                                                                 | 分類 : 入出力命令                    |       |         |        |
|                                                                                                                                                                                                               | 詳細説明 : ポートP4の入力を、レジスタAへ転送します。 |       |         |        |

#### IAP5 (Input Accumulator from port P5)

| 機械語 : D9<br>[ 1   0   0   1   1   0   0   1   0   1 ] <sub>2</sub> | D0<br>[ 2   6   5 ] <sub>16</sub> | 語数                            | サイクル数 | フラグ C Y | スキップ条件 |  |
|--------------------------------------------------------------------|-----------------------------------|-------------------------------|-------|---------|--------|--|
|                                                                    |                                   | 1                             | 1     | -       | -      |  |
| 機能 :(A) (P5)                                                       |                                   | 分類 : 入出力命令                    |       |         |        |  |
|                                                                    |                                   | 詳細説明 : ポートP5の入力を、レジスタAへ転送します。 |       |         |        |  |

#### IAP6 (Input Accumulator from port P6)

| 機械語 : D9<br>[ 1   0   0   1   1   0   0   1   1   0 ] <sub>2</sub> | D0<br>[ 2   6   6 ] <sub>16</sub> | 語数                                              | サイクル数 | フラグ C Y | スキップ条件 |
|--------------------------------------------------------------------|-----------------------------------|-------------------------------------------------|-------|---------|--------|
|                                                                    |                                   | 1                                               | 1     | -       | -      |
| 機能 : (A) (P6)                                                      |                                   | 分類 : 入出力命令<br>詳細説明 : ポート P6 の入力を、レジスタ A へ転送します。 |       |         |        |

**INY (INcrement register Y)**

| 機械語 : D <sub>9</sub><br>[0 0 0 0 0 1 0 0 1 1] <sub>2</sub> | D <sub>0</sub><br>[0 1 3] <sub>16</sub>                                                                              | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>(Y) = 0 |
|------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|---------|------------|--------------|-------------------|
| 機能 :(Y) (Y) + 1                                            | <b>分類 :</b> RAMアドレス命令<br><b>詳細説明 :</b> レジスタYの内容を +1 します。その結果、レジスタYの内容が “0”であれば、次の命令をスキップします。“0”以外ならば、そのまま次の命令を実行します。 |         |            |              |                   |

**LA n (Load n in Accumulator)**

| 機械語 : D <sub>9</sub><br>[0 0 0 1 1 1 n n n n] <sub>2</sub> | D <sub>0</sub><br>[0 7 n] <sub>16</sub>                                                                                  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>連続記述 |
|------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|---------|------------|--------------|----------------|
| 機能 :(A) n n = 0 ~ 15                                       | <b>分類 :</b> 演算命令<br><b>詳細説明 :</b> イミディエイトフィールドの値nをレジスタAにロードします。LA命令を連続記述し実行した場合は、最初に実行したLA命令を除き、以下に連続記述されたLA命令はスキップされます。 |         |            |              |                |

**LXY x,y (Load register X and Y with x and y)**

| 機械語 : D <sub>9</sub><br>[1 1 x <sub>3</sub> x <sub>2</sub> x <sub>1</sub> x <sub>0</sub> y <sub>3</sub> y <sub>2</sub> y <sub>1</sub> y <sub>0</sub> ] <sub>2</sub> | D <sub>0</sub><br>[3 x y] <sub>16</sub>                                                                                                                 | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>連続記述 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|--------------|----------------|
| 機能 :(X) x x = 0 ~ 15<br>(Y) y y = 0 ~ 15                                                                                                                            | <b>分類 :</b> RAMアドレス命令<br><b>詳細説明 :</b> イミディエイトフィールドの値xをレジスタXへ、イミディエイトフィールドの値yをレジスタYへロードします。LXY命令を連続記述し実行した場合は、最初に実行したLXY命令を除き、以下に連続記述されたLXY命令はスキップされます。 |         |            |              |                |

**LZ z (Load register Z with z)**

| 機械語 : D <sub>9</sub><br>[0 0 0 1 0 0 1 0 z <sub>1</sub> z <sub>0</sub> ] <sub>2</sub> | D <sub>0</sub><br>[0 4 8] <sub>16</sub>                              | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|---------------------------------------------------------------------------------------|----------------------------------------------------------------------|---------|------------|--------------|-------------|
| 機能 :(Z) z z = 0 ~ 3                                                                   | <b>分類 :</b> RAMアドレス命令<br><b>詳細説明 :</b> イミディエイトフィールドの値zをレジスタZへロードします。 |         |            |              |             |

**NOP (No OPeration)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                                    | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------|------------|--------------|-------------|
| 機能 :(PC) (PC) + 1                                                                                                                                                                                             | 分類 : その他<br>詳細説明 : ノーオペレーション : プログラムカウンタの値を+1します。他は変化しません。 |            |              |             |

**OP0A (Output port P0 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                     | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|------------|--------------|-------------|
| 機能 :(P0) (A)                                                                                                                                                                                                  | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポートP0へ出力します。 |            |              |             |

**OP1A (Output port P1 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                     | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|------------|--------------|-------------|
| 機能 :(P1) (A)                                                                                                                                                                                                      | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポートP1へ出力します。 |            |              |             |

**OP2A (Output port P2 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                     | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|------------|--------------|-------------|
| 機能 :(P2) (A)                                                                                                                                                                                                      | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポートP2へ出力します。 |            |              |             |

## **OP3A** (Output port P3 from Accumulator)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                        | D <sub>0</sub>                | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------|----|-------|---------|--------|---|---|---|---|---|----------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td></tr></table> <sub>2</sub> | 1                             | 0  | 0     | 0       | 1      | 0 | 0 | 0 | 1 | 1 | <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>2</td><td>2</td><td>3</td></tr></table> <sub>16</sub> | 2 | 2 | 3 | 1 | 1 | - | - |
| 1                                                                                                                                                                                                           | 0                             | 0  | 0     | 1       | 0      | 0 | 0 | 1 | 1 |   |                                                                                                                                        |   |   |   |   |   |   |   |
| 2                                                                                                                                                                                                           | 2                             | 3  |       |         |        |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |
| 機能 :(P3) (A)                                                                                                                                                                                                | 分類 : 入出力命令                    |    |       |         |        |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |
|                                                                                                                                                                                                             | 詳細説明 : レジスタAの内容を、ポートP3へ出力します。 |    |       |         |        |   |   |   |   |   |                                                                                                                                        |   |   |   |   |   |   |   |

## **OP4A** (Output port P4 from Accumulator)

| 機械語 : D <sub>9</sub> | D <sub>0</sub> | 語数                            | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------|----------------|-------------------------------|-------|---------|--------|
|                      |                | 1                             | 1     | -       | -      |
| 機能 :(P4) (A)         |                | 分類 : 入出力命令                    |       |         |        |
|                      |                | 詳細説明 : レジスタAの内容を、ポートP4へ出力します。 |       |         |        |

## **OP5A** (Output port P5 from Accumulator)

| 機械語 : D <sub>9</sub><br><span style="margin-left: 20px;">D<sub>0</sub><br/> </span> | 語数                          | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------|-----------------------------|-------|---------|--------|
|                                                                                     | 1                           | 1     | -       | -      |
| 機能 :(P5) (A)                                                                        | 分類：入出力命令                    |       |         |        |
|                                                                                     | 詳細説明：レジスタAの内容を、ポートP5へ出力します。 |       |         |        |

## **OP6A** (Output port P6 from Accumulator)

| 機械語 : D <sub>9</sub><br><br>$D_9$ | $D_0$<br><br>$2 \quad 2 \quad 6_{16}$ | 語数         | サイクル数 | フラグ C Y | スキップ条件                        |
|----------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|------------|-------|---------|-------------------------------|
|                                                                                                                      |                                                                                                                          | 1          | 1     | -       | -                             |
| 機能 :(P6) (A)                                                                                                         |                                                                                                                          | 分類 : 入出力命令 |       |         | 詳細説明 : レジスタAの内容を、ポートP6へ出力します。 |

**OR (logical OR between accumulator and memory)**

| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数                                                                | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                         | 1                                                                 | 1     | -       | -      |
| 機能 :(A) (A) OR (M(DP))                                                                                                                                                                                  | 分類 : 演算命令<br>詳細説明 : レジスタAの内容とM(DP)の内容の論理和をとります。その結果はレジスタAに格納されます。 |       |         |        |
|                                                                                                                                                                                                         |                                                                   |       |         |        |

**POF (Power OFF)**

| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数                                                                                                                            | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                         | 1                                                                                                                             | 1     | -       | -      |
| 機能 : RAMバックアップモードへ遷移                                                                                                                                                                                    | 分類 : その他<br>詳細説明 : EPOF命令実行直後にPOF命令を実行すると、本製品はRAMバックアップモードになります。<br><br>留意点 : この命令の実行直前にEPOF命令が実行されていない場合、この命令はNOP命令と等価となります。 |       |         |        |
|                                                                                                                                                                                                         |                                                                                                                               |       |         |        |

**RAR (Rotate Accumulator Right)**

| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数                                                           | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                             | 1                                                            | 1     | 0/1     | -      |
| 機能 :                                                                                                                     | 分類 : 演算命令<br>詳細説明 : キャリフラグ(CY)を含め、レジスタAの内容を右へ1ビットローテーションします。 |       |         |        |
|                                                                                                                                                                                                             |                                                              |       |         |        |

**RB j (Reset Bit)**

| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数                                                                         | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                             | 1                                                                          | 1     | -       | -      |
| 機能 : (M <sub>j</sub> (DP)) 0 j = 0 ~ 3                                                                                                                                                                      | 分類 : ビット操作命令<br>詳細説明 : M(DP)の第jビット(イミディエイトフィールドの値jで指定されたビット)の内容をクリア(0)します。 |       |         |        |
|                                                                                                                                                                                                             |                                                                            |       |         |        |

**RC (Reset Carry flag)**

|                                                                                                                                                                                                                                                |                              |    |       |        |        |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------|----|-------|--------|--------|---|---|---|---|---|--|--|--|--|--|--|--|--|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| 機械語 : D9                                                                                                                                                                                                                                       | D0                           | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td></tr><tr><td colspan="9" style="text-align: right;">2</td></tr></table> | 0                            | 0  | 0     | 0      | 0      | 0 | 1 | 1 | 0 | 2 |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>6</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0 | 0 | 6 | 16 |  |  | 1 | 1 | 0 | - |
| 0                                                                                                                                                                                                                                              | 0                            | 0  | 0     | 0      | 0      | 1 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                              |                              |    |       |        |        |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                              | 0                            | 6  |       |        |        |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                             |                              |    |       |        |        |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 機能 :(CY) 0                                                                                                                                                                                                                                     | 分類 : 演算命令                    |    |       |        |        |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                | 詳細説明 : キャリフラグ(CY)をクリア(0)します。 |    |       |        |        |   |   |   |   |   |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |

**RD (Reset port D specified by register Y)**

|                                                                                                                                                                                                                                                           |                                          |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| 機械語 : D9                                                                                                                                                                                                                                                  | D0                                       | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> | 0                                        | 0  | 0     | 0      | 0      | 1 | 0 | 1 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>1</td><td>4</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0 | 1 | 4 | 16 |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                         | 0                                        | 0  | 0     | 0      | 1      | 0 | 1 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                         |                                          |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                         | 1                                        | 4  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                        |                                          |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 機能 :(D(Y)) 0 (Y) = 0 ~ 7                                                                                                                                                                                                                                  | 分類 : 入出力命令                               |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                           | 詳細説明 : ポートDのレジスタYの内容で指定されたポートをクリア(0)します。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |

**RT (ReTurn from subroutine)**

|                                                                                                                                                                                                                                                           |                                        |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| 機械語 : D9                                                                                                                                                                                                                                                  | D0                                     | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> | 0                                      | 0  | 0     | 1      | 0      | 0 | 0 | 1 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>4</td><td>4</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0 | 4 | 4 | 16 |  |  | 1 | 2 | - | - |
| 0                                                                                                                                                                                                                                                         | 0                                      | 0  | 1     | 0      | 0      | 0 | 1 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                         |                                        |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                         | 4                                      | 4  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                        |                                        |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 機能 :(PC) (SK(SP))<br>(SP) (SP) - 1                                                                                                                                                                                                                        | 分類 : リターン命令                            |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                           | 詳細説明 : サブルーチンから、このサブルーチンを呼んだルーチンに戻ります。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |

**RTI (ReTurn from Interrupt)**

|                                                                                                                                                                                                                                                           |                                                                                                                                              |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| 機械語 : D9                                                                                                                                                                                                                                                  | D0                                                                                                                                           | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> | 0                                                                                                                                            | 0  | 0     | 1      | 0      | 0 | 0 | 1 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>4</td><td>6</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0 | 4 | 6 | 16 |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                         | 0                                                                                                                                            | 0  | 1     | 0      | 0      | 0 | 1 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                         |                                                                                                                                              |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                         | 4                                                                                                                                            | 6  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                        |                                                                                                                                              |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
| 機能 :(PC) (SK(SP))<br>(SP) (SP) - 1                                                                                                                                                                                                                        | 分類 : リターン命令                                                                                                                                  |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                           | 詳細説明 : 割り込み処理ルーチンからメインルーチンに戻ります。データ<br>ポインタ(レジスタZ, X, Y)、キャリフラグ(CY)、スキップス<br>テータス、LA/LXY連続記述によるNOPステータス、レジスタ<br>A、レジスタBの各値を割り込み直前の状態に復帰させます。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                     |   |   |   |    |  |  |   |   |   |   |

**RTS** (ReTurn from subroutine and Skip)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                           | 語数 | サイクル数                                                                | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |         |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------------------------------------------------------------------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---|---|---|---------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>4</td><td>5</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0  | 0                                                                    | 0       | 1      | 0 | 0 | 0 | 1 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 0 | 4 | 5 | 16 |  |  | 1 | 2 | - | 無条件スキップ |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                             | 0  | 0                                                                    | 1       | 0      | 0 | 0 | 1 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |         |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |                                                                      |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |         |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                             | 4  | 5                                                                    |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |         |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                            |    |                                                                      |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |         |
| 機能 :(PC) (SK(SP))<br>(SP) (SP) - 1                                                                                                                                                                                                                                                                                                                                                                                                            |    | 分類 : リターン命令<br>詳細説明 : サブルーチンから、このサブルーチンを呼んだルーチンに戻り、次の命令を無条件にスキップします。 |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |         |

**SB j** (Set Bit)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                                         | 語数 | サイクル数                                                                      | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------------------------------------------------------------------------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td><td>j</td><td>j</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>5</td><td>C</td></tr><tr><td colspan="3" style="text-align: right;">+j</td></tr></table> <sub>16</sub> | 0  | 0                                                                          | 0       | 1      | 0 | 1 | 1 | 1 | j | j | 2 |  |  |  |  |  |  |  |  |  | 0 | 5 | C | +j |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 0  | 0                                                                          | 1       | 0      | 1 | 1 | 1 | j | j |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    |                                                                            |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 5  | C                                                                          |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| +j                                                                                                                                                                                                                                                                                                                                                                                                                                                          |    |                                                                            |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 機能 :(M <sub>j</sub> (DP)) 1 j = 0 ~ 3                                                                                                                                                                                                                                                                                                                                                                                                                       |    | 分類 : ビット操作命令<br>詳細説明 : M(DP)の第jビット(イミディエイトフィールドの値jで指定されたビット)の内容をセット(1)します。 |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |

**SC** (Set Carry flag)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                           | 語数 | サイクル数                                     | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------------------------------------------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>7</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0  | 0                                         | 0       | 0      | 0 | 0 | 0 | 1 | 1 | 1 | 2 |  |  |  |  |  |  |  |  |  | 0 | 0 | 7 | 16 |  |  | 1 | 1 | 1 | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                             | 0  | 0                                         | 0       | 0      | 0 | 0 | 1 | 1 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |                                           |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                             | 0  | 7                                         |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                            |    |                                           |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 機能 :(CY) 1                                                                                                                                                                                                                                                                                                                                                                                                                                    |    | 分類 : 演算命令<br>詳細説明 : キャリフラグ(CY)をセット(1)します。 |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |

**SD** (Set port D specified by register Y)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                           | 語数 | サイクル数                                                  | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|--------------------------------------------------------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr></table> <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>1</td><td>5</td></tr><tr><td colspan="3" style="text-align: right;">16</td></tr></table> | 0  | 0                                                      | 0       | 0      | 0 | 1 | 0 | 1 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 0 | 1 | 5 | 16 |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                             | 0  | 0                                                      | 0       | 0      | 1 | 0 | 1 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |                                                        |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                                             | 1  | 5                                                      |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                            |    |                                                        |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |
| 機能 :(D(Y)) 1 (Y) = 0 ~ 7                                                                                                                                                                                                                                                                                                                                                                                                                      |    | 分類 : 入出力命令<br>詳細説明 : ポートDのレジスタYの内容で指定されたポートをセット(1)します。 |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |    |  |  |   |   |   |   |

**SEA n (Skip Equal, Accumulator with immediate data n)**

|                                                                                                                                                                                                         |    |       |         |         |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|---------|
| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数 | サイクル数 | フラグ C Y | スキップ条件  |
|                                                                                                                                                                                                         | 2  | 2     | -       | (A) = n |
| 分類 : 比較命令                                                                                                                                                                                               |    |       |         |         |
| 詳細説明 : レジスタAの内容とイミディエイトフィールドの値nとが等しければ、次の命令をスキップします。異なる場合は、そのまま次の命令を実行します。                                                                                                                              |    |       |         |         |

機能 : (A) = n ? n = 0 ~ 15

**SEAM (Skip Equal, Accumulator with Memory)**

|                                                                                                                                                                                                         |    |       |         |               |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|---------------|
| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数 | サイクル数 | フラグ C Y | スキップ条件        |
|                                                                                                                                                                                                         | 1  | 1     | -       | (A) = (M(DP)) |
| 分類 : 比較命令                                                                                                                                                                                               |    |       |         |               |
| 詳細説明 : レジスタAの内容とM(DP)の内容とが等しければ、次の命令をスキップします。異なる場合は、そのまま次の命令を実行します。                                                                                                                                     |    |       |         |               |

機能 : (A) = (M(DP)) ?

**SNZ0 (Skip if Non Zero condition of external interrupt 0 request flag)**

|                                                                                                                                                                                                             |    |       |         |                      |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|----------------------|
| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数 | サイクル数 | フラグ C Y | スキップ条件               |
|                                                                                                                                                                                                             | 1  | 1     | -       | V10 = 0 : (EXF0) = 1 |
| 分類 : 割り込み制御命令                                                                                                                                                                                               |    |       |         |                      |
| 詳細説明 : 割り込み制御レジスタV1のビット0(V10)の内容が"0"のときは、外部0割り込み要求フラグ(EXF0)が"1"であれば、次の命令をスキップし、その後フラグEXF0をクリア(0)します。"0"ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV1のビット0(V10)の内容が"1"のときは、この命令はNOP命令と等価となります。                         |    |       |         |                      |

機能 : V10 = 0 : (EXF0) = 1 ?  
スキップ後、(EXF0) 0  
V10 = 1 : SNZ0 = NOP

**SNZ1 (Skip if Non Zero condition of external interrupt 1 request flag)**

|                                                                                                                                                                                                             |    |       |         |                      |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|----------------------|
| 機械語 : D <sub>9</sub>  D <sub>0</sub>  | 語数 | サイクル数 | フラグ C Y | スキップ条件               |
|                                                                                                                                                                                                             | 1  | 1     | -       | V11 = 0 : (EXF1) = 1 |
| 分類 : 割り込み制御命令                                                                                                                                                                                               |    |       |         |                      |
| 詳細説明 : 割り込み制御レジスタV1のビット1(V11)の内容が"0"のときは、外部1割り込み要求フラグ(EXF1)が"1"であれば、次の命令をスキップし、その後フラグEXF1をクリア(0)します。"0"ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV1のビット1(V11)の内容が"1"のときは、この命令はNOP命令と等価となります。                         |    |       |         |                      |

機能 : V11 = 0 : (EXF1) = 1 ?  
スキップ後、(EXF1) 0  
V11 = 1 : SNZ1 = NOP

**SNZAD (Skip if Non Zero condition of A/D conversion completion flag)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                     | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------------------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td></tr><tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr><tr><td>2</td><td>8</td><td>7</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr></table> | 1  | 0     | 1             | 0                                                                                                                                                                                                                         | 0 | 0 | 0 | 1 | 1 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 8 | 7 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | V <sub>22</sub> = 0 : (ADF) = 1 |
| 1                                                                                                                                                                                                                                                                                                                                                                         | 0  | 1     | 0             | 0                                                                                                                                                                                                                         | 0 | 0 | 1 | 1 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                 |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                              |    |       |               |                                                                                                                                                                                                                           |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                 |
| 2                                                                                                                                                                                                                                                                                                                                                                         | 8  | 7     | <sub>16</sub> |                                                                                                                                                                                                                           |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                 |
| 機能 : V <sub>22</sub> = 0 : (ADF) = 1 ?<br>スキップ後、(ADF) = 0<br>V <sub>22</sub> = 1 : SNZAD = NOP                                                                                                                                                                                                                                                                            |    |       |               | 分類 : A/D変換命令<br>詳細説明 : 割り込み制御レジスタV2のビット2(V <sub>22</sub> )の内容が“0”的ときは、A/D変換終了フラグ(ADF)が“1”であれば、次の命令をスキップし、その後フラグADFをクリア(0)します。“0”ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV2のビット2(V <sub>22</sub> )の内容が“1”的ときは、この命令はNOP命令と等価となります。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                 |

**SNZI0 (Skip if Non Zero condition of external Interrupt 0 input pin)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                     | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                                                               |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|--------------------------------------------------------------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>1</td><td>0</td></tr><tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr><tr><td>0</td><td>3</td><td>A</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr></table> | 0  | 0     | 0             | 0                                                                                                                                                                                                                                    | 1 | 1 | 1 | 0 | 1 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 3 | A | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | I <sub>12</sub> = 1 : (INT0) = “H”<br>I <sub>12</sub> = 0 : (INT0) = “L” |
| 0                                                                                                                                                                                                                                                                                                                                                                         | 0  | 0     | 0             | 1                                                                                                                                                                                                                                    | 1 | 1 | 0 | 1 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                              |    |       |               |                                                                                                                                                                                                                                      |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
| 0                                                                                                                                                                                                                                                                                                                                                                         | 3  | A     | <sub>16</sub> |                                                                                                                                                                                                                                      |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
| 機能 : I <sub>12</sub> = 1 : (INT0) = “H” ?<br>I <sub>12</sub> = 0 : (INT0) = “L” ?                                                                                                                                                                                                                                                                                         |    |       |               | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み制御レジスタI1のビット2(I <sub>12</sub> )の内容が“1”的ときは、INT0端子のレベルが“H”であれば次の命令をスキップします。“L”ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタI1のビット2(I <sub>12</sub> )の内容が“0”的ときは、INT0端子のレベルが“L”であれば次の命令をスキップします。“H”ならば、そのまま次の命令を実行します。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |

**SNZI1 (Skip if Non Zero condition of external Interrupt 1 input pin)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                     | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                                                               |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|--------------------------------------------------------------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>1</td><td>1</td></tr><tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr><tr><td>0</td><td>3</td><td>B</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr></table> | 0  | 0     | 0             | 0                                                                                                                                                                                                                                    | 1 | 1 | 1 | 0 | 1 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 3 | B | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | I <sub>22</sub> = 1 : (INT1) = “H”<br>I <sub>22</sub> = 0 : (INT1) = “L” |
| 0                                                                                                                                                                                                                                                                                                                                                                         | 0  | 0     | 0             | 1                                                                                                                                                                                                                                    | 1 | 1 | 0 | 1 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                              |    |       |               |                                                                                                                                                                                                                                      |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
| 0                                                                                                                                                                                                                                                                                                                                                                         | 3  | B     | <sub>16</sub> |                                                                                                                                                                                                                                      |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |
| 機能 : I <sub>22</sub> = 1 : (INT1) = “H” ?<br>I <sub>22</sub> = 0 : (INT1) = “L” ?                                                                                                                                                                                                                                                                                         |    |       |               | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み制御レジスタI2のビット2(I <sub>22</sub> )の内容が“1”的ときは、INT1端子のレベルが“H”であれば次の命令をスキップします。“L”ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタI2のビット2(I <sub>22</sub> )の内容が“0”的ときは、INT1端子のレベルが“L”であれば次の命令をスキップします。“H”ならば、そのまま次の命令を実行します。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                                                                          |

**SNZP (Skip if Non Zero condition of Power down flag)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                     | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                           |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |         |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|--------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td></tr><tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr><tr><td>0</td><td>0</td><td>3</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr></table> | 0  | 0     | 0             | 0                                                                                                | 0 | 0 | 0 | 0 | 1 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 0 | 3 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | (P) = 1 |
| 0                                                                                                                                                                                                                                                                                                                                                                         | 0  | 0     | 0             | 0                                                                                                | 0 | 0 | 0 | 1 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |         |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                              |    |       |               |                                                                                                  |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |         |
| 0                                                                                                                                                                                                                                                                                                                                                                         | 0  | 3     | <sub>16</sub> |                                                                                                  |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |         |
| 機能 : (P) = 1 ?                                                                                                                                                                                                                                                                                                                                                            |    |       |               | 分類 : その他<br>詳細説明 : パワーダウンフラグ(P)の内容が“1”であれば、次の命令をスキップします。“0”ならば、そのまま次の命令を実行します。スキップ後もフラグPは変化しません。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |         |

**SNZSI** (Skip if Non Zero condition of Serial I/o interrupt request flag)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                      |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|----------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>8</td><td>8</td><td colspan="6"><sub>16</sub></td></tr></table> | 1  | 0     | 1             | 0                                                                                                                                                                                                         | 0 | 0 | 1 | 0 | 0 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 8 | 8 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | V23 = 0 : (SIOF) = 1 |
| 1                                                                                                                                                                                                                                                                                                                  | 0  | 1     | 0             | 0                                                                                                                                                                                                         | 0 | 1 | 0 | 0 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                      |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |    |       |               |                                                                                                                                                                                                           |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                      |
| 2                                                                                                                                                                                                                                                                                                                  | 8  | 8     | <sub>16</sub> |                                                                                                                                                                                                           |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                      |
| 機能 : V23 = 0 : (SIOF) = 1 ?<br>スキップ後、(SIOF) 0<br>V23 = 1 : SNZSI = NOP                                                                                                                                                                                                                                             |    |       |               | 分類 : シリアルI/O命令<br>詳細説明 : 割り込み制御レジスタV2のビット3(V23)の内容が"0"のときは、シリアルI/O割り込み要求フラグ(SIOF)が"1"であれば、次の命令をスキップし、その後フラグSIOFをクリア(0)します。"0"ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV2のビット3(V23)の内容が"1"のときは、この命令はNOP命令と等価となります。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                      |

**SNZT1** (Skip if Non Zero condition of Timer 1 interrupt request flag)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                             |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>8</td><td>0</td><td colspan="6"><sub>16</sub></td></tr></table> | 1  | 0     | 1             | 0                                                                                                                                                                                                  | 0 | 0 | 0 | 0 | 0 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 8 | 0 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | V12 = 0 : (T1F) = 1 |
| 1                                                                                                                                                                                                                                                                                                                  | 0  | 1     | 0             | 0                                                                                                                                                                                                  | 0 | 0 | 0 | 0 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |    |       |               |                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 2                                                                                                                                                                                                                                                                                                                  | 8  | 0     | <sub>16</sub> |                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 機能 : V12 = 0 : (T1F) = 1 ?<br>スキップ後、(T1F) 0<br>V12 = 1 : SNZT1 = NOP                                                                                                                                                                                                                                               |    |       |               | 分類 : タイマ操作命令<br>詳細説明 : 割り込み制御レジスタV1のビット2(V12)の内容が"0"のときは、タイマ1割り込み要求フラグ(T1F)が"1"であれば、次の命令をスキップし、その後フラグT1Fをクリア(0)します。"0"ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV1のビット2(V12)の内容が"1"のときは、この命令はNOP命令と等価となります。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |

**SNZT2** (Skip if Non Zero condition of Timer 2 interrupt request flag)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                             |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>8</td><td>1</td><td colspan="6"><sub>16</sub></td></tr></table> | 1  | 0     | 1             | 0                                                                                                                                                                                                  | 0 | 0 | 0 | 0 | 0 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 8 | 1 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | V13 = 0 : (T2F) = 1 |
| 1                                                                                                                                                                                                                                                                                                                  | 0  | 1     | 0             | 0                                                                                                                                                                                                  | 0 | 0 | 0 | 0 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |    |       |               |                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 2                                                                                                                                                                                                                                                                                                                  | 8  | 1     | <sub>16</sub> |                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 機能 : V13 = 0 : (T2F) = 1 ?<br>スキップ後、(T2F) 0<br>V13 = 1 : SNZT2 = NOP                                                                                                                                                                                                                                               |    |       |               | 分類 : タイマ操作命令<br>詳細説明 : 割り込み制御レジスタV1のビット3(V13)の内容が"0"のときは、タイマ2割り込み要求フラグ(T2F)が"1"であれば、次の命令をスキップし、その後フラグT2Fをクリア(0)します。"0"ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV1のビット3(V13)の内容が"1"のときは、この命令はNOP命令と等価となります。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |

**SNZT3** (Skip if Non Zero condition of Timer 3 interrupt request flag)

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数 | サイクル数 | フラグ C Y       | スキップ条件                                                                                                                                                                                             |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>8</td><td>2</td><td colspan="6"><sub>16</sub></td></tr></table> | 1  | 0     | 1             | 0                                                                                                                                                                                                  | 0 | 0 | 0 | 0 | 1 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 8 | 2 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | V20 = 0 : (T3F) = 1 |
| 1                                                                                                                                                                                                                                                                                                                  | 0  | 1     | 0             | 0                                                                                                                                                                                                  | 0 | 0 | 0 | 1 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |    |       |               |                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 2                                                                                                                                                                                                                                                                                                                  | 8  | 2     | <sub>16</sub> |                                                                                                                                                                                                    |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 機能 : V20 = 0 : (T3F) = 1 ?<br>スキップ後、(T3F) 0<br>V20 = 1 : SNZT3 = NOP                                                                                                                                                                                                                                               |    |       |               | 分類 : タイマ操作命令<br>詳細説明 : 割り込み制御レジスタV2のビット0(V20)の内容が"0"のときは、タイマ3割り込み要求フラグ(T3F)が"1"であれば、次の命令をスキップし、その後フラグT3Fをクリア(0)します。"0"ならば、そのまま次の命令を実行します。<br>割り込み制御レジスタV2のビット0(V20)の内容が"1"のときは、この命令はNOP命令と等価となります。 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |

**SNZT4 (Skip if Non Zero condition of Timer 4 interrupt request flag)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                                                                                                                                                                                 | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>8</td><td>3</td><td colspan="6"><sub>16</sub></td></tr></table> | 1                                                                                                                                                                                                                  | 0     | 1             | 0      | 0 | 0 | 0 | 0 | 1 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 8 | 3 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | V21 = 0 : (T4F) = 1 |
| 1                                                                                                                                                                                                                                                                                                                  | 0                                                                                                                                                                                                                  | 1     | 0             | 0      | 0 | 0 | 0 | 1 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                                                                                                                                                                                    |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 2                                                                                                                                                                                                                                                                                                                  | 8                                                                                                                                                                                                                  | 3     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |
| 機能 : V21 = 0 : (T4F) = 1 ?<br>スキップ後、(T4F) 0<br>V21 = 1 : SNZT4 = NOP                                                                                                                                                                                                                                               | 分類 : タイマ操作命令<br>詳細説明 : 割り込み制御レジスタV2のビット1(V21)の内容が“0”的ときは、<br>タイマ4割り込み要求フラグ(T4F)が“1”であれば、次の命令をス<br>キップし、その後フラグT4Fをクリア(0)します。“0”ならば、そ<br>のまま次の命令を実行します。<br>割り込み制御レジスタV2のビット1(V21)の内容が“1”的ときは、<br>この命令はNOP命令と等価となります。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                     |

**SRST (System ReSeT)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                 | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>0</td><td>0</td><td>1</td><td colspan="6"><sub>16</sub></td></tr></table> | 0                                  | 0     | 0             | 0      | 0 | 0 | 0 | 0 | 0 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 0 | 1 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                  | 0                                  | 0     | 0             | 0      | 0 | 0 | 0 | 0 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                    |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                  | 0                                  | 1     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 : システムリセット発生                                                                                                                                                                                                                                                                                                    | 分類 : その他<br>詳細説明 : システムリセットが発生します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**SST (Serial i/o transmission/reception STart)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                                             | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td><td>0</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>9</td><td>E</td><td colspan="6"><sub>16</sub></td></tr></table> | 1                                                                              | 0     | 1             | 0      | 0 | 1 | 1 | 1 | 1 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 9 | E | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                  | 0                                                                              | 1     | 0             | 0      | 1 | 1 | 1 | 1 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                                                |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                  | 9                                                                              | E     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(SIOF) 0<br>シリアルI/O送受信開始                                                                                                                                                                                                                                                                                       | 分類 : シリアルI/O命令<br>詳細説明 : シリアルI/O送受信終了フラグ(SIOF)をクリア(0)し、シリアル<br>I/O送受信動作を開始します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**SZB j (Skip if Zero, Bit)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                                                                                  | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                           |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---------------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>j</td><td>j</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>0</td><td>2</td><td>j</td><td colspan="6"><sub>16</sub></td></tr></table> | 0                                                                                                                   | 0     | 0             | 0      | 1 | 0 | 0 | 0 | j | j | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 2 | j | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | (Mj(DP)) = 0<br>j = 0 ~ 3 |
| 0                                                                                                                                                                                                                                                                                                                  | 0                                                                                                                   | 0     | 0             | 1      | 0 | 0 | 0 | j | j |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                           |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                                                                                     |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                           |
| 0                                                                                                                                                                                                                                                                                                                  | 2                                                                                                                   | j     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                           |
| 機能 :(Mj(DP)) = 0 ? j = 0 ~ 3                                                                                                                                                                                                                                                                                       | 分類 : ビット操作命令<br>詳細説明 : M(DP)の第jビット(イミディエイトフィールドの値jで指定された<br>ビット)の内容が“0”であれば、次の命令をスキップします。“1”<br>ならば、そのまま次の命令を実行します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |                           |

**SZC** (Skip if Zero, Carry flag )

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                        | D <sub>0</sub>                                                                                  | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |          |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|----------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>0</td><td>2</td><td>F</td><td></td><td></td><td></td></tr></table> | 0                                                                                               | 0  | 0     | 0      | 1      | 0 | 1 | 1 | 1 | 1 | 2 |  |  |  |  |  |  |  |  |  | 0 | 2 | F |  |  |  |  | 1 | 1 | - | (CY) = 0 |
| 0                                                                                                                                                                                                                                                                                                                           | 0                                                                                               | 0  | 0     | 1      | 0      | 1 | 1 | 1 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |          |
| 2                                                                                                                                                                                                                                                                                                                           |                                                                                                 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |          |
| 0                                                                                                                                                                                                                                                                                                                           | 2                                                                                               | F  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |          |
| 機能 : (CY) = 0 ?                                                                                                                                                                                                                                                                                                             | 分類 : 演算命令<br>詳細説明 : キャリフラグ(CY)の内容が"0"のとき、次の命令をスキップします。“1”ならば、そのまま次の命令を実行します。スキップ後もフラグCYは変化しません。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |          |

**SZD** (Skip if Zero, port D specified by register Y)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                        | D <sub>0</sub>                                                                             | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |                           |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---------------------------|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>0</td><td>2</td><td>4</td><td></td><td></td><td></td></tr></table> | 0                                                                                          | 0  | 0     | 0      | 1      | 0 | 0 | 1 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 0 | 2 | 4 |  |  |  |  | 2 | 2 | - | (D(Y)) = 0<br>(Y) = 0 ~ 7 |
| 0                                                                                                                                                                                                                                                                                                                           | 0                                                                                          | 0  | 0     | 1      | 0      | 0 | 1 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |                           |
| 2                                                                                                                                                                                                                                                                                                                           |                                                                                            |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |                           |
| 0                                                                                                                                                                                                                                                                                                                           | 2                                                                                          | 4  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |                           |
| 機能 : (D(Y)) = 0 ? (Y) = 0 ~ 7                                                                                                                                                                                                                                                                                               | 分類 : 入出力命令<br>詳細説明 : ポートDのレジスタYの内容で指定されたポートの内容が"0"であれば、次の命令をスキップします。“1”ならば、そのまま次の命令を実行します。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |                           |

**T1AB** (Transfer data to timer 1 and register R1 from Accumulator and register B)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                        | D <sub>0</sub>                                                                                 | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>3</td><td>0</td><td></td><td></td><td></td></tr></table> | 1                                                                                              | 0  | 0     | 0      | 1      | 1 | 0 | 0 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 3 | 0 |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                           | 0                                                                                              | 0  | 0     | 1      | 1      | 0 | 0 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                           |                                                                                                |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                           | 3                                                                                              | 0  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 機能 : (T17 ~ T14) (B)<br>(R17 ~ R14) (B)<br>(T13 ~ T10) (A)<br>(R13 ~ R10) (A)                                                                                                                                                                                                                                               | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をタイマ1とリロードレジスタR1の上位4ビットへ、レジスタAの内容をタイマ1とリロードレジスタR1の下位4ビットへ転送します。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |

**T2AB** (Transfer data to timer 2 and register R2 from Accumulator and register B)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                        | D <sub>0</sub>                                                                                 | 語数 | サイクル数 | フラグ CY | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|----|-------|--------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>3</td><td>1</td><td></td><td></td><td></td></tr></table> | 1                                                                                              | 0  | 0     | 0      | 1      | 1 | 0 | 0 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 2 | 3 | 1 |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                           | 0                                                                                              | 0  | 0     | 1      | 1      | 0 | 0 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                           |                                                                                                |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                           | 3                                                                                              | 1  |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 機能 : (T27 ~ T24) (B)<br>(R27 ~ R24) (B)<br>(T23 ~ T20) (A)<br>(R23 ~ R20) (A)                                                                                                                                                                                                                                               | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をタイマ2とリロードレジスタR2の上位4ビットへ、レジスタAの内容をタイマ2とリロードレジスタR2の下位4ビットへ転送します。 |    |       |        |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |

**T3AB** (Transfer data to timer 3 and register R3 from Accumulator and register B)

| 機械語 : D <sub>9</sub><br> | 語数 | サイクル数                                                                                          | フラグ C Y | スキップ条件 |
|-----------------------------------------------------------------------------------------------------------|----|------------------------------------------------------------------------------------------------|---------|--------|
|                                                                                                           | 1  | 1                                                                                              | -       | -      |
| 機能 :(T37 ~ T34) (B)<br>(R37 ~ R34) (B)<br>(T33 ~ T30) (A)<br>(R33 ~ R30) (A)                              |    | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をタイマ3とリロードレジスタR3の上位4ビットへ、レジスタAの内容をタイマ3とリロードレジスタR3の下位4ビットへ転送します。 |         |        |

**T4AB** (Transfer data to timer 4 and register R4L from Accumulator and register B)

| 機械語 : D <sub>9</sub><br> | 語数 | サイクル数                                                                                            | フラグ C Y | スキップ条件 |
|-----------------------------------------------------------------------------------------------------------|----|--------------------------------------------------------------------------------------------------|---------|--------|
|                                                                                                           | 1  | 1                                                                                                | -       | -      |
| 機能 :(T47 ~ T44) (B)<br>(R4L7 ~ R4L4) (B)<br>(T43 ~ T40) (A)<br>(R4L3 ~ R4L0) (A)                          |    | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をタイマ4とリロードレジスタR4Lの上位4ビットへ、レジスタAの内容をタイマ4とリロードレジスタR4Lの下位4ビットへ転送します。 |         |        |

**T4HAB** (Transfer data to register R4H from Accumulator and register B)

| 機械語 : D <sub>9</sub><br> | 語数 | サイクル数                                                                                            | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------|----|--------------------------------------------------------------------------------------------------|---------|--------|
|                                                                                                             | 1  | 1                                                                                                | -       | -      |
| 機能 :(R4H7 ~ R4H4) (B)<br>(R4H3 ~ R4H0) (A)                                                                  |    | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をタイマ4のリロードレジスタR4Hの上位4ビットへ、レジスタAの内容をタイマ4のリロードレジスタR4Hの下位4ビットへ転送します。 |         |        |

**T4R4L** (Transfer data to timer 4 from register R4L)

| 機械語 : D <sub>9</sub><br> | 語数 | サイクル数                                              | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------|----|----------------------------------------------------|---------|--------|
|                                                                                                             | 1  | 1                                                  | -       | -      |
| 機能 :(T47 ~ T44) (R4L7 ~ R4L4)<br>(T43 ~ T40) (R4L3 ~ R4L0)                                                  |    | 分類 : タイマ操作命令<br>詳細説明 : リロードレジスタR4Lの内容を、タイマ4へ転送します。 |         |        |

**TAB (Transfer data to Accumulator from register B)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                | 語数                                              | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: center;">2</td></tr> <tr><td>0</td><td>1</td><td>E</td><td></td><td></td><td></td><td></td><td></td><td></td><td></td></tr> </table> <sub>16</sub> | 0                                               | 0     | 0       | 0      | 0 | 1 | 1 | 1 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | 0 | 1 | E |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                  | 0                                               | 0     | 0       | 0      | 1 | 1 | 1 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  |                                                 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                  | 1                                               | E     |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(A) (B)                                                                                                                                                                                                                                                                                                                                                                        | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタBの内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |

**TAB1 (Transfer data to Accumulator and register B from timer 1)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                | 語数                                                                                             | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: center;">2</td></tr> <tr><td>2</td><td>7</td><td>0</td><td></td><td></td><td></td><td></td><td></td><td></td><td></td></tr> </table> <sub>16</sub> | 1                                                                                              | 0     | 0       | 1      | 1 | 1 | 0 | 0 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 7 | 0 |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                              | 0     | 1       | 1      | 1 | 0 | 0 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  | 7                                                                                              | 0     |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(B) (T17 ~ T14)<br>(A) (T13 ~ T10)                                                                                                                                                                                                                                                                                                                                             | 分類 : タイマ操作命令<br>詳細説明 : タイマ1の上位4ビット(T17 ~ T14)の内容をレジスタBへ、タイマ1の下位4ビット(T13 ~ T10)の内容をレジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |

**TAB2 (Transfer data to Accumulator and register B from timer 2)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                | 語数                                                                                             | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td></tr> <tr><td colspan="10" style="text-align: center;">2</td></tr> <tr><td>2</td><td>7</td><td>1</td><td></td><td></td><td></td><td></td><td></td><td></td><td></td></tr> </table> <sub>16</sub> | 1                                                                                              | 0     | 0       | 1      | 1 | 1 | 0 | 0 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 2 | 7 | 1 |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                              | 0     | 1       | 1      | 1 | 0 | 0 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  | 7                                                                                              | 1     |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(B) (T27 ~ T24)<br>(A) (T23 ~ T20)                                                                                                                                                                                                                                                                                                                                             | 分類 : タイマ操作命令<br>詳細説明 : タイマ2の上位4ビット(T27 ~ T24)の内容をレジスタBへ、タイマ2の下位4ビット(T23 ~ T20)の内容をレジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |

**TAB3 (Transfer data to Accumulator and register B from timer 3)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                | 語数                                                                                             | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: center;">2</td></tr> <tr><td>2</td><td>7</td><td>2</td><td></td><td></td><td></td><td></td><td></td><td></td><td></td></tr> </table> <sub>16</sub> | 1                                                                                              | 0     | 0       | 1      | 1 | 1 | 0 | 0 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 7 | 2 |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                                  | 0                                                                                              | 0     | 1       | 1      | 1 | 0 | 0 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                  | 7                                                                                              | 2     |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(B) (T37 ~ T34)<br>(A) (T33 ~ T30)                                                                                                                                                                                                                                                                                                                                             | 分類 : タイマ操作命令<br>詳細説明 : タイマ3の上位4ビット(T37 ~ T34)の内容をレジスタBへ、タイマ3の下位4ビット(T33 ~ T30)の内容をレジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |   |   |   |   |

**TAB4** (Transfer data to Accumulator and register B from timer 4)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                         | D <sub>0</sub>                                                                                               | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> | 1                                                                                                            | 0  | 0     | 1       | 1      | 1 | 0 | 0 | 1 | 1 | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>7</td><td>3</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table> | 2 | 7 | 3 | 16 |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                            | 0                                                                                                            | 0  | 1     | 1       | 1      | 0 | 0 | 1 | 1 |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                            |                                                                                                              |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                            | 7                                                                                                            | 3  |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                           |                                                                                                              |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 機能 :(B) (T47 ~ T44)<br>(A) (T43 ~ T40)                                                                                                                                                                                                                       | <b>分類 :</b> タイマ操作命令<br><b>詳細説明 :</b> タイマ4の上位4ビット(T47 ~ T44)の内容をレジスタBへ、タイマ4の下位4ビット(T43 ~ T40)の内容をレジスタAへ転送します。 |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |

**TABAD** (Transfer data to Accumulator and register B from register AD)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                         | D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                       | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td><td>0</td><td>0</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> | 1                                                                                                                                                                                                                                                                                                                                                                                    | 0  | 0     | 1       | 1      | 1 | 1 | 0 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>7</td><td>9</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table> | 2 | 7 | 9 | 16 |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                            | 0                                                                                                                                                                                                                                                                                                                                                                                    | 0  | 1     | 1       | 1      | 1 | 0 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                                                      |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                            | 7                                                                                                                                                                                                                                                                                                                                                                                    | 9  |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                           |                                                                                                                                                                                                                                                                                                                                                                                      |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 機能 : A/D 変換モード時(Q13 = 0) :<br>(B) (AD <sub>9</sub> ~ AD <sub>6</sub> )<br>(A) (AD <sub>5</sub> ~ AD <sub>2</sub> )<br>コンバレータモード時(Q13 = 1) :<br>(B) (AD <sub>7</sub> ~ AD <sub>4</sub> )<br>(A) (AD <sub>3</sub> ~ AD <sub>0</sub> )                          | <b>分類 :</b> A/D変換命令<br><b>詳細説明 :</b> A/D変換モード時( A/D制御レジスタQ1のビット3(Q13)の内容が“0”的とき )は、レジスタADの上位4ビット(AD <sub>9</sub> ~ AD <sub>6</sub> )をレジスタBへ、レジスタADの中位4ビット(AD <sub>5</sub> ~ AD <sub>2</sub> )をレジスタAへ転送します。<br>コンバレータモード時( A/D制御レジスタQ1のビット3(Q13)の内容が“1”的とき )は、レジスタADの中位4ビット(AD <sub>7</sub> ~ AD <sub>4</sub> )をレジスタBへ、レジスタADの下位4ビット(AD <sub>3</sub> ~ AD <sub>0</sub> )をレジスタAへ転送します。 |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |

**TABE** (Transfer data to Accumulator and register B from register E)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                         | D <sub>0</sub>                                                                                                                                           | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> | 0                                                                                                                                                        | 0  | 0     | 0       | 1      | 0 | 1 | 0 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>2</td><td>A</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table> | 0 | 2 | A | 16 |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                            | 0                                                                                                                                                        | 0  | 0     | 1       | 0      | 1 | 0 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                            |                                                                                                                                                          |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                            | 2                                                                                                                                                        | A  |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                           |                                                                                                                                                          |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 機能 :(B) (E <sub>7</sub> ~ E <sub>4</sub> )<br>(A) (E <sub>3</sub> ~ E <sub>0</sub> )                                                                                                                                                                         | <b>分類 :</b> レジスタ間転送命令<br><b>詳細説明 :</b> レジスタEの上位4ビット(E <sub>7</sub> ~ E <sub>4</sub> )をレジスタBへ、レジスタEの下位4ビット(E <sub>3</sub> ~ E <sub>0</sub> )をレジスタAへ転送します。 |    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |

**TABP p** (Transfer data to Accumulator and register B from Program memory in page p)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                                 | D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 語数 | サイクル数 | フラグ C Y        | スキップ条件         |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|---|--|--|--|--|--|--|--|--|--|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|----|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>1</td><td>0</td><td>p<sub>5</sub></td><td>p<sub>4</sub></td><td>p<sub>3</sub></td><td>p<sub>2</sub></td><td>p<sub>1</sub></td><td>p<sub>0</sub></td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> </table> | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0  | 1     | 0              | p <sub>5</sub> | p <sub>4</sub> | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> | 2 |  |  |  |  |  |  |  |  |  | <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>8</td><td>p</td></tr> <tr><td colspan="3" style="text-align: right;">16</td></tr> </table> | 0 | 8 | p | 16 |  |  | 1 | 3 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 1  | 0     | p <sub>5</sub> | p <sub>4</sub> | p <sub>3</sub> | p <sub>2</sub> | p <sub>1</sub> | p <sub>0</sub> |                |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |    |       |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                    | 8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | p  |       |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 16                                                                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |    |       |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |
| 機能 :(SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) (DR <sub>2</sub> ~ DR <sub>0</sub> , A <sub>3</sub> ~ A <sub>0</sub> )<br>(DR <sub>2</sub> ) 0<br>(DR <sub>1</sub> , DR <sub>0</sub> ) (ROM(PC)) <sub>9,8</sub><br>(B) (ROM(PC)) <sub>7 ~ 4</sub><br>(A) (ROM(PC)) <sub>3 ~ 0</sub><br>(SK(SP)) (PC)<br>(SP) (SP) - 1         | <b>分類 :</b> 演算命令<br><b>詳細説明 :</b> p ページの レジスタD と レジスタA の 内容 で 指定された (DR <sub>2</sub> DR <sub>1</sub> DR <sub>0</sub> A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> ) <sub>2</sub> 番地 の ROM パターン の うち、ビット9、8 を レジスタD へ、ビット7 ~ 4 を レジスタB へ、ビット3 ~ 0 を レジスタA へ 転送 します。 この 命令 を 実行 する とき は、スタック レジスタ (SK) を 1段 使用 します。<br><b>留意点 :</b> M34519M6 の 場合 p = 0 ~ 47、M34519M8/E8 の 場合 p = 0 ~ 63 です。<br>TABP p 命令 実行 時、スタック レジスタ (SK) を 1段 使用 します ので、スタック オーバー バー に な ら ない よう 注意 して ください。 |    |       |                |                |                |                |                |                |                |   |  |  |  |  |  |  |  |  |  |                                                                                                                                                                                        |   |   |   |    |  |  |   |   |   |   |

**TABPS** (Transfer data to Accumulator and register B from Pre-Scaler)

| 機械語 : D <sub>9</sub>                                                                         | D <sub>0</sub>                                                                                                                                           | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|             |                                                                         | 1  | 1     | -       | -      |
| 機能 :(B) (TPS <sub>7</sub> ~ TPS <sub>4</sub> )<br>(A) (TPS <sub>3</sub> ~ TPS <sub>0</sub> ) | 分類 : タイマ操作命令<br>詳細説明 : プリスケーラの上位4ビット(TPS <sub>7</sub> ~ TPS <sub>4</sub> )の内容をレジスタBへ、プリスケーラの下位4ビット(TPS <sub>3</sub> ~ TPS <sub>0</sub> )の内容をレジスタAへ転送します。 |    |       |         |        |
|                                                                                              |                                                                                                                                                          |    |       |         |        |

**TABSI** (Transfer data to Accumulator and register B from register SI)

| 機械語 : D <sub>9</sub>                                                                     | D <sub>0</sub>                                                                                                                                         | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|         |                                                                       | 1  | 1     | -       | -      |
| 機能 :(B) (SI <sub>7</sub> ~ SI <sub>4</sub> )<br>(A) (SI <sub>3</sub> ~ SI <sub>0</sub> ) | 分類 : シリアルI/O命令<br>詳細説明 : レジスタSIの上位4ビット(SI <sub>7</sub> ~ SI <sub>4</sub> )の内容をレジスタBへ、レジスタSIの下位4ビット(SI <sub>3</sub> ~ SI <sub>0</sub> )の内容をレジスタAへ転送します。 |    |       |         |        |
|                                                                                          |                                                                                                                                                        |    |       |         |        |

**TAD** (Transfer data to Accumulator from register D)

| 機械語 : D <sub>9</sub>                                                                               | D <sub>0</sub>                                                                                                                                            | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|                 |                                                                        | 1  | 1     | -       | -      |
| 機能 :(A <sub>2</sub> ~ A <sub>0</sub> ) (DR <sub>2</sub> ~ DR <sub>0</sub> )<br>(A <sub>3</sub> ) 0 | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタDの内容を、レジスタAの下位3ビット(A <sub>2</sub> ~ A <sub>0</sub> )へ転送します。<br><br>留意点 : TAD命令実行時、レジスタAの最上位ビット(A <sub>3</sub> )には“0”が格納されます。 |    |       |         |        |
|                                                                                                    |                                                                                                                                                           |    |       |         |        |

**TADAB** (Transfer data to register AD from Accumulator from register B)

| 機械語 : D <sub>9</sub>                                                                     | D <sub>0</sub>                                                                                                                                                                                                                                                               | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|       |                                                                                                                                                                                           | 1  | 1     | -       | -      |
| 機能 :(AD <sub>7</sub> ~ AD <sub>4</sub> ) (B)<br>(AD <sub>3</sub> ~ AD <sub>0</sub> ) (A) | 分類 : A/D変換命令<br>詳細説明 : コンパレータモード時(A/D制御レジスタQ1のビット3(Q13)の内容が“1”的とき)に、レジスタBの内容をコンパレータレジスタの上位4ビット(AD <sub>7</sub> ~ AD <sub>4</sub> )へ、レジスタAの内容をコンパレータレジスタの下位4ビット(AD <sub>3</sub> ~ AD <sub>0</sub> )へ転送します。<br>A/D変換モード時(A/D制御レジスタQ1のビット3(Q13)の内容が“0”的とき)は、この命令はNOP命令と等価となります。 |    |       |         |        |
|                                                                                          |                                                                                                                                                                                                                                                                              |    |       |         |        |

**TAI1 (Transfer data to Accumulator from register I1)**

| 機械語 : D <sub>9</sub> D <sub>0</sub><br>[1 0 0 1 0 1 0 0 1 1] <sub>2</sub> [2 5 3] <sub>16</sub> | 語数<br>1                                               | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------|-------------------------------------------------------|------------|--------------|-------------|
| 機能 :(A) (I1)                                                                                    | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み制御レジスタI1の内容を、レジスタAへ転送します。 |            |              |             |

**TAI2 (Transfer data to Accumulator from register I2)**

| 機械語 : D <sub>9</sub> D <sub>0</sub><br>[1 0 0 1 0 1 0 1 0 0] <sub>2</sub> [2 5 4] <sub>16</sub> | 語数<br>1                                             | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------|-----------------------------------------------------|------------|--------------|-------------|
| 機能 :(A) (I2)                                                                                    | 分類 : 割り込み命令<br>詳細説明 : 割り込み制御レジスタI2の内容を、レジスタAへ転送します。 |            |              |             |

**TAJ1 (Transfer data to Accumulator from register J1)**

| 機械語 : D <sub>9</sub> D <sub>0</sub><br>[1 0 0 1 0 0 0 0 1 0] <sub>2</sub> [2 4 2] <sub>16</sub> | 語数<br>1                                                   | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------|-----------------------------------------------------------|------------|--------------|-------------|
| 機能 :(A) (J1)                                                                                    | 分類 : シリアルI/O命令<br>詳細説明 : シリアルI/O制御レジスタJ1の内容を、レジスタAへ転送します。 |            |              |             |

**TAK0 (Transfer data to Accumulator from register K0)**

| 機械語 : D <sub>9</sub> D <sub>0</sub><br>[1 0 0 1 0 1 0 1 1 0] <sub>2</sub> [2 5 6] <sub>16</sub> | 語数<br>1                                                   | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------|-----------------------------------------------------------|------------|--------------|-------------|
| 機能 :(A) (K0)                                                                                    | 分類 : 入出力命令<br>詳細説明 : キーインウェイクアップ制御レジスタK0の内容を、レジスタAへ転送します。 |            |              |             |

**TAK1 (Transfer data to Accumulator from register K1)**

|                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                           |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|---|---|---|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> <tr><td>2</td><td>5</td><td>9</td><td colspan="4"></td><td colspan="3"></td></tr> </table> <sub>2</sub> <sub>16</sub> | 1                                                         | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 2 | 5 | 9 |  |  |  |  |  |  |  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                | 0                                                         | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                |                                                           |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                | 5                                                         | 9 |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 機能 :(A) (K1)                                                                                                                                                                                                                                                                                                                                                                                                     | 分類 : 入出力命令<br>詳細説明 : キーオンウェイクアップ制御レジスタK1の内容を、レジスタAへ転送します。 |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |

**TAK2 (Transfer data to Accumulator from register K2)**

|                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                           |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|---|---|---|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> <tr><td>2</td><td>5</td><td>A</td><td colspan="4"></td><td colspan="3"></td></tr> </table> <sub>2</sub> <sub>16</sub> | 1                                                         | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 5 | A |  |  |  |  |  |  |  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                | 0                                                         | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                |                                                           |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                | 5                                                         | A |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 機能 :(A) (K2)                                                                                                                                                                                                                                                                                                                                                                                                     | 分類 : 入出力命令<br>詳細説明 : キーオンウェイクアップ制御レジスタK2の内容を、レジスタAへ転送します。 |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |

**TALA (Transfer data to Accumulator from register LA)**

|                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                                                                       |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> <tr><td>2</td><td>4</td><td>9</td><td colspan="4"></td><td colspan="3"></td></tr> </table> <sub>2</sub> <sub>16</sub> | 1                                                                                                                                                                                                                     | 0 | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 2 | 4 | 9 |  |  |  |  |  |  |  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                | 0                                                                                                                                                                                                                     | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                       |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                | 4                                                                                                                                                                                                                     | 9 |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 機能 :(A <sub>3</sub> , A <sub>2</sub> ) (AD <sub>1</sub> , AD <sub>0</sub> )<br>(A <sub>1</sub> , A <sub>0</sub> ) 0                                                                                                                                                                                                                                                                                              | 分類 : A/D変換命令<br>詳細説明 : レジスタADの下位2ビット(AD <sub>1</sub> , AD <sub>0</sub> )の内容を、レジスタAの上位2ビット(A <sub>3</sub> , A <sub>2</sub> )へ転送します。<br><br>留意点 : TALA命令実行後、レジスタAの下位2ビット(A <sub>1</sub> , A <sub>0</sub> )には"0"が格納されます。 |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |

**TAM j (Transfer data to Accumulator from Memory)**

|                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                        |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|--|--|--|---------|------------|--------------|-------------|
| 機械語 : D <sub>9</sub> D <sub>0</sub><br><table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>j</td><td>j</td><td>j</td><td>j</td></tr> <tr><td colspan="10" style="text-align: right;">2</td></tr> <tr><td>2</td><td>C</td><td>j</td><td colspan="4"></td><td colspan="3"></td></tr> </table> <sub>2</sub> <sub>16</sub> | 1                                                                                                      | 0 | 1 | 1 | 0 | 0 | j | j | j | j | 2 |  |  |  |  |  |  |  |  |  | 2 | C | j |  |  |  |  |  |  |  | 語数<br>1 | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                | 0                                                                                                      | 1 | 1 | 0 | 0 | j | j | j | j |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                        |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                | C                                                                                                      | j |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |
| 機能 :(A) (M(DP))<br>(X) (X)EXOR(j) j = 0 ~ 15                                                                                                                                                                                                                                                                                                                                                                     | 分類 : RAM・レジスタ間転送命令<br>詳細説明 : M(DP)の内容をレジスタAに転送した後、レジスタXの内容とイミディエイトフィールドの値との排他的論理和をとり、その結果をレジスタXに格納します。 |   |   |   |   |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |  |  |  |         |            |              |             |

**TAMR** (Transfer data to Accumulator from register MR)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                             | D <sub>0</sub> | 語数                                                    | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-------------------------------------------------------|-------|---------|--------|---|---|---|---|---|-------|--|--|--|--|--|--|--|--|--|--------------|---------------|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2 5 2</td></tr> </table> | 1              | 0                                                     | 0     | 1       | 0      | 1 | 0 | 0 | 1 | 0 | 2 5 2 |  |  |  |  |  |  |  |  |  | <sub>2</sub> | <sub>16</sub> | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                | 0              | 0                                                     | 1     | 0       | 1      | 0 | 0 | 1 | 0 |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 2 5 2                                                                                                                                                                                                                                                            |                |                                                       |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 機能 :(A) (MR)                                                                                                                                                                                                                                                     |                | 分類 : クロック制御命令<br>詳細説明 : クロック制御レジスタMRの内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |

**TAPU0** (Transfer data to Accumulator from register PU0)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                             | D <sub>0</sub> | 語数                                                   | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|------------------------------------------------------|-------|---------|--------|---|---|---|---|---|-------|--|--|--|--|--|--|--|--|--|--------------|---------------|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2 5 7</td></tr> </table> | 1              | 0                                                    | 0     | 1       | 0      | 1 | 0 | 1 | 1 | 1 | 2 5 7 |  |  |  |  |  |  |  |  |  | <sub>2</sub> | <sub>16</sub> | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                | 0              | 0                                                    | 1     | 0       | 1      | 0 | 1 | 1 | 1 |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 2 5 7                                                                                                                                                                                                                                                            |                |                                                      |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 機能 :(A) (PU0)                                                                                                                                                                                                                                                    |                | 分類 : 入出力命令<br>詳細説明 : プルアップ制御レジスタPU0の内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |

**TAPU1** (Transfer data to Accumulator from register PU1)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                             | D <sub>0</sub> | 語数                                                   | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|------------------------------------------------------|-------|---------|--------|---|---|---|---|---|-------|--|--|--|--|--|--|--|--|--|--------------|---------------|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2 5 E</td></tr> </table> | 1              | 0                                                    | 0     | 1       | 0      | 1 | 1 | 1 | 1 | 0 | 2 5 E |  |  |  |  |  |  |  |  |  | <sub>2</sub> | <sub>16</sub> | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                | 0              | 0                                                    | 1     | 0       | 1      | 1 | 1 | 1 | 0 |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 2 5 E                                                                                                                                                                                                                                                            |                |                                                      |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 機能 :(A) (PU1)                                                                                                                                                                                                                                                    |                | 分類 : 入出力命令<br>詳細説明 : プルアップ制御レジスタPU0の内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |

**TAQ1** (Transfer data to Accumulator from register Q1)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                             | D <sub>0</sub> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|-------|--|--|--|--|--|--|--|--|--|--------------|---------------|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2 4 4</td></tr> </table> | 1              | 0                                                   | 0     | 1       | 0      | 0 | 0 | 1 | 0 | 0 | 2 4 4 |  |  |  |  |  |  |  |  |  | <sub>2</sub> | <sub>16</sub> | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                | 0              | 0                                                   | 1     | 0       | 0      | 0 | 1 | 0 | 0 |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 2 4 4                                                                                                                                                                                                                                                            |                |                                                     |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |
| 機能 :(A) (Q1)                                                                                                                                                                                                                                                     |                | 分類 : A/D変換命令<br>詳細説明 : A/D制御レジスタQ1の内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |       |  |  |  |  |  |  |  |  |  |              |               |   |   |   |   |

**TAQ2 (Transfer data to Accumulator from register Q2)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                 | 語数                                                  | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="margin-left: auto; margin-right: auto;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td></tr> <tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr> <tr><td>2</td><td>4</td><td>5</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr> </table> | 1                                                   | 0     | 0             | 1      | 0 | 0 | 0 | 1 | 0 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 4 | 5 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                     | 0                                                   | 0     | 1             | 0      | 0 | 0 | 1 | 0 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                          |                                                     |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                     | 4                                                   | 5     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(A) (Q2)                                                                                                                                                                                                                                                                                                                                                          | 分類 : A/D変換命令<br>詳細説明 : A/D制御レジスタQ2の内容を、レジスタAへ転送します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TAQ3 (Transfer data to Accumulator from register Q3)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                 | 語数                                                  | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="margin-left: auto; margin-right: auto;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr> <tr><td>2</td><td>4</td><td>6</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr> </table> | 1                                                   | 0     | 0             | 1      | 0 | 0 | 0 | 1 | 1 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 4 | 6 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                     | 0                                                   | 0     | 1             | 0      | 0 | 0 | 1 | 1 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                          |                                                     |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                     | 4                                                   | 6     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(A) (Q3)                                                                                                                                                                                                                                                                                                                                                          | 分類 : A/D変換命令<br>詳細説明 : A/D制御レジスタQ3の内容を、レジスタAへ転送します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TASP (Transfer data to Accumulator from Stack Pointer)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                 | 語数                                                                                                                                                                | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="margin-left: auto; margin-right: auto;"> <tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr> <tr><td>0</td><td>5</td><td>0</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr> </table> | 0                                                                                                                                                                 | 0     | 0             | 1      | 0 | 1 | 0 | 0 | 0 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 5 | 0 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                     | 0                                                                                                                                                                 | 0     | 1             | 0      | 1 | 0 | 0 | 0 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                                                                   |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                     | 5                                                                                                                                                                 | 0     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(A <sub>2</sub> ~ A <sub>0</sub> ) (SP <sub>2</sub> ~ SP <sub>0</sub> )<br>(A <sub>3</sub> ) 0                                                                                                                                                                                                                                                                    | 分類 : レジスタ間転送命令<br>詳細説明 : スタックポインタ(SP)の内容を、レジスタAの下位3ビット(A <sub>2</sub> ~ A <sub>0</sub> )へ転送します。<br><br>留意点 : TASP命令実行後、レジスタAの最上位ビット(A <sub>3</sub> )には“0”が格納されます。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TAV1 (Transfer data to Accumulator from register V1)**

| 機械語 : D <sub>9</sub> <span style="float: right;">D<sub>0</sub></span>                                                                                                                                                                                                                                                                                                 | 語数                                                    | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="margin-left: auto; margin-right: auto;"> <tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: center;"><sub>2</sub></td></tr> <tr><td>0</td><td>5</td><td>4</td><td colspan="6" style="text-align: right;"><sub>16</sub></td></tr> </table> | 0                                                     | 0     | 0             | 1      | 0 | 1 | 0 | 1 | 0 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 5 | 4 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                     | 0                                                     | 0     | 1             | 0      | 1 | 0 | 1 | 0 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                          |                                                       |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                     | 5                                                     | 4     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(A) (V1)                                                                                                                                                                                                                                                                                                                                                          | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み制御レジスタV1の内容を、レジスタAへ転送します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TAV2 (Transfer data to Accumulator from register V2)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                    | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                               | 1                                                     | 1     | -       | -      |
| 機能 :(A) (V2)                                                                                                                                                                                                  | 分類 : 割り込み制御命令<br>詳細説明 : 割り込み制御レジスタV2の内容を、レジスタAへ転送します。 |       |         |        |
|                                                                                                                                                                                                               |                                                       |       |         |        |

**TAW1 (Transfer data to Accumulator from register W1)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                               | 1                                                   | 1     | -       | -      |
| 機能 :(A) (W1)                                                                                                                                                                                                  | 分類 : タイマ操作命令<br>詳細説明 : タイマ制御レジスタW1の内容を、レジスタAへ転送します。 |       |         |        |
|                                                                                                                                                                                                               |                                                     |       |         |        |

**TAW2 (Transfer data to Accumulator from register W2)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                                   | 1                                                   | 1     | -       | -      |
| 機能 :(A) (W2)                                                                                                                                                                                                      | 分類 : タイマ操作命令<br>詳細説明 : タイマ制御レジスタW2の内容を、レジスタAへ転送します。 |       |         |        |
|                                                                                                                                                                                                                   |                                                     |       |         |        |

**TAW3 (Transfer data to Accumulator from register W3)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                                   | 1                                                   | 1     | -       | -      |
| 機能 :(A) (W3)                                                                                                                                                                                                      | 分類 : タイマ操作命令<br>詳細説明 : タイマ制御レジスタW3の内容を、レジスタAへ転送します。 |       |         |        |
|                                                                                                                                                                                                                   |                                                     |       |         |        |

**TAW4 (Transfer data to Accumulator from register W4)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                 | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td></tr> <tr><td colspan="10"><sub>2</sub></td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>4</td><td>E</td></tr> <tr><td colspan="3"><sub>16</sub></td></tr> </table> | 1                                                   | 0     | 0       | 1      | 0 | 0 | 1 | 1 | 1 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 4 | E | <sub>16</sub> |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                   | 0                                                   | 0     | 1       | 0      | 0 | 1 | 1 | 1 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                        |                                                     |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                   | 4                                                   | E     |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>16</sub>                                                                                                                                                                                                                                                                                                                                                                                                       |                                                     |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 機能 :(A) (W4)                                                                                                                                                                                                                                                                                                                                                                                                        | 分類 : タイマ操作命令<br>詳細説明 : タイマ制御レジスタW4の内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |

**TAW5 (Transfer data to Accumulator from register W5)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                 | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td></tr> <tr><td colspan="10"><sub>2</sub></td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>4</td><td>F</td></tr> <tr><td colspan="3"><sub>16</sub></td></tr> </table> | 1                                                   | 0     | 0       | 1      | 0 | 0 | 1 | 1 | 1 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 4 | F | <sub>16</sub> |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                   | 0                                                   | 0     | 1       | 0      | 0 | 1 | 1 | 1 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                        |                                                     |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                   | 4                                                   | F     |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>16</sub>                                                                                                                                                                                                                                                                                                                                                                                                       |                                                     |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 機能 :(A) (W5)                                                                                                                                                                                                                                                                                                                                                                                                        | 分類 : タイマ操作命令<br>詳細説明 : タイマ制御レジスタW5の内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |

**TAW6 (Transfer data to Accumulator from register W6)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                 | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td></tr> <tr><td colspan="10"><sub>2</sub></td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>2</td><td>5</td><td>0</td></tr> <tr><td colspan="3"><sub>16</sub></td></tr> </table> | 1                                                   | 0     | 0       | 1      | 0 | 1 | 0 | 0 | 0 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 5 | 0 | <sub>16</sub> |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                                                                                                   | 0                                                   | 0     | 1       | 0      | 1 | 0 | 0 | 0 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                        |                                                     |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                   | 5                                                   | 0     |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>16</sub>                                                                                                                                                                                                                                                                                                                                                                                                       |                                                     |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 機能 :(A) (W6)                                                                                                                                                                                                                                                                                                                                                                                                        | 分類 : タイマ操作命令<br>詳細説明 : タイマ制御レジスタW6の内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |

**TAX (Transfer data to Accumulator from register X)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                                                                                                                 | 語数                                              | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="10"><sub>2</sub></td></tr> </table> <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>0</td><td>5</td><td>2</td></tr> <tr><td colspan="3"><sub>16</sub></td></tr> </table> | 0                                               | 0     | 0       | 1      | 0 | 1 | 0 | 0 | 1 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 0 | 5 | 2 | <sub>16</sub> |  |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                   | 0                                               | 0     | 1       | 0      | 1 | 0 | 0 | 1 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                                                                                                                        |                                                 |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 0                                                                                                                                                                                                                                                                                                                                                                                                                   | 5                                               | 2     |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| <sub>16</sub>                                                                                                                                                                                                                                                                                                                                                                                                       |                                                 |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |
| 機能 :(A) (X)                                                                                                                                                                                                                                                                                                                                                                                                         | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタXの内容を、レジスタAへ転送します。 |       |         |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |   |   |   |   |

**TAY** (Transfer data to Accumulator from register Y)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                             | D <sub>0</sub>                                  | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|---|---|----|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>1</td></tr><tr><td>2</td><td>0</td><td>1</td><td>F</td><td>16</td></tr></table> | 0                                               | 0  | 0     | 0       | 0      | 1 | 1 | 1 | 1 | 2 | 0 | 1 | F | 16 |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                | 0                                               | 0  | 0     | 0       | 1      | 1 | 1 | 1 |   |   |   |   |   |    |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                | 0                                               | 1  | F     | 16      |        |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
| 機能 :(A) (Y)                                                                                                                                                                                                                                      | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタYの内容を、レジスタAへ転送します。 |    |       |         |        |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|                                                                                                                                                                                                                                                  |                                                 |    |       |         |        |   |   |   |   |   |   |   |   |    |  |   |   |   |   |

**TAZ** (Transfer data to Accumulator from register Z)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                       | D <sub>0</sub>                                                                                                         | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|---|---|---|----|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td><td>1</td></tr><tr><td>2</td><td>0</td><td>5</td><td>3</td><td>16</td></tr></table> | 0                                                                                                                      | 0  | 0     | 1       | 0      | 1 | 0 | 0 | 1 | 1 | 2 | 0 | 5 | 3 | 16 |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                          | 0                                                                                                                      | 0  | 1     | 0       | 1      | 0 | 0 | 1 | 1 |   |   |   |   |   |    |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                          | 0                                                                                                                      | 5  | 3     | 16      |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
| 機能 :(A1、 A0) (Z <sub>1</sub> 、 Z <sub>0</sub> )<br>(A3、 A2) 0                                                                                                                                                                                              | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタZの内容を、レジスタAの下位2ビット(A1、 A0)へ転送します。<br><br>留意点 : TAZ命令実行後、レジスタAの上位2ビット(A3、 A2)には“0”が格納されます。 |    |       |         |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|                                                                                                                                                                                                                                                            |                                                                                                                        |    |       |         |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |

**TBA** (Transfer data to register B from Accumulator)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                       | D <sub>0</sub>                                  | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|---|---|---|----|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td></tr><tr><td>2</td><td>0</td><td>0</td><td>E</td><td>16</td></tr></table> | 0                                               | 0  | 0     | 0       | 0      | 0 | 1 | 1 | 1 | 0 | 2 | 0 | 0 | E | 16 |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                          | 0                                               | 0  | 0     | 0       | 0      | 1 | 1 | 1 | 0 |   |   |   |   |   |    |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                          | 0                                               | 0  | E     | 16      |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
| 機能 :(B) (A)                                                                                                                                                                                                                                                | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタAの内容を、レジスタBへ転送します。 |    |       |         |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|                                                                                                                                                                                                                                                            |                                                 |    |       |         |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |

**TD<sub>A</sub>** (Transfer data to register D from Accumulator)

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                       | D <sub>0</sub>                                                                           | 語数 | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------|----|-------|---------|--------|---|---|---|---|---|---|---|---|---|----|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td><td>1</td></tr><tr><td>2</td><td>0</td><td>2</td><td>9</td><td>16</td></tr></table> | 0                                                                                        | 0  | 0     | 0       | 1      | 0 | 1 | 0 | 0 | 1 | 2 | 0 | 2 | 9 | 16 |  | 1 | 1 | - | - |
| 0                                                                                                                                                                                                                                                          | 0                                                                                        | 0  | 0     | 1       | 0      | 1 | 0 | 0 | 1 |   |   |   |   |   |    |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                          | 0                                                                                        | 2  | 9     | 16      |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
| 機能 :(DR <sub>2</sub> ~ DR <sub>0</sub> ) (A <sub>2</sub> ~ A <sub>0</sub> )                                                                                                                                                                                | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタAの下位3ビット(A <sub>2</sub> ~ A <sub>0</sub> )の内容を、レジスタDへ転送します。 |    |       |         |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |
|                                                                                                                                                                                                                                                            |                                                                                          |    |       |         |        |   |   |   |   |   |   |   |   |   |    |  |   |   |   |   |

**TEAB** (Transfer data to register E from Accumulator and register B)

| 機械語 : D <sub>9</sub>                                                                 | D <sub>0</sub>                                                                                                                                   | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|--------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|                                                                                      |                                                                                                                                                  | 1  | 1     | -       | -      |
| 機能 :(E <sub>7</sub> ~ E <sub>4</sub> ) (B)<br>(E <sub>3</sub> ~ E <sub>0</sub> ) (A) | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタBの内容をレジスタEの上位4ビット(E <sub>7</sub> ~ E <sub>4</sub> )へ、レジスタAの内容をレジスタEの下位4ビット(E <sub>3</sub> ~ E <sub>0</sub> )へ転送します。 |    |       |         |        |
|                                                                                      |                                                                                                                                                  |    |       |         |        |

**TFR0A** (Transfer data to register FR0 from Accumulator)

| 機械語 : D <sub>9</sub> | D <sub>0</sub>                                         | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------|--------------------------------------------------------|----|-------|---------|--------|
|                      |                                                        | 1  | 1     | -       | -      |
| 機能 :(FR0) (A)        | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポート出力形式制御レジスタFR0へ転送します。 |    |       |         |        |
|                      |                                                        |    |       |         |        |

**TFR1A** (Transfer data to register FR1 from Accumulator)

| 機械語 : D <sub>9</sub> | D <sub>0</sub>                                         | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------|--------------------------------------------------------|----|-------|---------|--------|
|                      |                                                        | 1  | 1     | -       | -      |
| 機能 :(FR1) (A)        | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポート出力形式制御レジスタFR1へ転送します。 |    |       |         |        |
|                      |                                                        |    |       |         |        |

**TFR2A** (Transfer data to register FR2 from Accumulator)

| 機械語 : D <sub>9</sub> | D <sub>0</sub>                                         | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------|--------------------------------------------------------|----|-------|---------|--------|
|                      |                                                        | 1  | 1     | -       | -      |
| 機能 :(FR2) (A)        | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポート出力形式制御レジスタFR2へ転送します。 |    |       |         |        |
|                      |                                                        |    |       |         |        |

**TFR3A (Transfer data to register FR3 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                           | 語数                                                     | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---------------------|--|--|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2 2 B<sub>16</sub></td></tr> </table> | 1                                                      | 0     | 0       | 0      | 1 | 0 | 1 | 0 | 1 | 1 | 2 2 B <sub>16</sub> |  |  |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                             | 0                                                      | 0     | 0       | 1      | 0 | 1 | 0 | 1 | 1 |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 2 2 B <sub>16</sub>                                                                                                                                                                                                                                                           |                                                        |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(FR3) (A)                                                                                                                                                                                                                                                                 | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、ポート出力形式制御レジスタFR3へ転送します。 |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                               |                                                        |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |

**TI1A (Transfer data to register I1 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                           | 語数                                                    | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---------------------|--|--|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td></tr> <tr><td colspan="10" style="text-align: right;">2 1 7<sub>16</sub></td></tr> </table> | 1                                                     | 0     | 0       | 0      | 0 | 1 | 0 | 1 | 1 | 1 | 2 1 7 <sub>16</sub> |  |  |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                             | 0                                                     | 0     | 0       | 0      | 1 | 0 | 1 | 1 | 1 |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 2 1 7 <sub>16</sub>                                                                                                                                                                                                                                                           |                                                       |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(I1) (A)                                                                                                                                                                                                                                                                  | 分類 : 割り込み制御命令<br>詳細説明 : レジスタAの内容を、割り込み制御レジスタI1へ転送します。 |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                               |                                                       |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |

**TI2A (Transfer data to register I2 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                           | 語数                                                    | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---------------------|--|--|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>0</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2 1 8<sub>16</sub></td></tr> </table> | 1                                                     | 0     | 0       | 0      | 0 | 1 | 1 | 0 | 0 | 0 | 2 1 8 <sub>16</sub> |  |  |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                             | 0                                                     | 0     | 0       | 0      | 1 | 1 | 0 | 0 | 0 |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 2 1 8 <sub>16</sub>                                                                                                                                                                                                                                                           |                                                       |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(I2) (A)                                                                                                                                                                                                                                                                  | 分類 : 割り込み制御命令<br>詳細説明 : レジスタAの内容を、割り込み制御レジスタI2へ転送します。 |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                               |                                                       |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |

**TJ1A (Transfer data to register J1 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                           | 語数                                                        | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|---------------------|--|--|--|--|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"> <tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td></tr> <tr><td colspan="10" style="text-align: right;">2 0 2<sub>16</sub></td></tr> </table> | 1                                                         | 0     | 0       | 0      | 0 | 0 | 0 | 0 | 1 | 0 | 2 0 2 <sub>16</sub> |  |  |  |  |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                             | 0                                                         | 0     | 0       | 0      | 0 | 0 | 0 | 1 | 0 |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 2 0 2 <sub>16</sub>                                                                                                                                                                                                                                                           |                                                           |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
| 機能 :(J1) (A)                                                                                                                                                                                                                                                                  | 分類 : シリアルI/O命令<br>詳細説明 : レジスタAの内容を、シリアルI/O制御レジスタJ1へ転送します。 |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |
|                                                                                                                                                                                                                                                                               |                                                           |       |         |        |   |   |   |   |   |   |                     |  |  |  |  |  |  |  |  |  |   |   |   |   |

**TK0A (Transfer data to register K0 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                        | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td><td>1</td><td>1</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>1</td><td>B</td><td colspan="6"><sub>16</sub></td></tr></table> | 1                                                         | 0     | 0             | 0      | 0 | 1 | 1 | 0 | 1 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 1 | B | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                  | 0                                                         | 0     | 0             | 0      | 1 | 1 | 0 | 1 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                           |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                  | 1                                                         | B     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(K0) (A)                                                                                                                                                                                                                                                                                                       | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、キーオンウェイクアップ制御レジスタK0へ転送します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TK1A (Transfer data to register K1 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                        | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>1</td><td>4</td><td colspan="6"><sub>16</sub></td></tr></table> | 1                                                         | 0     | 0             | 0      | 0 | 1 | 0 | 1 | 0 | 0 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 1 | 4 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                  | 0                                                         | 0     | 0             | 0      | 1 | 0 | 1 | 0 | 0 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                           |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                  | 1                                                         | 4     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(K1) (A)                                                                                                                                                                                                                                                                                                       | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、キーオンウェイクアップ制御レジスタK1へ転送します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TK2A (Transfer data to register K2 from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                        | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>1</td><td>5</td><td colspan="6"><sub>16</sub></td></tr></table> | 1                                                         | 0     | 0             | 0      | 0 | 1 | 0 | 1 | 0 | 1 | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | 1 | 5 | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                  | 0                                                         | 0     | 0             | 0      | 1 | 0 | 1 | 0 | 1 |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                           |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                  | 1                                                         | 5     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(K2) (A)                                                                                                                                                                                                                                                                                                       | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、キーオンウェイクアップ制御レジスタK2へ転送します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TMA j (Transfer data to Memory from Accumulator)**

| 機械語 : D <sub>9</sub> D <sub>0</sub>                                                                                                                                                                                                                                                                                | 語数                                                                                                     | サイクル数 | フラグ C Y       | スキップ条件 |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|-------|---------------|--------|---|---|---|---|---|---|--------------|--|--|--|--|--|--|--|--|--|---|---|---|---------------|--|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>j</td><td>j</td><td>j</td><td>j</td></tr><tr><td colspan="10"><sub>2</sub></td></tr><tr><td>2</td><td>B</td><td>j</td><td colspan="6"><sub>16</sub></td></tr></table> | 1                                                                                                      | 0     | 1             | 0      | 1 | 1 | j | j | j | j | <sub>2</sub> |  |  |  |  |  |  |  |  |  | 2 | B | j | <sub>16</sub> |  |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                  | 0                                                                                                      | 1     | 0             | 1      | 1 | j | j | j | j |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| <sub>2</sub>                                                                                                                                                                                                                                                                                                       |                                                                                                        |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                  | B                                                                                                      | j     | <sub>16</sub> |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |
| 機能 :(M(DP)) (A)<br>(X) (X)EXOR(j) j = 0 ~ 15                                                                                                                                                                                                                                                                       | 分類 : RAM・レジスタ間転送命令<br>詳細説明 : レジスタAの内容をM(DP)へ転送した後、レジスタXの内容とイミディエイトフィールドの値との排他的論理和をとり、その結果をレジスタXに格納します。 |       |               |        |   |   |   |   |   |   |              |  |  |  |  |  |  |  |  |  |   |   |   |               |  |  |  |  |  |   |   |   |   |

**TMRA** (Transfer data to register MR from Accumulator)

| 機械語 : D <sub>9</sub>                                                              | D <sub>0</sub>                                                                    | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-----------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|----|-------|---------|--------|
|  |  | 1  | 1     | -       | -      |
| 機能 :(MR) (A)                                                                      | 分類 : クロック制御命令<br>詳細説明 : レジスタAの内容を、クロック制御レジスタMRへ転送します。                             |    |       |         |        |
|                                                                                   |                                                                                   |    |       |         |        |

**TPAA** (Transfer data to register PA from Accumulator)

| 機械語 : D <sub>9</sub>                                                              | D <sub>0</sub>                                                                    | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-----------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|----|-------|---------|--------|
|  |  | 1  | 1     | -       | -      |
| 機能 :(PA0) (Ao)                                                                    | 分類 : タイマ操作命令<br>詳細説明 : レジスタAの最下位ビット(Ao)内容を、タイマ制御レジスタPAへ転送します。                     |    |       |         |        |
|                                                                                   |                                                                                   |    |       |         |        |

**TPSAB** (Transfer data to Pre-Scaler from Accumulator and register B)

| 機械語 : D <sub>9</sub>                                                                 | D <sub>0</sub>                                                                                       | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|--------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|   |                   | 1  | 1     | -       | -      |
| 機能 :(RPS7 ~ RPS4) (B)<br>(TPS7 ~ TPS4) (B)<br>(RPS3 ~ RPS0) (A)<br>(TPS3 ~ TPS0) (A) | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をプリスケーラとリロードレジスタRPSの上位4ビットへ、レジスタAの内容をプリスケーラとリロードレジスタRPSの下位4ビットへ転送します。 |    |       |         |        |
|                                                                                      |                                                                                                      |    |       |         |        |

**TPU0A** (Transfer data to register PU0 from Accumulator)

| 機械語 : D <sub>9</sub>                                                                | D <sub>0</sub>                                                                      | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|----|-------|---------|--------|
|  |  | 1  | 1     | -       | -      |
| 機能 :(PU0) (A)                                                                       | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、プルアップ制御レジスタPU0へ転送します。                                |    |       |         |        |
|                                                                                     |                                                                                     |    |       |         |        |

**TPU1A (Transfer data to register PU1 from Accumulator)**

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                                      | D <sub>0</sub> | 語数                                                   | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|------------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td><td>1</td><td>1</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>2</td><td>E</td><td></td><td></td><td></td></tr></table> <sub>16</sub> | 1              | 0                                                    | 0     | 0       | 1      | 0 | 1 | 1 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 2 | E |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                         | 0              | 0                                                    | 0     | 1       | 0      | 1 | 1 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         |                |                                                      |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         | 2              | E                                                    |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 機能 :(PU1) (A)                                                                                                                                                                                                                                                                                                                             |                | 分類 : 入出力命令<br>詳細説明 : レジスタAの内容を、プルアップ制御レジスタPU1へ転送します。 |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |

**TQ1A (Transfer data to register Q1 from Accumulator)**

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                                      | D <sub>0</sub> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>0</td><td>4</td><td></td><td></td><td></td></tr></table> <sub>16</sub> | 1              | 0                                                   | 0     | 0       | 0      | 0 | 0 | 1 | 0 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 0 | 4 |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                         | 0              | 0                                                   | 0     | 0       | 0      | 0 | 1 | 0 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         |                |                                                     |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         | 0              | 4                                                   |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 機能 :(Q1) (A)                                                                                                                                                                                                                                                                                                                              |                | 分類 : A/D変換命令<br>詳細説明 : レジスタAの内容を、A/D制御レジスタQ1へ転送します。 |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |

**TQ2A (Transfer data to register Q2 from Accumulator)**

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                                      | D <sub>0</sub> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>0</td><td>1</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>0</td><td>5</td><td></td><td></td><td></td></tr></table> <sub>16</sub> | 1              | 0                                                   | 0     | 0       | 0      | 0 | 0 | 1 | 0 | 1 | 2 |  |  |  |  |  |  |  |  |  | 2 | 0 | 5 |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                         | 0              | 0                                                   | 0     | 0       | 0      | 0 | 1 | 0 | 1 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         |                |                                                     |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         | 0              | 5                                                   |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 機能 :(Q2) (A)                                                                                                                                                                                                                                                                                                                              |                | 分類 : A/D変換命令<br>詳細説明 : レジスタAの内容を、A/D制御レジスタQ2へ転送します。 |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |

**TQ3A (Transfer data to register Q3 from Accumulator)**

| 機械語 : D <sub>9</sub>                                                                                                                                                                                                                                                                                                                      | D <sub>0</sub> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|-----------------------------------------------------|-------|---------|--------|---|---|---|---|---|---|--|--|--|--|--|--|--|--|--|---|---|---|--|--|--|--|---|---|---|---|
| <table border="1" style="display: inline-table; vertical-align: middle;"><tr><td>1</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>1</td><td>1</td><td>0</td></tr><tr><td colspan="10" style="text-align: right;">2</td></tr><tr><td>2</td><td>0</td><td>6</td><td></td><td></td><td></td></tr></table> <sub>16</sub> | 1              | 0                                                   | 0     | 0       | 0      | 0 | 0 | 1 | 1 | 0 | 2 |  |  |  |  |  |  |  |  |  | 2 | 0 | 6 |  |  |  |  | 1 | 1 | - | - |
| 1                                                                                                                                                                                                                                                                                                                                         | 0              | 0                                                   | 0     | 0       | 0      | 0 | 1 | 1 | 0 |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         |                |                                                     |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 2                                                                                                                                                                                                                                                                                                                                         | 0              | 6                                                   |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |
| 機能 :(Q3) (A)                                                                                                                                                                                                                                                                                                                              |                | 分類 : A/D変換命令<br>詳細説明 : レジスタAの内容を、A/D制御レジスタQ3へ転送します。 |       |         |        |   |   |   |   |   |   |  |  |  |  |  |  |  |  |  |   |   |   |  |  |  |  |   |   |   |   |

**TR1AB** (Transfer data to register R1 from Accumulator and register B)

| 機械語 : D <sub>9</sub>                    | D <sub>0</sub>     | 語数                                                                                                         | サイクル数 | フラグ C Y | スキップ条件 |  |
|-----------------------------------------|--------------------|------------------------------------------------------------------------------------------------------------|-------|---------|--------|--|
| $[1 \ 0 \ 0 \ 0 \ 1 \ 1 \ 1 \ 1 \ 1]_2$ | $[2 \ 3 \ F]_{16}$ | 1                                                                                                          | 1     | -       | -      |  |
| 機能 :(R17 ~ R14) (B)<br>(R13 ~ R10) (A)  |                    | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をリロードレジスタR1の上位4ビット(R17 ~ R14)へ、レジスタAの内容をリロードレジスタR1の下位4ビット(R13 ~ R10)へ転送します。 |       |         |        |  |
|                                         |                    |                                                                                                            |       |         |        |  |

**TR3AB** (Transfer data to register R3 from Accumulator and register B)

| 機械語 : D <sub>9</sub>                    | D <sub>0</sub>     | 語数                                                                                                         | サイクル数 | フラグ C Y | スキップ条件 |  |
|-----------------------------------------|--------------------|------------------------------------------------------------------------------------------------------------|-------|---------|--------|--|
| $[1 \ 0 \ 0 \ 0 \ 1 \ 1 \ 1 \ 0 \ 1]_2$ | $[2 \ 3 \ B]_{16}$ | 1                                                                                                          | 1     | -       | -      |  |
| 機能 :(R37 ~ R34) (B)<br>(R33 ~ R30) (A)  |                    | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をリロードレジスタR3の上位4ビット(R37 ~ R34)へ、レジスタAの内容をリロードレジスタR3の下位4ビット(R33 ~ R30)へ転送します。 |       |         |        |  |
|                                         |                    |                                                                                                            |       |         |        |  |

**TRGA** (Transfer data to register RG from Accumulator)

| 機械語 : D <sub>9</sub>                    | D <sub>0</sub>     | 語数                                                    | サイクル数 | フラグ C Y | スキップ条件 |  |
|-----------------------------------------|--------------------|-------------------------------------------------------|-------|---------|--------|--|
| $[1 \ 0 \ 0 \ 0 \ 0 \ 0 \ 1 \ 0 \ 0]_2$ | $[2 \ 0 \ 9]_{16}$ | 1                                                     | 1     | -       | -      |  |
| 機能 :(RG0) (A0)                          |                    | 分類 : クロック制御命令<br>詳細説明 : レジスタAの内容を、クロック制御レジスタRGへ転送します。 |       |         |        |  |
|                                         |                    |                                                       |       |         |        |  |

**TSIAB** (Transfer data to register SI from Accumulator and register B)

| 機械語 : D <sub>9</sub>                    | D <sub>0</sub>     | 語数                                                                                                 | サイクル数 | フラグ C Y | スキップ条件 |  |
|-----------------------------------------|--------------------|----------------------------------------------------------------------------------------------------|-------|---------|--------|--|
| $[1 \ 0 \ 0 \ 0 \ 1 \ 1 \ 1 \ 0 \ 0]_2$ | $[2 \ 3 \ 8]_{16}$ | 1                                                                                                  | 1     | -       | -      |  |
| 機能 :(SI7 ~ SI4) (B)<br>(SI3 ~ SI0) (A)  |                    | 分類 : タイマ操作命令<br>詳細説明 : レジスタBの内容をレジスタSIの上位4ビット(SI7 ~ SI4)へ、レジスタAの内容をレジスタSIの下位4ビット(SI3 ~ SI0)へ転送します。 |       |         |        |  |
|                                         |                    |                                                                                                    |       |         |        |  |

**TV1A (Transfer data to register V1 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                               | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|------------|--------------|-------------|
| 機能 :(V1) (A)                                                                                                                                                                                                  | 分類 : 割り込み制御命令<br>詳細説明 : レジスタAの内容を、割り込み制御レジスタV1へ転送します。 |            |              |             |

**TV2A (Transfer data to register V2 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                               | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|------------|--------------|-------------|
| 機能 :(V2) (A)                                                                                                                                                                                                  | 分類 : 割り込み制御命令<br>詳細説明 : レジスタAの内容を、割り込み制御レジスタV2へ転送します。 |            |              |             |

**TW1A(Transfer data to register W1 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                             | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|------------|--------------|-------------|
| 機能 :(W1) (A)                                                                                                                                                                                                      | 分類 : タイマ操作命令<br>詳細説明 : レジスタAの内容を、タイマ制御レジスタW1へ転送します。 |            |              |             |

**TW2A(Transfer data to register W2 from Accumulator)**

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数<br>1                                             | サイクル数<br>1 | フラグ C Y<br>- | スキップ条件<br>- |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|------------|--------------|-------------|
| 機能 :(W2) (A)                                                                                                                                                                                                      | 分類 : タイマ操作命令<br>詳細説明 : レジスタAの内容を、タイマ制御レジスタW2へ転送します。 |            |              |             |

**TW3A** (Transfer data to register W3 from Accumulator)

|                                                                                                                                                                                                               |                                                     |       |         |        |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|
| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |
|                                                                                                                                                                                                               | 1                                                   | 1     | -       | -      |
| 機能 :(W3) (A)                                                                                                                                                                                                  | 分類 : タイマ操作命令<br>詳細説明 : レジスタAの内容を、タイマ制御レジスタW3へ転送します。 |       |         |        |

## **TW4A** (Transfer data to register W4 from Accumulator)

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                  | サイクル数 | フラグ C Y | スキップ条件 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                               | 1                                                   | 1     | -       | -      |
| 機能 :(W4) (A)                                                                                                                                                                                                  | 分類 : タイマ制御命令<br>詳細説明 : レジスタAの内容を、タイマ制御レジスタW4へ転送します。 |       |         |        |

## **TW5A** (Transfer data to register W5 from Accumulator)

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                                   | 1                                                 | 1     | -       | -      |
| 機能 :(W5) (A)                                                                                                                                                                                                      | 分類: タイマ操作命令<br>詳細説明: レジスタAの内容を、タイマ制御レジスタW5へ転送します。 |       |         |        |

## **TW6A** (Transfer data to register W6 from Accumulator)

| 機械語 : D <sub>9</sub><br> D <sub>0</sub><br> | 語数                                                | サイクル数 | フラグ C Y | スキップ条件 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------|-------|---------|--------|
|                                                                                                                                                                                                                   | 1                                                 | 1     | -       | -      |
| 機能 :(W6) (A)                                                                                                                                                                                                      | 分類: タイマ制御命令<br>詳細説明: レジスタAの内容を、タイマ制御レジスタW6へ転送します。 |       |         |        |

**TYA** (Transfer data to register Y from Accumulator)

| 機械語 : D <sub>9</sub> | D <sub>0</sub>                                  | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|----------------------|-------------------------------------------------|----|-------|---------|--------|
|                      |                                                 | 1  | 1     | -       | -      |
| 機能 : (Y) (A)         | 分類 : レジスタ間転送命令<br>詳細説明 : レジスタAの内容を、レジスタYへ転送します。 |    |       |         |        |
|                      |                                                 |    |       |         |        |

**WRST**(Watchdog timer ReSeT)

| 機械語 : D <sub>9</sub>                | D <sub>0</sub>                                                                                                                                         | 語数 | サイクル数 | フラグ C Y | スキップ条件     |
|-------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|------------|
|                                     |                                                                                                                                                        | 1  | 1     | -       | (WDF1) = 1 |
| 機能 : (WDF1) = 1 ?<br>スキップ後、(WDF1) 0 | 分類 : その他<br>詳細説明 : ウオッチドッグタイマフラグ(WDF1)が“1”であれば、次の命令をスキップし、その後フラグWDF1をクリア(0)します。“0”ならば、そのまま次の命令を実行します。<br>また、DWDT命令実行直後にWRST命令を実行するとウォッチドッグタイマ機能を停止します。 |    |       |         |            |
|                                     |                                                                                                                                                        |    |       |         |            |

**XAM j** (eXchange Accumulator and Memory data)

| 機械語 : D <sub>9</sub>                          | D <sub>0</sub>                                                                                             | 語数 | サイクル数 | フラグ C Y | スキップ条件 |
|-----------------------------------------------|------------------------------------------------------------------------------------------------------------|----|-------|---------|--------|
|                                               |                                                                                                            | 1  | 1     | -       | -      |
| 機能 : (A) (M(DP))<br>(X) (X)EXOR(j) j = 0 ~ 15 | 分類 : RAM・レジスタ間転送命令<br>詳細説明 : M(DP)の内容とレジスタAの内容を交換した後、レジスタXの内容とイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。 |    |       |         |        |
|                                               |                                                                                                            |    |       |         |        |

**XAMD j** (eXchange Accumulator and Memory data and Decrement register Y and skip)

| 機械語 : D <sub>9</sub>                                         | D <sub>0</sub>                                                                                                                                                                          | 語数 | サイクル数 | フラグ C Y | スキップ条件   |
|--------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|---------|----------|
|                                                              |                                                                                                                                                                                         | 1  | 1     | -       | (Y) = 15 |
| 機能 : (A) (M(DP))<br>(X) (X)EXOR(j) j = 0 ~ 15<br>(Y) (Y) - 1 | 分類 : RAM・レジスタ間転送命令<br>詳細説明 : M(DP)の内容とレジスタAの内容を交換した後、レジスタXの内容とイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。<br>また、レジスタYの内容を - 1 し、その結果が “15” であれば、次の命令をスキップします。“15”以外ならば、そのまま次の命令を実行します。 |    |       |         |          |
|                                                              |                                                                                                                                                                                         |    |       |         |          |

**XAMI j** (eXchange Accumulator and Memory data and Increment register Y and skip)

| 機械語 : D <sub>9</sub>                                                              | D <sub>0</sub>                                                                       | 語数 | サイクル数 | フラグ C Y | スキップ条件  |
|-----------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|----|-------|---------|---------|
|  |                                                                                      | 1  | 1     | -       | (Y) = 0 |
| 機能 : (A) (M(DP))                                                                  | 分類 : RAM・レジスタ間転送命令                                                                   |    |       |         |         |
| (X) (X)EXOR(j) j = 0 ~ 15                                                         | 詳細説明 : M(DP)の内容とレジスタAの内容を交換した後、レジスタXの内容とイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。 |    |       |         |         |
| (Y) (Y) + 1                                                                       | また、レジスタYの内容を +1 し、その結果が "0" であれば、次の命令をスキップします。“0”以外ならば、そのまま次の命令を実行します。               |    |       |         |         |

[機能分類別]機械語命令一覧表

| 分類            | 命令記号     | 命令コード |    |    |    |    |    |    |    |    | 語数 | サイクル数 | 機能        |                                      |                                                        |
|---------------|----------|-------|----|----|----|----|----|----|----|----|----|-------|-----------|--------------------------------------|--------------------------------------------------------|
|               |          | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |       |           |                                      |                                                        |
| レジスタ間転送命令     | TAB      | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 1  | 0  | 0     | 1         | (A) (B)                              |                                                        |
|               | TBA      | 0     | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 0     | 1         | (B) (A)                              |                                                        |
|               | TAY      | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 1  | 1  | 0     | 1         | (A) (Y)                              |                                                        |
|               | TYA      | 0     | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 0     | 1         | (Y) (A)                              |                                                        |
|               | TEAB     | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 1  | 0  | 0     | 1         | (E7 ~ E4) (B)<br>(E3 ~ E0) (A)       |                                                        |
|               | TABLE    | 0     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 0     | 2         | A<br>(B) (E7 ~ E4)<br>(A) (E3 ~ E0)  |                                                        |
|               | TDA      | 0     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 1  | 0     | 2         | 9<br>(DR2 ~ DR0) (A2 ~ A0)           |                                                        |
|               | TAD      | 0     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 0  | 1  | 0     | 5         | 1<br>(A2 ~ A0) (DR2 ~ DR0)<br>(A3) 0 |                                                        |
|               | TAZ      | 0     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 1  | 1  | 0     | 5         | 3<br>(A1, A0) (Z1, Z0)<br>(A3, A2) 0 |                                                        |
|               | TAX      | 0     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 1  | 0  | 0     | 5         | 2<br>(A) (X)                         |                                                        |
| RAMアドレス命令     | TASP     | 0     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 0  | 0  | 0     | 5         | 0<br>(A2 ~ A0) (SP2 ~ SP0)<br>(A3) 0 |                                                        |
|               | LXY x, y | 1     | 1  | x3 | x2 | x1 | x0 | y3 | y2 | y1 | y0 | 3     | x y       | 1                                    | 1<br>(X) x, x = 0 ~ 15<br>(Y) y, y = 0 ~ 15            |
|               | LZ z     | 0     | 0  | 0  | 1  | 0  | 0  | 1  | 0  | z1 | z0 | 0     | 4 8<br>+z | 1                                    | 1<br>(Z) z, z = 0 ~ 3                                  |
|               | INY      | 0     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 0     | 1 3       | 1                                    | 1<br>(Y) (Y) + 1                                       |
| RAM・レジスタ間転送命令 | DEY      | 0     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 1  | 0     | 1 7       | 1                                    | 1<br>(Y) (Y) - 1                                       |
|               | TAM j    | 1     | 0  | 1  | 1  | 0  | 0  | j  | j  | j  | j  | 2     | C j       | 1                                    | 1<br>(A) (M(DP))<br>(X) EXOR (j) j = 0 ~ 15            |
|               | XAM j    | 1     | 0  | 1  | 1  | 0  | 1  | j  | j  | j  | j  | 2     | D j       | 1                                    | 1<br>(A) (M(DP))<br>(X) EXOR (j) j = 0 ~ 15            |
|               | XAMD j   | 1     | 0  | 1  | 1  | 1  | 1  | j  | j  | j  | j  | 2     | F j       | 1                                    | 1<br>(A) (M(DP))<br>(X) EXOR (j) j = 0 ~ 15<br>(Y) - 1 |
|               | XAMI j   | 1     | 0  | 1  | 1  | 1  | 0  | j  | j  | j  | j  | 2     | E j       | 1                                    | 1<br>(A) (M(DP))<br>(X) EXOR (j) j = 0 ~ 15<br>(Y) + 1 |
|               | TMA j    | 1     | 0  | 1  | 0  | 1  | 1  | j  | j  | j  | j  | 2     | B j       | 1                                    | 1<br>(M(DP)) (A)<br>(X) EXOR (j) j = 0 ~ 15            |

| スキップ条件   | フラグ<br>CY | 詳細説明                                                                                                                       |
|----------|-----------|----------------------------------------------------------------------------------------------------------------------------|
| -        | -         | レジスタBの内容を、レジスタAへ転送します。                                                                                                     |
| -        | -         | レジスタAの内容を、レジスタBへ転送します。                                                                                                     |
| -        | -         | レジスタYの内容を、レジスタAへ転送します。                                                                                                     |
| -        | -         | レジスタAの内容を、レジスタYへ転送します。                                                                                                     |
| -        | -         | レジスタA及びレジスタBの内容を、レジスタEへ転送します。                                                                                              |
| -        | -         | レジスタEの内容を、レジスタA及びレジスタBへ転送します。                                                                                              |
| -        | -         | レジスタAの内容を、レジスタDへ転送します。                                                                                                     |
| -        | -         | レジスタDの内容を、レジスタAへ転送します。                                                                                                     |
| -        | -         | レジスタZの内容を、レジスタAへ転送します。                                                                                                     |
| -        | -         | レジスタXの内容を、レジスタAへ転送します。                                                                                                     |
| -        | -         | スタックポインタ( S P )の内容を、レジスタAへ転送します。                                                                                           |
| 連続記述     | -         | イミディエイトフィールドの値xをレジスタXへロードし、イミディエイトフィールドの値yをレジスタYへロードします。<br>LXY命令を連続記述し、連続実行の場合は、最初に実行したLXY命令を除き、以下に連続記述されたLXY命令はスキップされます。 |
| (Y) = 0  | -         | イミディエイトフィールドの値zをレジスタZへロードします。                                                                                              |
| (Y) = 15 | -         | レジスタYの内容を +1 します。その結果、レジスタYの内容が" 0 "であれば、次の命令をスキップします。                                                                     |
| (Y) = 15 | -         | M(DP)の内容をレジスタAに転送した後、レジスタXとイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。                                                    |
| (Y) = 0  | -         | M(DP)とレジスタAの内容を交換した後、レジスタXとイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。                                                    |
| (Y) = 15 | -         | M(DP)とレジスタAの内容を交換した後、レジスタXとイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。<br>また、レジスタYの内容を -1 し、その結果が" 15 "のとき、次の命令をスキップします。  |
| (Y) = 0  | -         | M(DP)とレジスタAの内容を交換した後、レジスタXとイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。<br>また、レジスタYの内容を +1 し、その結果が" 0 "のとき、次の命令をスキップします。   |
| -        | -         | レジスタAの内容をM(DP)に転送した後、レジスタXとイミディエイトフィールドの値jとの排他的論理和をとり、その結果をレジスタXに格納します。                                                    |

| 分類      | 命令記号   | 命令コード |    |    |    |    |    |    |    |    | 語数 | サイクル数       | 機能 |                                                                                                                                                                                                                    |
|---------|--------|-------|----|----|----|----|----|----|----|----|----|-------------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|         |        | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |             |    |                                                                                                                                                                                                                    |
| 演算命令    | LA n   | 0     | 0  | 0  | 1  | 1  | 1  | n  | n  | n  | n  | 0 7 n       | 1  | 1 (A) n, n=0~15                                                                                                                                                                                                    |
|         | TABP p | 0     | 0  | 1  | 0  | p5 | p4 | p3 | p2 | p1 | p0 | 0 8 p<br>+p | 1  | (SP) (SP)+1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) (DR2~DR0 A3~A0)<br>(DR2) 0<br>(DR1, DR0) (ROM(PC)) <sub>9,8</sub><br>(B) (ROM(PC)) <sub>7~4</sub><br>(A) (ROM(PC)) <sub>3~0</sub><br>(SK(SP)) (PC)<br>(SP) (SP)-1 |
|         | AM     | 0     | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 0 0 A       | 1  | 1 (A) (A)+(M(DP))                                                                                                                                                                                                  |
|         | AMC    | 0     | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 0 0 B       | 1  | 1 (A) (A)+(M(DP))+CY<br>(CY) キャリ                                                                                                                                                                                   |
|         | A n    | 0     | 0  | 0  | 1  | 1  | 0  | n  | n  | n  | n  | 0 6 n       | 1  | 1 (A) (A)+n n=0~15                                                                                                                                                                                                 |
|         | AND    | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 0 1 8       | 1  | 1 (A) (A) AND (M(DP))                                                                                                                                                                                              |
|         | OR     | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 0 1 9       | 1  | 1 (A) (A) OR (M(DP))                                                                                                                                                                                               |
|         | SC     | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 0 0 7       | 1  | 1 (CY) 1                                                                                                                                                                                                           |
|         | RC     | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 0 0 6       | 1  | 1 (CY) 0                                                                                                                                                                                                           |
|         | SZC    | 0     | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 1  | 1  | 0 2 F       | 1  | 1 (CY)=0?                                                                                                                                                                                                          |
| ビット操作命令 | CMA    | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 0 1 C       | 1  | 1 (A) (A)                                                                                                                                                                                                          |
|         | RAR    | 0     | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 1  | 0 1 D       | 1  | 1 CY A3A2A1A0                                                                                                                                                                                                      |
|         | SB j   | 0     | 0  | 0  | 1  | 0  | 1  | 1  | 1  | j  | j  | 0 5 C+j     | 1  | 1 (Mj(DP)) 1 j=0~3                                                                                                                                                                                                 |
| 比較命令    | RB j   | 0     | 0  | 0  | 1  | 0  | 0  | 1  | 1  | j  | j  | 0 4 C+j     | 1  | 1 (Mj(DP)) 0 j=0~3                                                                                                                                                                                                 |
|         | SZB j  | 0     | 0  | 0  | 0  | 1  | 0  | 0  | 0  | j  | j  | 0 2 j       | 1  | 1 (Mj(DP))=0? j=0~3                                                                                                                                                                                                |
| 比較命令    | SEAM   | 0     | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 0  | 0 2 6       | 1  | 1 (A)=(M(DP))?                                                                                                                                                                                                     |
|         | SEA n  | 0     | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 0  | 1  | 0 2 5       | 2  | 2 (A)=n? n=0~15                                                                                                                                                                                                    |
|         |        | 0     | 0  | 0  | 1  | 1  | 1  | n  | n  | n  | n  | 0 7 n       |    |                                                                                                                                                                                                                    |

注 M34519M6の場合 p=0~47、M34519M8/E8の場合 p=0~63です。

| スキップ条件                      | フラグ<br>CY | 詳細説明                                                                                                                                                      |
|-----------------------------|-----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 連続記述                        | -         | イミディエイトフィールドの値nをレジスタAへロードします。<br>LA命令を連続記述し、連続実行の場合は、最初に実行したLA命令を除き、以下に連続記述されたLA命令はスキップされます。                                                              |
|                             | -         | pページのレジスタDとレジスタAで指定された(DR2 DR1 DR0 A3 A2 A1 A0) <sub>2</sub> 番地のROMパターンのうち、ビット9, 8をレジスタDに、ビット7~4をレジスタBに、ビット3~0をレジスタAへ転送します。<br>この命令を実行するときは、スタックを1段使用します。 |
| オーバフロー = 0                  | -         | レジスタAにM(DP)の内容を加え、結果をレジスタAに格納します。キャリフラグCYの内容は変化しません。                                                                                                      |
|                             | 0/1       | レジスタAにM(DP)の内容とキャリフラグCYの内容を加え、結果をレジスタAとキャリフラグCYに格納します。                                                                                                    |
|                             | -         | レジスタAにイミディエイトフィールドの値nを加えます。キャリフラグCYの内容は変化しません。<br>演算の結果、オーバフローしなければ次の命令をスキップします。                                                                          |
|                             | -         | レジスタAとM(DP)の内容の論理積をとり、結果をレジスタAに格納します。                                                                                                                     |
|                             | -         | レジスタAとM(DP)の内容の論理和をとり、結果をレジスタAに格納します。                                                                                                                     |
|                             | 1         | キャリフラグCYをセット(1)します。                                                                                                                                       |
|                             | 0         | キャリフラグCYをクリア(0)します。                                                                                                                                       |
| (CY) = 0                    | -         | キャリフラグCYの内容が"0"のとき、次の命令をスキップします。                                                                                                                          |
|                             | -         | レジスタAの内容の1の歩数をレジスタAに格納します。                                                                                                                                |
|                             | 0/1       | キャリフラグを含め、レジスタAを右へ1ビットローテーションします。                                                                                                                         |
| (Mi(DP)) = 0<br>ただし、j = 0~3 | -         | M(DP)の内容の第jビット(イミディエイトフィールドの値jで指定されたビット)をセット(1)します。                                                                                                       |
|                             | -         | M(DP)の内容の第jビット(イミディエイトフィールドの値jで指定されたビット)をクリア(0)します。                                                                                                       |
|                             | -         | M(DP)の内容の第jビット(イミディエイトフィールドの値jで指定されたビット)の内容が"0"のとき、次の命令をスキップします。                                                                                          |
| (A) = (M(DP))               | -         | レジスタAの内容とM(DP)の内容とが等しければ、次の命令をスキップします。                                                                                                                    |
| (A) = n                     | -         | レジスタAの内容とイミディエイトフィールドの値nとが等しければ、次の命令をスキップします。                                                                                                             |

| 分類           | 命令記号    | 命令コード |    |    |    |    |    |    |    |    |    | 語<br>数 | サイ<br>クル<br>数 | 機能                        |                                                            |                                                                        |                                |                                                   |
|--------------|---------|-------|----|----|----|----|----|----|----|----|----|--------|---------------|---------------------------|------------------------------------------------------------|------------------------------------------------------------------------|--------------------------------|---------------------------------------------------|
|              |         | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |        |               |                           |                                                            |                                                                        |                                |                                                   |
| プランチ命令       | B a     | 0     | 1  | 1  | a6 | a5 | a4 | a3 | a2 | a1 | a0 | 1      | 8             | (PCL) a6 ~ a0             |                                                            |                                                                        |                                |                                                   |
|              | BL p a  | 0     | 0  | 1  | 1  | 1  | p4 | p3 | p2 | p1 | p0 | 0      | E             | (PCH) p                   |                                                            |                                                                        |                                |                                                   |
|              |         | 1     | 0  | p5 | a6 | a5 | a4 | a3 | a2 | a1 | a0 | 2      | p             | (PCL) a6 ~ a0             |                                                            |                                                                        |                                |                                                   |
|              | BLA p   | 0     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0      | 1             | 0                         | (PCH) p                                                    |                                                                        |                                |                                                   |
|              |         | 1     | 0  | p5 | p4 | 0  | 0  | p3 | p2 | p1 | p0 | 2      | p             | (PCL) (DR2 ~ DR0 A3 ~ A0) |                                                            |                                                                        |                                |                                                   |
| サブルーチン呼び出し命令 | BM a    | 0     | 1  | 0  | a6 | a5 | a4 | a3 | a2 | a1 | a0 | 1      | a             | a                         | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) 2<br>(PCL) a6 ~ a0 |                                                                        |                                |                                                   |
|              | BML p a | 0     | 0  | 1  | 1  | 0  | p4 | p3 | p2 | p1 | p0 | 0      | C             | p                         | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) a6 ~ a0 |                                                                        |                                |                                                   |
|              |         | 1     | 0  | p5 | a6 | a5 | a4 | a3 | a2 | a1 | a0 | 2      | p             | a                         | +a                                                         |                                                                        |                                |                                                   |
|              | BMLA p  | 0     | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 0  | 0      | 0             | 3                         | 0                                                          | (SP) (SP) + 1<br>(SK(SP)) (PC)<br>(PCH) p<br>(PCL) (DR2 ~ DR0 A3 ~ A0) |                                |                                                   |
|              |         | 1     | 0  | p5 | p4 | 0  | 0  | p3 | p2 | p1 | p0 | 2      | p             | p                         |                                                            |                                                                        |                                |                                                   |
| リターン命令       | RTI     | 0     | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 1  | 0  | 0      | 4             | 6                         | 1                                                          | 1                                                                      | (PC) (SK(SP))<br>(SP) (SP) - 1 |                                                   |
|              | RT      | 0     | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 0      | 0             | 4                         | 4                                                          | 1                                                                      | 2                              | (PC) (SK(SP))<br>(SP) (SP) - 1                    |
|              | RTS     | 0     | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 1  | 0      | 0             | 4                         | 5                                                          | 1                                                                      | 2                              | (PC) (SK(SP))<br>(SP) (SP) - 1                    |
| 割り込み制御命令     | DI      | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0      | 0             | 0                         | 4                                                          | 1                                                                      | 1                              | (INTE) 0                                          |
|              | EI      | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 1      | 0             | 0                         | 5                                                          | 1                                                                      | 1                              | (INTE) 1                                          |
|              | SNZ0    | 0     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 0  | 0      | 0             | 3                         | 8                                                          | 1                                                                      | 1                              | V10 = 0:(EXF0) = 1? スキップ後 (EXF0) 0<br>V10 = 1:NOP |
|              | SNZ1    | 0     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 1  | 0      | 0             | 3                         | 9                                                          | 1                                                                      | 1                              | V11 = 0:(EXF1) = 1? スキップ後 (EXF1) 0<br>V11 = 1:NOP |

注 M34519M6の場合 p = 0 ~ 47、M34519M8/E8の場合 p = 0 ~ 63です。

| スキップ条件                           | フラグ<br>CY | 詳細説明                                                                                                                                                                                                                                                                                                 |
|----------------------------------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| -                                | -         | ページ内ブランチ:同一ページのa番地へブランチします。                                                                                                                                                                                                                                                                          |
| -                                | -         | ページ外ブランチ:pページのa番地へブランチします。                                                                                                                                                                                                                                                                           |
| -                                | -         | ページ外ブランチ:pページのレジスタD,レジスタAで指定された(DR2DR1DR0A3A2A1A0)2番地へブランチします。                                                                                                                                                                                                                                       |
| -                                | -         | 2ページのサブルーチン呼び出し:2ページのa番地のサブルーチンを呼び出します。                                                                                                                                                                                                                                                              |
| -                                | -         | サブルーチン呼び出し:pページのa番地のサブルーチンを呼び出します。                                                                                                                                                                                                                                                                   |
| -                                | -         | サブルーチン呼び出し:pページのレジスタD,レジスタAで指定された(DR2DR1DR0A3A2A1A0)2番地のサブルーチンを呼び出します。                                                                                                                                                                                                                               |
| 無条件スキップ                          | -         | 割り込み処理ルーチンからメインルーチンに戻ります。<br>データポインタ(X,Y,Z)、キャリフラグ、スキップステータス、LA/LXY連続記述によるNOPステータス、レジスタA、レジスタBの各値を割り込み直前の状態に復帰させます。<br>サブルーチンから、このサブルーチンを呼び出したルーチンに戻ります。<br>サブルーチンから、このサブルーチンを呼び出したルーチンに戻り、次の命令を無条件にスキップします。                                                                                         |
| V10=0:(EXF0)=1<br>V11=0:(EXF1)=1 | -         | 割り込み許可フラグ(INTE)をクリア(0)し、割り込み発生禁止状態にします。<br>割り込み許可フラグ(INTE)をセット(1)し、割り込み発生可能状態にします。<br>割り込み制御レジスタV1のビット0(V10)の内容が"0"で、外部0割り込み要求フラグEXF0が"1"のとき、次の命令をスキップします。スキップ後、外部0割り込み要求フラグEXF0をクリア(0)します。<br>割り込み制御レジスタV1のビット1(V11)の内容が"0"で、外部1割り込み要求フラグEXF1が"1"のとき、次の命令をスキップします。スキップ後、外部1割り込み要求フラグEXF1をクリア(0)します。 |

| 分類       | 命令記号  | 命令コード |    |    |    |    |    |    |    |    | 語<br>数 | サイ<br>クル<br>数 | 機能 |                   |
|----------|-------|-------|----|----|----|----|----|----|----|----|--------|---------------|----|-------------------|
|          |       | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0     |               |    |                   |
| 割り込み制御命令 | SZNI0 | 0     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 1  | 0      | 0             | 1  | I12=1:(INT0)="H"? |
|          | SNZI1 | 0     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 1  | 1      | 0             | 1  | I12=0:(INT0)="L"? |
|          | TAV1  | 0     | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 0      | 0             | 5  | (A) (V1)          |
|          | TV1A  | 0     | 0  | 0  | 0  | 1  | 1  | 1  | 1  | 1  | 1      | 0             | 3  | (V1) (A)          |
|          | TAV2  | 0     | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 1      | 0             | 5  | (A) (V2)          |
|          | TV2A  | 0     | 0  | 0  | 0  | 1  | 1  | 1  | 1  | 1  | 0      | 0             | 3  | (V2) (A)          |
|          | TAI1  | 1     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 1  | 1      | 2             | 5  | (A) (I1)          |
|          | TI1A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 1      | 2             | 1  | 7 (I1) (A)        |
|          | TAI2  | 1     | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 0      | 2             | 5  | (A) (I2)          |
|          | TI2A  | 1     | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 0      | 2             | 1  | 8 (I2) (A)        |
| タイム操作命令  | TPAA  | 1     | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 1  | 0      | 2             | A  | (PA0) (A0)        |
|          | TAW1  | 1     | 0  | 0  | 1  | 0  | 0  | 1  | 0  | 1  | 1      | 2             | 4  | B (A) (W1)        |
|          | TW1A  | 1     | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 0      | 2             | 0  | E (W1) (A)        |
|          | TAW2  | 1     | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 0      | 2             | 4  | C (A) (W2)        |
|          | TW2A  | 1     | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 1  | 1      | 2             | 0  | F (W2) (A)        |
|          | TAW3  | 1     | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 0  | 1      | 2             | 4  | D (A) (W3)        |
|          | TW3A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0      | 2             | 1  | 0 (W3) (A)        |
|          | TAW4  | 1     | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 0      | 2             | 4  | E (A) (W4)        |
|          | TW4A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1      | 2             | 1  | 1 (W4) (A)        |
|          | TAW5  | 1     | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 1      | 2             | 4  | F (A) (W5)        |
|          | TW5A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 0      | 2             | 1  | 2 (W5) (A)        |
|          | TAW6  | 1     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 0  | 0      | 2             | 5  | 0 (A) (W6)        |
|          | TW6A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 1      | 2             | 1  | 3 (W6) (A)        |

| スキップ条件                 | フラグ<br>CY | 詳細説明                                                               |
|------------------------|-----------|--------------------------------------------------------------------|
| I12 = 1:(INT0) = " H " | -         | 割り込み制御レジスタI1のビット2(I12)の内容が" 1 "で、INT0端子のレベルが" H "のとき、次の命令をスキップします。 |
| I12 = 0:(INT0) = " L " | -         | 割り込み制御レジスタI1のビット2(I12)の内容が" 0 "で、INT0端子のレベルが" L "のとき、次の命令をスキップします。 |
| I22 = 1:(INT1) = " H " | -         | 割り込み制御レジスタI2のビット2(I22)の内容が" 1 "で、INT1端子のレベルが" H "のとき、次の命令をスキップします。 |
| I22 = 0:(INT1) = " L " | -         | 割り込み制御レジスタI2のビット2(I22)の内容が" 1 "で、INT1端子のレベルが" L "のとき、次の命令をスキップします。 |
|                        | -         | 割り込み制御レジスタV1の内容を、レジスタAへ転送します。                                      |
|                        | -         | レジスタAの内容を、割り込み制御レジスタV1へ転送します。                                      |
|                        | -         | 割り込み制御レジスタV2の内容を、レジスタAへ転送します。                                      |
|                        | -         | レジスタAの内容を、割り込み制御レジスタV2へ転送します。                                      |
|                        | -         | 割り込み制御レジスタI1の内容を、レジスタAへ転送します。                                      |
|                        | -         | レジスタAの内容を、割り込み制御レジスタI1へ転送します。                                      |
|                        | -         | 割り込み制御レジスタI2の内容を、レジスタAへ転送します。                                      |
|                        | -         | レジスタAの内容を、割り込み制御レジスタI2へ転送します。                                      |
|                        | -         | レジスタAの内容を、タイマ制御レジスタPAへ転送します。                                       |
|                        | -         | タイマ制御レジスタW1の内容を、レジスタAへ転送します。                                       |
|                        | -         | レジスタAの内容を、タイマ制御レジスタW1へ転送します。                                       |
|                        | -         | タイマ制御レジスタW2の内容を、レジスタAへ転送します。                                       |
|                        | -         | レジスタAの内容を、タイマ制御レジスタW2へ転送します。                                       |
|                        | -         | タイマ制御レジスタW3の内容を、レジスタAへ転送します。                                       |
|                        | -         | レジスタAの内容を、タイマ制御レジスタW3へ転送します。                                       |
|                        | -         | タイマ制御レジスタW4の内容を、レジスタAへ転送します。                                       |
|                        | -         | レジスタAの内容を、タイマ制御レジスタW4へ転送します。                                       |
|                        | -         | タイマ制御レジスタW5の内容を、レジスタAへ転送します。                                       |
|                        | -         | レジスタAの内容を、タイマ制御レジスタW5へ転送します。                                       |
|                        | -         | タイマ制御レジスタW6の内容を、レジスタAへ転送します。                                       |
|                        | -         | レジスタAの内容を、タイマ制御レジスタW6へ転送します。                                       |

| 分類      | 命令記号  | 命令コード |    |    |    |    |    |    |    |    | 語数 | サイクル数 | 機能 |   |   |   |                                                                                  |
|---------|-------|-------|----|----|----|----|----|----|----|----|----|-------|----|---|---|---|----------------------------------------------------------------------------------|
|         |       | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |       |    |   |   |   |                                                                                  |
| タイム操作命令 | TABPS | 1     | 0  | 0  | 1  | 1  | 1  | 0  | 1  | 0  | 1  | 2     | 7  | 5 | 1 | 1 | (B) (TPS7 ~ TPS4)<br>(A) (TPS3 ~ TPS0)                                           |
|         | TPSAB | 1     | 0  | 0  | 0  | 1  | 1  | 0  | 1  | 0  | 1  | 2     | 3  | 5 | 1 | 1 | (RPS7 ~ RPS4) (B)<br>(TPS7 ~ TPS4) (B)<br>(RPS3 ~ RPS0) (A)<br>(TPS3 ~ TPS0) (A) |
|         | TAB1  | 1     | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 0  | 0  | 2     | 7  | 0 | 1 | 1 | (B) (T17 ~ T14)<br>(A) (T13 ~ T10)                                               |
|         | T1AB  | 1     | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 0  | 2     | 3  | 0 | 1 | 1 | (R17 ~ R14) (B)<br>(T17 ~ T14) (B)<br>(R13 ~ R10) (A)<br>(T13 ~ T10) (A)         |
|         | TAB2  | 1     | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 0  | 1  | 2     | 7  | 1 | 1 | 1 | (B) (T27 ~ T24)<br>(A) (T23 ~ T20)                                               |
|         | T2AB  | 1     | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 1  | 2     | 3  | 1 | 1 | 1 | (R27 ~ R24) (B)<br>(T27 ~ T24) (B)<br>(R23 ~ R20) (A)<br>(T23 ~ T20) (A)         |
|         | TAB3  | 1     | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 1  | 0  | 2     | 7  | 2 | 1 | 1 | (B) (T37 ~ T34)<br>(A) (T33 ~ T30)                                               |
|         | T3AB  | 1     | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 0  | 2     | 3  | 2 | 1 | 1 | (R37 ~ R34) (B)<br>(T37 ~ T34) (B)<br>(R33 ~ R30) (A)<br>(T33 ~ T30) (A)         |
|         | TAB4  | 1     | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 1  | 1  | 2     | 7  | 3 | 1 | 1 | (B) (T47 ~ T44)<br>(A) (T43 ~ T40)                                               |
|         | T4AB  | 1     | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 1  | 2     | 3  | 3 | 1 | 1 | (R4L7 ~ R4L4) (B)<br>(T47 ~ T44) (B)<br>(R4L3 ~ R4L0) (A)<br>(T43 ~ T40) (A)     |
|         | T4HAB | 1     | 0  | 0  | 0  | 1  | 1  | 0  | 1  | 1  | 1  | 2     | 3  | 7 | 1 | 1 | (R4H7 ~ R4H4) (B)<br>(R4H3 ~ R4H0) (A)                                           |
|         | TR1AB | 1     | 0  | 0  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | 2     | 3  | F | 1 | 1 | (R17 ~ R14) (B)<br>(R13 ~ R10) (A)                                               |
|         | TR3AB | 1     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 1  | 1  | 2     | 3  | B | 1 | 1 | (R37 ~ R34) (B)<br>(R33 ~ R30) (A)                                               |
|         | T4R4L | 1     | 0  | 1  | 0  | 0  | 1  | 0  | 1  | 1  | 1  | 2     | 9  | 7 | 1 | 1 | (T47 ~ T40) (R4L7 ~ R4L0)                                                        |

| スキップ条件 | フラグ<br>CY | 詳細説明                                                                                                   |
|--------|-----------|--------------------------------------------------------------------------------------------------------|
| -      | -         | プリスケーラの上位4ビットの内容を、レジスタBへ転送し、<br>プリスケーラの下位4ビットの内容を、レジスタAへ転送します。                                         |
| -      | -         | レジスタBの内容を、プリスケーラ及びプリスケーラのリロードレジスタRPSの上位4ビットへ転送し、<br>レジスタAの内容を、プリスケーラ及びプリスケーラのリロードレジスタRPSの下位4ビットへ転送します。 |
| -      | -         | タイマ1の上位4ビットの内容を、レジスタBへ転送し、<br>タイマ1の下位4ビットの内容を、レジスタAへ転送します。                                             |
| -      | -         | レジスタBの内容を、タイマ1及びタイマ1のリロードレジスタR1の上位4ビットへ転送し、<br>レジスタAの内容を、タイマ1及びタイマ1のリロードレジスタR1の下位4ビットへ転送します。           |
| -      | -         | タイマ2の上位4ビットの内容を、レジスタBへ転送し、<br>タイマ2の下位4ビットの内容を、レジスタAへ転送します。                                             |
| -      | -         | レジスタBの内容を、タイマ2及びタイマ2のリロードレジスタR2の上位4ビットへ転送し、<br>レジスタAの内容を、タイマ2及びタイマ2のリロードレジスタR2の下位4ビットへ転送します。           |
| -      | -         | タイマ3の上位4ビットの内容を、レジスタBへ転送し、<br>タイマ3の下位4ビットの内容を、レジスタAへ転送します。                                             |
| -      | -         | レジスタBの内容を、タイマ3及びタイマ3のリロードレジスタR3の上位4ビットへ転送し、<br>レジスタAの内容を、タイマ3及びタイマ3のリロードレジスタR3の下位4ビットへ転送します。           |
| -      | -         | タイマ4の上位4ビットの内容を、レジスタBへ転送し、<br>タイマ4の下位4ビットの内容を、レジスタAへ転送します。                                             |
| -      | -         | レジスタBの内容を、タイマ4及びタイマ4のリロードレジスタR4Lの上位4ビットへ転送し、<br>レジスタAの内容を、タイマ4及びタイマ4のリロードレジスタR4Lの下位4ビットへ転送します。         |
| -      | -         | レジスタBの内容を、タイマ4のリロードレジスタR4Hの上位4ビットへ転送し、<br>レジスタAの内容を、タイマ4のリロードレジスタR4Hの下位4ビットへ転送します。                     |
| -      | -         | レジスタBの内容を、タイマ1のリロードレジスタR1の上位4ビットへ転送し、<br>レジスタAの内容を、タイマ1のリロードレジスタR1の下位4ビットへ転送します。                       |
| -      | -         | レジスタBの内容を、タイマ3のリロードレジスタR3の上位4ビットへ転送し、<br>レジスタAの内容を、タイマ3のリロードレジスタR3の下位4ビットへ転送します。                       |
| -      | -         | タイマ4のリロードレジスタR4Lの内容を、タイマ4へ転送します。                                                                       |

| 分類      | 命令記号  | 命令コード |    |    |    |    |    |    |    | 語数 | サイクル数 | 機能    |   |   |                                           |
|---------|-------|-------|----|----|----|----|----|----|----|----|-------|-------|---|---|-------------------------------------------|
|         |       | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0    | 16進表記 |   |   |                                           |
| タイム操作命令 | SZNT1 | 1     | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0     | 2 8 0 | 1 | 1 | V12=0:(T1F)=1? スキップ後 (T1F) 0<br>V12=1:NOP |
|         | SNZT2 | 1     | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1     | 2 8 1 | 1 | 1 | V13=0:(T2F)=1? スキップ後 (T2F) 0<br>V13=1:NOP |
|         | SNZT3 | 1     | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0     | 2 8 2 | 1 | 1 | V20=0:(T3F)=1? スキップ後 (T3F) 0<br>V20=1:NOP |
|         | SNZT4 | 1     | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 1     | 2 8 3 | 1 | 1 | V21=0:(T4F)=1? スキップ後 (T4F) 0<br>V21=1:NOP |
| 入出力命令   | IAP0  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 0  | 0     | 2 6 0 | 1 | 1 | (A) (P0)                                  |
|         | OP0A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0     | 2 2 0 | 1 | 1 | (P0) (A)                                  |
|         | IAP1  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 0  | 1     | 2 6 1 | 1 | 1 | (A) (P1)                                  |
|         | OP1A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1     | 2 2 1 | 1 | 1 | (P1) (A)                                  |
|         | IAP2  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 1  | 0     | 2 6 2 | 1 | 1 | (A2 ~ A0) (P22 ~ P20)<br>(A3) 0           |
|         | OP2A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0     | 2 2 2 | 1 | 1 | (P22 ~ P20) (A2 ~ A0)                     |
|         | IAP3  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 1  | 1     | 2 6 3 | 1 | 1 | (A) (P3)                                  |
|         | OP3A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 1     | 2 2 3 | 1 | 1 | (P3) (A)                                  |
|         | IAP4  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 0  | 0     | 2 6 4 | 1 | 1 | (A) (P4)                                  |
|         | OP4A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 0  | 0     | 2 2 4 | 1 | 1 | (P4) (A)                                  |
|         | IAP5  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 0  | 1     | 2 6 5 | 1 | 1 | (A) (P5)                                  |
|         | OP5A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 0  | 1     | 2 2 5 | 1 | 1 | (P5) (A)                                  |
|         | IAP6  | 1     | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 1  | 0     | 2 6 6 | 1 | 1 | (A) (P6)                                  |
|         | OP6A  | 1     | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 1  | 0     | 2 2 6 | 1 | 1 | (P6) (A)                                  |
|         | CLD   | 0     | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1     | 0 1 1 | 1 | 1 | (D) 1                                     |
|         | RD    | 0     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 0     | 0 1 4 | 1 | 1 | (D(Y)) 0 ,Y)=0~7                          |
|         | SD    | 0     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 1     | 0 1 5 | 1 | 1 | (D(Y)) 1 ,Y)=0~7                          |
|         | SZD   | 0     | 0  | 0  | 0  | 1  | 0  | 0  | 1  | 0  | 0     | 0 2 4 | 2 | 2 | (D(Y)) =0? ,Y)=0~7                        |
|         |       | 0     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 1     | 0 2 B |   |   |                                           |
|         | TAPU0 | 1     | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 1  | 1     | 2 5 7 | 1 | 1 | (A) (PU0)                                 |
|         | TPU0A | 1     | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 0  | 1     | 2 2 D | 1 | 1 | (PU0) (A)                                 |
|         | TAPU1 | 1     | 0  | 0  | 1  | 0  | 1  | 1  | 1  | 1  | 0     | 2 5 E | 1 | 1 | (A) (PU1)                                 |
|         | TPU1A | 1     | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 1  | 0     | 2 2 E | 1 | 1 | (PU1) (A)                                 |

| スキップ条件                        | フラグ<br>CY | 詳細説明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|-------------------------------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| V12 = 0:(T1F) = 1             | -         | 割り込み制御レジスタV1のビット2(V12)の内容が"0"で、タイマ1割り込み要求フラグT1Fが"1"のとき、次の命令をスキップします。スキップ後、タイマ1割り込み要求フラグT1Fをクリア(0)します。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| V13 = 0:(T2F) = 1             | -         | 割り込み制御レジスタV1のビット3(V13)の内容が"0"で、タイマ2割り込み要求フラグT2Fが"1"のとき、次の命令をスキップします。スキップ後、タイマ2割り込み要求フラグT2Fをクリア(0)します。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| V20 = 0:(T3F) = 1             | -         | 割り込み制御レジスタV2のビット0(V20)の内容が"0"で、タイマ3割り込み要求フラグT3Fが"1"のとき、次の命令をスキップします。スキップ後、タイマ3割り込み要求フラグT3Fをクリア(0)します。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| V21 = 0:(T4F) = 1             | -         | 割り込み制御レジスタV2のビット1(V21)の内容が"0"で、タイマ4割り込み要求フラグT4Fが"1"のとき、次の命令をスキップします。スキップ後、タイマ4割り込み要求フラグT4Fをクリア(0)します。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| (D(Y)) = 0<br>ただし、(Y) = 0 ~ 7 | -         | <ul style="list-style-type: none"> <li>- ポートP0の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP0へ出力します。</li> <li>- ポートP1の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP1へ出力します。</li> <li>- ポートP2の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP2へ出力します。</li> <li>- ポートP3の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP3へ出力します。</li> <li>- ポートP4の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP4へ出力します。</li> <li>- ポートP5の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP5へ出力します。</li> <li>- ポートP6の入力を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、ポートP6へ出力します。</li> <li>- ポートDをすべてセット(1)します。</li> <li>- ポートDのレジスタYの内容で指定されたポートをクリア(0)します。</li> <li>- ポートDのレジスタYの内容で指定されたポートをセット(1)します。</li> <li>- ポートDのレジスタYの内容で指定されたポートの内容が"0"のとき、次の命令をスキップします。</li> <li>- プルアップ制御レジスタPU0の内容を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、プルアップ制御レジスタPU0へ転送します。</li> <li>- プルアップ制御レジスタPU1の内容を、レジスタAへ転送します。</li> <li>- レジスタAの内容を、プルアップ制御レジスタPU1へ転送します。</li> </ul> |

| 分類        | 命令記号  | 命令コード |    |    |    |    |    |    |    |    | 語<br>数 | サイ<br>クル<br>数 | 機能 |   |   |   |                                                   |
|-----------|-------|-------|----|----|----|----|----|----|----|----|--------|---------------|----|---|---|---|---------------------------------------------------|
|           |       | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0     |               |    |   |   |   |                                                   |
| 入出力命令     | TAK0  | 1     | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 1  | 0      | 2             | 5  | 6 | 1 | 1 | (A) (K0)                                          |
|           | TKOA  | 1     | 0  | 0  | 0  | 0  | 1  | 1  | 0  | 1  | 1      | 2             | 1  | B | 1 | 1 | (K0) (A)                                          |
|           | TAK1  | 1     | 0  | 0  | 1  | 0  | 1  | 1  | 0  | 0  | 1      | 2             | 5  | 9 | 1 | 1 | (A) (K1)                                          |
|           | TK1A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 0      | 2             | 1  | 4 | 1 | 1 | (K1) (A)                                          |
|           | TAK2  | 1     | 0  | 0  | 1  | 0  | 1  | 1  | 0  | 1  | 0      | 2             | 5  | A | 1 | 1 | (A) (K2)                                          |
|           | TK2A  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 1      | 2             | 1  | 5 | 1 | 1 | (K2) (A)                                          |
|           | TFR0A | 1     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 0      | 2             | 2  | 8 | 1 | 1 | (FR0) (A)                                         |
|           | TFR1A | 1     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 1      | 2             | 2  | 9 | 1 | 1 | (FR1) (A)                                         |
|           | TFR2A | 1     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 0      | 2             | 2  | A | 1 | 1 | (FR2) (A)                                         |
|           | TFR3A | 1     | 0  | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 1      | 2             | 2  | B | 1 | 1 | (FR3) (A)                                         |
| シリアルI/O命令 | TABSI | 1     | 0  | 0  | 1  | 1  | 1  | 1  | 0  | 0  | 0      | 2             | 7  | 8 | 1 | 1 | (B) (SI7 ~ SI4)<br>(A) (SI3 ~ SI0)                |
|           | TSIAB | 1     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 0      | 2             | 3  | 8 | 1 | 1 | (SI7 ~ SI4) (B)<br>(SI3 ~ SI0) (A)                |
|           | SST   | 1     | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 1  | 0      | 2             | 9  | E | 1 | 1 | (SIOF) 0 シリアルI/Oスタート                              |
|           | SNZSI | 1     | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 0      | 2             | 8  | 8 | 1 | 1 | V23 = 0:(SIOF) = 1? スキップ後 (SIOF) 0<br>V23 = 1:NOP |
|           | TAJ1  | 1     | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1  | 0      | 2             | 4  | 2 | 1 | 1 | (A) (J1)                                          |
|           | TJ1A  | 1     | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0      | 2             | 0  | 2 | 1 | 1 | (J1) (A)                                          |
| クロック制御命令  | CMCK  | 1     | 0  | 1  | 0  | 0  | 1  | 1  | 0  | 1  | 0      | 2             | 9  | A | 1 | 1 | セラミック共振回路選択                                       |
|           | CRCK  | 1     | 0  | 1  | 0  | 0  | 1  | 1  | 0  | 1  | 1      | 2             | 9  | B | 1 | 1 | RC発振回路選択                                          |
|           | CYCK  | 1     | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 0  | 1      | 2             | 9  | D | 1 | 1 | 水晶発振回路選択                                          |
|           | TRGA  | 1     | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 1      | 2             | 0  | 9 | 1 | 1 | (RG0) (AO)                                        |
|           | TAMR  | 1     | 0  | 0  | 1  | 0  | 1  | 0  | 0  | 1  | 0      | 2             | 5  | 2 | 1 | 1 | (A) (MR)                                          |
|           | TMRA  | 1     | 0  | 0  | 0  | 0  | 1  | 0  | 1  | 1  | 0      | 2             | 1  | 6 | 1 | 1 | (MR) (A)                                          |

| スキップ条件             | フラグ<br>CY | 詳細説明                                                                                                        |
|--------------------|-----------|-------------------------------------------------------------------------------------------------------------|
| -                  | -         | キーオンウェイクアップ制御レジスタK0の内容を、レジスタAへ転送します。                                                                        |
| -                  | -         | レジスタAの内容を、キーオンウェイクアップ制御レジスタK0へ転送します。                                                                        |
| -                  | -         | キーオンウェイクアップ制御レジスタK1の内容を、レジスタAへ転送します。                                                                        |
| -                  | -         | レジスタAの内容を、キーオンウェイクアップ制御レジスタK1へ転送します。                                                                        |
| -                  | -         | キーオンウェイクアップ制御レジスタK2の内容を、レジスタAへ転送します。                                                                        |
| -                  | -         | レジスタAの内容を、キーオンウェイクアップ制御レジスタK2へ転送します。                                                                        |
| -                  | -         | レジスタAの内容を、ポート出力形式制御レジスタFR0へ転送します。                                                                           |
| -                  | -         | レジスタAの内容を、ポート出力形式制御レジスタFR1へ転送します。                                                                           |
| -                  | -         | レジスタAの内容を、ポート出力形式制御レジスタFR2へ転送します。                                                                           |
| -                  | -         | レジスタAの内容を、ポート出力形式制御レジスタFR3へ転送します。                                                                           |
| V23 = 0:(SIOF) = 1 | -         | レジスタSIの上位4ビットの内容を、レジスタBへ転送し、<br>レジスタSIの下位4ビットの内容を、レジスタAへ転送します。                                              |
| -                  | -         | レジスタBの内容を、レジスタSIの上位4ビットへ転送し、<br>レジスタAの内容を、レジスタSIの下位4ビットへ転送します。                                              |
| -                  | -         | シリアルI/O送受信終了フラグSIOFをクリア(0)し、シリアルI/O送受信をスタートします。                                                             |
| -                  | -         | 割り込み制御レジスタV2のビット3(V23)の内容が"0"で、シリアルI/O送受信終了フラグSIOFが"1"のとき、次の命令をスキップします。スキップ後、シリアルI/O送受信終了フラグSIOFをクリア(0)します。 |
| -                  | -         | シリアルI/O制御レジスタJ1の内容を、レジスタAへ転送します。                                                                            |
| -                  | -         | レジスタAの内容を、シリアルI/O制御レジスタJ1へ転送します。                                                                            |
| -                  | -         | メインクロックf(XIN)にセラミック共振回路を選択します。                                                                              |
| -                  | -         | メインクロックf(XIN)にRC発振回路を選択します。                                                                                 |
| -                  | -         | メインクロックf(XIN)に水晶発振回路を選択します。                                                                                 |
| -                  | -         | レジスタAの内容を、クロック制御レジスタRGへ転送します。                                                                               |
| -                  | -         | クロック制御レジスタMRの内容を、レジスタAへ転送します。                                                                               |
| -                  | -         | レジスタAの内容を、クロック制御レジスタMRへ転送します。                                                                               |

| 分類                | 命令記号  | 命令コード |    |    |    |    |    |    |    |    | 語<br>数 | サイ<br>クル<br>数 | 機能 |   |   |   |                                                                                          |
|-------------------|-------|-------|----|----|----|----|----|----|----|----|--------|---------------|----|---|---|---|------------------------------------------------------------------------------------------|
|                   |       | D9    | D8 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0     |               |    |   |   |   |                                                                                          |
| A / D<br>変換命<br>令 | TABAD | 1     | 0  | 0  | 1  | 1  | 1  | 1  | 0  | 0  | 1      | 2             | 7  | 9 | 1 | 1 | Q13 = 0:(B) (AD9 ~ AD6)<br>(A) (AD5 ~ AD2)<br>Q13 = 1:(B) (AD7 ~ AD4)<br>(A) (AD3 ~ AD0) |
|                   | TALA  | 1     | 0  | 0  | 1  | 0  | 0  | 1  | 0  | 0  | 1      | 2             | 4  | 9 | 1 | 1 | (A3 A2) (AD1 AD0)<br>(A1 A0) 0                                                           |
|                   | TADAB | 1     | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 0  | 1      | 2             | 3  | 9 | 1 | 1 | (AD7 ~ AD4) (B)<br>(AD3 ~ AD0) (A)                                                       |
|                   | ADST  | 1     | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 1  | 1      | 2             | 9  | F | 1 | 1 | (ADF) 0 A/D変換スタート                                                                        |
|                   | SNZAD | 1     | 0  | 1  | 0  | 0  | 0  | 0  | 1  | 1  | 1      | 2             | 8  | 7 | 1 | 1 | V22 = 0:(ADF) = 1? キップ後 (ADF) 0<br>V22 = 1:NOP                                           |
|                   | TAQ1  | 1     | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0      | 2             | 4  | 4 | 1 | 1 | (A) (Q1)                                                                                 |
|                   | TQ1A  | 1     | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0      | 2             | 0  | 4 | 1 | 1 | (Q1) (A)                                                                                 |
|                   | TAQ2  | 1     | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 1      | 2             | 4  | 5 | 1 | 1 | (A) (Q2)                                                                                 |
|                   | TQ2A  | 1     | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 1      | 2             | 0  | 5 | 1 | 1 | (Q2) (A)                                                                                 |
|                   | TAQ3  | 1     | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 1  | 0      | 2             | 4  | 6 | 1 | 1 | (A) (Q3)                                                                                 |
|                   | TQ3A  | 1     | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1  | 0      | 2             | 0  | 6 | 1 | 1 | (Q3) (A)                                                                                 |
| その<br>他           | NOP   | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0      | 0             | 0  | 0 | 1 | 1 | (PC) (PC) + 1                                                                            |
|                   | POF   | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0      | 0             | 0  | 2 | 1 | 1 | RAM/バックアップモードへ遷移                                                                         |
|                   | EPOF  | 0     | 0  | 0  | 1  | 0  | 1  | 1  | 0  | 1  | 1      | 0             | 5  | B | 1 | 1 | POF命令有効                                                                                  |
|                   | SNZP  | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1      | 0             | 0  | 3 | 1 | 1 | (P) = 1?                                                                                 |
|                   | WRST  | 1     | 0  | 1  | 0  | 1  | 0  | 0  | 0  | 0  | 0      | 2             | A  | 0 | 1 | 1 | (WDF1) = 1? キップ後 (WDF1) 0                                                                |
|                   | DWDT  | 1     | 0  | 1  | 0  | 0  | 1  | 1  | 1  | 0  | 0      | 2             | 9  | C | 1 | 1 | ウォッチドッグタイマ機能停止許可                                                                         |
|                   | SRST  | 0     | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1      | 0             | 0  | 1 | 1 | 1 | システムリセット発生                                                                               |

| スキップ条件                | フラグ<br>CY | 詳細説明                                                                                                                                                                                                          |
|-----------------------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| V22 = 0:(ADF) = 1     | -         | A/D変換モード(Q13 = 0)時は、レジスタADの上位4ビット(AD9 ~ AD6)の内容を、レジスタBへ転送し、レジスタADの中位4ビット(AD5 ~ AD2)の内容を、レジスタAへ転送します。<br>コンパレータモード(Q13 = 1)時は、レジスタADの中位4ビット(AD7 ~ AD4)の内容を、レジスタBへ転送し、レジスタADの下位4ビット(AD3 ~ AD0)の内容を、レジスタAへ転送します。 |
|                       | -         | レジスタADの下位2ビット(AD1 AD0)の内容を、レジスタAの上位2ビット(A3 A2)へ転送します。                                                                                                                                                         |
|                       | -         | コンパレータモード(Q13 = 1)時に、レジスタBの内容を、レジスタADの上位4ビット(AD7 ~ AD4)へ転送し、レジスタAの内容を、レジスタADの下位4ビット(AD3 ~ AD0)へ転送します。                                                                                                         |
|                       | -         | A/D変換終了フラグADFをクリア(0)し、A/D変換モード(Q13 = 0)時はA/D変換、コンパレータモード(Q13 = 1)時はコンパレータ動作をスタートします。                                                                                                                          |
|                       | -         | 割り込み制御レジスタV2のビット2(V22)の内容が“0”で、A/D変換終了フラグADFが“1”的とき、次の命令をスキップします。スキップ後、A/D変換終了フラグADFをクリア(0)します。                                                                                                               |
|                       | -         | A/D制御レジスタQ1の内容を、レジスタAへ転送します。                                                                                                                                                                                  |
|                       | -         | レジスタAの内容を、A/D制御レジスタQ1へ転送します。                                                                                                                                                                                  |
|                       | -         | A/D制御レジスタQ2の内容を、レジスタAへ転送します。                                                                                                                                                                                  |
|                       | -         | レジスタAの内容を、A/D制御レジスタQ3へ転送します。                                                                                                                                                                                  |
|                       | -         | A/D制御レジスタQ2の内容を、レジスタAへ転送します。                                                                                                                                                                                  |
|                       | -         | レジスタAの内容を、A/D制御レジスタQ3へ転送します。                                                                                                                                                                                  |
| (P) = 1<br>(WDF1) = 1 | -         | ノーオペレーション:プログラムカウンタの値が+1される以外は変化しません。                                                                                                                                                                         |
|                       | -         | EPOF命令との連続実行により、RAMバックアップモードになります。                                                                                                                                                                            |
|                       | -         | POF命令が有効になります。                                                                                                                                                                                                |
|                       | -         | パワーダウンフラグPが“1”的とき、次の命令をスキップします。<br>スキップ後もパワーダウンフラグPの内容は変化しません。                                                                                                                                                |
|                       | -         | ウォッチドッグタイマフラグWDF1が“1”的とき、次の命令をスキップします。<br>スキップ後、ウォッチドッグタイマフラグWDF1をクリア(0)します。<br>また、DWDT命令との連続実行により、ウォッチドッグタイマ機能を停止します。                                                                                        |
|                       | -         | WRST命令によるウォッチドッグタイマ機能停止が有効になります。                                                                                                                                                                              |
|                       | -         | システムリセットが発生します。                                                                                                                                                                                               |

## 命令コード対応表

|      |   | D9 ~ D4 | 000000    | 000001 | 000010 | 000011 | 000100 | 000101 | 000110 | 000111  | 001000  | 001001   | 001010   | 001011 | 001100 | 001101 | 001110 | 001111 | 010000 | 011000 |        |
|------|---|---------|-----------|--------|--------|--------|--------|--------|--------|---------|---------|----------|----------|--------|--------|--------|--------|--------|--------|--------|--------|
|      |   | D3 ~ D0 | 16進<br>表記 | 00     | 01     | 02     | 03     | 04     | 05     | 06      | 07      | 08       | 09       | 0A     | 0B     | 0C     | 0D     | 0E     | 0F     | 10~17  | 18~1F  |
| 0000 | 0 | NOP     | BLA       | SZB 0  | BMLA   | -      | TASP   | A 0    | LA 0   | TABP 0  | TABP 16 | TABP 32  | TABP 48* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 0001 | 1 | SRST    | CLD       | SZB 1  | -      | -      | TAD    | A 1    | LA 1   | TABP 1  | TABP 17 | TABP 33  | TABP 49* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 0010 | 2 | POF     | -         | SZB 2  | -      | -      | TAX    | A 2    | LA 2   | TABP 2  | TABP 18 | TABP 34  | TABP 50* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 0011 | 3 | SNZP    | INY       | SZB 3  | -      | -      | TAZ    | A 3    | LA 3   | TABP 3  | TABP 19 | TABP 35  | TABP 51* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 0100 | 4 | DI      | RD        | SZD    | -      | RT     | TAV1   | A 4    | LA 4   | TABP 4  | TABP 20 | TABP 36  | TABP 52* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 0101 | 5 | EI      | SD        | SEAn   | -      | RTS    | TAV2   | A 5    | LA 5   | TABP 5  | TABP 21 | TABP 37  | TABP 53* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 0110 | 6 | RC      | -         | SEAM   | -      | RTI    | -      | A 6    | LA 6   | TABP 6  | TABP 22 | TABP 38  | TABP 54* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 0111 | 7 | SC      | DEY       | -      | -      | -      | -      | A 7    | LA 7   | TABP 7  | TABP 23 | TABP 39  | TABP 55* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 1000 | 8 | -       | AND       | -      | SNZ0   | LZ 0   | -      | A 8    | LA 8   | TABP 8  | TABP 24 | TABP 40  | TABP 56* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 1001 | 9 | -       | OR        | TDA    | SNZ1   | LZ 1   | -      | A 9    | LA 9   | TABP 9  | TABP 25 | TABP 41  | TABP 57* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 1010 | A | AM      | TEAB      | TABE   | SNZI0  | LZ 2   | -      | A 10   | LA 10  | TABP 10 | TABP 26 | TABP 42  | TABP 58* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 1011 | B | AMC     | -         | -      | SNZI1  | LZ 3   | EPOF   | A 11   | LA 11  | TABP 11 | TABP 27 | TABP 43  | TABP 59* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 1100 | C | TYA     | CMA       | -      | -      | RB 0   | SB 0   | A 12   | LA 12  | TABP 12 | TABP 28 | TABP 44  | TABP 60* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 1101 | D | -       | RAR       | -      | -      | RB 1   | SB 1   | A 13   | LA 13  | TABP 13 | TABP 29 | TABP 45  | TABP 61* | BML    | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |
| 1110 | E | TBA     | TAB       | -      | TV2A   | RB 2   | SB 2   | A 14   | LA 14  | TABP 14 | TABP 30 | TABP 46  | TABP 62* | BML    | BML    | BL     | BL     | BM     | B      | 010111 | 011111 |
| 1111 | F | -       | TAY       | SZC    | TV1A   | RB 3   | SB 3   | A 15   | LA 15  | TABP 31 | TABP 47 | TABP 63* | BML      | BML    | BL     | BL     | BM     | B      | 010000 | 011000 |        |

上表は機械語コードと機械語命令の対応表です。D3～D0は機械語コードの下位4ビットを示し、D9～D4は、機械語コードの上位6ビットを示します。また、そのコードを16進表記したものを併記しています。1語命令、2語命令の2種類ありますが、各命令の第1語目のコードを上表に、2語命令の第2語目のコードを下表に示します。

注.“ - ”で示しているコードは使用しないでください。

| 第2語  |    |      |      |
|------|----|------|------|
| BL   | 1p | paaa | aaaa |
| BML  | 1p | paaa | aaaa |
| BLA  | 1p | pp00 | pppp |
| BMLA | 1p | pp00 | pppp |
| SEA  | 00 | 0111 | nnnn |
| SZD  | 00 | 0010 | 1011 |

・M34519M6では、\*は使用できません。

## 命令コード対応表

|            |           | D9 ~ D4 | 100000 | 100001 | 100010 | 100011 | 100100 | 100101 | 100110 | 100111 | 101000 | 101001 | 101010 | 101011 | 101100 | 101101 | 101110 | 101111  | 110000<br>111111 |
|------------|-----------|---------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|---------|------------------|
| D3 ~<br>D0 | 16進<br>表記 | 20      | 21     | 22     | 23     | 24     | 25     | 26     | 27     | 28     | 29     | 2A     | 2B     | 2C     | 2D     | 2E     | 2F     | 30 ~ 3F |                  |
| 0000       | 0         | -       | TW3A   | OP0A   | T1AB   | -      | TAW6   | IAP0   | TAB1   | SNZT1  | -      | WRST   | TMA0   | TAM0   | XAM0   | XAMI0  | XAMD0  | LXY     |                  |
| 0001       | 1         | -       | TW4A   | OP1A   | T2AB   | -      | -      | IAP1   | TAB2   | SNZT2  | -      | -      | TMA1   | TAM1   | XAM1   | XAMI1  | XAMD1  | LXY     |                  |
| 0010       | 2         | TJ1A    | TW5A   | OP2A   | T3AB   | TAJ1   | TAMR   | IAP2   | TAB3   | SNZT3  | -      | -      | TMA2   | TAM2   | XAM2   | XAMI2  | XAMD2  | LXY     |                  |
| 0011       | 3         | -       | TW6A   | OP3A   | T4AB   | -      | TAI1   | IAP3   | TAB4   | SNZT4  | -      | -      | TMA3   | TAM3   | XAM3   | XAMI3  | XAMD3  | LXY     |                  |
| 0100       | 4         | TQ1A    | TK1A   | OP4A   | -      | TAQ1   | TAI2   | IAP4   | -      | -      | -      | -      | TMA4   | TAM4   | XAM4   | XAMI4  | XAMD4  | LXY     |                  |
| 0101       | 5         | TQ2A    | TK2A   | OP5A   | TPSAB  | TAQ2   | -      | IAP5   | TABPS  | -      | -      | -      | TMA5   | TAM5   | XAM5   | XAMI5  | XAMD5  | LXY     |                  |
| 0110       | 6         | TQ3A    | TMRA   | OP6A   | -      | TAQ3   | TAK0   | IAP6   | -      | -      | -      | -      | TMA6   | TAM6   | XAM6   | XAMI6  | XAMD6  | LXY     |                  |
| 0111       | 7         | -       | TI1A   | -      | T4HAB  | -      | TAPU0  | -      | -      | SNZAD  | T4R4L  | -      | TMA7   | TAM7   | XAM7   | XAMI7  | XAMD7  | LXY     |                  |
| 1000       | 8         | -       | TI2A   | TFR0A  | TSIAB  | -      | -      | -      | TABS1  | SNZSI  | -      | -      | TMA8   | TAM8   | XAM8   | XAMI8  | XAMD8  | LXY     |                  |
| 1001       | 9         | TRGA    | -      | TFR1A  | TADAB  | TALA   | TAK1   | -      | TABAD  | -      | -      | -      | TMA9   | TAM9   | XAM9   | XAMI9  | XAMD9  | LXY     |                  |
| 1010       | A         | -       | -      | TFR2A  | -      | -      | TAK2   | -      | -      | -      | CMCK   | TPAA   | TMA10  | TAM10  | XAM10  | XAMI10 | XAMD10 | LXY     |                  |
| 1011       | B         | -       | TK0A   | TFR3A  | TR3AB  | TAW1   | -      | -      | -      | -      | CRCK   | -      | TMA11  | TAM11  | XAM11  | XAMI11 | XAMD11 | LXY     |                  |
| 1100       | C         | -       | -      | -      | -      | TAW2   | -      | -      | -      | -      | DWDT   | -      | TMA12  | TAM12  | XAM12  | XAMI12 | XAMD12 | LXY     |                  |
| 1101       | D         | -       | -      | TPU0A  | -      | TAW3   | -      | -      | -      | -      | CYCK   | -      | TMA13  | TAM13  | XAM13  | XAMI13 | XAMD13 | LXY     |                  |
| 1110       | E         | TW1A    | -      | TPU1A  | -      | TAW4   | TAPU1  | -      | -      | -      | SST    | -      | TMA14  | TAM14  | XAM14  | XAMI14 | XAMD14 | LXY     |                  |
| 1111       | F         | TW2A    | -      | -      | TR1AB  | TAW5   | -      | -      | -      | -      | ADST   | -      | TMA15  | TAM15  | XAM15  | XAMI15 | XAMD15 | LXY     |                  |

上表は機械語コードと機械語命令の対応表です。D3 ~ D0は機械語コードの下位4ビットを示し、D9 ~ D4は、機械語コードの上位6ビットを示します。また、そのコードを16進表記したものを併記しています。1語命令、2語命令の2種類ありますが、各命令の第1語目のコードを上表に、2語命令の第2語目のコードを下表に示します。

注.“ - ”で示しているコードは使用しないでください。

|      | 第2語          |
|------|--------------|
| BL   | 1p paaa aaaa |
| BML  | 1p paaa aaaa |
| BLA  | 1p pp00 pppp |
| BMLA | 1p pp00 pppp |
| SEA  | 00 0111 nnnn |
| SZD  | 00 0010 1011 |

## PROM内蔵版

マスクROM版に対して、PROMを内蔵しているマイクロコンピュータをPROM内蔵版といいます。またワンタイムPROMタイプのマイクロコンピュータ(ワンタイムPROM版)は、内蔵PROMへの書き込みが可能です。

PROM内蔵版はマスクROM版と同等の機能の他に、内蔵PROM書き込みのためのPROMモードをもっています。

PROM内蔵版の型名一覧を表XA-1に、ピン接続図を図XA-1に示します。

なお、ワンタイムPROM版は、マスクROM版とピンコンパチブルです。

表XA-1 . PROM内蔵版の型名一覧

| 型 名        | PROM容量( ×10ビット ) | RAM容量( ×4ビット ) | パッケージ   | 備 考                  |
|------------|------------------|----------------|---------|----------------------|
| M34519E8FP | 8192語            | 384語           | 42P2R-A | ワンタイムPROM版 [ブランク出荷品] |



図XA-1 . 4519グループPROM内蔵版のピン接続図

## (1) PROMモード

PROM内蔵版は、通常の動作モード以外にPROMモードをもちます。PROMモードは、内蔵PROMへの書き込み時及び内蔵PROMからの読み出し時に使用するモードです。

PROMモードでは、専用の書き込みアダプタと汎用のPROMライタを併用することにより、M5M27C256Kと同じ動作で内蔵PROMの書き込み、読み出しが行えます。表XA-2に専用書き込みアダプターを示します。なお、適応するPROMライタについては、巻末掲載のお問い合わせ先までご連絡ください。

## 内蔵PROMの書き込み、読み出し

書き込み電圧は12.5Vです。PROM内蔵版の内蔵PROMには、図XA-2に示す形式でプログラムを書き込んでください。

## (2) 取り扱い上の注意

書き込みに際しては高い電圧を使用しますので、過電圧がかかるないように注意してください。特に電源の投入時はご注意ください。

ワンタイムPROM版のブランク出荷品は、当社でのアセンブリ工程以降PROMの書き込みテスト及びスクリーニングを行っていません。書き込み以降の信頼性向上させるため、図XA-3に示すフローで書き込み、テストを行った後使用されることを推奨いたします。

## (3) マスクROM版とワンタイムPROM版の相違

マスクROM版とワンタイムPROM版とでは、製造プロセス、内蔵ROM、およびレイアウトパターンの相違により、電気的特性の範囲内で、特性値、動作マージン、ノイズ耐量、ノイズ輻射などが異なる場合がありますので、切り替えを行う際は注意してください。

注. ブランク出荷品：工場出荷時にPROMの内容が書き込まれていないもの

表XA-2. 書き込みアダプター

| マイクロコンピュータ型名 | 書き込みアダプタ型名 |
|--------------|------------|
| M34519E8FP   | PCA7441    |



図XA-2. PROMメモリマップ



図XA-3. ブランク出荷品の書き込み及びテスト

## 第2章

### 応用

- 2.1 入出力ポート
- 2.2 割り込み
- 2.3 タイマ
- 2.4 A/Dコンバータ
- 2.5 シリアルI/O
- 2.6 リセット
- 2.7 電圧低下検出回路
- 2.8 パワーダウン機能
- 2.9 発振回路

## 2.1 入出力端子

4519グループは、35本の入出力端子をもっています。(ポートP20～P22はそれぞれシリアルI/O端子SCK、SOUT、SIN、ポートP30はINT0入力端子、ポートP31はINT1入力端子、ポートP4はアナログ入力端子AIN4～AIN7、ポートP6はアナログ入力端子AIN0～AIN3、ポートD6はCNTR0入出力端子、ポートD7はCNTR1入出力端子と兼用)

この節では、各ポートの入出力機能、関連レジスタ、ポートごとの機能を用いた応用例、及び注意事項について説明します。

### 2.1.1 入出力ポート

#### (1) ポートP0

ポートP0は、ポートとして4ビットの入出力機能をもっています。

また、キーオンウェイクアップの機能をレジスタK0、プルアップトランジスタの機能をレジスタPU0の設定によりON/OFFできます。

##### ポートP0の入出力方法

###### 入力方法

使用するポートに対応して、レジスタFR00、FR01を“0”に設定し、ポートP0( $i=0 \sim 3$ )の出力ラッチをOP0A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP0命令を実行すると、ポートP0の端子の状態はレジスタAに転送されます。

###### 出力方法

OP0A命令によりレジスタAの内容がポートP0に出力されます。

出力形式は、レジスタFR00、FR01により、2ビット単位でNチャネルオープンドレインとCMOSの選択が可能です。

#### (2) ポートP1

ポートP1は、ポートとして4ビットの入出力機能をもっています。

また、キーオンウェイクアップの機能をレジスタK0、プルアップトランジスタの機能をレジスタPU1の設定によりON/OFFできます。

##### ポートP1の入出力方法

###### 入力方法

使用するポートに対応して、レジスタFR02、FR03を“0”に設定し、ポートP1( $i=0 \sim 3$ )の出力ラッチをOP1A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP1命令を実行すると、ポートP1の端子の状態はレジスタAに転送されます。

###### 出力方法

OP1A命令によりレジスタAの内容がポートP1に出力されます。

出力形式は、レジスタFR02、FR03により、2ビット単位でNチャネルオープンドレインとCMOSの選択が可能です。

### (3) ポートP2

ポートP2は、ポートとして3ビットの入出力機能をもっています。ポートP20～P22はシリアルI/O端子SCK、SOUT、SINと兼用です。

#### ポートP2の入出力方法

##### 入力方法

使用するポートP2( $i=0 \sim 2$ )の出力ラッチをOP2A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP2命令を実行すると、ポートP2の端子の状態はレジスタAに転送されます。

##### 出力方法

OP2A命令によりレジスタAの内容がポートP2に出力されます。

出力形式は、Nチャネルオーブンドレインです。

- 注1. ポートP20はシリアルI/O端子SCKと兼用です。したがって、ポートP20として使用する際は、レジスタJ11、J10を“002”に設定してください。また、レジスタJ13、J12を“002”、“012”又は“102”に設定してください。
2. ポートP21はシリアルI/O端子SOUTと兼用です。したがって、ポートP21として使用する際は、レジスタJ11、J10を“002”又は“102”に設定してください。
3. ポートP22はシリアルI/O端子SINと兼用です。したがって、ポートP22として使用する際は、レジスタJ11、J10を“002”又は“012”に設定してください。

### (4) ポートP3

ポートP3は、ポートとして4ビットの入出力機能をもっています。ポートP30はINT0入力端子、ポートP31はINT1入力端子と兼用です。

また、INT0、INT1は、キーオンウェイクアップの機能をレジスタK20、K22の設定によりON/OFFできます。

#### ポートP3の入出力方法

##### 入力方法

使用するポートP3( $i=0 \sim 3$ )の出力ラッチをOP3A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP3命令を実行すると、ポートP3の端子の状態はレジスタAに転送されます。

##### 出力方法

OP3A命令によりレジスタAの内容がポートP3に出力されます。

出力形式は、Nチャネルオーブンドレインです。

## (5) ポートP4

ポートP4は、ポートとして4ビットの入出力機能をもっています。ポートP40～P43はアナログ入力端子AIN4～AIN7と兼用です。

## ポートP4の入出力方法

## 入力方法

使用するポートP4( $i=0 \sim 3$ )の出力ラッチをOP4A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP4命令を実行すると、ポートP4の端子の状態はレジスタAに転送されます。

## 出力方法

OP4A命令によりレジスタAの内容がポートP4に出力されます。

出力形式は、Nチャネルオープンドレインです。

注 . ポートP40～P43はアナログ入力端子AIN4～AIN7と兼用です。したがって、ポートP40～P43として使用する際は、レジスタQ23を“0”に設定してください。

## (6) ポートP5

ポートP5は、ポートとして4ビットの入出力機能をもっています。

## ポートP5の入出力方法

## 入力方法

使用するポートに対応して、レジスタFR3i( $i=0 \sim 3$ )を“0”に設定し、ポートP5( $i=0 \sim 3$ )の出力ラッチをOP5A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP5命令を実行すると、ポートP5の端子の状態はレジスタAに転送されます。

## 出力方法

OP5A命令によりレジスタAの内容がポートP5に出力されます。

出力形式は、レジスタFR3により、1ビット単位でNチャネルオープンドレインとCMOSの選択が可能です。

## (7) ポートP6

ポートP6は、ポートとして4ビットの入出力機能をもっています。ポートP60～P63はアナログ入力端子AIN0～AIN3と兼用です。

## ポートP6の入出力方法

## 入力方法

使用するポートP6( $i=0 \sim 3$ )の出力ラッチをOP6A命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

IAP6命令を実行すると、ポートP6の端子の状態はレジスタAに転送されます。

## 出力方法

OP6A命令によりレジスタAの内容がポートP6に出力されます。

出力形式は、Nチャネルオープンドレインです。

**注** . ポートP60～P63はアナログ入力端子AIN0～AIN3と兼用です。したがって、ポートP60～P63として使用する際は、レジスタQ2の対応するビットを“0”に設定してください。

## (8) ポートD

ポートDは、8本のビット単位の入出力機能をもっています。ポートD6はCNTR0入出力端子、ポートD7はCNTR1入出力端子と兼用です。

## ポートDの入出力方法

ポートDは、ビット単位で入出力制御を行います。したがって、ポートD0～D7で入出力をを行う場合は、まずポートDの1本をデータポインタのレジスタYによって選択してください。

## 入力方法

使用するポートに対応して、レジスタFR1 $i$ 、FR2 $i$ ( $i=0 \sim 3$ )を“0”に設定し、ポートD( $i=0 \sim 7$ )の出力ラッチをSD命令で“1”に設定してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

SZD命令を実行すると、レジスタYで指定されたポートの内容が“0”であれば、次の命令をスキップします。“1”であれば次の命令を実行します。

## 出力方法

出力レベルをSD、RD命令で出力ラッチに設定してください。

SD命令を実行すると、端子の状態はハイインピーダンス又は“H”レベルになります。

CLD命令を実行すると、ポートDのすべての端子の状態がハイインピーダンス又は“H”レベルになります。

RD命令を実行すると、端子の状態は“L”レベルになります。

出力形式は、レジスタFR1、FR2により、1ビット単位でNチャネルオープンドレインとCMOSの選択が可能です。

**注1** . SD、RD命令使用時は、レジスタYに“10002”以上を設定しないでください。

2 . ポートD6はCNTR0と兼用です。したがって、ポートD6として使用する際は、レジスタW60を“0”に設定してください。

3 . ポートD7はCNTR1と兼用です。したがって、ポートD7として使用する際は、レジスタW43を“0”に設定してください。

## 2.1.2 関連レジスタ

## (1) タイマ制御レジスタW4

表2.1.1にレジスタW4のビット構成を示します。

レジスタW4への書き込みは、レジスタAに値を設定した後、TW4A命令で行います。

また、TAW4命令でレジスタW4の内容をレジスタAに転送できます。

表2.1.1 タイマ制御レジスタW4のビット構成

| タイマ制御レジスタW4 |                         | リセット時 : 00002 | RAMバックアップ時<br>: 00002   | R/W |
|-------------|-------------------------|---------------|-------------------------|-----|
| W43         | D7/CNTR1端子機能選択ビット       | 0             | D7入出力 / CNTR1入力         |     |
|             |                         | 1             | CNTR1入出力 / D7入力         |     |
| W42         | PWM信号<br>“H”期間拡張機能制御ビット | 0             | PWM信号 “H”期間拡張機能無効       |     |
|             |                         | 1             | PWM信号 “H”期間拡張機能有効       |     |
| W41         | タイマ4制御ビット               | 0             | 停止（状態保持）                |     |
|             |                         | 1             | 動作                      |     |
| W40         | タイマ4<br>カウントソース選択ビット    | 0             | XIN入力                   |     |
|             |                         | 1             | プリスケーラ出力 (ORCLK) の2分周信号 |     |

注1 . “R”は読み出し可、“W”は書き込み可を表します。

2 . :ポートの設定時使用しないビットです。

## (2) タイマ制御レジスタW6

表2.1.2にレジスタW6のビット構成を示します。

レジスタW6への書き込みは、レジスタAに値を設定した後、TW6A命令で行います。

また、TAW6命令でレジスタW6の内容をレジスタAに転送できます。

表2.1.2 タイマ制御レジスタW6のビット構成

| タイマ制御レジスタW6 |                           | リセット時 : 00002 | RAMバックアップ時<br>: 状態保持 | R/W |
|-------------|---------------------------|---------------|----------------------|-----|
| W63         | CNTR1端子入力<br>カウントエッジ選択ビット | 0             | 立ち下がりエッジ             |     |
|             |                           | 1             | 立ち上がりエッジ             |     |
| W62         | CNTR0端子入力<br>カウントエッジ選択ビット | 0             | 立ち下がりエッジ             |     |
|             |                           | 1             | 立ち上がりエッジ             |     |
| W61         | CNTR1端子出力<br>自動制御回路選択ビット  | 0             | CNTR1端子出力自動制御回路非選択   |     |
|             |                           | 1             | CNTR1端子出力自動制御回路選択    |     |
| W60         | D6/CNTR0端子機能選択ビット         | 0             | D6入出力 / CNTR0入力      |     |
|             |                           | 1             | CNTR0入出力 / D6入力      |     |

注1 . “R”は読み出し可、“W”は書き込み可を表します。

2 . :ポートの設定時使用しないビットです。

## (3) シリアルI/O制御レジスタJ1

表2.1.3にレジスタJ1のビット構成を示します。

レジスタJ1への書き込みは、レジスタAに値を設定した後、TJ1A命令で行います。

また、TAJ1命令でレジスタJ1の内容をレジスタAに転送できます。

表2.1.3 シリアルI/O制御レジスタJ1のビット構成

| シリアルI/O制御レジスタJ1 |                        | リセット時：00002 |                                 | RAMバックアップ時<br>：状態保持 | R/W |
|-----------------|------------------------|-------------|---------------------------------|---------------------|-----|
| J13             | シリアルI/O<br>同期クロック選択ビット | J13J12      | 同期クロック                          |                     |     |
|                 |                        | 00          | インストラクションクロック(INSTCK)の8分周信号     |                     |     |
|                 |                        | 01          | インストラクションクロック(INSTCK)の4分周信号     |                     |     |
|                 |                        | 10          | インストラクションクロック(INSTCK)の2分周信号     |                     |     |
|                 |                        | 11          | 外部クロック (Sck入力)                  |                     |     |
| J11             | シリアルI/O<br>ポート機能選択ビット  | J11J10      | ポート機能                           |                     |     |
|                 |                        | 00          | P20、P21、P22選択 / Sck、SOUT、SIN非選択 |                     |     |
|                 |                        | 01          | Sck、SOUT、P22選択 / P20、P21、SIN非選択 |                     |     |
|                 |                        | 10          | Sck、P21、SIN選択 / P20、SOUT、P22非選択 |                     |     |
|                 |                        | 11          | Sck、SOUT、SIN選択 / P20、P21、P22非選択 |                     |     |

注1 . “ R ”は読み出し可、“ W ”は書き込み可を表します。

2 .  :ポートの設定時使用しないビットです。

## (4) A/D制御レジスタQ2

表2.1.4にレジスタQ2のビット構成を示します。

レジスタQ2への書き込みは、レジスタAに値を設定した後、TQ2A命令で行います。

また、TAQ2命令でレジスタQ2の内容をレジスタAに転送できます。

表2.1.4 A/D制御レジスタQ2のビット構成

| A/D制御レジスタQ2 |                                                  | リセット時：00002 |                     | RAMバックアップ時<br>：状態保持 | R/W |
|-------------|--------------------------------------------------|-------------|---------------------|---------------------|-----|
| Q23         | P40/AIN4、P41/AIN5、P42/AIN6、<br>P43/AIN7端子機能選択ビット | 0           | P40、P41、P42、P43     |                     |     |
|             |                                                  | 1           | AIN4、AIN5、AIN6、AIN7 |                     |     |
| Q22         | P62/AIN2、P63/AIN3<br>端子機能選択ビット                   | 0           | P62、P63             |                     |     |
|             |                                                  | 1           | AIN2、AIN3           |                     |     |
| Q21         | P61/AIN1端子機能選択ビット                                | 0           | P61                 |                     |     |
|             |                                                  | 1           | AIN1                |                     |     |
| Q20         | P60/AIN0端子機能選択ビット                                | 0           | P60                 |                     |     |
|             |                                                  | 1           | AIN0                |                     |     |

注1 . “ R ”は読み出し可、“ W ”は書き込み可を表します。

2 . AIN0～AIN7の選択は、レジスタQ2を設定した後にレジスタQ1で行ってください。

## (5) プルアップ制御レジスタPU0

表2.1.5にレジスタPU0のビット構成を示します。

レジスタPU0への書き込みは、レジスタAに値を設定した後、TPU0A命令で行います。

また、TAPU0命令でレジスタPU0の内容をレジスタAに転送できます。

表2.1.5 プルアップ制御レジスタPU0のビット構成

| プルアップ制御レジスタPU0 |                  | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|----------------|------------------|-------------|---------------------|-----|
| PU03           | ポートP03           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU02           | ポートP02           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU01           | ポートP01           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU00           | ポートP00           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (6) プルアップ制御レジスタPU1

表2.1.6にレジスタPU1のビット構成を示します。

レジスタPU1への書き込みは、レジスタAに値を設定した後、TPU1A命令で行います。

また、TAPU1命令でレジスタPU1の内容をレジスタAに転送できます。

表2.1.6 プルアップ制御レジスタPU1のビット構成

| プルアップ制御レジスタPU1 |                  | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|----------------|------------------|-------------|---------------------|-----|
| PU13           | ポートP13           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU12           | ポートP12           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU11           | ポートP11           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU10           | ポートP10           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (7) ポート出力形式制御レジスタFR0

表2.1.7にレジスタFR0のビット構成を示します。

レジスタFR0への書き込みは、レジスタAに値を設定した後、TFR0A命令で行います。

表2.1.7 ポート出力形式制御レジスタFR0のビット構成

| ポート出力形式制御レジスタFR0 |                         | リセット時：00002 | RAMバックアップ時<br>：状態保持 | W |
|------------------|-------------------------|-------------|---------------------|---|
| FR03             | ポートP12、P13<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                         | 1           | CMOS出力              |   |
| FR02             | ポートP10、P11<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                         | 1           | CMOS出力              |   |
| FR01             | ポートP02、P03<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                         | 1           | CMOS出力              |   |
| FR00             | ポートP00、P01<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                         | 1           | CMOS出力              |   |

注.“ W ”は書き込み可を表します。

## (8) ポート出力形式制御レジスタFR1

表2.1.8にレジスタFR1のビット構成を示します。

レジスタFR1への書き込みは、レジスタAに値を設定した後、TFR1A命令で行います。

表2.1.8 ポート出力形式制御レジスタFR1のビット構成

| ポート出力形式制御レジスタFR1 |                    | リセット時：00002 | RAMバックアップ時<br>：状態保持 | W |
|------------------|--------------------|-------------|---------------------|---|
| FR13             | ポートD3<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                    | 1           | CMOS出力              |   |
| FR12             | ポートD2<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                    | 1           | CMOS出力              |   |
| FR11             | ポートD1<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                    | 1           | CMOS出力              |   |
| FR10             | ポートD0<br>出力形式選択ビット | 0           | Nチャネルオーブンドレイン出力     |   |
|                  |                    | 1           | CMOS出力              |   |

注.“ W ”は書き込み可を表します。

## (9) ポート出力形式制御レジスタFR2

表2.1.9にレジスタFR2のビット構成を示します。

レジスタFR2への書き込みは、レジスタAに値を設定した後、TFR2A命令で行います。

表2.1.9 ポート出力形式制御レジスタFR2のビット構成

| ポート出力形式制御レジスタFR2 |                         | リセット時 : 00002 | RAMバックアップ時<br>: 状態保持 | W |
|------------------|-------------------------|---------------|----------------------|---|
| FR23             | D7/CNTR1端子<br>出力形式選択ビット | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                         | 1             | CMOS出力               |   |
| FR22             | D6/CNTR0端子<br>出力形式選択ビット | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                         | 1             | CMOS出力               |   |
| FR21             | D5端子<br>出力形式選択ビット       | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                         | 1             | CMOS出力               |   |
| FR20             | D4端子<br>出力形式選択ビット       | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                         | 1             | CMOS出力               |   |

注.“ W ”は書き込み可を表します。

## (10) ポート出力形式制御レジスタFR3

表2.1.10にレジスタFR3のビット構成を示します。

レジスタFR3への書き込みは、レジスタAに値を設定した後、TFR3A命令で行います。

表2.1.10 ポート出力形式制御レジスタFR3のビット構成

| ポート出力形式制御レジスタFR3 |                     | リセット時 : 00002 | RAMバックアップ時<br>: 状態保持 | W |
|------------------|---------------------|---------------|----------------------|---|
| FR33             | ポートP53<br>出力形式選択ビット | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                     | 1             | CMOS出力               |   |
| FR32             | ポートP52<br>出力形式選択ビット | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                     | 1             | CMOS出力               |   |
| FR31             | ポートP51<br>出力形式選択ビット | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                     | 1             | CMOS出力               |   |
| FR30             | ポートP50<br>出力形式選択ビット | 0             | Nチャネルオーブンドレイン出力      |   |
|                  |                     | 1             | CMOS出力               |   |

注.“ W ”は書き込み可を表します。

## (11) キーオンウェイクアップ制御レジスタK0

表2.1.11にレジスタK0のビット構成を示します。

レジスタK0への書き込みは、レジスタAに値を設定した後、TK0A命令で行います。  
また、TAK0命令でレジスタK0の内容をレジスタAに転送できます。

表2.1.11 キーオンウェイクアップ制御レジスタK0のビット構成

| キーオンウェイクアップ制御レジスタK0 |                  | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|---------------------|------------------|-------------|---------------------|-----|
| K03                 | ポートP12、P13       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |
| K02                 | ポートP10、P11       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |
| K01                 | ポートP02、P03       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |
| K00                 | ポートP00、P01       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (12) キーオンウェイクアップ制御レジスタK2

表2.1.12にレジスタK2のビット構成を示します。

レジスタK2への書き込みは、レジスタAに値を設定した後、TK2A命令で行います。  
また、TAK2命令でレジスタK2の内容をレジスタAに転送できます。

表2.1.12 キーオンウェイクアップ制御レジスタK2のビット構成

| キーオンウェイクアップ制御レジスタK2 |                            | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|---------------------|----------------------------|-------------|---------------------|-----|
| K23                 | INT1端子<br>復帰条件選択ビット        | 0           | レベル復帰               |     |
|                     |                            | 1           | エッジ復帰               |     |
| K22                 | INT1端子<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効       |     |
|                     |                            | 1           | キーオンウェイクアップ有効       |     |
| K21                 | INT0端子<br>復帰条件選択ビット        | 0           | レベル復帰               |     |
|                     |                            | 1           | エッジ復帰               |     |
| K20                 | INT0端子<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効       |     |
|                     |                            | 1           | キーオンウェイクアップ有効       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## 2.1.3 ポートの応用例

## (1) キースキャンによるキー入力

ポートDの出力形式にNチャネルオープンドレイン出力を設定し、ポートP0内蔵のプルアップトランジスタを使用すると、キーのみの外付け回路でキーマトリクスを構成できます。

ポイント：外付け部品はキーのみです。

仕様：ポートDで“L”レベルを出力して、ポートP0で16キーを入力します。

図2.1.1にキーマトリクス回路例を、図2.1.2にキースキャン入力タイミングを示します。



図2.1.1 キーマトリクス回路例



図2.1.2 キースキャン入力タイミング

### 2.1.4 使用上の注意事項

#### (1) 入出力ポートを入力ポートとして使用する場合

入力ポートとして使用する場合は、入力を行う前に必ず出力ラッチを“1”に設定した後で、ポートの内容を入力してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

出力形式選択機能付きのポートは、Nチャネルオーブンドレイン出力形式を選択してください。

#### (2) ノイズ及びラッチアップ対策

ノイズ及びラッチアップ対策としてVDD端子とVss端子間にバイパスコンデンサ(0.1 μF程度)を最短距離、等幅、等配線長、かつ可能な限り太い配線を使って接続してください。

ワンタイムPROM版において、CNVss端子とVPP端子(書き込み電圧=12.5V)が兼用になっています。

5k 程度の抵抗を極力CNVss/VPP端子の近くに配置してVss端子に接続してください。

#### (3) マルチファンクション端子

INT0、INT1端子を使用している場合でも、ポートP30、P31の入出力は機能しますので注意してください。

SIN、SOUT、SCK端子を使用している場合でも、ポートP20～P22の入力は機能しますので注意してください。

CNTR0端子の入力機能を使用している場合でも、ポートD6の入出力は機能しますので注意してください。

CNTR0端子の出力機能を使用している場合でも、ポートD6の入力は機能しますので注意してください。

CNTR1端子の入力機能を使用している場合でも、ポートD7の入出力は機能しますので注意してください。

CNTR1端子の出力機能を使用している場合でも、ポートD7の入力は機能しますので注意してください。

#### (4) 使用しない端子の処理方法

表2.1.13に使用しない端子の処理方法を示します。

#### (5) SD、RD、SZD命令

SD、RD、SZD命令使用時は、レジスタYに“1000<sub>2</sub>”以上を設定しないでください。

#### (6) P30/INT0端子

割り込み制御レジスタI1のビット3を“0”にし、INT0端子入力禁止の状態でRAMバックアップモードを使用する際は、次の点に注意してください。

INT0端子の入力を禁止する場合(レジスタI13=“0”)は、RAMバックアップモードに移行する前にキーオンウェイクアップ制御レジスタK2のビット0を“0”にして、キーオンウェイクアップを無効にしてください。

#### (7) P31/INT1端子

割り込み制御レジスタI2のビット3を“0”にし、INT1端子入力禁止の状態でRAMバックアップモードを使用する際は、次の点に注意してください。

INT1端子の入力を禁止する場合(レジスタI23=“0”)は、RAMバックアップモードに移行する前にキーオンウェイクアップ制御レジスタK2のビット2を“0”にして、キーオンウェイクアップを無効にしてください。

表2.1.13 使用しない端子の処理方法

| 端子名                 | 処理方法   | 使用条件                                                                   |
|---------------------|--------|------------------------------------------------------------------------|
| XIN                 | 開放     | 内部発振器選択<br>(注1)                                                        |
| XOUT                | 開放     | 内部発振器選択<br>RC発振選択<br>(注2)<br>メインクロックに外部クロック入力使用<br>(注3)                |
| D0 ~ D5             | 開放     |                                                                        |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注4)                                           |
| D6/CNTR0            | 開放     | タイマ1カウントソースにCNTR0入力非選択                                                 |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注4)                                           |
| D7/CNTR1            | 開放     | タイマ3カウントソースにCNTR1入力非選択                                                 |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注4)                                           |
| P00 ~ P03           | 開放     | キーオンウェイクアップ機能非選択<br>(注6)                                               |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>プルアップ機能非選択<br>(注4)<br>キーオンウェイクアップ機能非選択<br>(注6) |
| P10 ~ P13           | 開放     | キーオンウェイクアップ機能非選択<br>(注7)                                               |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>プルアップ機能非選択<br>(注4)<br>キーオンウェイクアップ機能非選択<br>(注7) |
| P20/SCK             | 開放     | SCK端子非選択                                                               |
|                     | Vssに接続 |                                                                        |
| P21/SOUT            | 開放     |                                                                        |
|                     | Vssに接続 |                                                                        |
| P22/SIN             | 開放     | SIN端子非選択                                                               |
|                     | Vssに接続 |                                                                        |
| P30/INT0            | 開放     | 出力ラッチに“0”を設定                                                           |
|                     | Vssに接続 |                                                                        |
| P31/INT1            | 開放     | 出力ラッチに“0”を設定                                                           |
|                     | Vssに接続 |                                                                        |
| P32, P33            | 開放     |                                                                        |
|                     | Vssに接続 |                                                                        |
| P40/AIN4 ~ P43/AIN7 | 開放     |                                                                        |
|                     | Vssに接続 |                                                                        |
| P50 ~ P53           | 開放     |                                                                        |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択                                                   |
| P60/AIN0 ~ P63/AIN3 | 開放     |                                                                        |
|                     | Vssに接続 |                                                                        |

注1 !Jセット直後は、システムクロックに内部発振器(オンチップオシレータ)が選択されています。(RG0=0, MR0=1)

2 CRCK命令を実行すると、RC発振回路が使用可能になります。CRCK命令実行のみでは、発振開始時、システムクロックへの切り替えは行われませんので注意してください。

発振を開始させるには、メインクロック(f(XIN))発振可能(MR1=0)とする必要があります。(必要に応じて、発振安定待ち時間をプログラムで生成してください。)

また、システムクロックにメインクロック(f(XIN))を選択する場合は、メインクロック(f(XIN))発振可能(MR1=0)とした後でメインクロック(f(XIN))選択(MR0=0)してください。メインクロック発振と同時にシステムクロックへの切り替えはできませんので、注意してください。

3 メインクロック(f(XIN))に外部クロック入力を使用する場合は、プログラムの始めにCMCK命令を実行してセラミック発振回路を有効にし、メインクロック(f(XIN))発振可能(MR1=0)してください。セラミック発振回路が有効となり、メインクロック(f(XIN))発振可能(MR1=0)となるまでの間、XIN端子は“H”固定です。外部クロック使用時は電流制限のため、XIN端子には直列に1kΩ以上の抵抗を挿入してください。

4 ポートD0 ~ D5の出力形式選択と、ポートP00 ~ P03, P10 ~ P13のプルアップ機能選択は、1ポート単位での制御です。各ポートに対応したレジスタのビットを設定してください。

5 ポートP00 ~ P03, P10 ~ P13の出力形式選択は2ポート単位の制御です。2ポートのうち片方を使用しない場合は、開放にしてください。

6 キーオンウェイクアップ機能は2ビット単位の選択です。キーオンウェイクアップ機能を1ビットのみ使用する場合は、未使用の1ビットは、キーオンウェイクアップ制御レジスタK1の値を考慮して、“H”入力(プルアップトランジスタをONにし、開放)にするか、“L”入力(Vssに接続するか、出力ラッチを“0”に設定して開放)にするなどの処理を行ってください。

7 キーオンウェイクアップ機能は2ビット単位の選択です。キーオンウェイクアップ機能を1ビットのみ使用する場合は、未使用の1ビットは、プルアップトランジスタをONにし、開放にしてください。

(VDD端子及びVss端子に接続する場合の注意事項)

・使用しない端子は、ノイズの伝搬を避けるためにできる限り短くて太い配線で処理してください。

## 2.2 割り込み

4519グループは、外部(INT0、INT1)、タイマ1、タイマ2、タイマ3、タイマ4、A/D、及びシリアルI/Oの8要因の割り込みをもっています。

この節では、各割り込み機能、関連レジスタ、各割り込みの機能を用いた応用例、及び注意事項について説明します。

### 2.2.1 割り込み機能

#### (1) 外部0割り込み(INT0)

INT0端子の入力レベルの変化により割り込み要求を発生します。

また、割り込み制御レジスタI1のビット1、ビット2により割り込み有効波形を選択、ビット3によりINT0端子の入力制御が選択できます。

#### 外部0割り込みINT0の処理方法

##### 割り込みを使用する場合

割り込み制御レジスタV1のビット0を“1”、割り込み許可フラグINT\_Eを“1”に設定すると割り込みの発生が可能になります。外部0割り込みが発生すると、割り込み処理は1ページ0番地から実行されます。

##### 割り込みを使用しない場合

割り込み制御レジスタV1のビット0を“0”に設定すると割り込みが禁止され、SNZ0命令が有効になります。

#### (2) 外部1割り込み(INT1)

INT1端子の入力レベルの変化により割り込み要求を発生します。

また、割り込み制御レジスタI2のビット1、ビット2により割り込み有効波形を選択、ビット3によりINT1端子の入力制御が選択できます。

#### 外部1割り込みINT1の処理方法

##### 割り込みを使用する場合

割り込み制御レジスタV1のビット1を“1”、割り込み許可フラグINT\_Eを“1”に設定すると割り込みの発生が可能になります。外部1割り込みが発生すると、割り込み処理は1ページ2番地から実行されます。

##### 割り込みを使用しない場合

割り込み制御レジスタV1のビット1を“0”に設定すると割り込みが禁止され、SNZ1命令が有効になります。

### (3) タイマ1割り込み

タイマ1のアンダフローにより割り込み要求を発生します。

タイマ1割り込みの処理方法

割り込みを使用する場合

割り込み制御レジスタV1のビット2を“1”、割り込み許可フラグINTEを“1”に設定すると割り込みの発生が可能になります。タイマ1割り込みが発生すると、割り込み処理は1ページ4番地から実行されます。

割り込みを使用しない場合

割り込み制御レジスタV1のビット2を“0”に設定すると割り込みが禁止され、SNZT1命令が有効になります。

### (4) タイマ2割り込み

タイマ2のアンダフローにより割り込み要求を発生します。

タイマ2割り込みの処理方法

割り込みを使用する場合

割り込み制御レジスタV1のビット3を“1”、割り込み許可フラグINTEを“1”に設定すると割り込みの発生が可能になります。タイマ2割り込みが発生すると、割り込み処理は1ページ6番地から実行されます。

割り込みを使用しない場合

割り込み制御レジスタV1のビット3を“0”に設定すると割り込みが禁止され、SNZT2命令が有効になります。

### (5) タイマ3割り込み

タイマ3のアンダフローにより割り込み要求を発生します。

タイマ3割り込みの処理方法

割り込みを使用する場合

割り込み制御レジスタV2のビット0を“1”、割り込み許可フラグINTEを“1”に設定すると割り込みの発生が可能になります。タイマ3割り込みが発生すると、割り込み処理は1ページ8番地から実行されます。

割り込みを使用しない場合

割り込み制御レジスタV2のビット0を“0”に設定すると割り込みが禁止され、SNZT3命令が有効になります。

### (6) タイマ4割り込み

タイマ4のアンダフローにより割り込み要求を発生します。

タイマ4割り込みの処理方法

割り込みを使用する場合

割り込み制御レジスタV2のビット1を“1”、割り込み許可フラグINTEを“1”に設定すると割り込みの発生が可能になります。タイマ4割り込みが発生すると、割り込み処理は1ページA番地から実行されます。

割り込みを使用しない場合

割り込み制御レジスタV2のビット1を“0”に設定すると割り込みが禁止され、SNZT4命令が有効になります。

### (7) A/D割り込み

A/D変換の終了により割り込み要求を発生します。

A/D割り込みの処理方法

割り込みを使用する場合

割り込み制御レジスタV2のビット2を“1”、割り込み許可フラグINTEを“1”に設定すると割り込みの発生が可能になります。A/D割り込みが発生すると、割り込み処理は1ページC番地から実行されます。

割り込みを使用しない場合

割り込み制御レジスタV2のビット2を“0”に設定すると割り込みが禁止され、SNZAD命令が有効になります。

### (8) シリアルI/O割り込み

シリアルI/Oの送受信終了により割り込み要求を発生します。

シリアルI/O割り込みの処理方法

割り込みを使用する場合

割り込み制御レジスタV2のビット3を“1”、割り込み許可フラグINTEを“1”に設定すると割り込みの発生が可能になります。シリアルI/O割り込みが発生すると、割り込み処理は1ページE番地から実行されます。

割り込みを使用しない場合

割り込み制御レジスタV2のビット3を“0”に設定すると割り込みが禁止され、SNZSI命令が有効になります。

### 2.2.2 関連レジスタ

#### (1) 割り込み許可フラグINTE

すべての割り込みの許可、禁止を制御します。

EI命令の実行によりフラグINTEは“1”になり、すべての割り込みは許可されます。また、DI命令の実行によりフラグINTEは“0”になり、すべての割り込みは禁止されます。

フラグINTEが“1”的状態で、いずれかの割り込みが発生するとフラグINTEは自動的に“0”になり、次にEI命令が実行されるまでの間、マイクロコンピュータ内部を割り込み禁止状態に保ちます。

注 EI命令実行による割り込みの許可は、命令実行後さらに1命令経過した後に行われます。

#### (2) 割り込み要求フラグ

各割り込み起動条件の成立を判断します。

各割り込み起動条件が成立すると、割り込み許可フラグ、割り込み可能ビットによって割り込み禁止状態に設定されても、その割り込みに対応する割り込み要求フラグは“1”になります。

割り込みの発生又はスキップ命令の実行によって割り込み要求フラグは“0”になります。

#### (3) 割り込み制御レジスタV1

表2.2.1にレジスタV1のビット構成を示します。

レジスタV1への書き込みは、レジスタAに値を設定した後、TV1A命令で行います。

また、TAV1命令でレジスタV1の内容をレジスタAに転送できます。

表2.2.1 割り込み制御レジスタV1のビット構成

| 割り込み制御レジスタV1 |                   | リセット時：00002 |                       | RAMバックアップ時<br>：00002 | R/W |
|--------------|-------------------|-------------|-----------------------|----------------------|-----|
| V13          | タイマ2<br>割り込み可能ビット | 0           | 発生禁止 ( SNZT2命令有効 )    |                      |     |
|              |                   | 1           | 発生可能 ( SNZT2命令無効 注2 ) |                      |     |
| V12          | タイマ1<br>割り込み可能ビット | 0           | 発生禁止 ( SNZT1命令有効 )    |                      |     |
|              |                   | 1           | 発生可能 ( SNZT1命令無効 注2 ) |                      |     |
| V11          | 外部1<br>割り込み可能ビット  | 0           | 発生禁止 ( SNZ1命令有効 )     |                      |     |
|              |                   | 1           | 発生可能 ( SNZ1命令無効 注2 )  |                      |     |
| V10          | 外部0<br>割り込み可能ビット  | 0           | 発生禁止 ( SNZ0命令有効 )     |                      |     |
|              |                   | 1           | 発生可能 ( SNZ0命令無効 注2 )  |                      |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2.これらの命令は、NOP命令と等価となります。

## (4) 割り込み制御レジスタV2

表2.2.2にレジスタV2のビット構成を示します。

レジスタV2への書き込みは、レジスタAに値を設定した後、TV2A命令で行います。

また、TAV2命令でレジスタV2の内容をレジスタAに転送できます。

表2.2.2 割り込み制御レジスタV2のビット構成

| 割り込み制御レジスタV2 |                      | リセット時：00002 |                       | RAMバックアップ時<br>：00002 | R/W |
|--------------|----------------------|-------------|-----------------------|----------------------|-----|
| V23          | シリアルI/O<br>割り込み可能ビット | 0           | 発生禁止 ( SNZSI命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZSI命令無効 注2 ) |                      |     |
| V22          | A/D<br>割り込み可能ビット     | 0           | 発生禁止 ( SNZAD命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZAD命令無効 注2 ) |                      |     |
| V21          | タイマ4<br>割り込み可能ビット    | 0           | 発生禁止 ( SNZT4命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZT4命令無効 注2 ) |                      |     |
| V20          | タイマ3<br>割り込み可能ビット    | 0           | 発生禁止 ( SNZT3命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZT3命令無効 注2 ) |                      |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらの命令は、NOP命令と等価となります。

## (5) 割り込み制御レジスタI1

表2.2.3にレジスタI1のビット構成を示します。

レジスタI1への書き込みは、レジスタAに値を設定した後、TI1A命令で行います。

また、TAI1命令でレジスタI1の内容をレジスタAに転送できます。

表2.2.3 割り込み制御レジスタI1のビット構成

| 割り込み制御レジスタI1 |                                         | リセット時：00002 |                                                   | RAMバックアップ時<br>：状態保持 | R/W |
|--------------|-----------------------------------------|-------------|---------------------------------------------------|---------------------|-----|
| I13          | INT0端子入力制御ビット（注2）                       | 0           | INT0端子入力禁止                                        |                     |     |
|              |                                         | 1           | INT0端子入力可能                                        |                     |     |
| I12          | INT0端子<br>割り込み有効波形 / 復帰レベル選択ビット<br>（注2） | 0           | 立ち下がり波形 / “L” レベル<br>( SNZI0命令はINT0端子の“L” レベル認識 ) |                     |     |
|              |                                         | 1           | 立ち上がり波形 / “H” レベル<br>( SNZI0命令はINT0端子の“H” レベル認識 ) |                     |     |
| I11          | INT0端子<br>エッジ検出回路制御ビット                  | 0           | 片エッジ検出                                            |                     |     |
|              |                                         | 1           | 両エッジ検出                                            |                     |     |
| I10          | INT0端子<br>タイマ1カウント開始同期回路選択ビット           | 0           | タイマ1カウント開始同期回路非選択                                 |                     |     |
|              |                                         | 1           | タイマ1カウント開始同期回路選択                                  |                     |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. レジスタI1のビット2、ビット3の内容を変更した際に、外部0割り込み要求フラグ( EXF0 )が“1”になる場合があります。レジスタV1のビット0が“0”的状態でレジスタI1のビット2、ビット3を変更した後、1命令以上おいてSNZ0命令を実行し、フラグEXF0を“0”にしてください。このとき、SNZ0命令によるスキップが発生することを考慮し、SNZ0命令の後にNOP命令を挿入してください。

## (6) 割り込み制御レジスタI2

表2.2.4にレジスタI2のビット構成を示します。

レジスタI2への書き込みは、レジスタAに値を設定した後、TI2A命令で行います。

また、TAI2命令でレジスタI2の内容をレジスタAに転送できます。

表2.2.4 割り込み制御レジスタI2のビット構成

| 割り込み制御レジスタI2 |                                         | リセット時：00002 | RAMバックアップ時<br>：状態保持                             | R/W |
|--------------|-----------------------------------------|-------------|-------------------------------------------------|-----|
| I23          | INT1端子入力制御ビット（注2）                       | 0           | INT1端子入力禁止                                      |     |
|              |                                         | 1           | INT1端子入力可能                                      |     |
| I22          | INT1端子<br>割り込み有効波形 / 復帰レベル選択ビット<br>（注2） | 0           | 立ち下がり波形 / “L” レベル<br>（SNZI1命令はINT1端子の“L” レベル認識） |     |
|              |                                         | 1           | 立ち上がり波形 / “H” レベル<br>（SNZI1命令はINT1端子の“H” レベル認識） |     |
| I21          | INT1端子<br>エッジ検出回路制御ビット                  | 0           | 片エッジ検出                                          |     |
|              |                                         | 1           | 両エッジ検出                                          |     |
| I20          | INT1端子<br>タイマ3カウント開始同期回路選択ビット           | 0           | タイマ3カウント開始同期回路非選択                               |     |
|              |                                         | 1           | タイマ3カウント開始同期回路選択                                |     |

注1. “R”は読み出し可、“W”は書き込み可を表します。

2. レジスタI2のビット2、ビット3の内容を変更した際に、外部1割り込み要求フラグ(EXF1)が“1”になる場合があります。レジスタV1のビット1が“0”的状態でレジスタI2のビット2、ビット3を変更した後、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。このとき、SNZ1命令によるスキップが発生することを考慮し、SNZ1命令の後にNOP命令を挿入してください。

### 2.2.3 割り込みの応用例

#### (1) 外部0割り込み

INT0端子は有効波形を選択できる外部割り込み端子で、立ち下がりエッジ(H-L)、立ち上がりエッジ(L-H)、又は両エッジ(H-LとL-H)を認識できます。

**ポイント**：立ち下がりエッジ(H-L)、立ち上がりエッジ(L-H)、又は両エッジ(H-LとL-H)をトリガとして外部0割り込みを使用できます。

**仕様**：外部信号の両エッジ(H-LとL-H)により外部0割り込みを発生させます。

図2.2.1に外部0割り込み動作例を、図2.2.2に外部0割り込み設定例を示します。

#### (2) 外部1割り込み

INT1端子は有効波形を選択できる外部割り込み端子で、立ち下がりエッジ(H-L)、立ち上がりエッジ(L-H)、又は両エッジ(H-LとL-H)を認識できます。

**ポイント**：立ち下がりエッジ(H-L)、立ち上がりエッジ(L-H)、又は両エッジ(H-LとL-H)をトリガとして外部1割り込みを使用できます。

**仕様**：外部信号の立ち下がりエッジ(H-L)により外部1割り込みを発生させます。

図2.2.3に外部1割り込み動作例を、図2.2.4に外部1割り込み設定例を示します。

#### (3) タイマ1割り込み

タイマ1では、設定されたタイマ値による定周期割り込みを使用できます。

**ポイント**：タイマ1のアンダフロー信号による定周期割り込みを使用できます。

**仕様**：システムクロック周波数(=2.0MHz)をタイマ1で分周し、0.25msごとにタイマ1割り込みを発生させます。

図2.2.5にタイマ1定周期割り込み設定例を示します。

#### (4) タイマ2割り込み

タイマ2では、設定されたタイマ値による定周期割り込みを使用できます。

**ポイント**：タイマ2のアンダフロー信号による定周期割り込みを使用できます。

**仕様**：システムクロック周波数(=4.0MHz)をプリスケーラとタイマ2で分周し、1msごとにタイマ2割り込みを発生させます。

図2.2.6にタイマ2定周期割り込み設定例を示します。

## (5) タイマ3割り込み

タイマ3では、設定されたタイマ値による定周期割り込みを使用できます。

**ポイント**：タイマ3のアンダフロー信号による定周期割り込みを使用できます。

**仕様**：システムクロック周波数(=6.0MHz)をプリスケーラとタイマ3で分周し、30msごとにタイマ3割り込みを発生させます。

図2.2.7にタイマ3定周期割り込み設定例を示します。

## (6) タイマ4割り込み

タイマ4では、設定されたタイマ値による定周期割り込みを使用できます。

**ポイント**：タイマ4のアンダフロー信号による定周期割り込みを使用できます。

**仕様**：システムクロック周波数(=4.0MHz)をプリスケーラとタイマ4で分周し、50msごとにタイマ4割り込みを発生させます。

図2.2.8にタイマ4定周期割り込み設定例を示します。



図2.2.1 外部0割り込み動作例



図2.2.2 外部0割り込み設定例

注：外部0割り込みの起動条件となる有効波形は、変化前後のレベルをそれぞれシステムクロックの4周期以上保持する必要があります。



図2.2.3 外部1割り込み動作例



図2.2.4 外部1割り込み設定例

注 . 外部1割り込みの起動条件となる有効波形は、変化前後のレベルをそれぞれシステムクロックの4周期以上保持する必要があります。



図2.2.5 タイマ1定周期割り込み設定例



A 1msごとに割り込みを発生させる場合の、プリスケーラのカウント値及びタイマ2カウント値は、以下のように設定します。

$$\begin{array}{ccccccc}
 1\text{ms} & \sim & (4.0\text{MHz})^{-1} & \times & 3 & \times & (15+1) \\
 \text{システムクロック} & & \text{イニスト} & & \text{プリス} & & \text{タイマ2カウント値} \\
 & & \text{ラクション} & & \text{ケーラ} & & \\
 & & \text{クロック} & & \text{カウント値} & &
 \end{array}$$

"x" : "0" 又は "1" いずれでも可。

図2.2.6 タイマ2定周期割り込み設定例



図2.2.7 タイマ3定周期割り込み設定例



図2.2.8 タイマ4定周期割り込み設定例

## 2.2.4 使用上の注意事項

### (1) INT0端子割り込み有効波形の設定

レジスタI1のビット2に値を設定した後は、1命令以上おいてSNZ0命令を実行し、フラグEXF0を“0”にしてください。

P30/INT0端子の入力状態によっては、レジスタI1のビット2を変更した際に、フラグEXF0が“1”になることがあります。

### (2) INT0端子入力制御の設定

レジスタI1のビット3に値を設定した後は、1命令以上おいてSNZ0命令を実行し、フラグEXF0を“0”にしてください。

P30/INT0端子の入力状態によっては、レジスタI1のビット3を変更した際に、フラグEXF0が“1”になることがあります。

### (3) INT1端子割り込み有効波形の設定

レジスタI2のビット2に値を設定した後は、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。

P31/INT1端子の入力状態によっては、レジスタI2のビット2を変更した際に、フラグEXF1が“1”になることがあります。

### (4) INT1端子入力制御の設定

レジスタI2のビット3に値を設定した後は、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。

P31/INT1端子の入力状態によっては、レジスタI2のビット3を変更した際に、フラグEXF1が“1”になることがあります。

### (5) 多重割り込み禁止

4519グループでは多重割り込みを使用できません。

### (6) 割り込み処理実行時

割り込み発生と同時に割り込み許可フラグは“0”(割り込み禁止状態)となります。割り込みからの復帰と同時に割り込み許可にするには、EI、RTI命令を続けて記述してください。

### (7) P30/INT0端子

外部割り込み入力端子INT0を使用する場合は、レジスタI1のビット3を“1”にしてください。その場合でも、ポートP30の入出力は機能します。また、入出力ポートP30として使用している場合でも、レジスタI1のビット3が“1”が設定されていると、有効波形(外部0割り込みの起動条件となる有効波形)の入力により、フラグEXF0は“1”になります。

INT0端子入力とポートP30入力の入力しきい値(VIH/VIL)特性は異なりますので、併用する場合は注意してください。

## (8) P31/INT1端子

外部割り込み入力端子INT1を使用する場合は、レジスタI2のビット3を“1”にしてください。その場合でも、ポートP31の入出力は機能します。また、入出力ポートP31として使用している場合でも、レジスタI2のビット3に“1”が設定されていると、有効波形(外部0割り込みの起動条件となる有効波形)の入力により、フラグEXF1は“1”になります。

INT1端子入力とポートP31入力の入力しきい値(VIH/VIL)特性は異なりますので、併用する場合は注意してください。

## (9) POF命令

EPOF命令実行直後にPOF命令を実行するとRAMバックアップ状態になります。

POF命令単独では、RAMバックアップ状態にならないので、注意してください。

また、EPOF命令とPOF命令を連続して実行する前には、必ず割り込み禁止状態(DI命令実行)にしてください。

## 2.3 タイマ

4519グループは、リロードレジスタ付きの8ビットタイマを4本、ウォッチドッグタイマを1本もっています。この節では、タイマ機能、関連レジスタ、タイマ機能を用いた応用例、及び注意事項について説明します。

### 2.3.1 タイマ機能

#### (1) タイマ1

タイマ動作

( P30/INT0入力からのタイマ1カウント動作開始トリガ機能付き )

( 周期 / パルス幅計測機能付 )

#### (2) タイマ2

タイマ動作

#### (3) タイマ3

タイマ動作

( P31/INT1入力からのタイマ3カウント動作開始トリガ機能付 )

#### (4) タイマ4

タイマ動作

( PWM出力機能付 )

#### (5) ウォッチドッグタイマ

ウォッチドッグ機能

ウォッチドッグ機能は、暴走などによりプログラムが正常に実行されなかった場合に、リセット状態に復帰する手段を与えます。

リセット解除後動作を始め、タイマのカウント値がアンダフローするとフラグWDF1が“1”にセットされ、その後、タイマが65534カウントする間にWRST命令が実行されなければフラグWDF2に“1”がセットされ、マイコンをリセットします。

このウォッチドッグ機能を無効にするには、DWDT命令とWRST命令を連続実行します。WRST命令は、スキップ機能があり、フラグWDF1が“1”的には“0”にしてスキップします。

### 2.3.2 関連レジスタ

#### (1) 割り込み制御レジスタV1

表2.3.1にレジスタV1のビット構成を示します。

レジスタV1への書き込みは、レジスタAに値を設定した後、TV1A命令で行います。

また、TAV1命令でレジスタV1の内容をレジスタAに転送できます。

表2.3.1 割り込み制御レジスタV1のビット構成

| 割り込み制御レジスタV1 |                   | リセット時 : 00002 | RAMバックアップ時 : 00002  | R/W |
|--------------|-------------------|---------------|---------------------|-----|
| V13          | タイマ2<br>割り込み可能ビット | 0             | 発生禁止 (SNZT2命令有効)    |     |
|              |                   | 1             | 発生可能 (SNZT2命令無効 注2) |     |
| V12          | タイマ1<br>割り込み可能ビット | 0             | 発生禁止 (SNZT1命令有効)    |     |
|              |                   | 1             | 発生可能 (SNZT1命令無効 注2) |     |
| V11          | 外部1<br>割り込み可能ビット  | 0             | 発生禁止 (SNZ1命令有効)     |     |
|              |                   | 1             | 発生可能 (SNZ1命令無効 注2)  |     |
| V10          | 外部0<br>割り込み可能ビット  | 0             | 発生禁止 (SNZ0命令有効)     |     |
|              |                   | 1             | 発生可能 (SNZ0命令無効 注2)  |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらの命令は、NOP命令と等価となります。

3. ■ : タイマ設定時使用しないビットです。

#### (2) 割り込み制御レジスタV2

表2.3.2にレジスタV2のビット構成を示します。

レジスタV2への書き込みは、レジスタAに値を設定した後、TV2A命令で行います。

また、TAV2命令でレジスタV2の内容をレジスタAに転送できます。

表2.3.2 割り込み制御レジスタV2のビット構成

| 割り込み制御レジスタV2 |                      | リセット時 : 00002 | RAMバックアップ時 : 00002  | R/W |
|--------------|----------------------|---------------|---------------------|-----|
| V23          | シリアルI/O<br>割り込み可能ビット | 0             | 発生禁止 (SNZSI命令有効)    |     |
|              |                      | 1             | 発生可能 (SNZSI命令無効 注2) |     |
| V22          | A/D<br>割り込み可能ビット     | 0             | 発生禁止 (SNZAD命令有効)    |     |
|              |                      | 1             | 発生可能 (SNZAD命令無効 注2) |     |
| V21          | タイマ4<br>割り込み可能ビット    | 0             | 発生禁止 (SNZT4命令有効)    |     |
|              |                      | 1             | 発生可能 (SNZT4命令無効 注2) |     |
| V20          | タイマ3<br>割り込み可能ビット    | 0             | 発生禁止 (SNZT3命令有効)    |     |
|              |                      | 1             | 発生可能 (SNZT3命令無効 注2) |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらの命令は、NOP命令と等価となります。

3. ■ : タイマ設定時使用しないビットです。

## (3) 割り込み制御レジスタI1

表2.3.3にレジスタI1のビット構成を示します。

レジスタI1への書き込みは、レジスタAに値を設定した後、TI1A命令で行います。

また、TAI1命令でレジスタI1の内容をレジスタAに転送できます。

表2.3.3 割り込み制御レジスタI1のビット構成

| 割り込み制御レジスタI1 |                                       | リセット時：00002 | RAMバックアップ時<br>：状態保持                         | R/W |
|--------------|---------------------------------------|-------------|---------------------------------------------|-----|
| I13          | INT0端子入力制御ビット（注2）                     | 0           | INT0端子入力禁止                                  |     |
|              |                                       | 1           | INT0端子入力可能                                  |     |
| I12          | INT0端子<br>割り込み有効波形／復帰レベル選択ビット<br>（注2） | 0           | 立ち下がり波形／“L”レベル<br>（SNZI0命令はINT0端子の“L”レベル認識） |     |
|              |                                       | 1           | 立ち上がり波形／“H”レベル<br>（SNZI0命令はINT0端子の“H”レベル認識） |     |
| I11          | INT0端子<br>エッジ検出回路制御ビット                | 0           | 片エッジ検出                                      |     |
|              |                                       | 1           | 両エッジ検出                                      |     |
| I10          | INT0端子<br>タイマ1カウント開始同期回路選択ビット         | 0           | タイマ1カウント開始同期回路非選択                           |     |
|              |                                       | 1           | タイマ1カウント開始同期回路選択                            |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. レジスタI1のビット2、ビット3の内容を変更した際に、外部0割り込み要求フラグ(EXF0)が“1”になる場合があります。レジスタV1のビット0が‘0’の状態でレジスタI1のビット2、ビット3を変更した後、1命令以上おいてSNZ0命令を実行し、フラグEXF0を‘0’にしてください。このとき、SNZ0命令によるスキップが発生することを考慮し、SNZ0命令の後にNOP命令を挿入してください。

## (4) 割り込み制御レジスタI2

表2.3.4にレジスタI2のビット構成を示します。

レジスタI2への書き込みは、レジスタAに値を設定した後、TI2A命令で行います。

また、TAI2命令でレジスタI2の内容をレジスタAに転送できます。

表2.3.4 割り込み制御レジスタI2のビット構成

| 割り込み制御レジスタI2 |                                       | リセット時：00002 | RAMバックアップ時<br>：状態保持                         | R/W |
|--------------|---------------------------------------|-------------|---------------------------------------------|-----|
| I23          | INT1端子入力制御ビット（注2）                     | 0           | INT1端子入力禁止                                  |     |
|              |                                       | 1           | INT1端子入力可能                                  |     |
| I22          | INT1端子<br>割り込み有効波形／復帰レベル選択ビット<br>（注2） | 0           | 立ち下がり波形／“L”レベル<br>（SNZI1命令はINT1端子の“L”レベル認識） |     |
|              |                                       | 1           | 立ち上がり波形／“H”レベル<br>（SNZI1命令はINT1端子の“H”レベル認識） |     |
| I21          | INT1端子<br>エッジ検出回路制御ビット                | 0           | 片エッジ検出                                      |     |
|              |                                       | 1           | 両エッジ検出                                      |     |
| I20          | INT1端子<br>タイマ3カウント開始同期回路選択ビット         | 0           | タイマ3カウント開始同期回路非選択                           |     |
|              |                                       | 1           | タイマ3カウント開始同期回路選択                            |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. レジスタI2のビット2、ビット3の内容を変更した際に、外部1割り込み要求フラグ(EXF1)が“1”になる場合があります。レジスタV1のビット1が“0”的状態でレジスタI2のビット2、ビット3を変更した後、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。このとき、SNZ1命令によるスキップが発生することを考慮し、SNZ1命令の後にNOP命令を挿入してください。

## (5) タイマ制御レジスタPA

表2.3.5にレジスタPAのビット構成を示します。

レジスタPAへの書き込みは、レジスタAに値を設定した後、TPAA命令で行います。

表2.3.5 タイマ制御レジスタPAのビット構成

| タイマ制御レジスタPA |             | リセット時：02 | RAMバックアップ時<br>：02 | W |
|-------------|-------------|----------|-------------------|---|
| PA0         | プリスケーラ制御ビット | 0        | 停止（状態保持）          |   |
|             |             | 1        | 動作                |   |

注.“W”は書き込み可を表します。

## (6) タイマ制御レジスタW1

表2.3.6にレジスタW1のビット構成を示します。

レジスタW1への書き込みは、レジスタAに値を設定した後、TW1A命令で行います。

また、TAW1命令でレジスタW1の内容をレジスタAに転送できます。

表2.3.6 タイマ制御レジスタW1のビット構成

| タイマ制御レジスタW1 |                             | リセット時：0000 <sub>2</sub> |                        | RAMバックアップ時<br>：状態保持 | R/W |  |
|-------------|-----------------------------|-------------------------|------------------------|---------------------|-----|--|
| W13         | タイマ1<br>カウント自動停止回路選択ビット（注2） | 0                       | タイマ1カウント自動停止回路非選択      |                     |     |  |
|             |                             | 1                       | タイマ1カウント自動停止回路選択       |                     |     |  |
| W12         | タイマ1制御ビット                   | 0                       | 停止（状態保持）               |                     |     |  |
|             |                             | 1                       | 動作                     |                     |     |  |
| W11         | タイマ1<br>カウントソース選択ビット        | W11W10                  | カウントソース                |                     |     |  |
|             |                             | 00                      | インストラクションクロック (INSTCK) |                     |     |  |
| W10         |                             | 01                      | プリスケーラ出力 (ORCLK)       |                     |     |  |
|             |                             | 10                      | XIN入力                  |                     |     |  |
|             |                             | 11                      | CNTR0入力                |                     |     |  |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. この機能はタイマ1カウント開始同期回路選択時(I10=“1”)のみ有効です。

## (7) タイマ制御レジスタW2

表2.3.7にレジスタW2のビット構成を示します。

レジスタW2への書き込みは、レジスタAに値を設定した後、TW2A命令で行います。

また、TAW2命令でレジスタW2の内容をレジスタAに転送できます。

表2.3.7 タイマ制御レジスタW2のビット構成

| タイマ制御レジスタW2 |                      | リセット時：0000 <sub>2</sub> |                      | RAMバックアップ時<br>：状態保持 | R/W |  |
|-------------|----------------------|-------------------------|----------------------|---------------------|-----|--|
| W23         | CNTR0出力信号選択ビット       | 0                       | タイマ1アンダフロー信号の2分周出力   |                     |     |  |
|             |                      | 1                       | タイマ2アンダフロー信号の2分周出力   |                     |     |  |
| W22         | タイマ2制御ビット            | 0                       | 停止（状態保持）             |                     |     |  |
|             |                      | 1                       | 動作                   |                     |     |  |
| W21         | タイマ2<br>カウントソース選択ビット | W21W20                  | カウントソース              |                     |     |  |
|             |                      | 00                      | システムクロック (STCK)      |                     |     |  |
| W20         |                      | 01                      | プリスケーラ出力 (ORCLK)     |                     |     |  |
|             |                      | 10                      | タイマ1アンダフロー信号 (T1UDF) |                     |     |  |
|             |                      | 11                      | PWM信号 (PWMOUT)       |                     |     |  |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (8) タイマ制御レジスタW3

表2.3.8にレジスタW3のビット構成を示します。

レジスタW3への書き込みは、レジスタAに値を設定した後、TW3A命令で行います。

また、TAW3命令でレジスタW3の内容をレジスタAに転送できます。

表2.3.8 タイマ制御レジスタW3のビット構成

| タイマ制御レジスタW3 |                             | リセット時：00002 |                     | RAMバックアップ時<br>：状態保持 | R/W |
|-------------|-----------------------------|-------------|---------------------|---------------------|-----|
| W33         | タイマ3<br>カウント自動停止回路選択ビット（注2） | 0           | タイマ3カウント自動停止回路非選択   |                     |     |
|             |                             | 1           | タイマ3カウント自動停止回路選択    |                     |     |
| W32         | タイマ3制御ビット                   | 0           | 停止（状態保持）            |                     |     |
|             |                             | 1           | 動作                  |                     |     |
| W31<br>W30  | タイマ3<br>カウントソース選択ビット        | W31W30      | カウントソース             |                     |     |
|             |                             | 00          | PWM信号（PWMOUT）       |                     |     |
|             |                             | 01          | プリスケーラ出力（ORCLK）     |                     |     |
|             |                             | 10          | タイマ2アンダフロー信号（T2UDF） |                     |     |
|             |                             | 11          | CNTR1入力             |                     |     |

注1 . “R”は読み出し可、“W”は書き込み可を表します。

2 . この機能はタイマ3カウント開始同期回路選択時(I20=“1”)のみ有効です。

## (9) タイマ制御レジスタW4

表2.3.9にレジスタW4のビット構成を示します。

レジスタW4への書き込みは、レジスタAに値を設定した後、TW4A命令で行います。

また、TAW4命令でレジスタW4の内容をレジスタAに転送できます。

表2.3.9 タイマ制御レジスタW4のビット構成

| タイマ制御レジスタW4 |                         | リセット時：00002 |                       | RAMバックアップ時<br>：00002 | R/W |
|-------------|-------------------------|-------------|-----------------------|----------------------|-----|
| W43         | D7/CNTR1端子機能選択ビット       | 0           | D7入出力 / CNTR1入力       |                      |     |
|             |                         | 1           | CNTR1入出力 / D7入力       |                      |     |
| W42         | PWM信号<br>“H”期間拡張機能制御ビット | 0           | PWM信号“H”期間拡張機能無効      |                      |     |
|             |                         | 1           | PWM信号“H”期間拡張機能有効      |                      |     |
| W41         | タイマ4制御ビット               | 0           | 停止（状態保持）              |                      |     |
|             |                         | 1           | 動作                    |                      |     |
| W40         | タイマ4<br>カウントソース選択ビット    | 0           | XIN入力                 |                      |     |
|             |                         | 1           | プリスケーラ出力（ORCLK）の2分周信号 |                      |     |

注 . “R”は読み出し可、“W”は書き込み可を表します。

## (10) タイマ制御レジスタW5

表2.3.10にレジスタW5のビット構成を示します。

レジスタW5への書き込みは、レジスタAに値を設定した後、TW5A命令で行います。

また、TAW5命令でレジスタW5の内容をレジスタAに転送できます。

表2.3.10 タイマ制御レジスタW5のビット構成

| タイマ制御レジスタW5 |               | リセット時：00002 |                         | RAMバックアップ時<br>：状態保持 | R/W |
|-------------|---------------|-------------|-------------------------|---------------------|-----|
| W53         | 使用しません        | 0<br>1      | このビットに機能はありませんがR/Wは可能です |                     |     |
| W52         | 周期計測回路制御ビット   | 0<br>1      | 停止<br>動作                |                     |     |
| W51         | 周期計測対象信号選択ビット | W51W50      | カウントソース                 |                     |     |
|             |               | 00          | オンチップオシレータ (f(RING)/16) |                     |     |
|             |               | 01          | CNTR0端子入力               |                     |     |
|             |               | 10          | INT0端子入力                |                     |     |
| W50         |               | 11          | 使用禁止                    |                     |     |

注1 . “ R ”は読み出し可、“ W ”は書き込み可を表します。

2 .  : タイマ設定時使用しないビットです。

## (11) タイマ制御レジスタW6

表2.3.11にレジスタW6のビット構成を示します。

レジスタW6への書き込みは、レジスタAに値を設定した後、TW6A命令で行います。

また、TAW6命令でレジスタW6の内容をレジスタAに転送できます。

表2.3.11 タイマ制御レジスタW6のビット構成

| タイマ制御レジスタW6 |                           | リセット時：00002 |                    | RAMバックアップ時<br>：状態保持 | R/W |
|-------------|---------------------------|-------------|--------------------|---------------------|-----|
| W63         | CNTR1端子入力<br>カウントエッジ選択ビット | 0           | 立ち下がりエッジ           |                     |     |
|             |                           | 1           | 立ち上がりエッジ           |                     |     |
| W62         | CNTR0端子入力<br>カウントエッジ選択ビット | 0           | 立ち下がりエッジ           |                     |     |
|             |                           | 1           | 立ち上がりエッジ           |                     |     |
| W61         | CNTR1端子出力<br>自動制御回路選択ビット  | 0           | CNTR1端子出力自動制御回路非選択 |                     |     |
|             |                           | 1           | CNTR1端子出力自動制御回路選択  |                     |     |
| W60         | D6/CNTR0端子機能選択ビット         | 0           | D6入出力 / CNTR0入力    |                     |     |
|             |                           | 1           | CNTR0入出力 / D6入力    |                     |     |

注 . “ R ”は読み出し可、“ W ”は書き込み可を表します。

### 2.3.3 タイマの応用例

#### (1) タイマ動作：定周期測定

タイマ動作では、設定されたタイマカウント値による定周期時間を測定できます。

**ポイント**：タイマ1のアンダフロー信号による定周期時間を測定できます。

**仕様**：システムクロック周波数(=4.0MHz)をプリスケーラとタイマ1で分周し、3msごとにタイマ1割り込みを発生させます。

図2.3.4に定周期測定設定例を示します。

#### (2) CNTR0出力動作：ブザー出力

**ポイント**：タイマ2からの矩形波出力をブザー出力に応用できます。

**仕様**：システムクロック周波数(=4MHz)時、4kHzの矩形波をCNTR0端子から出力します。また、タイマ2割り込みを同時に発生させます。

図2.3.1に周辺回路例を、図2.3.5にCNTR0出力の設定例を示します。



図2.3.1 周辺回路例

#### (3) CNTR0入力動作：イベントカウント

**ポイント**：CNTR0端子から入力される信号(立ち上がり波形)をイベントとしてカウント動作できます。

**仕様**：タイマ1のカウントソースとして外部からの低周波パルスをCNTR0端子に入力し、100回カウントごとにタイマ1割り込みを発生させます。

図2.3.6にCNTR0入力の設定例を示します。

## (4) タイマ動作：外部入力によるタイマスタート

ポイント：外部入力により一定時間を測定できます。

仕様：INT1入力をトリガにしてタイマ3を動作させ、1ms後に割り込みを発生させます。

図2.3.7に外部入力によるタイマスタートの設定例を示します。

## (5) CNTR1出力制御：PWM出力制御

ポイント：タイマ4により、CNTR1端子からPWM出力ができます。

仕様：メインクロック周波数( $f(XIN)=4.0MHz$ )をタイマ4で分周し、 $1.875\mu s$ 周期のPWM波形("H"期間 $0.875\mu s$ )をCNTR1端子から出力します。

図2.3.2にタイマ4の動作、図2.3.8にPWM出力制御の設定例を示します。



図2.3.2 タイマ4の動作

## (6) 周期計測

ポイント：タイマ1により、オンチップオシレータの16分周信号、CNTR0端子入力、INT0端子入力の周期を計測できます。

仕様：CNTR0端子入力の立ち上がりから立ち上がりまでの1周期間、タイマ1でカウント動作を行います。タイマ1のカウントソースはXIN入力とします。

図2.3.9、図2.3.10にCNTR0端子入力の周期計測の設定例を示します。

## (7) パルス幅計測

ポイント：タイマ1により、INT0端子入力の "H" パルス幅、又は "L" パルス幅を計測できます。

仕様：INT0端子入力の立ち上がりから立ち下がりまでの "H" パルス入力の間、タイマ1でカウント動作を行います。タイマ1のカウントソースはXIN入力とします。

図2.3.11、図2.3.12にINT0端子入力のパルス幅計測の設定例を示します。

## (8) ウオッチドッグタイマ

ウォッチドッグ機能は、暴走などによりプログラムが正常に実行されなかった場合に、リセット状態に復帰する手段を与えます。

ウォッチドッグ機能を有効にした場合、16ビットタイマの65534カウント以下の周期でWRST命令を必ず実行してください。( 65534マシンサイクル以下の周期でWRST命令を実行 )

**ポイント** : 正常動作時に16ビットタイマの65534カウント以内で必ずWRST命令を実行します。暴走した場合WRST命令が実行されなくなり、リセットが発生します。

**仕様** : システムクロック周波数 $f(XIN)=4.0\text{MHz}$ を使用し、49ms以内にWRST命令実行により暴走を検知します。

図2.3.3にウォッチドッグタイマの機能を、図2.3.13にウォッチドッグタイマ使用例を示します。



リセット解除後（プログラムスタート後）、タイマWDTはダウンカウントを開始します。

タイマWDTがアンダフローすると、フラグWDF1が“1”にセットされます。

WRST命令を実行すると、フラグWDF1は“0”にクリアされ、次の命令はスキップされます。

フラグWDF1が“1”的ときにタイマWDTがアンダフローするとフラグWDF2が“1”にセットされ、ウォッチドッグリセット信号を出力します。

ウォッチドッグリセット信号により、RESET端子の出力トランジスタが“ON”し、システムリセットが発生します。

注：タイマWDTのカウントソースはインストラクションクロックであるため、カウント数はマシンサイクル数と同じです。

図2.3.3 ウォッチドッグタイマの機能

## 割り込みの禁止

タイマ1割り込みを一時的に禁止します。

|               |                           |                          |
|---------------|---------------------------|--------------------------|
| 割り込み許可フラグINTE | " 0 "                     | すべての割り込み禁止 ( DI命令 )      |
| 割り込み制御レジスタV1  | b3<br>x   0   x   x<br>b0 | タイマ1割り込みの発生禁止 ( TV1A命令 ) |



## タイマ動作、プリスケーラ動作の停止

タイマ1、プリスケーラを一時的に停止します。

タイマ1カウントソースを選択します。

|             |                           |                    |
|-------------|---------------------------|--------------------|
| タイマ制御レジスタW1 | b3<br>0   0   0   1<br>b0 | タイマ1停止 ( TW1A命令 )  |
| タイマ制御レジスタPA | b0<br>0                   | プリスケーラ停止 ( TPA命令 ) |



## タイマ値、プリスケーラ値の設定

タイマ1、プリスケーラのカウント時間を設定します。 ( Aに計算式を示します。 )

タイマ1リロードレジスタR1 " F916 " タイマカウント値249を設定 ( T1AB命令 )

プリスケーラリロードレジスタRPS " 0F16 " プリスケーラカウント値15を設定 ( TPSAB命令 )



## 割り込み要求のクリア

タイマ1割り込みの起動条件をクリアします。

タイマ1割り込み要求フラグT1F " 0 "

タイマ1割り込み起動条件のクリア

( SNZT1命令 )

( 割り込み要求のクリアを実行した場合の注意点 )

を実行した場合、割り込み要求フラグT1Fの状態による次の命令のスキップを考慮して、SNZT1命令の後にNOP命令を挿入してください。



## タイマ動作、プリスケーラ動作の開始

一時的に停止したタイマ1、プリスケーラの動作を再開します。

|             |                           |                       |
|-------------|---------------------------|-----------------------|
| タイマ制御レジスタW1 | b3<br>0   1   0   1<br>b0 | タイマ1動作の開始 ( TW1A命令 )  |
| タイマ制御レジスタPA | b0<br>1                   | プリスケーラ動作の開始 ( TPA命令 ) |



## 割り込みの許可

一時的に禁止したタイマ1割り込みを許可します。

|               |                           |                          |
|---------------|---------------------------|--------------------------|
| 割り込み制御レジスタV1  | b3<br>x   1   x   x<br>b0 | タイマ1割り込みの発生許可 ( TV1A命令 ) |
| 割り込み許可フラグINTE | " 1 "                     | すべての割り込み許可 ( EI命令 )      |



## 定周期割り込みの実行開始

A 3msごとに割り込みを発生させる場合の、プリスケーラのカウント値及びタイマ1カウント値は、以下のように設定します。

$$3\text{ms} = (\frac{4.0\text{MHz}}{\text{システムクロック}})^{-1} \times 3 \times (\frac{15+1}{\text{プリスケーラカウント値}}) \times (\frac{249+1}{\text{タイマ1カウント値}})$$

インストラクションクロック

" x " : " 0 " 又は " 1 " いずれでも可。

図2.3.4 定周期測定設定例



図2.3.5 CNTR0出力の設定例



図2.3.6 CNTR0入力の設定例

ただし、CNTR0、CNTR1端子に入力するパルスのパルス幅には条件があります。タイマ外部入力周期条件は、「3.1 電気的特性」を参照してください。



図2.3.7 外部入力によるタイマスタートの設定例

## 割り込みの禁止

タイマ4割り込みを一時的に禁止します。

割り込み許可フラグINTE

“ 0 ”

すべての割り込み禁止 (DI命令)

割り込み制御レジスタV2

|    |   |   |   |   |    |
|----|---|---|---|---|----|
| b3 | x | x | 0 | x | b0 |
|----|---|---|---|---|----|

タイマ4割り込みの発生禁止 (TV2A命令)



## タイマ動作の停止

タイマ4を一時的に停止します。

タイマ4カウントソースを選択します。

PWM信号 “H” 期間拡張制御を設定します。

タイマ制御レジスタW4

|    |   |   |   |   |    |
|----|---|---|---|---|----|
| b3 | x | x | 0 | x | b0 |
|----|---|---|---|---|----|

タイマ4停止 (TW4A命令)

PWM信号 “H” 期間拡張機能有効

タイマ4カウントソースXIN選択



## ポートの設定

CNTR1端子からのPWM信号出力に設定します。

タイマ制御レジスタW6

|    |   |   |   |   |    |
|----|---|---|---|---|----|
| b3 | x | x | 0 | x | b0 |
|----|---|---|---|---|----|

CNTR1出力自動制御回路非選択 (TW6A命令)

レジスタY

|    |   |   |   |   |    |
|----|---|---|---|---|----|
| b3 | 0 | 1 | 1 | 1 | b0 |
|----|---|---|---|---|----|

ポートDのビット位置指定 (TYA命令)

ポートD7の出力ラッチ

|    |   |   |   |    |
|----|---|---|---|----|
| b3 | x | 0 | x | b0 |
|----|---|---|---|----|

“ 0 ” “ L ” 出力に設定 (RD命令)

ポート出力形式制御レジスタFR2

|    |   |   |   |   |    |
|----|---|---|---|---|----|
| b3 | 1 | x | x | x | b0 |
|----|---|---|---|---|----|

CMOS出力選択 (TFR2A命令)



## タイマ値の設定

タイマ4のカウント時間を設定します。

タイマ4リロードレジスタR4L

“ 0316 ” タイマカウント値3を設定 (T4AB命令)

タイマ4リロードレジスタR4H

“ 0216 ” タイマカウント値2を設定 (T4HAB命令)



## タイマ動作の開始

一時的に停止したタイマ4の動作を再開します。

CNTR1出力制御を有効に設定します。

タイマ制御レジスタW4

|    |   |   |   |   |    |
|----|---|---|---|---|----|
| b3 | 1 | 1 | 1 | 0 | b0 |
|----|---|---|---|---|----|

タイマ4動作の開始 (TW4A命令)

CNTR1出力



## 割り込みの設定

タイマ4以外の割り込みの許可

(EI命令)

## PWM出力の開始

“ x ” : “ 0 ” 又は “ 1 ” いずれでも可。

図2.3.8 PWM出力制御の設定例



図2.3.9 CNTR0端子入力の周期計測の設定例(1)





図2.3.11 INT0端子入力のパルス幅計測の設定例(1)



図2.3.12 INT0端子入力のパルス幅計測の設定例(2)

## メインルーチン (20msごと)

フラグWDF1クリア  
ウォッチドッグタイマフラグWDF1を  
“0”にクリアします。

“0”  
ウォッチドッグタイマフラグWDF1のクリア  
(WRST命令)

ウォッチドッグタイマフラグのクリアを実行した場合の注意点  
を実行した場合、ウォッチドッグタイマフラグWDF1の状態による次の命令の  
スキップを考慮して、WRST命令の後にNOP命令を挿入してください。

## メインルーチン実行

繰り返し

ウォッチドッグタイマフラグWDF1のクリアは割り込み処理では行わないでください。  
プログラムが暴走しても割り込みは動いている場合があります。

## RAMバックアップモード移行時

```

•
WRST      ; フラグWDFクリア
NOP
DI        ; 割り込み禁止
EPOF      ; POF命令許可
POF
↓
発振停止 (RAMバックアップモード)

```

RAMバックアップモード時は、フラグWEF、WDF1、WDF2の値は初期化されます。ただし、RAMバックアップモードへ  
移行すると同時にフラグWDF2が“1”になると、マイクロコンピュータがリセット状態になる場合があります。ウォッ  
チドッグタイマとRAMバックアップモードを使用する場合は、RAMバックアップモード状態になる直前にWRST命令を  
実行し、フラグWDF1を初期化してください。

図2.3.13 ウォッチドッグタイマ使用例

### 2.3.4 使用上の注意事項

#### (1) プリスケーラ

プリスケーラからデータを読み出す場合は、まずプリスケーラのカウントを停止させた後、データ読み出し命令(TABPS)を実行してください。

プリスケーラにデータを書き込む場合は、まずプリスケーラのカウントを停止させた後、データ書き込み命令(TPSAB)を実行してください。

#### (2) カウントソース

タイマ1、2、3、4のカウントソースを切り替える場合は、まず各タイマのカウントを停止させた後、カウントソースを切り替えてください。

#### (3) カウント値の読み出し

タイマ1、2、3、4からデータを読み出す場合は、まず各タイマのカウントを停止させた後、データ読み出し命令(TAB1、TAB2、TAB3、TAB4)を実行してください。

#### (4) タイマへのデータ書き込み

タイマ1、2、3、4にデータを書き込む場合は、まず各タイマのカウントを停止させた後、データ書き込み命令(T1AB、T2AB、T3AB、T4AB)を実行してください。

#### (5) リロードレジスタR1、R3、R4Hへの書き込み

タイマ1、3、4動作中にタイマリロードレジスタR1、R3、R4Hにデータを書き込む場合は、必ずタイマ1、3、4アンダフローと重ならないタイミングでデータを書き込んでください。

#### (6) タイマ4

CNTR1出力有効時に、タイマ4カウント停止タイミングとタイマ4アンダフロータイミングが重なると、CNTR1出力波形にハザードが発生する場合がありますので注意してください。

PWM信号の'H'期間拡張機能有効を選択している場合は、リロードレジスタR4Hに"0116"以上の値を設定してください。

#### (7) ウオッチドッグタイマ

ウォッチドッグタイマ機能はリセット解除直後から有効です。ウォッチドッグタイマ機能を使用しない場合は、DWDT命令とWRST命令を連続して実行し、フラグWEFを"0"にしてウォッチドッグタイマ機能を停止してください。

RAMバックアップ状態からの復帰後、ウォッチドッグタイマ機能は有効となります。ウォッチドッグタイマ機能を使用しない場合は、RAMバックアップ状態から復帰する度に、DWDT命令とWRST命令を連続して実行し、ウォッチドッグタイマ機能を停止してください。

ウォッチドッグタイマ機能とRAMバックアップ機能を併用する場合は、RAMバックアップ状態にする直前にWRST命令を実行し、ウォッチドッグタイマフラグWDF1を初期化してください。

#### (8) CNTR0、CNTR1端子に入力するパルス幅

CNTR0、CNTR1端子に入力するパルス幅の規格値については、「3.1 電気的特性」を参照してください。

#### (9) 周期計測回路

周期計測回路を使用する場合、レジスタI1のビット0を"0"にし、タイマ1カウント開始同期回路を非選択にしてください。

周期計測回路動作中、タイマ1割り込み要求フラグ(T1F)はタイマ1アンダフロー信号で"1"にならず、周期計測の完了を知らせるフラグとなります。

周期計測回路を使用する場合、タイマ1のカウントソースは、計測対象信号より十分高速な周波数を選択してください。

周期計測対象信号がD6/CNTR0端子入力の場合、タイマ1カウントソースにD6/CNTR0端子入力を選択しないでください。(周期計測回路使用時は、タイマ1カウントソースとしてXIN入力を使用することを推奨します。)

計測対象にP30/INT0端子の入力を選択する場合、レジスタI1のビット3を“1”にし、INT0端子の入力を可能にしてください。

周期計測回路動作の開始直後に、タイマ1の動作を開始してください。

周期計測回路動作を開始してからタイマ1の動作を開始するまでの間に計測対象エッジが入力されても、タイマ1は動作しません。

タイマ1から計測データを読み出す場合、タイマ1、周期計測回路を停止した後に行ってください。周期計測回路を停止する場合、タイマ1の状態によっては、タイマ1割り込み要求フラグ(T1F)が“1”になります。不測の割り込み発生を防止するために、タイマ1割り込みを発生禁止にしてから、周期計測回路を停止してください。図2.3.14に周期計測回路の計測データ読み出し手順例を示します。

・  
タイマ1を停止する(レジスタW1のビット2を“0”にする)  
タイマ1割り込みを発生禁止にする  
(レジスタV1のビット2を“0”にする)  
周期計測回路を停止する  
(レジスタW5のビット2を“0”にする)  
1命令以上おく (NOP命令など)  
タイマ1割り込み要求フラグ(T1F)を“0”にする  
(SNZT1命令)  
SNZT1命令実行によるスキップを考慮しNOP命令を挿入する  
計測データを読み出す (TAB1命令)  
・

図2.3.14 周期計測回路の計測データ読み出し手順例



図2.3.15 タイマカウント開始タイミングと動作開始時のカウント時間(PS, T1, T2, T3)

#### (10) プリスケーラ、タイマ1、タイマ2、タイマ3のカウント開始タイミングと動作開始時のカウント時間

プリスケーラ、タイマ1、タイマ2、タイマ3は動作開始(図2.3.15)後、カウントソースの最初の立ち上がり(図2.3.15)からカウントを開始します。

タイマおよびカウントソースの動作開始タイミングによって、カウント開始後、最初のアンダフローまでの時間(図2.3.15)は、以降のアンダフロー間の時間(図2.3.15)より短く(最大でカウントソースの1周期分)なります。

#### (11) タイマ4のカウント開始タイミングと動作開始時のカウント時間

タイマ4は動作開始(図2.3.16)後、カウントソース立ち下がり後の立ち上がり(図2.3.16)からカウントを開始します。

タイマおよびカウントソースの動作開始タイミングによって、カウント開始後、最初のアンダフローまでの時間(図2.3.16)は、以降のアンダフロー間の時間(図2.3.16)と異なります。



図2.3.16 タイマカウント開始タイミングと動作開始時のカウント時間( T4 )

## 2.4 A/Dコンバータ

4519グループは、10ビット逐次比較方式によるA/D変換器を8チャネル内蔵しています。

また、このA/D変換器は、アナログ入力端子から入力されたアナログ電圧をあらかじめ設定した値と比較できるコンパレータとしても使用できます。

この節では、関連レジスタ、A/D変換器の応用例、及び注意事項について説明します。

図2.4.1に、A/D変換器のブロック図を示します。



図2.4.1 A/D変換器の構成

## 2.4.1 関連レジスタ

## (1) 割り込み制御レジスタV2

表2.4.1にレジスタV2のビット構成を示します。

レジスタV2への書き込みは、レジスタAに値を設定した後、TV2A命令で行います。

また、TAV2命令でレジスタV2の内容をレジスタAに転送できます。

表2.4.1 割り込み制御レジスタV2のビット構成

| 割り込み制御レジスタV2 |                      | リセット時：00002 |                       | RAMバックアップ時<br>：00002 | R/W |
|--------------|----------------------|-------------|-----------------------|----------------------|-----|
| V23          | シリアルI/O<br>割り込み可能ビット | 0           | 発生禁止 ( SNZSI命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZSI命令無効 注2 ) |                      |     |
| V22          | A/D<br>割り込み可能ビット     | 0           | 発生禁止 ( SNZAD命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZAD命令無効 注2 ) |                      |     |
| V21          | タイマ4<br>割り込み可能ビット    | 0           | 発生禁止 ( SNZT4命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZT4命令無効 注2 ) |                      |     |
| V20          | タイマ3<br>割り込み可能ビット    | 0           | 発生禁止 ( SNZT3命令有効 )    |                      |     |
|              |                      | 1           | 発生可能 ( SNZT3命令無効 注2 ) |                      |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらの命令は、NOP命令と等価となります。

3. : A/D変換設定時使用しないビットです。

## (2) A/D制御レジスタQ1

表2.4.2にレジスタQ1のビット構成を示します。

レジスタQ1への書き込みは、レジスタAに値を設定した後、TQ1A命令で行います。

また、TAQ1命令でレジスタQ1の内容をレジスタAに転送できます。

表2.4.2 A/D制御レジスタQ1のビット構成

| A/D制御レジスタQ1 |               | リセット時：00002 |           | RAMバックアップ時<br>：状態保持 | R/W |  |
|-------------|---------------|-------------|-----------|---------------------|-----|--|
| Q13         | A/D動作モード選択ビット | 0           | A/D変換モード  |                     |     |  |
|             |               | 1           | コンパレータモード |                     |     |  |
| Q12         | アナログ入力端子選択ビット | Q12Q11Q10   |           | アナログ入力端子            |     |  |
|             |               | 000         |           | AIN0                |     |  |
|             |               | 001         |           | AIN1                |     |  |
|             |               | 010         |           | AIN2                |     |  |
|             |               | 011         |           | AIN3                |     |  |
|             |               | 100         |           | AIN4                |     |  |
|             |               | 101         |           | AIN5                |     |  |
|             |               | 110         |           | AIN6                |     |  |
| Q11         |               | 111         |           | AIN7                |     |  |
|             |               |             |           |                     |     |  |
| Q10         |               |             |           |                     |     |  |
|             |               |             |           |                     |     |  |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. AIN0～AIN7の選択は、レジスタQ2を設定した後にレジスタQ1で行ってください。

## (3) A/D制御レジスタQ2

表2.4.3にレジスタQ2のビット構成を示します。

レジスタQ2への書き込みは、レジスタAに値を設定した後、TQ2A命令で行います。

また、TAQ2命令でレジスタQ2の内容をレジスタAに転送できます。

表2.4.3 A/D制御レジスタQ2のビット構成

| A/D制御レジスタQ2 |                                                  | リセット時：00002 |                     | RAMバックアップ時<br>：状態保持 | R/W |
|-------------|--------------------------------------------------|-------------|---------------------|---------------------|-----|
| Q23         | P40/AIN4、P41/AIN5、P42/AIN6、<br>P43/AIN7端子機能選択ビット | 0           | P40、P41、P42、P43     |                     |     |
|             |                                                  | 1           | AIN4、AIN5、AIN6、AIN7 |                     |     |
| Q22         | P62/AIN2、P63/AIN3<br>端子機能選択ビット                   | 0           | P62、P63             |                     |     |
|             |                                                  | 1           | AIN2、AIN3           |                     |     |
| Q21         | P61/AIN1端子機能選択ビット                                | 0           | P61                 |                     |     |
|             |                                                  | 1           | AIN1                |                     |     |
| Q20         | P60/AIN0端子機能選択ビット                                | 0           | P60                 |                     |     |
|             |                                                  | 1           | AIN0                |                     |     |

注：“R”は読み出し可、“W”は書き込み可を表します。

## (4) A/D制御レジスタQ3

表2.4.4にレジスタQ3のビット構成を示します。

レジスタQ3への書き込みは、レジスタAに値を設定した後、TQ3A命令で行います。

また、TAQ3命令でレジスタQ3の内容をレジスタAに転送できます。

表2.4.4 A/D制御レジスタQ3のビット構成

| A/D制御レジスタQ3 |                          | リセット時：00002 |                         | RAMバックアップ時<br>：状態保持 | R/W |
|-------------|--------------------------|-------------|-------------------------|---------------------|-----|
| Q33         | 使用しません                   | 0           | このビットに機能はありませんがR/Wは可能です |                     |     |
|             |                          | 1           |                         |                     |     |
| Q32         | A/D変換器動作クロック選択ビット        | 0           | インストラクションクロック (INSTCK)  |                     |     |
|             |                          | 1           | オンチップオシレータ (f(RING))    |                     |     |
| Q31         | A/D変換器動作クロック<br>分周比選択ビット | Q31Q30      | カウントソース                 |                     |     |
|             |                          | 00          | 6分周                     |                     |     |
|             |                          | 01          | 12分周                    |                     |     |
|             |                          | 10          | 24分周                    |                     |     |
|             |                          | 11          | 48分周                    |                     |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. ■ : A/D変換設定時使用しないビットです。

## 2.4.2 A/D変換器の応用例

## (1) A/D変換モード

ポイント：センサからのアナログ入力信号をデジタル値に変換できます。

仕様：センサからのアナログ電圧値を10ビット逐次変換方式にてデジタル値に変換します。

アナログ入力端子はAIN0端子を使用します。

A/D変換モード設定例を図2.4.2に示します。



図2.4.2 A/D変換モードの設定例

### 2.4.3 使用上の注意事項

#### (1) A/D変換中に再度A/D変換を開始する場合

A/D変換を実行中にADST命令を実行し、A/D変換を再度行った場合、それまで入力していたデータを破棄して最初からA/D変換を行います。

#### (2) A/D変換器について1

アナログ入力端子には、アナログ電圧比較用のコンデンサが内蔵されています。

そのため、信号源インピーダンスの高い回路を用いてアナログ電圧を入力した場合、充放電ノイズが発生し、十分なA/D精度が得られない場合があります。

十分なA/D精度を得るためにには、アナログ入力の信号源インピーダンスを下げるか、又はアナログ入力端子に $0.01\text{ }\mu\text{F} \sim 1\text{ }\mu\text{F}$ のコンデンサを附加してください。

図2.4.3にアナログ入力外付け回路例1を示します。

また、やむをえずアナログ入力に定格値以上の電圧がかかる場合は、図2.4.4のアナログ入力外付け回路例2に示すように、定格内の電圧になるように外付け回路を構成してください。更に、応用製品の十分な動作確認を行ってください。



図2.4.3 アナログ入力外付け回路例1



図2.4.4 アナログ入力外付け回路例2

## (3) A/D変換器について2

A/D変換器の動作中( A/D変換モード、コンパレータモードとも )にレジスタQ1のビット3によって A/D変換器の動作モードを変更しないでください。

## (4) A/D変換器について3

レジスタQ1のビット3によってA/D変換器の動作モードをコンパレータモードからA/D変換モードに変更する場合は次の点に注意してください。

コンパレータモードからA/D変換モードに変更するためにはレジスタV2のビット2が“0”( 図2.4.5 )になっている必要があります。

コンパレータモードからA/D変換モードに変更した場合、A/D変換終了フラグ( ADF )が“1”になることがあるため、レジスタQ1のビット3に値を設定した後、SNZAD命令を実行しA/D変換終了フラグ( ADF )を“0”にしてください。

⋮  
⋮

レジスタV2のビット2を“0”に設定する . . .

A/D変換器の動作モードをコンパレータからA/D変換モードに変更

SNZAD命令実行によりA/D変換終了フラグ( ADF )を“0”にする

SNZAD命令実行によるスキップを考慮しNOP命令を挿入する

⋮  
⋮

図2.4.5 A/D変換器の動作モードプログラム例

## (5) A/D変換器をコンパレータモードで使用する場合

アナログ入力電圧と比較電圧を比較した結果、アナログ入力電圧が比較電圧よりも高い場合は、A/D変換終了フラグ( ADF )が“0”的まで“1”になりません。

この場合、A/D割り込みの使用を許可しているときでもA/D割り込みは発生しませんので、コンパレータ動作が完了するまでの時間を考慮し、ソフトウェアで判定してください。

コンパレータ動作は、2マシンサイクル+A/D変換クロック(ADCK)1クロックで終了します。

## (6) アナログ入力端子の選択に関する注意

P40/AIN4～P43/AIN7端子、P60/AIN0～P63/AIN3端子は、端子機能を選択している場合、ポートP4、P6の入出力はできません。

(7) TALA命令

TALA命令を実行すると、逐次比較レジスタADの下位2ビットをレジスタAの上位2ビットに転送し、同時にレジスタAの下位2ビットを“0”にします。

(8) A/D変換器使用時の推奨動作条件

A/D変換器使用時の電源電圧、A/D変換クロック周波数の推奨動作条件については、「3.1 電気的特性」を参照してください。

## 2.5 シリアルI/O

4519グループは、クロック同期形で8ビットデータを直列に送信及び受信できるシリアルI/Oを内蔵しています。

この節では、シリアルI/O機能、関連レジスタ、シリアルI/Oの応用例、及び注意事項について説明します。

### 2.5.1 シリアルI/O機能

シリアルI/Oは、シリアルI/OレジスタSI、シリアルI/O制御レジスタJ1、シリアルI/O送受信終了フラグSIOF、シリアルI/Oカウンタで構成されています。

クロック同期形は、クロック制御回路によって発生したシフトクロックを同期クロックとして使用します。データの送受信動作は、このシフトクロックに同期して行われます。

送信動作では、シフトクロックの立ち下がりに同期してSOUT端子から1ビットずつデータが送信されます。

受信動作では、シフトクロックの立ち上がりに同期してSIN端子から1ビットずつデータが受信されます。

注. 4519グループは、 LSBファーストでのみ送受信が行えます。

#### シフトクロック

同期クロックとして4519グループの内部クロックを使用する場合、送受信動作の開始によりシフトクロックパルスが8回SCK端子から出力されます。また、同期クロックとして外部クロックを使用する場合、SCK端子から入力されたクロックをシフトクロックとします。

#### データ転送速度( ポーレート )

データの転送速度は内部クロックを使用する場合、インストラクションクロックの2分周、4分周、又は8分周を選択できます。

外部クロックを使用する場合は、SCK端子に入力されるクロック周波数がデータ転送速度になります。

図2.5.1にシリアルI/Oのブロック図を示します。



図2.5.1 シリアルI/Oの構成

### 2.5.2 関連レジスタ

#### (1) シリアルI/OレジスタSI

レジスタSIは、8ビットのデータ転送用直並列変換レジスタです。

レジスタSIへの書き込みは、レジスタAに下位4ビット、レジスタBに上位4ビットの値を設定した後、TSIAB命令で行います。

また、TABS1命令でレジスタSIの下位4ビットの内容をレジスタA、上位4ビットの内容をレジスタBに転送できます。

#### (2) シリアルI/O送受信終了フラグSIOF

フラグSIOFは、シリアルデータ送信、受信終了時、“1”になります。

フラグSIOFの状態はSNZSI命令により確認できます。

#### (3) 割り込み制御レジスタV2

表2.5.1にレジスタV2のビット構成を示します。

レジスタV2への書き込みは、レジスタAに値を設定した後、TV2A命令で行います。

また、TAV2命令でレジスタV2の内容をレジスタAに転送できます。

表2.5.1 割り込み制御レジスタV2のビット構成

| 割り込み制御レジスタV2 |                      | リセット時 : 0000 <sub>2</sub> |                       | RAMバックアップ時<br>: 0000 <sub>2</sub> | R/W |
|--------------|----------------------|---------------------------|-----------------------|-----------------------------------|-----|
| V23          | シリアルI/O<br>割り込み可能ビット | 0                         | 発生禁止 ( SNZSI命令有効 )    |                                   |     |
|              |                      | 1                         | 発生可能 ( SNZSI命令無効 注2 ) |                                   |     |
| V22          | A/D<br>割り込み可能ビット     | 0                         | 発生禁止 ( SNZAD命令有効 )    |                                   |     |
|              |                      | 1                         | 発生可能 ( SNZAD命令無効 注2 ) |                                   |     |
| V21          | タイマ4<br>割り込み可能ビット    | 0                         | 発生禁止 ( SNZT4命令有効 )    |                                   |     |
|              |                      | 1                         | 発生可能 ( SNZT4命令無効 注2 ) |                                   |     |
| V20          | タイマ3<br>割り込み可能ビット    | 0                         | 発生禁止 ( SNZT3命令有効 )    |                                   |     |
|              |                      | 1                         | 発生可能 ( SNZT3命令無効 注2 ) |                                   |     |

注1.“R”は読み出し可、“W”は書き込み可を表します。

2. これらの命令は、NOP命令と等価となります。

3. ■ : シリアルI/Oの設定時使用しないビットです。

## (4) シリアルI/O制御レジスタJ1

表2.5.2にレジスタJ1のビット構成を示します。

レジスタJ1への書き込みは、レジスタAに値を設定した後、TJ1A命令で行います。

また、TAJ1命令でレジスタJ1の内容をレジスタAに転送できます。

表2.5.2 シリアルI/O制御レジスタJ1のビット構成

| シリアルI/O制御レジスタJ1       |                        | リセット時：00002                     | RAMバックアップ時<br>：状態保持         | R/W                             |  |
|-----------------------|------------------------|---------------------------------|-----------------------------|---------------------------------|--|
| J13                   | シリアルI/O<br>同期クロック選択ビット | J13J12                          | 同期クロック                      |                                 |  |
|                       |                        | 00                              | インストラクションクロック(INSTCK)の8分周信号 |                                 |  |
|                       |                        | 01                              | インストラクションクロック(INSTCK)の4分周信号 |                                 |  |
|                       |                        | 10                              | インストラクションクロック(INSTCK)の2分周信号 |                                 |  |
| J12                   |                        | 11                              | 外部クロック (Sck入力)              |                                 |  |
| シリアルI/O<br>ポート機能選択ビット | J11J10                 | ポート機能                           |                             |                                 |  |
|                       | 00                     | P20、P21、P22選択 / SCK、SOUT、SIN非選択 |                             |                                 |  |
|                       | 01                     | SCK、SOUT、P22選択 / P20、P21、SIN非選択 |                             |                                 |  |
|                       | J11                    |                                 | 10                          | SCK、P21、SIN選択 / P20、SOUT、P22非選択 |  |
|                       |                        |                                 | 11                          | SCK、SOUT、SIN選択 / P20、P21、P22非選択 |  |

注.“R”は読み出し可、“W”は書き込み可を表します。

## 2.5.3 動作説明

図2.5.2にシリアルI/O接続例、図2.5.3に送受信時のシリアルI/Oレジスタの状態、図2.5.4にシリアルI/O転送タイミングを示します。



図2.5.2 シリアルI/O接続例



図2.5.3 送受信時のシリアルI/Oレジスタの状態



図2.5.4 シリアルI/O転送タイミング

図2.5.2で示した接続例をもとにマスタ側、及びスレーブ側の全二重通信動作を示します。

### (1) マスタ側の送受信動作

TSIAB命令により送信データをシリアルI/Oレジスタ(SI)に書き込みます。

TSIAB命令を実行すると、シリアルI/Oレジスタ(SI)の下位にレジスタAの内容が、上位にレジスタBの内容が転送されます。

スレーブ側のマイクロコンピュータが送受信可能状態になることを確認します。

図2.5.2の接続例では、制御信号の入力レベルが“L”レベルであることを確認します。

SST命令でシリアル転送を開始します。

SST命令を実行すると、シリアルI/O送受信終了フラグ(SIOF)は“0”になります。

シフトクロックの立ち下がりに同期してSOUT端子から送信データが出力されます。

送信データは、シリアルI/Oレジスタ(SI)の最下位ビットから1ビットずつ出力され、1ビット出力されるたびにシリアルI/Oレジスタ(SI)の内容は最下位ビット方向へ1ビットシフトされます。

シフトクロックの立ち上がりに同期してSIN端子から受信データが入力されます。

受信データは、1ビットずつシリアルI/Oレジスタ(SI)の最上位ビットに入力されます。

送信データ、受信データの転送が完了すると、シリアルI/O割り込みの割り込み要求が発生し、フラグSIOFが“1”になります。

受信データは、シリアルI/O割り込み処理ルーチン内でデータを読み込むか、割り込みを使用しないでSNZSI命令で送受信終了を判断してデータを読み込みます。

また、フラグSIOFは、割り込みが発生したとき、又はSNZSI命令を実行したときに“0”になります。

注1. 多数のデータを連続して送受信する場合は、～を繰り返します。

2. マスタ側では、送信動作を開始後、制御信号が“H”になる前に、再び送信を開始しない設定にしてください。

## (2) スレーブ側の送受信動作

TSIAB命令により送信データをシリアルI/Oレジスタ(SI)に書き込みます。

TSIAB命令を実行すると、シリアルI/Oレジスタ(SI)の下位にレジスタAの内容が、上位にレジスタBの内容が転送されます。このとき、SCK端子が“H”レベルになっている必要があります。

SST命令でシリアル転送を開始します。ただし、図2.5.2では外部クロックを選択しているので、クロックが入力されるまで転送を開始しません。

また、SST命令を実行すると、シリアルI/O送受信終了フラグ(SIOF)は“0”になります。

マスター側のマイクロコンピュータに送受信可能状態であることを知らせます。

図2.5.2の接続例では、制御信号を“L”レベルを出力します。

シフトクロックの立ち下がりに同期してSOUT端子から送信データが出力されます。

送信データは、シリアルI/Oレジスタ(SI)の最下位ビットから1ビットずつ出力され、1ビット出力されるたびにシリアルI/Oレジスタ(SI)の内容は最下位ビット方向へ1ビットシフトされます。

シフトクロックの立ち上がりに同期してSIN端子から受信データが入力されます。

受信データは、1ビットずつシリアルI/Oレジスタ(SI)の最上位ビットに入力されます。

送信データ、受信データの転送が完了すると、シリアルI/O割り込みの割り込み要求が発生し、フラグSIOFが“1”になります。

受信データは、シリアルI/O割り込み処理ルーチン内でデータを読み込むか、割り込みを使用しないでSNZSI命令で送受信終了を判断してデータを読み込みます。

また、フラグSIOFは、割り込みが発生したとき、又はSNZSI命令を実行したときに“0”になります。

受信終了後に制御信号を“H”出力します。

注：多数のデータを連続して送受信する場合は、～を繰り返します。

## 2.5.4 シリアルI/Oの応用例

### (1) シリアルI/O

ポイント：周辺ICと通信ができます。

仕様：図2.5.2のシリアルI/O接続例とします。

図2.5.5にマスター側シリアルI/Oの割り込みを使用しない設定例、図2.5.6にスレーブ側シリアルI/Oの割り込みを使用する設定例を示します。



図2.5.5 マスター側シリアルI/Oの割り込みを使用しない設定例



図2.5.6 スレーブ側シリアルI/Oの割り込みを使用する設定例

### 2.5.5 使用上の注意事項

#### (1) 同期クロックとして外部クロックを使用する場合

同期クロックとして外部クロックを選択した場合、内部でクロックの制御は行われません。

シリアル転送は外部からクロックが入力される限り継続します。外部からのクロックが9回以上入力され、シリアル転送が継続した場合、受信したデータがそのまま送信データとして転送されますので、外部でクロックの制御を行ってください。

また、シリアルI/O送受信終了フラグ(SIOF)は、クロックを8回カウントした時点で“1”になります。

外部クロック端子への初期入力レベルは、必ず“H”レベルにしてください。

シリアルI/Oを外部クロックで使用する場合の規格値については、「3.1 電気的特性」を参照してください。

## 2.6 リセット

電源電圧が推奨動作条件の最小規格値以上でRESET端子に1マシンサイクル以上“L”レベルを印加すると、4519グループはリセット状態になります。その後、RESET端子に“H”レベルを印加すると、内部の発振安定時間(オンチップオシレータ(内部発振器)クロックを120~144回カウント)経過後に、0ページの0番地からプログラムが開始します。図2.6.2にRESET端子周辺の構成とパワーオンリセット動作を示します。

### 2.6.1 リセット回路

4519グループでは電圧低下検出回路が内蔵されています。

#### (1) パワーオンリセット

4519グループでは電源投入時に自動リセット(パワーオンリセット)をかけるためのパワーオンリセット回路を内蔵しています。

内蔵のパワーオンリセット回路を使用する際は、電源電圧が0Vから推奨動作条件の最小規格値以上に立ち上がるまでの時間を100μs以下に設定してください。

立ち上がり時間が100μsを越える場合には、RESET端子とV<sub>SS</sub>間にコンデンサを最短距離で接続し、電源電圧が推奨動作条件の最小規格値以上になるまでRESET端子に“L”レベルが入力されるようしてください。



図2.6.1 RESET端子周辺の構成とパワーオンリセット動作



図2.6.2 リセット解除後の発振安定時間

## 2.6.2 リセット時の内部状態

図2.6.3、図2.6.4にリセット時の内部状態を示します。

図2.6.3、図2.6.4以外のタイマ、レジスタ、フラグ、RAM等の内容は不定になるため、初期値を設定してください。

|                                   |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
|-----------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| ● プログラムカウンタ (PC) .....            | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |   |   |
| 0ページの0番地がセットされます。                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 割り込み許可フラグ (INTE) .....          | <table border="1"><tr><td>0</td></tr></table> (割り込み禁止)                                                                                                                          | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● パワーダウンフラグ (P) .....             | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 外部0割り込み要求フラグ (EXF0) .....       | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 外部1割り込み要求フラグ (EXF1) .....       | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 割り込み制御レジスタ V1 .....             | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (割り込み禁止)                                                                                            | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 割り込み制御レジスタ V2 .....             | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (割り込み禁止)                                                                                            | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 割り込み制御レジスタ I1 .....             | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table>                                                                                                     | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 割り込み制御レジスタ I2 .....             | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table>                                                                                                     | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ 1 割り込み要求フラグ (T1F) .....     | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ 2 割り込み要求フラグ (T2F) .....     | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ 3 割り込み要求フラグ (T3F) .....     | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ 4 割り込み要求フラグ (T4F) .....     | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● ウオッチドッグタイマフラグ (WDF1,WDF2) ..... | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● ウオッチドッグタイママイナブルフラグ (WEF) .....  | <table border="1"><tr><td>1</td></tr></table>                                                                                                                                   | 1 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 1                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ PA .....              | <table border="1"><tr><td>0</td></tr></table> (プリスケーラ停止)                                                                                                                        | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ W1 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (タイマ 1停止)                                                                                           | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ W2 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (タイマ 2停止)                                                                                           | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ W3 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (タイマ 3停止)                                                                                           | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ W4 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (タイマ 4停止)                                                                                           | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ W5 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (周期計測回路停止)                                                                                          | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● タイマ制御レジスタ W6 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table>                                                                                                     | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● クロック制御レジスタ MR .....             | <table border="1"><tr><td>1</td><td>1</td><td>1</td><td>1</td></tr></table>                                                                                                     | 1 | 1 | 1 | 1 |   |   |   |   |   |   |   |   |   |   |
| 1                                 | 1                                                                                                                                                                               | 1 | 1 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● クロック制御レジスタ RG .....             | <table border="1"><tr><td>0</td></tr></table> (オンチップオシレータ動作)                                                                                                                    | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● シリアルI/O送受信終了フラグ (SIOF) .....    | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● シリアルI/Oモードレジスタ J1 .....         | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table> (外部クロック選択、シリアルI/Oポート非選択)                                                                            | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● シリアルI/Oレジスタ SI .....            | <table border="1"><tr><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td></tr></table>                                                             | X | X | X | X | X | X | X | X |   |   |   |   |   |   |
| X                                 | X                                                                                                                                                                               | X | X | X | X | X | X |   |   |   |   |   |   |   |   |
| ● A/D変換終了フラグ (ADF) .....          | <table border="1"><tr><td>0</td></tr></table>                                                                                                                                   | 0 |   |   |   |   |   |   |   |   |   |   |   |   |   |
| 0                                 |                                                                                                                                                                                 |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| ● A/D制御レジスタ Q1 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table>                                                                                                     | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● A/D制御レジスタ Q2 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table>                                                                                                     | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● A/D制御レジスタ Q3 .....              | <table border="1"><tr><td>0</td><td>0</td><td>0</td><td>0</td></tr></table>                                                                                                     | 0 | 0 | 0 | 0 |   |   |   |   |   |   |   |   |   |   |
| 0                                 | 0                                                                                                                                                                               | 0 | 0 |   |   |   |   |   |   |   |   |   |   |   |   |
| ● 逐次比較レジスタ AD .....               | <table border="1"><tr><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td></tr></table>                                         | X | X | X | X | X | X | X | X | X | X |   |   |   |   |
| X                                 | X                                                                                                                                                                               | X | X | X | X | X | X | X | X |   |   |   |   |   |   |
| ● コンパレータレジスタ .....                | <table border="1"><tr><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td></tr></table>                                         | X | X | X | X | X | X | X | X | X | X |   |   |   |   |
| X                                 | X                                                                                                                                                                               | X | X | X | X | X | X | X | X |   |   |   |   |   |   |

" X " は不定を表します。

図2.6.3 リセット時の内部状態(1)

|                        |                   |
|------------------------|-------------------|
| ● キーオンウェイクアップ制御レジスタ K0 | 0 0 0 0           |
| ● キーオンウェイクアップ制御レジスタ K1 | 0 0 0 0           |
| ● キーオンウェイクアップ制御レジスタ K2 | 0 0 0 0           |
| ● プルアップ制御レジスタ PU0      | 0 0 0 0           |
| ● プルアップ制御レジスタ PU1      | 0 0 0 0           |
| ● ポート出力形式制御レジスタFR0     | 0 0 0 0           |
| ● ポート出力形式制御レジスタFR1     | 0 0 0 0           |
| ● ポート出力形式制御レジスタFR2     | 0 0 0 0           |
| ● ポート出力形式制御レジスタFR3     | 0 0 0 0           |
| ● キャリフラグ (CY)          | 0                 |
| ● レジスタ A               | 0 0 0 0           |
| ● レジスタ B               | 0 0 0 0           |
| ● レジスタ D               | X X X             |
| ● レジスタ E               | X X X X X X X X   |
| ● レジスタ X               | 0 0 0 0           |
| ● レジスタ Y               | 0 0 0 0           |
| ● レジスタ Z               | X X               |
| ● スタックポインタ (SP)        | 1 1 1             |
| ● 動作源クロック              | オンチップオシレータ (動作状態) |
| ● セラミック発振回路            | 停止状態              |
| ● RC発振回路               | 停止状態              |
| ● 水晶発振回路               | 停止状態              |

“X”は不定を表します。

図2.6.4 リセット時の内部状態(2)

### 2.6.3 使用上の注意事項

#### (1) レジスタ初期化

次のレジスタは、リセット解除後不定です。必ず初期設定を行ってください。

- ・ レジスタZ(2ビット)
- ・ レジスタD(3ビット)
- ・ レジスタE(8ビット)

#### (2) パワーオンリセット

内蔵のパワーオンリセット回路を使用する際は、電源電圧が0Vから推奨動作条件の最小規格値以上に立ち上がるまでの時間を100 μs以下に設定してください。立ち上がり時間が100 μsを越える場合には、RESET端子とVss間にコンデンサを最短距離で接続し、電源電圧が推奨動作条件の最小規格値以上になるまでRESET端子に“L”レベルが入力されるようにしてください。

推奨動作条件については、「3.1 電気的特性」を参照してください。

## 2.7 電圧低下検出回路

4519グループは、電源電圧の低下を検出し電源電圧がある一定値以下になると、マイクロコンピュータにシステムリセットをかける電圧低下検出回路を内蔵しています。

図2.7.1に電圧低下検出回路、図2.7.2に電圧低下検出回路の動作波形例、表2.7.1に電圧低下検出回路動作状態を示します。

電圧低下検出回路のリセット電圧については、「3.1 電気的特性」を参照してください。



図2.7.1 電圧低下検出回路



図2.7.2 電圧低下検出回路の動作波形例

表2.7.1 電圧低下検出回路動作状態

| VDCE端子 | CPU動作時 | RAMバックアップ時 |
|--------|--------|------------|
| “L”    | ×      | ×          |
| “H”    |        |            |

注. “ ”は有効状態、“ × ”は無効状態を表します。

## 2.8 RAMバックアップ

4519グループには、RAMバックアップモードがあります。

図2.8.1に状態遷移図を示します。



図2.8.1 状態遷移図

## 2.8.1 RAMバックアップモード

EPOF命令実行直後にPOF命令を実行すると、RAMバックアップ状態になります。表2.8.1にRAMバックアップモード時の内部状態を示します。また、表2.8.2にこの状態からの復帰要因を示します。

## (1) RAMバックアップモード

RAM及びリセット回路の機能及び状態を保持したまま発振を停止するため、RAMのデータを失うことなく消費電流を低減できます。

表2.8.1 RAMバックアップモード時の内部状態

| 機能                                                           | RAMバックアップモード |
|--------------------------------------------------------------|--------------|
| プログラムカウンタ(PC)<br>スタックポインタ(SP)（注2）<br>キャリフラグ(CY)<br>レジスタ A, B | ×            |
| RAMの内容                                                       |              |
| 割り込み制御レジスタ V1, V2                                            | ×            |
| 割り込み制御レジスタ I1 ~ I2                                           |              |
| 発振回路の選択                                                      |              |
| クロック制御レジスタ MR                                                | ×            |
| タイマ1~4機能                                                     | (注3)         |
| ウォッチドッグタイマ機能                                                 | ×(注4)        |
| タイマ制御レジスタ PA, W4                                             | ×            |
| タイマ制御レジスタ W1 ~ W3, W5, W6                                    |              |
| シリアルI/O機能                                                    | ×            |
| シリアルI/O制御レジスタ J1                                             |              |
| A/D機能                                                        | ×            |
| A/D制御レジスタ Q1 ~ Q3                                            |              |
| 電圧低下検出回路                                                     | (注5)         |
| ポートのレベル                                                      |              |
| キーオンウェイクアップ制御レジスタ K0 ~ K2                                    |              |
| プルアップ制御レジスタ PU0, PU1                                         |              |
| ポート出力形式制御レジスタ FR0 ~ FR3                                      |              |
| 外部割り込み要求フラグ EXF0, EXF1                                       | ×            |
| タイマ割り込み要求フラグ T1F ~ T4F                                       | (注3)         |
| A/D変換終了フラグ ADF                                               | ×            |
| シリアルI/O送受信終了フラグ SIOF                                         | ×            |
| 割り込み許可フラグ INTE                                               | ×            |
| ウォッチドッグタイマフラグ WDF1, WDF2                                     | ×(注4)        |
| ウォッチドッグタイママイネーブルフラグ WEF                                      | ×(注4)        |

注1. 表中、“ ”は保持可能、“ × ”は初期化を示します。上記以外のレジスタ及びフラグの内容はRAMバックアップモード時には不定ですので、復帰後初期値を設定してください。

2. スタックポインタはスタックレジスタの位置を示すもので、RAMバックアップモード時には“7”に初期化されます。

3. タイマの状態は不定になります。

4. WRST命令でウォッチドッグタイマフラグWDF1を初期化した後で、RAMバックアップ状態にしてください。

5. 電圧低下検出回路は、VDCE端子でのみ有効 / 無効が制御されます。

表2.8.2 復帰要因

| 復帰要因        | 復帰条件                                                                                                                                                      | 備考                                                                                                                                              |
|-------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 外部ウェイクアップ信号 | ポート P0<br>外部からの “H” レベルあるいは “L” レベル入力、又は立ち上がりエッジ (“L” → “H”) あるいは立ち下がりエッジ (“H” → “L”) により復帰します。                                                           | キーオンウェイクアップ機能は2ポート単位で選択できます。<br>RAM バックアップ状態に遷移する前に、外部の状態に応じてキーオンウェイクアップ制御レジスタ K1 で復帰レベル (“H” レベル又は “L” レベル) 及び復帰条件 ( レベル復帰又はエッジ復帰 ) を選択してください。 |
|             | ポート P1<br>外部からの “L” レベル入力により復帰します。                                                                                                                        | キーオンウェイクアップ機能は2ポート単位で選択できます。RAM バックアップ状態に遷移する前に、キーオンウェイクアップを使用するポートを “H” レベルにしてください。                                                            |
|             | INT0 端子<br>INT1 端子<br>外部からの “H” レベルあるいは “L” レベル入力、又は立ち上がりエッジ (“L” → “H”) あるいは立ち下がりエッジ (“H” → “L”) により復帰します。<br>復帰入力時は、割り込み要求フラグ (EXF0、EXF1) は “1” になりません。 | RAM バックアップ状態に遷移する前に、外部の状態に応じて割り込み制御レジスタ I1, I2 で復帰レベル (“H” レベル又は “L” レベル) を、キーオンウェイクアップ制御レジスタ K2 で復帰条件 ( レベル復帰又はエッジ復帰 ) を選択してください。              |

## (2) スタート条件の識別

RAMバックアップからの復帰、リセットからの復帰共に0ページ0番地から実行を開始します。

スタート条件( ウオームスタートかコールドスタート )はSNZP命令でパワーダウンフラグPの状態を調べることによって識別できます。

表2.8.3に、スタート条件によるフラグの状態、図2.8.2にスタート条件識別方法例を示します。

表2.8.3 スタート条件によるフラグの状態

| スタート条件             |                     | パワーダウンフラグP |
|--------------------|---------------------|------------|
| ウォームスタート           | 外部ウェイクアップ信号入力       | 1          |
| コールドスタート<br>(リセット) | RESET端子へのリセットパルス入力  | 0          |
|                    | ウォッチドッグタイマによるリセット発生 |            |
|                    | 電圧低下検出回路による電源電圧低下検出 |            |
|                    | SRST命令実行            |            |



図2.8.2 スタート条件識別方法例

## 2.8.2 関連レジスタ

## (1) 割り込み制御レジスタI1

表2.8.4にレジスタI1のビット構成を示します。

レジスタI1への書き込みは、レジスタAに値を設定した後、TI1A命令で行います。

また、TAI1命令でレジスタI1の内容をレジスタAに転送できます。

表2.8.4 割り込み制御レジスタI1のビット構成

| 割り込み制御レジスタI1 |                                         | リセット時 : 00002 | RAMバックアップ時<br>: 状態保持                              | R/W |
|--------------|-----------------------------------------|---------------|---------------------------------------------------|-----|
| I13          | INT0端子入力制御ビット（注2）                       | 0             | INT0端子入力禁止                                        |     |
|              |                                         | 1             | INT0端子入力可能                                        |     |
| I12          | INT0端子<br>割り込み有効波形 / 復帰レベル選択ビット<br>（注2） | 0             | 立ち下がり波形 / “L” レベル<br>( SNZI0命令はINT0端子の“L” レベル認識 ) |     |
|              |                                         | 1             | 立ち上がり波形 / “H” レベル<br>( SNZI0命令はINT0端子の“H” レベル認識 ) |     |
| I11          | INT0端子<br>エッジ検出回路制御ビット                  | 0             | 片エッジ検出                                            |     |
| I10          | INT0端子<br>タイマ1カウント開始同期回路選択ビット           | 0             | タイマ1カウント開始同期回路非選択                                 |     |
|              |                                         | 1             | タイマ1カウント開始同期回路選択                                  |     |

注1 . “R”は読み出し可、“W”は書き込み可を表します。

- 2 . レジスタI1のビット2、ビット3の内容を変更した際に、外部0割り込み要求フラグ( EXF0 )が “1 ”になる場合があります。レジスタV1のビット0が ‘0 ’の状態でレジスタI1のビット2、ビット3を変更した後、1命令以上おいてSNZ0命令を実行し、フラグEXF0を ‘0 ’にしてください。このとき、SNZ0命令によるスキップが発生することを考慮し、SNZ0命令の後にNOP命令を挿入してください。
- 3 . ■ : RAMバックアップ設定時使用しないビットです。

## (2) 割り込み制御レジスタI2

表2.8.5にレジスタI2のビット構成を示します。

レジスタI2への書き込みは、レジスタAに値を設定した後、TI2A命令で行います。

また、TAI2命令でレジスタI2の内容をレジスタAに転送できます。

表2.8.5 割り込み制御レジスタI2のビット構成

| 割り込み制御レジスタI2 |                                       | リセット時：00002 | RAMバックアップ時<br>：状態保持                               | R/W |
|--------------|---------------------------------------|-------------|---------------------------------------------------|-----|
| I23          | INT1端子入力制御ビット（注2）                     | 0           | INT1端子入力禁止                                        |     |
|              |                                       | 1           | INT1端子入力可能                                        |     |
| I22          | INT1端子<br>割り込み有効波形／復帰レベル選択ビット<br>（注2） | 0           | 立ち下がり波形 / “L” レベル<br>( SNZI1命令はINT1端子の“L” レベル認識 ) |     |
|              |                                       | 1           | 立ち上がり波形 / “H” レベル<br>( SNZI1命令はINT1端子の“H” レベル認識 ) |     |
| I21          | INT1端子<br>エッジ検出回路制御ビット                | 0           | 片エッジ検出                                            |     |
|              |                                       | 1           | 両エッジ検出                                            |     |
| I20          | INT1端子<br>タイマ3カウント開始同期回路選択ビット         | 0           | タイマ3カウント開始同期回路非選択                                 |     |
|              |                                       | 1           | タイマ3カウント開始同期回路選択                                  |     |

注1 . “R”は読み出し可、“W”は書き込み可を表します。

- 2 . レジスタI2のビット2、ビット3の内容を変更した際に、外部1割り込み要求フラグ(EXF1)が“1”になる場合があります。レジスタV1のビット1が“0”的状態でレジスタI2のビット2、ビット3を変更した後、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。このとき、SNZ1命令によるスキップが発生することを考慮し、SNZ1命令の後にNOP命令を挿入してください。
- 3 . ■■■ : RAMバックアップ設定時使用しないビットです。

## (3) プルアップ制御レジスタPU0

表2.8.6にレジスタPU0のビット構成を示します。

レジスタPU0への書き込みは、レジスタAに値を設定した後、TPU0A命令で行います。

また、TAPU0命令でレジスタPU0の内容をレジスタAに転送できます。

表2.8.6 プルアップ制御レジスタPU0のビット構成

| プルアップ制御レジスタPU0 |                  | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|----------------|------------------|-------------|---------------------|-----|
| PU03           | ポートP03           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU02           | ポートP02           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU01           | ポートP01           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU00           | ポートP00           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (4) プルアップ制御レジスタPU1

表2.8.7にレジスタPU1のビット構成を示します。

レジスタPU1への書き込みは、レジスタAに値を設定した後、TPU1A命令で行います。

また、TAPU1命令でレジスタPU1の内容をレジスタAに転送できます。

表2.8.7 プルアップ制御レジスタPU1のビット構成

| プルアップ制御レジスタPU1 |                  | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|----------------|------------------|-------------|---------------------|-----|
| PU13           | ポートP13           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU12           | ポートP12           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU11           | ポートP11           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |
| PU10           | ポートP10           | 0           | プルアップトランジスタOFF      |     |
|                | プルアップトランジスタ制御ビット | 1           | プルアップトランジスタON       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (5) キーオンウェイクアップ制御レジスタK0

表2.8.8にレジスタK0のビット構成を示します。

レジスタK0への書き込みは、レジスタAに値を設定した後、TK0A命令で行います。

また、TAK0命令でレジスタK0の内容をレジスタAに転送できます。

表2.8.8 キーオンウェイクアップ制御レジスタK0のビット構成

| キーオンウェイクアップ制御レジスタK0 |                  | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|---------------------|------------------|-------------|---------------------|-----|
| K03                 | ポートP12、P13       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |
| K02                 | ポートP10、P11       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |
| K01                 | ポートP02、P03       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |
| K00                 | ポートP00、P01       | 0           | キーオンウェイクアップ無効       |     |
|                     | キーオンウェイクアップ制御ビット | 1           | キーオンウェイクアップ有効       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (6) キーオンウェイクアップ制御レジスタK1

表2.8.9にレジスタK1のビット構成を示します。

レジスタK1への書き込みは、レジスタAに値を設定した後、TK1A命令で行います。

また、TAK1命令でレジスタK1の内容をレジスタAに転送できます。

表2.8.9 キーオンウェイクアップ制御レジスタK1のビット構成

| キーオンウェイクアップ制御レジスタK1 |                 | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|---------------------|-----------------|-------------|---------------------|-----|
| K13                 | ポートP02、P03      | 0           | レベル復帰               |     |
|                     | 復帰条件選択ビット       | 1           | エッジ復帰               |     |
| K12                 | ポートP02、P03      | 0           | 立ち下がり波形 / “L” レベル   |     |
|                     | 有効波形 / レベル選択ビット | 1           | 立ち上がり波形 / “H” レベル   |     |
| K11                 | ポートP00、P01      | 0           | レベル復帰               |     |
|                     | 復帰条件選択ビット       | 1           | エッジ復帰               |     |
| K10                 | ポートP00、P01      | 0           | 立ち下がり波形 / “L” レベル   |     |
|                     | 有効波形 / レベル選択ビット | 1           | 立ち上がり波形 / “H” レベル   |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (7) キーオンウェイクアップ制御レジスタK2

表2.8.10にレジスタK2のビット構成を示します。

レジスタK2への書き込みは、レジスタAに値を設定した後、TK2A命令で行います。

また、TAK2命令でレジスタK2の内容をレジスタAに転送できます。

表2.8.10 キーオンウェイクアップ制御レジスタK2のビット構成

| キーオンウェイクアップ制御レジスタK2 |                            | リセット時：00002 | RAMバックアップ時<br>：状態保持 | R/W |
|---------------------|----------------------------|-------------|---------------------|-----|
| K23                 | INT1端子<br>復帰条件選択ビット        | 0           | レベル復帰               |     |
|                     |                            | 1           | エッジ復帰               |     |
| K22                 | INT1端子<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効       |     |
|                     |                            | 1           | キーオンウェイクアップ有効       |     |
| K21                 | INT0端子<br>復帰条件選択ビット        | 0           | レベル復帰               |     |
|                     |                            | 1           | エッジ復帰               |     |
| K20                 | INT0端子<br>キーオンウェイクアップ制御ビット | 0           | キーオンウェイクアップ無効       |     |
|                     |                            | 1           | キーオンウェイクアップ有効       |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

### 2.8.3 使用上の注意事項

#### (1) POF命令

EPOF命令直後にPOF命令を実行すると、RAMバックアップ状態になります。

POF命令単独では、RAMバックアップ状態にならないので注意してください。

EPOF命令とPOF命令を連続して実行する前には、必ず割り込み禁止状態(DI命令実行)に設定してください。

#### (2) キーオンウェイクアップを使用する場合

キーオンウェイクアップが有効になっているポート(レジスタK0、K2で指定されたP0、P1、INT0、INT1)がすべて復帰条件を満たしていないことを確認後、POF命令を実行してください。

キーオンウェイクアップが有効になっているポートがひとつでも復帰条件を満たしている場合、POF命令を実行後、すぐにRAMバックアップ状態から復帰します。

#### (3) RAMバックアップモードからの復帰

RAMバックアップモードからの復帰後、不定となるレジスタ及びフラグの設定を必ず行ってください。

次のレジスタは、RAMバックアップモード時は不定です。RAMバックアップモードからの復帰後、必ず再設定を行ってください。

- ・レジスタZ(2ビット)
- ・レジスタX(4ビット)
- ・レジスタY(4ビット)
- ・レジスタD(3ビット)
- ・レジスタE(8ビット)

#### (4) ウオッチドッグタイマ

RAMバックアップ状態からの復帰後、ウォッチドッグタイマ機能は有効となります。ウォッチドッグタイマ機能を使用しない場合は、RAMバックアップ状態から復帰する度に、DWDT命令とWRST命令を連続して実行し、ウォッチドッグタイマ機能を停止してください。

ウォッチドッグタイマ機能とRAMバックアップ機能を併用する場合は、RAMバックアップ状態にする直前にWRST命令を実行し、ウォッチドッグタイマフラグWDF1を初期化してください。

#### (5) P30/INT0端子

割り込み制御レジスタI1のビット3を“0”にし、INT0端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意ください。

INT0端子の入力を禁止する場合(レジスタI13=“0”)は、RAMバックアップ状態に移行する前にキーオンウェイクアップ制御レジスタK2のビット0を“0”にして、キーオンウェイクアップを無効にしてください。

## (6) P31/INT1端子

割り込み制御レジスタI2のビット3を“0”にし、INT1端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意ください。

INT1端子の入力を禁止する場合(レジスタI23=“0”)は、RAMバックアップ状態に移行する前にキーオンウェイクアップ制御レジスタK2のビット2を“0”にして、キーオンウェイクアップを無効にしてください。

## 2.9 発振回路

4519グループは動作に必要なクロックを得るための発振回路を内蔵しています。

リセット解除後、内部発振器であるオンチップオシレータクロック(f(RING))で動作します。

メインクロック(  $f(XIN)$  )には、セラミック共振、RC発振、又は水晶発振が使用でき、このいずれを使用するかはそれぞれに対応する選択命令(CMCK、CRCK、CYCK命令)により行います。

### 2.9.1 発振動作

システムクロックは、マイクロコンピュータ動作の基準クロックとして、CPU、周辺装置へ供給されます。システムクロックの選択( $f(XIN)$ 又は $f(RING)$ )はレジスタMRのビット0で行います。また、選択されたクロックの動作モードを、レジスタMRのビット3、2で、スルーモード、2分周モード、4分周モード、8分周モードから選択します。レジスタMRのビット1は、メインクロック( $f(XIN)$ )の発振開始、停止を制御します。

図2.9.1にクロック制御回路の構成を示します。



図2.9.1 クロック制御回路の構成

## 2.9.2 関連レジスタ

## (1) クロック制御レジスタMR

表2.9.1にレジスタMRのビット構成を示します。

レジスタMRへの書き込みは、レジスタAに値を設定した後、TMRA命令で行います。

また、TAMR命令でレジスタMRの内容をレジスタAに転送できます。

表2.9.1 クロック制御レジスタMRのビット構成

| クロック制御レジスタMR |                      | リセット時 : 1111 <sub>2</sub>       |                       | RAMバックアップ時<br>: 1111 <sub>2</sub> | R/W |
|--------------|----------------------|---------------------------------|-----------------------|-----------------------------------|-----|
| MR3          | 動作モード選択ビット           | MR <sub>3</sub> MR <sub>2</sub> |                       | 動作モード                             |     |
|              |                      | 00                              | スルーモード(分周なし)          |                                   |     |
|              |                      | 01                              | 2分周モード                |                                   |     |
|              |                      | 10                              | 4分周モード                |                                   |     |
|              |                      | 11                              | 8分周モード                |                                   |     |
| MR1          | メインクロック(f(XIN))制御ビット | 0                               | メインクロック(f(XIN))発振可能   |                                   |     |
|              |                      | 1                               | メインクロック(f(XIN))発振停止   |                                   |     |
| MR0          | システムクロック選択ビット        | 0                               | メインクロック(f(XIN))選択     |                                   |     |
|              |                      | 1                               | オンチップオシレータ(f(RING))選択 |                                   |     |

注.“R”は読み出し可、“W”は書き込み可を表します。

## (2) クロック制御レジスタRG

表2.9.2にレジスタRGのビット構成を示します。

レジスタRGへの書き込みは、レジスタAに値を設定した後、TRGA命令で行います。

表2.9.2 タイマ制御レジスタPAのビット構成

| クロック制御レジスタRG |                          | リセット時 : 02 |                         | RAMバックアップ時<br>: 02 | W |
|--------------|--------------------------|------------|-------------------------|--------------------|---|
| RG0          | オンチップオシレータ(f(RING))制御ビット | 0          | オンチップオシレータ(f(RING))発振可能 |                    |   |
|              |                          | 1          | オンチップオシレータ(f(RING))発振停止 |                    |   |

注.“W”は書き込み可を表します。

### 2.9.3 使用上の注意事項

#### (1) クロック制御

メインクロック( $f(XIN)$ )を選択する命令(CMCK命令、CRCK命令、CYCK命令)は必ずプログラムの初期設定ルーチンで実行してください(0ページ0番地で実行することを推奨します)。

CMCK命令、CRCK命令、CYCK命令による発振回路選択は一度だけ有効です。これらの命令のうち、先に実行された命令に対応する発振回路が有効になります。

CMCK命令、CRCK命令、CYCK命令は、単にメインクロック( $f(XIN)$ )に使用する発振回路を選択するのみで、発振開始、システムクロックへの切り替えは行われません。

CMCK命令、CRCK命令、CYCK命令が一度も実行されない場合は、メインクロック( $f(XIN)$ )を使用できず、オンチップオシレータのみの動作になります。

動作していないクロック源( $f(RING)$ 又は $f(XIN)$ )にシステムクロックを切り替えることはできません。また、システムクロックとして選択しているクロック源( $f(RING)$ 又は $f(XIN)$ )を停止させることはできません。

#### (2) オンチップオシレータ

オンチップオシレータのクロック周波数は電源電圧及び動作周囲温度により大きく変動します。

応用製品設計の際には、この周波数変動に対し十分なマージンを得られるよう、注意してください。

クロック切り替え時の発振安定待ち時間検討の際も、オンチップオシレータクロックの周波数変動に留意してください。

#### (3) 外部クロック

メインクロック( $f(XIN)$ )に外部クロック信号を使用する場合は、XIN端子にクロック発生源を接続し、XOUT端子は開放してください。プログラムではCMCK命令実行後、メインクロック( $f(XIN)$ )発振可能(MR1=0)としてください。

4519グループはRAMバックアップ時およびメインクロック( $f(XIN)$ )発振停止(MR1=1)時、内部ロジックのフローティングによる貫通電流防止のため、XIN端子を“H”固定としています。リセット時から、CMCK命令を実行してメインクロック( $f(XIN)$ )発振可能(MR1=0)とするまでの間もXIN端子は“H”固定となっておりますので、外部クロック使用時は、信号の競合による電流制限のため、XIN端子に直列に1k 以上の制限抵抗を接続してください。

#### (4) 発振子に付ける部品の値

発振回路のコンデンサ、抵抗などの値は、取り付ける発振子や基板により異なります。このため発振子に取り付ける部品の値については発振子メーカーに問い合わせてご確認ください。

## 第3章

## 付 錄

- 3.1 電気的特性
- 3.2 標準特性
- 3.3 使用上の注意
- 3.4 ノイズに関する注意事項
- 3.5 パッケージ寸法図

## 3.1 電気的特性

### 3.1.1 絶対最大定格

表3.1.1 絶対最大定格

| 記号   | 項目                                                           | 条件              | 定格値               | 単位 |
|------|--------------------------------------------------------------|-----------------|-------------------|----|
| VDD  | 電源電圧                                                         |                 | - 0.3 ~ 6.5       | V  |
| VI   | 入力電圧 P0, P1, P2, P3, P4, P5, P6, D0 ~ D7<br>RESET, XIN, VDCE |                 | - 0.3 ~ VDD + 0.3 | V  |
| VI   | 入力電圧 SCK, SIN, CNTR0, CNTR1, INT0, INT1                      |                 | - 0.3 ~ VDD + 0.3 | V  |
| VI   | 入力電圧 AIN0 ~ AIN7                                             |                 | - 0.3 ~ VDD + 0.3 | V  |
| VO   | 出力電圧 P0, P1, P2, P3, P4, P5, P6, D0 ~ D7<br>RESET            | 出力トランジスタ遮断状態    | - 0.3 ~ VDD + 0.3 | V  |
| VO   | 出力電圧 SCK, SOUT, CNTR0, CNTR1                                 | 出力トランジスタ遮断状態    | - 0.3 ~ VDD + 0.3 | V  |
| Vo   | 出力電圧 XOUT                                                    |                 | - 0.3 ~ VDD + 0.3 | V  |
| Pd   | 消費電力                                                         | Ta = 25 42P2R-A | 300               | mW |
| Topr | 動作周囲温度                                                       |                 | - 20 ~ 85         |    |
| Tstg | 保存温度                                                         |                 | - 40 ~ 125        |    |

## 3.1.2 推奨動作条件

表3.1.2 推奨動作条件1

(マスクROM版 : 指定のない場合は、Ta = -20 ~ 85°C、VDD = 1.8 ~ 5.5V)

(ワンタイムPROM版:指定のない場合は、Ta = -20 ~ 85°C、VDD = 2.5 ~ 5.5V)

| 記号        | 項目                                  | 条件                                           | 規格値            |     |         | 単位  |
|-----------|-------------------------------------|----------------------------------------------|----------------|-----|---------|-----|
|           |                                     |                                              | 最小             | 標準  | 最大      |     |
| VDD       | 電源電圧<br>(セラミック共振/<br>オンチップオシレータ使用時) | マスクROM版                                      | f(STCK) 6MHz   | 4.0 |         | 5.5 |
|           |                                     |                                              | f(STCK) 4.4MHz | 2.7 |         | 5.5 |
|           |                                     |                                              | f(STCK) 2.2MHz | 2.0 |         | 5.5 |
|           |                                     |                                              | f(STCK) 1.1MHz | 1.8 |         | 5.5 |
|           |                                     | ワンタイムPROM版                                   | f(STCK) 6MHz   | 4.0 |         | 5.5 |
|           |                                     |                                              | f(STCK) 4.4MHz | 2.7 |         | 5.5 |
|           |                                     |                                              | f(STCK) 2.2MHz | 2.5 |         | 5.5 |
|           |                                     |                                              |                |     |         |     |
| VDD       | 電源電圧<br>(RC発振使用時)                   | f(STCK) 4.4MHz                               |                | 2.7 |         | 5.5 |
| VDD       | 電源電圧(水晶発振使用時)                       | f(XIN) 50kHz                                 | マスクROM版        | 2.0 |         | 5.5 |
|           |                                     |                                              | ワンタイムPROM版     | 2.5 |         | 5.5 |
| VRAM      | RAM保持電圧                             | RAMバックアップモード時                                | マスクROM版        | 1.6 |         | V   |
|           |                                     |                                              | ワンタイムPROM版     | 2.0 |         | V   |
| VSS       | 電源電圧                                |                                              |                | 0   |         | V   |
| VIH       | "H"入力電圧                             | P0, P1, P2, P3, P4, P5, P6, D0~D7, VDCE, XIN | 0.8VDD         |     |         | VDD |
| VIH       | "H"入力電圧                             | RESET                                        | 0.85VDD        |     |         | VDD |
| VIH       | "H"入力電圧                             | SCK, SIN, CNTR0, CNTR1, INT0, INT1           | 0.85VDD        |     |         | VDD |
| VIL       | "L"入力電圧                             | P0, P1, P2, P3, P4, P5, P6, D0~D7, VDCE, XIN | 0              |     | 0.2VDD  | V   |
| VIL       | "L"入力電圧                             | RESET                                        | 0              |     | 0.3VDD  | V   |
| VIL       | "L"入力電圧                             | SCK, SIN, CNTR0, CNTR1, INT0, INT1           | 0              |     | 0.15VDD | V   |
| IOH(peak) | "H"レベル尖頭出力電流                        | P0, P1, P5, D0~D7                            | VDD = 5V       |     | -20     | mA  |
|           |                                     | CNTR0, CNTR1                                 | VDD = 3V       |     | -10     |     |
| IOH(avg)  | "H"レベル平均出力電流<br>(注)                 | P0, P1, P5, D0~D7                            | VDD = 5V       |     | -10     | mA  |
|           |                                     | CNTR0, CNTR1                                 | VDD = 3V       |     | -5      |     |
| IOL(peak) | "L"レベル尖頭出力電流                        | P0, P1, P2, P4, P5, P6                       | VDD = 5V       |     | 24      | mA  |
|           |                                     | SCK, SOUT                                    | VDD = 3V       |     | 12      |     |
| IOL(peak) | "L"レベル尖頭出力電流                        | P3, RESET                                    | VDD = 5V       |     | 10      | mA  |
|           |                                     |                                              | VDD = 3V       |     | 4       |     |
| IOL(peak) | "L"レベル尖頭出力電流                        | D0~D5                                        | VDD = 5V       |     | 24      | mA  |
|           |                                     |                                              | VDD = 3V       |     | 12      |     |
| IOL(peak) | "L"レベル尖頭出力電流                        | D6, D7                                       | VDD = 5V       |     | 40      | mA  |
|           |                                     | CNTR0, CNTR1                                 | VDD = 3V       |     | 30      |     |
| IOL(avg)  | "L"レベル平均出力電流<br>(注)                 | P0, P1, P2, P4, P5, P6                       | VDD = 5V       |     | 12      | mA  |
|           |                                     | SCK, SOUT                                    | VDD = 3V       |     | 6       |     |
| IOL(avg)  | "L"レベル平均出力電流<br>(注)                 | P3, RESET                                    | VDD = 5V       |     | 5       | mA  |
|           |                                     |                                              | VDD = 3V       |     | 2       |     |
| IOL(avg)  | "L"レベル平均出力電流<br>(注)                 | D0~D5                                        | VDD = 5V       |     | 15      | mA  |
|           |                                     |                                              | VDD = 3V       |     | 7       |     |
| IOL(avg)  | "L"レベル平均出力電流<br>(注)                 | D6, D7                                       | VDD = 5V       |     | 30      | mA  |
|           |                                     | CNTR0, CNTR1                                 | VDD = 3V       |     | 15      |     |
| IOH(avg)  | "H"レベル総電流                           | P5, D0~D7, CNTR0, CNTR1                      |                |     | -60     | mA  |
|           |                                     | P0, P1                                       |                |     | -60     |     |
| IOL(avg)  | "L"レベル総電流                           | P2, P5, D0~D7, RESET, CNTR0, CNTR1           |                |     | 80      | mA  |
|           |                                     | P0, P1, P3, P4, P6                           |                |     | 80      |     |

注. 平均出力電流は、100msの期間の平均値です。

表3.1.3 推奨動作条件2

(マスクROM版 : 指定のない場合は、 $T_a = -20 \sim 85^\circ\text{C}$ 、 $V_{DD} = 1.8 \sim 5.5\text{V}$ )(ワンタイムPROM版:指定のない場合は、 $T_a = -20 \sim 85^\circ\text{C}$ 、 $V_{DD} = 2.5 \sim 5.5\text{V}$ )

| 記号       | 項目                                   | 条件                              |                |                                 | 規格値 |    |     | 単位  |
|----------|--------------------------------------|---------------------------------|----------------|---------------------------------|-----|----|-----|-----|
|          |                                      |                                 |                |                                 | 最小  | 標準 | 最大  |     |
| $f(XIN)$ | 発振周波数<br>(セラミック共振使用時)                | マスク<br>ROM版                     | スルーモード         | $V_{DD} = 4.0 \sim 5.5\text{V}$ |     |    | 6.0 | MHz |
|          |                                      |                                 |                | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 4.4 |     |
|          |                                      |                                 |                | $V_{DD} = 2.0 \sim 5.5\text{V}$ |     |    | 2.2 |     |
|          |                                      |                                 |                | $V_{DD} = 1.8 \sim 5.5\text{V}$ |     |    | 1.1 |     |
|          |                                      |                                 | 2分周モード         | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 6.0 |     |
|          |                                      |                                 |                | $V_{DD} = 2.0 \sim 5.5\text{V}$ |     |    | 4.4 |     |
|          |                                      |                                 |                | $V_{DD} = 1.8 \sim 5.5\text{V}$ |     |    | 2.2 |     |
|          |                                      | ワンタイム<br>PROM版                  | 4,8分周モード       | $V_{DD} = 2.0 \sim 5.5\text{V}$ |     |    | 6.0 |     |
|          |                                      |                                 |                | $V_{DD} = 1.8 \sim 5.5\text{V}$ |     |    | 4.4 |     |
|          |                                      |                                 | スルーモード         | $V_{DD} = 4.0 \sim 5.5\text{V}$ |     |    | 6.0 |     |
|          |                                      |                                 |                | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 4.4 |     |
|          |                                      |                                 |                | $V_{DD} = 2.5 \sim 5.5\text{V}$ |     |    | 2.2 |     |
|          |                                      |                                 | 2分周モード         | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 6.0 |     |
|          |                                      |                                 |                | $V_{DD} = 2.5 \sim 5.5\text{V}$ |     |    | 4.4 |     |
|          |                                      |                                 | 4,8分周モード       | $V_{DD} = 2.5 \sim 5.5\text{V}$ |     |    | 6.0 |     |
| $f(XIN)$ | 発振周波数<br>(RC発振使用時) (注)               | $V_{DD} = 2.7 \sim 5.5\text{V}$ |                |                                 |     |    | 4.4 | MHz |
| $f(XIN)$ | 発振周波数<br>(セラミック共振回路選択、<br>外部クロック使用時) | マスク<br>ROM版                     | スルーモード         | $V_{DD} = 4.0 \sim 5.5\text{V}$ |     |    | 4.8 | MHz |
|          |                                      |                                 |                | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 3.2 |     |
|          |                                      |                                 |                | $V_{DD} = 2.0 \sim 5.5\text{V}$ |     |    | 1.6 |     |
|          |                                      |                                 |                | $V_{DD} = 1.8 \sim 5.5\text{V}$ |     |    | 0.8 |     |
|          |                                      |                                 | 2分周モード         | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 4.8 |     |
|          |                                      |                                 |                | $V_{DD} = 2.0 \sim 5.5\text{V}$ |     |    | 3.2 |     |
|          |                                      |                                 |                | $V_{DD} = 1.8 \sim 5.5\text{V}$ |     |    | 1.6 |     |
|          |                                      | 4,8分周モード                        | スルーモード         | $V_{DD} = 2.0 \sim 5.5\text{V}$ |     |    | 4.8 |     |
|          |                                      |                                 |                | $V_{DD} = 1.8 \sim 5.5\text{V}$ |     |    | 3.2 |     |
|          |                                      |                                 | ワンタイム<br>PROM版 | $V_{DD} = 4.0 \sim 5.5\text{V}$ |     |    | 4.8 |     |
|          |                                      |                                 |                | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 3.2 |     |
|          |                                      |                                 |                | $V_{DD} = 2.5 \sim 5.5\text{V}$ |     |    | 1.6 |     |
|          |                                      |                                 | 2分周モード         | $V_{DD} = 2.7 \sim 5.5\text{V}$ |     |    | 4.8 |     |
|          |                                      |                                 |                | $V_{DD} = 2.5 \sim 5.5\text{V}$ |     |    | 3.2 |     |
|          |                                      |                                 | 4,8分周モード       | $V_{DD} = 2.5 \sim 5.5\text{V}$ |     |    | 4.8 |     |

注 . RC発振使用時の発振周波数は、外付けの抵抗・コンデンサ及びマイクロコンピュータのバラツキの影響を受けてますので、最大のバラツキにおいても周波数規格を越えないように、外付け定数(抵抗値、容量値)を設定してください。

## &lt;システムクロック(STCK) 動作条件マップ&gt;



表3.1.4 推奨動作条件3

(マスクROM版 : 指定のない場合は、Ta = -20 ~ 85°C、VDD = 1.8 ~ 5.5V)

(ワンタイムPROM版:指定のない場合は、Ta = -20 ~ 85°C、VDD = 2.5 ~ 5.5V)

| 記 号      | 項 目                             | 条 件          |                | 規 格 値     |     |           | 単位  |
|----------|---------------------------------|--------------|----------------|-----------|-----|-----------|-----|
|          |                                 |              |                | 最 小       | 標 準 | 最 大       |     |
| f(XIN)   | 発振周波数<br>(水晶発振使用時)              | マスクROM版      | VDD=2.0 ~ 5.5V |           |     | 50        | kHz |
|          |                                 | ワンタイムPROM版   | VDD=2.5 ~ 5.5V |           |     | 50        | kHz |
| f(CNTR)  | タイマ外部入力周波数                      | CNTR0, CNTR1 |                |           |     | f(STCK)/6 | Hz  |
| tw(CNTR) | タイマ外部入力周期<br>("H"及び"L"パルス幅)     | CNTR0, CNTR1 |                | 3/f(STCK) |     |           | s   |
| f(SCK)   | シリアルI/O外部入力周波数                  | SCK          |                |           |     | f(STCK)/6 | Hz  |
| tw(SCK)  | シリアルI/O外部入力周期<br>("H"及び"L"パルス幅) | SCK          |                | 3/f(STCK) |     |           | s   |
| TPON     | パワーオンリセット回路<br>有効電源立ち上がり時間      | マスクROM版      | VDD=0 1.8V     |           |     | 100       | μs  |
|          |                                 | ワンタイムPROM版   | VDD=0 2.5V     |           |     | 100       |     |

## 3.1.3 電気的特性

表3.1.5 電気的特性1

(マスクROM版 : 指定のない場合は、Ta = -20 ~ 85°C , VDD = 1.8 ~ 5.5V)

(ワンタイムPROM版:指定のない場合は、Ta = -20 ~ 85°C , VDD = 2.5 ~ 5.5V)

| 記号                                | 項目                                                                                           | 測定条件                                     |                         | 規格値 |     |      | 単位  |
|-----------------------------------|----------------------------------------------------------------------------------------------|------------------------------------------|-------------------------|-----|-----|------|-----|
|                                   |                                                                                              |                                          |                         | 最小  | 標準  | 最大   |     |
| VOH                               | "H"出力電圧 P0, P1, P5, D0 ~ D7, CNTR0, CNTR1                                                    | VDD = 5V                                 | I <sub>OH</sub> = -10mA | 3   |     |      | V   |
|                                   |                                                                                              |                                          | I <sub>OH</sub> = -3mA  | 4.1 |     |      |     |
|                                   |                                                                                              | VDD = 3V                                 | I <sub>OH</sub> = -5mA  | 2.1 |     |      |     |
|                                   |                                                                                              |                                          | I <sub>OH</sub> = -1mA  | 2.4 |     |      |     |
| VOL                               | "L"出力電圧 P0, P1, P2, P4, P5, P6, SCK, SOUT                                                    | VDD = 5V                                 | I <sub>OL</sub> = 12mA  |     |     | 2    | V   |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 4mA   |     |     | 0.9  |     |
|                                   |                                                                                              | VDD = 3V                                 | I <sub>OL</sub> = 6mA   |     |     | 0.9  |     |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 2mA   |     |     | 0.6  |     |
| VOL                               | "L"出力電圧 P3, RESET                                                                            | VDD = 5V                                 | I <sub>OL</sub> = 5mA   |     |     | 2    | V   |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 1mA   |     |     | 0.9  |     |
|                                   |                                                                                              | VDD = 3V                                 | I <sub>OL</sub> = 2mA   |     |     | 0.9  |     |
| VOL                               | "L"出力電圧 D0 ~ D5                                                                              | VDD = 5V                                 | I <sub>OL</sub> = 15mA  |     |     | 2    | V   |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 5mA   |     |     | 0.9  |     |
|                                   |                                                                                              | VDD = 3V                                 | I <sub>OL</sub> = 9mA   |     |     | 1.4  |     |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 3mA   |     |     | 0.9  |     |
| VOL                               | "L"出力電圧 D6, D7, CNTR0, CNTR1                                                                 | VDD = 5V                                 | I <sub>OL</sub> = 30mA  |     |     | 2    | V   |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 10mA  |     |     | 0.9  |     |
|                                   |                                                                                              | VDD = 3V                                 | I <sub>OL</sub> = 15mA  |     |     | 2    |     |
|                                   |                                                                                              |                                          | I <sub>OL</sub> = 5mA   |     |     | 0.9  |     |
| I <sub>IH</sub>                   | "H"入力電流 P0, P1, P2, P3, P4, P5, P6, D0 ~ D7, VDCE, RESET, SCK, SIN, CNTR0, CNTR1, INT0, JNT1 | VI = VDD<br>ポートP4, P6選択                  |                         |     |     | 2    | μA  |
| I <sub>IL</sub>                   | "L"入力電流 P0, P1, P2, P3, P4, P5, P6, D0 ~ D7, VDCE, SCK, SIN, CNTR0, CNTR1, INT0, JNT1        | VI = 0V<br>P0, P1プルアップ非選択<br>ポートP4, P6選択 |                         |     |     | -2   | μA  |
| R <sub>PU</sub>                   | プルアップ P0, P1, RESET<br>抵抗                                                                    | VI = 0V                                  | VDD = 5V                | 30  | 60  | 125  | k   |
|                                   |                                                                                              |                                          | VDD = 3V                | 50  | 120 | 250  |     |
| V <sub>T+</sub> - V <sub>T-</sub> | ヒステリシス SCK, SIN, CNTR0, CNTR1, INT0, JNT1                                                    | VDD = 5V                                 |                         |     | 0.2 |      | V   |
|                                   |                                                                                              | VDD = 3V                                 |                         |     | 0.2 |      |     |
| V <sub>T+</sub> - V <sub>T-</sub> | ヒステリシス RESET                                                                                 | VDD = 5V                                 |                         |     | 1   |      | V   |
|                                   |                                                                                              | VDD = 3V                                 |                         |     | 0.4 |      |     |
| f(RING)                           | オンチップオシレータクロック周波数                                                                            | VDD = 5V                                 |                         | 200 | 500 | 700  | kHz |
|                                   |                                                                                              | VDD = 3V                                 |                         | 100 | 250 | 400  |     |
|                                   |                                                                                              | マスクROM版                                  | VDD = 1.8V              | 30  | 120 | 200  |     |
| f(XIN)                            | 周波数誤差<br>(RC発振使用時, 外付けRCの誤差は含まず)                                                             | VDD = 5V ± 10%, Ta = 25°C 中心             |                         |     |     | ± 17 | %   |
|                                   |                                                                                              | VDD = 3V ± 10%, Ta = 25°C 中心             |                         |     |     | ± 17 |     |

注 . RC発振使用時は、外付けのコンデンサ(C)に33pFを使用してください。

表3.1.6 電気的特性2

(マスクROM版 : 指定のない場合は、 $T_a = -20 \sim 85^\circ\text{C}$ 、 $V_{DD} = 1.8 \sim 5.5\text{V}$ )(ワンタイムPROM版:指定のない場合は、 $T_a = -20 \sim 85^\circ\text{C}$ 、 $V_{DD} = 2.5 \sim 5.5\text{V}$ )

| 記号  | 項目   | 測定条件                                    |                                                    | 規格値                                                |                         |     | 単位  |               |               |
|-----|------|-----------------------------------------|----------------------------------------------------|----------------------------------------------------|-------------------------|-----|-----|---------------|---------------|
|     |      |                                         |                                                    | 最小                                                 | 標準                      | 最大  |     |               |               |
| IDD | 電源電流 | CPU動作時<br>(セラミック共振使用時、<br>オンチップオシレータ停止) | V <sub>DD</sub> = 5V<br>$f(X_{IN}) = 6\text{MHz}$  | $f(STCK) = f(X_{IN})/8$                            |                         | 1.4 | 2.8 | mA            |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})/4$                            |                         | 1.6 | 3.2 |               |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})/2$                            |                         | 2.0 | 4.0 |               |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})$                              |                         | 2.8 | 5.6 |               |               |
|     |      |                                         | V <sub>DD</sub> = 5V<br>$f(X_{IN}) = 4\text{MHz}$  | $f(STCK) = f(X_{IN})/8$                            |                         | 1.1 | 2.2 | mA            |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})/4$                            |                         | 1.2 | 2.4 |               |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})/2$                            |                         | 1.5 | 3.0 |               |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})$                              |                         | 2.0 | 4.0 |               |               |
|     |      |                                         | V <sub>DD</sub> = 3V<br>$f(X_{IN}) = 4\text{MHz}$  | $f(STCK) = f(X_{IN})/8$                            |                         | 0.4 | 0.8 | mA            |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})/4$                            |                         | 0.5 | 1.0 |               |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})/2$                            |                         | 0.6 | 1.2 |               |               |
|     |      |                                         |                                                    | $f(STCK) = f(X_{IN})$                              |                         | 0.8 | 1.6 |               |               |
|     |      |                                         | CPU動作時<br>(水晶発振使用時、<br>オンチップオシレータ停止)               | V <sub>DD</sub> = 5V<br>$f(X_{IN}) = 32\text{kHz}$ | $f(STCK) = f(X_{IN})/8$ |     | 55  | 110           | $\mu\text{A}$ |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(X_{IN})/4$ |     | 60  | 120           |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(X_{IN})/2$ |     | 65  | 130           |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(X_{IN})$   |     | 70  | 140           |               |
|     |      |                                         | V <sub>DD</sub> = 3V<br>$f(X_{IN}) = 32\text{kHz}$ | V <sub>DD</sub> = 5V<br>$f(X_{IN}) = 32\text{kHz}$ | $f(STCK) = f(X_{IN})/8$ |     | 12  | 24            | $\mu\text{A}$ |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(X_{IN})/4$ |     | 13  | 26            |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(X_{IN})/2$ |     | 14  | 28            |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(X_{IN})$   |     | 15  | 30            |               |
|     |      |                                         | CPU動作時<br>(オンチップオシレータ使用、<br>$f(X_{IN})$ 停止)        | V <sub>DD</sub> = 5V                               | $f(STCK) = f(RING)/8$   |     | 50  | 100           | $\mu\text{A}$ |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(RING)/4$   |     | 70  | 140           |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(RING)/2$   |     | 100 | 200           |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(RING)$     |     | 150 | 300           |               |
|     |      |                                         | RAMバックアップモード時<br>(POF命令実行時)                        | V <sub>DD</sub> = 5V<br>Ta = 25                    | $f(STCK) = f(RING)/8$   |     | 10  | 20            | $\mu\text{A}$ |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(RING)/4$   |     | 15  | 30            |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(RING)/2$   |     | 20  | 40            |               |
|     |      |                                         |                                                    |                                                    | $f(STCK) = f(RING)$     |     | 35  | 70            |               |
|     |      |                                         | V <sub>DD</sub> = 3V                               | Ta = 25                                            |                         | 0.1 | 3   | $\mu\text{A}$ |               |
|     |      |                                         |                                                    |                                                    |                         |     | 10  |               |               |
|     |      |                                         |                                                    |                                                    |                         |     | 6   |               |               |

## 3.1.4 A/Dコンバータ特性

表3.1.7 A/Dコンバータ推奨動作条件 (コンパレータモードを含む。指定のない場合は、Ta = -20 ~ 85 )

| 記号      | 項目              | 条件         | 規格値              |     |     | 単位  |
|---------|-----------------|------------|------------------|-----|-----|-----|
|         |                 |            | 最小               | 標準  | 最大  |     |
| VDD     | 電源電圧            | マスクROM版    | 2.0              |     | 5.5 | V   |
|         |                 | ワンタイムPROM版 | 3.0              |     | 5.5 |     |
| VIA     | アナログ入力電圧        |            | 0                |     | VDD | V   |
| f(ADCK) | A/D変換クロック周波数(注) | マスクROM版    | VDD = 4.0 ~ 5.5V | 0.8 |     | 334 |
|         |                 |            | VDD = 2.7 ~ 5.5V | 0.8 |     | 245 |
|         |                 |            | VDD = 2.2 ~ 5.5V | 0.8 |     | 3.9 |
|         |                 |            | VDD = 2.0 ~ 5.5V | 0.8 |     | 1.8 |
|         |                 | ワンタイムPROM版 | VDD = 4.0 ~ 5.5V | 0.8 |     | 334 |
|         |                 |            | VDD = 3.0 ~ 5.5V | 0.8 |     | 123 |
|         |                 |            |                  |     |     |     |

注 . A/D変換クロック(ADCK)の定義



&lt; A/D変換クロック(ADCK) 動作条件マップ &gt;



表3.1.8 A/Dコンバータ特性 ( 指定のない場合は、Ta = - 20 ~ 85 )

| 記 号   | 項 目             | 条 件                                                           | 規 格 値           |        |       | 単位     |
|-------|-----------------|---------------------------------------------------------------|-----------------|--------|-------|--------|
|       |                 |                                                               | 最 小             | 標 準    | 最 大   |        |
| -     | 分解能             |                                                               |                 |        | 10    | bits   |
| -     | 直線性誤差           | 2.7(3.0)V VDD 5.5V<br>( )内はワンタイムPROM版                         |                 |        | ± 2   | LSB    |
|       |                 | マスクROM版 2.2V VDD < 2.7V                                       |                 |        | ± 4   | LSB    |
| -     | 微分非直線性誤差        | 2.2(3.0)V VDD 5.5V<br>( )内はワンタイムPROM版                         |                 |        | ± 0.9 | LSB    |
| VOT   | ゼロトランジション電圧     | マスクROM版                                                       | VDD = 5.12V     | 0      | 10    | 20     |
|       |                 |                                                               | VDD = 3.072V    | 0      | 7.5   | 15     |
|       |                 |                                                               | VDD = 2.56V     | 0      | 7.5   | 15     |
|       |                 | ワンタイムPROM版                                                    | VDD = 5.12V     | 0      | 15    | 30     |
|       |                 |                                                               | VDD = 3.072V    | 3      | 13    | 23     |
| VFST  | フルスケールトランジション電圧 | マスクROM版                                                       | VDD = 5.12V     | 5105   | 5115  | 5125   |
|       |                 |                                                               | VDD = 3.072V    | 3064.5 | 3072  | 3079.5 |
|       |                 |                                                               | VDD = 2.56V     | 2552.5 | 2560  | 2567.5 |
|       |                 | ワンタイムPROM版                                                    | VDD = 5.12V     | 5100   | 5115  | 5130   |
|       |                 |                                                               | VDD = 3.072V    | 3065   | 3075  | 3085   |
| -     | 絶対精度(量子化誤差は除く)  | マスクROM版                                                       | 2.0V VDD < 2.2V |        |       | ± 8    |
| IADD  | A/D動作電流 (注1)    | VDD = 5V                                                      |                 | 150    | 450   | μA     |
|       |                 | VDD = 3V                                                      |                 | 75     | 225   |        |
| TCONV | A/D変換時間         | f(XIN) = 6MHz<br>STCK = f(XIN)( XINスルーモード)<br>ADCK = INSTCK/6 |                 |        | 31    | μs     |
| -     | コンパレータ分解能       |                                                               |                 |        | 8     | bits   |
| -     | コンパレータ誤差 (注2)   | マスクROM版                                                       | VDD = 5.12V     |        | ± 20  | mV     |
|       |                 |                                                               | VDD = 3.072V    |        | ± 15  |        |
|       |                 |                                                               | VDD = 2.56V     |        | ± 15  |        |
|       |                 | ワンタイムPROM版                                                    | VDD = 5.12V     |        | ± 30  |        |
|       |                 |                                                               | VDD = 3.072V    |        | ± 23  |        |
| -     | コンパレータ比較時間      | f(XIN) = 6MHz<br>STCK = f(XIN)( XINスルーモード)<br>ADCK = INSTCK/6 |                 |        | 4     | μs     |

注1 A/D変換器使用時は、IDD(電源電流)にIADDが加算されます。

2. コンパレータモード時の理論値に対する誤差で、コンパレータレジスタの内容をnとした時、内蔵DAコンバータが発生する比較電圧Vrefの理論値は次式で求めることができます。

比較電圧Vrefの理論値

$$V_{ref} = \frac{V_{DD}}{256} \times n$$

n: レジスタADの値(n=0 ~ 255)

## 3.1.5 電圧低下検出回路特性

表3.1.9 電圧低下検出回路特性（指定のない場合は、Ta = -20 ~ 85 ℃）

| 記号            | 項目                   | 測定条件                       | 規格値 |     |     | 単位 |
|---------------|----------------------|----------------------------|-----|-----|-----|----|
|               |                      |                            | 最小  | 標準  | 最大  |    |
| VRST-         | 検出電圧(リセット発生)<br>(注1) | Ta=25                      | 3.3 | 3.5 | 3.7 | V  |
|               |                      | マスクROM版                    | 2.7 |     | 4.2 |    |
|               |                      | ワンタイムPROM版                 | 2.6 |     | 4.2 |    |
| VRST+         | 検出電圧(リセット解除)<br>(注2) | Ta=25                      | 3.5 | 3.7 | 3.9 | V  |
|               |                      | マスクROM版                    | 2.9 |     | 4.4 |    |
|               |                      | ワンタイムPROM版                 | 2.8 |     | 4.4 |    |
| VRST+ - VRST- | 検出電圧ヒステリシス           |                            |     | 0.2 |     | V  |
| IRST          | 動作電流<br>(注3)         | VDD = 5V                   |     | 50  | 100 | μA |
|               |                      | VDD = 3V                   |     | 30  | 60  |    |
| TRST          | 判定時間                 | VDD (VRST- - 0.1V)<br>(注4) |     | 0.2 | 1.2 | ms |

注1. 検出電圧(VRST-)は、電源電圧(VDD)を動作範囲から降下したとき、リセットが発生する電圧です。

2. 検出電圧(VRST+)は、電源電圧(VDD)をリセット発生範囲から上昇したとき、リセットが解除する電圧です。

3. 電圧低下検出回路使用(VDCE端子="H")時は、IDQ(電源電流)にIRSTが加算されます。

4. 判定時間(TRST)は、電源電圧(VDD)を高い側から[VRST- - 0.1V]に降下したときにリセットが発生するまでの時間です。

## 3.1.6 基本タイミング図

基本タイミング図



### 3.2 標準特性

標準特性につきましては、ルネサステクノロジWebサイトにて公開しておりますので、そちらを参照してください。

<http://www.renesas.com/jp/720>

### 3.3 使用上の注意(まとめ)

#### 3.3.1 プログラムカウンタ

プログラムカウンタが内蔵ROMの最終ページより後のページを指定しないように注意してください。

#### 3.3.2 スタックレジスタ(SK)

スタックレジスタ(SK)は8段で構成されているため、サブルーチンは8レベルまで使用できます。

しかし、割り込み処理ルーチン使用時及びテーブル参照命令(TABP p)実行時にも、それぞれレジスタSKを1段使用するため、これらの処理を併用する場合はその合計が8レベルを越えないように注意してください。

#### 3.3.3 入出力ポートに関する注意事項

##### (1) 入出力ポートを入力ポートとして使用する場合

入力ポートとして使用する場合は、入力を行う前に必ず出力ラッチを“1”に設定した後で、ポートの内容を入力してください。出力ラッチが“0”に設定されている場合、“L”レベルが入力されます。

出力形式選択機能付きのポートは、Nチャネルオーブンドレイン出力形式を選択してください。

##### (2) ノイズ及びラッチアップ対策

ノイズ及びラッチアップ対策としてV<sub>DD</sub>端子とV<sub>SS</sub>端子間にバイパスコンデンサ(0.1 μF程度)を最短距離、等幅、等配線長、かつ可能な限り太い配線を使って接続してください。

ワンタイムPROM版において、CNVSS端子とVPP端子(書き込み電圧=12.5V)が兼用になっています。

5k 程度の抵抗を極力CNVSS/VPP端子の近くに配置してV<sub>SS</sub>端子に接続してください。

##### (3) マルチファンクション端子

INT0、INT1端子を使用している場合でも、ポートP30、P31の入出力は機能しますので注意してください。

SIN、SOUT、SCK端子を使用している場合でも、ポートP20～P22の入力は機能しますので注意してください。

CNTR0端子の入力機能を使用している場合でも、ポートD6の入出力は機能しますので注意してください。

CNTR0端子の出力機能を使用している場合でも、ポートD6の入力は機能しますので注意してください。

CNTR1端子の入力機能を使用している場合でも、ポートD7の入出力は機能しますので注意してください。

CNTR1端子の出力機能を使用している場合でも、ポートD7の入力は機能しますので注意してください。

##### (4) 使用しない端子の処理方法

表3.3.1に使用しない端子の処理方法を示します。

##### (5) SD、RD、SZD命令

SD、RD、SZD命令使用時は、レジスタYに“1000<sub>2</sub>”以上を設定しないでください。

## (6) P30/INT0端子

割り込み制御レジスタI1のビット3を“0”にし、INT0端子入力禁止の状態でRAMバックアップモードを使用する際は、次の点に注意してください。

INT0端子の入力を禁止する場合(レジスタI13=“0”)は、RAMバックアップモードに移行する前にキーオンウェイクアップ制御レジスタK2のビット0を“0”にして、キーオンウェイクアップを無効にしてください。

## (7) P31/INT1端子

割り込み制御レジスタI2のビット3を“0”にし、INT1端子入力禁止の状態でRAMバックアップモードを使用する際は、次の点に注意してください。

INT1端子の入力を禁止する場合(レジスタI23=“0”)は、RAMバックアップモードに移行する前にキーオンウェイクアップ制御レジスタK2のビット2を“0”にして、キーオンウェイクアップを無効にしてください。

表3.3.1 使用しない端子の処理方法

| 端子名                 | 処理方法   | 使用条件                                                                           |
|---------------------|--------|--------------------------------------------------------------------------------|
| XIN                 | 開放     | 内部発振器選択<br>(注1)                                                                |
| XOUT                | 開放     | 内部発振器選択<br>(注1)<br>RC発振選択<br>(注2)<br>メインクロックに外部クロック入力使用<br>(注3)                |
| D0 ~ D5             | 開放     |                                                                                |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注4)                                                   |
| D6/CNTR0            | 開放     | タイマ1カウントソースにCNTR0入力非選択                                                         |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注4)                                                   |
| D7/CNTR1            | 開放     | タイマ3カウントソースにCNTR1入力非選択                                                         |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注4)                                                   |
| P00 ~ P03           | 開放     | キーオンウェイクアップ機能非選択<br>(注6)                                                       |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注5)<br>プルアップ機能非選択<br>(注4)<br>キーオンウェイクアップ機能非選択<br>(注6) |
| P10 ~ P13           | 開放     | キーオンウェイクアップ機能非選択<br>(注7)                                                       |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択<br>(注5)<br>プルアップ機能非選択<br>(注4)<br>キーオンウェイクアップ機能非選択<br>(注7) |
| P20/SCK             | 開放     | SCK端子非選択                                                                       |
|                     | Vssに接続 |                                                                                |
| P21/SOUT            | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |
| P22/SIN             | 開放     | SIN端子非選択                                                                       |
|                     | Vssに接続 |                                                                                |
| P30/INT0            | 開放     | 出力ラッチに“0”を設定                                                                   |
|                     | Vssに接続 |                                                                                |
| P31/INT1            | 開放     | 出力ラッチに“0”を設定                                                                   |
|                     | Vssに接続 |                                                                                |
| P32、P33             | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |
| P40/AIN4 ~ P43/AIN7 | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |
| P50 ~ P53           | 開放     |                                                                                |
|                     | Vssに接続 | 出力形式にNチャネルオープンドレイン選択                                                           |
| P60/AIN0 ~ P63/AIN3 | 開放     |                                                                                |
|                     | Vssに接続 |                                                                                |

注1．リセット直後は、システムクロックに内部発振器(オンチップオシレータ)が選択されています。(RG0=0, MR0=1)

2．CRCK命令を実行すると、RC発振回路が使用可能になります。CRCK命令実行のみでは、発振開始時、システムクロックへの切り替えは行われませんので注意してください。

発振を開始させるには、メインクロックf(XIN)発振可能(MR1=0)とする必要があります。(必要に応じて、発振安定待ち時間をプログラムで生成してください。)

また、システムクロックにメインクロック(f(XIN))を選択する場合は、メインクロック(f(XIN))発振可能(MR1=0)とした後でメインクロック(f(XIN))選択(MR0=0)してください。メインクロック発振と同時にシステムクロックへの切り替えはできませんので、注意してください。

3．メインクロック(f(XIN))に外部クロック入力を使用する場合は、プログラムの始めにCMCK命令を実行してセラミック発振回路を有効にし、メインクロック(f(XIN))発振可能(MR1=0)してください。セラミック発振回路が有効となり、メインクロック(f(XIN))発振可能(MR1=0)となるまでの間、XIN端子は“H”固定です。外部クロック使用時は電流制限のため、XIN端子には直列に1k 以上の抵抗を挿入してください。

4．ポートD0 ~ D5の出力形式選択と、ポートP00 ~ P03、P10 ~ P13のプルアップ機能選択は、1ポート単位での制御です。各ポートに対応したレジスタのビットを設定してください。

5．ポートP00 ~ P03、P10 ~ P13の出力形式選択は2ポート単位の制御です。2ポートのうち片方を使用しない場合は、開放にしてください。

6．キーオンウェイクアップ機能は2ビット単位の選択です。キーオンウェイクアップ機能を1ビットのみ使用する場合は、未使用の1ビットは、キーオンウェイクアップ制御レジスタK1の値を考慮して、“H”入力(プルアップトランジスタをONにし、開放)にするか、“L”入力(Vssに接続するか、出力ラッチを“0”に設定して開放)にするなどの処理を行ってください。

7．キーオンウェイクアップ機能は2ビット単位の選択です。キーオンウェイクアップ機能を1ビットのみ使用する場合は、未使用の1ビットは、プルアップトランジスタをONにし、開放にしてください。

(VDD端子及びVss端子に接続する場合の注意事項)

・使用しない端子は、ノイズの伝搬を避けるためにできる限り短くて太い配線で処理してください。

### 3.3.4 割り込みに関する注意事項

#### (1) INT0端子割り込み有効波形の設定

レジスタI1のビット2に値を設定した後は、1命令以上おいてSNZ0命令を実行し、フラグEXF0を“0”にしてください。

P30/INT0端子の入力状態によっては、レジスタI1のビット2を変更した際に、フラグEXF0が“1”になることがあります。

#### (2) INT0端子入力制御の設定

レジスタI1のビット3に値を設定した後は、1命令以上おいてSNZ0命令を実行し、フラグEXF0を“0”にしてください。

P30/INT0端子の入力状態によっては、レジスタI1のビット3を変更した際に、フラグEXF0が“1”になることがあります。

#### (3) INT1端子割り込み有効波形の設定

レジスタI2のビット2に値を設定した後は、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。

P31/INT1端子の入力状態によっては、レジスタI2のビット2を変更した際に、フラグEXF1が“1”になることがあります。

#### (4) INT1端子入力制御の設定

レジスタI2のビット3に値を設定した後は、1命令以上おいてSNZ1命令を実行し、フラグEXF1を“0”にしてください。

P31/INT1端子の入力状態によっては、レジスタI2のビット3を変更した際に、フラグEXF1が“1”になることがあります。

#### (5) 多重割り込み禁止

4519グループでは多重割り込みを使用できません。

#### (6) 割り込み処理実行時

割り込み発生と同時に割り込み許可フラグは“0（割り込み禁止状態）”となります。割り込みからの復帰と同時に割り込み許可にするには、EI、RTI命令を続けて記述してください。

## (7) P30/INT0端子

外部割り込み入力端子INT0を使用する場合は、レジスタI1のビット3を“1”にしてください。その場合でも、ポートP30の入出力は機能します。また、入出力ポートP30として使用している場合でも、レジスタI1のビット3に“1”が設定されていると、有効波形(外部0割り込みの起動条件となる有効波形)の入力により、フラグEXF0は“1”になります。

INT0端子入力とポートP30入力の入力しきい値( V<sub>IH</sub>/V<sub>IL</sub> )特性は異なりますので、併用する場合は注意してください。

## (8) P31/INT1端子

外部割り込み入力端子INT1を使用する場合は、レジスタI2のビット3を“1”にしてください。その場合でも、ポートP31の入出力は機能します。また、入出力ポートP31として使用している場合でも、レジスタI2のビット3に“1”が設定されていると、有効波形(外部0割り込みの起動条件となる有効波形)の入力により、フラグEXF1は“1”になります。

INT1端子入力とポートP31入力の入力しきい値( V<sub>IH</sub>/V<sub>IL</sub> )特性は異なりますので、併用する場合は注意してください。

## (9) POF命令

EPOF命令実行直後にPOF命令を実行するとRAMバックアップ状態になります。

POF命令単独では、RAMバックアップ状態にならないので、注意してください。

また、EPOF命令とPOF命令を連続して実行する前には、必ず割り込み禁止状態( DI命令実行 )にしてください。

### 3.3.5 使用上の注意事項

#### (1) プリスケーラ

プリスケーラからデータを読み出す場合は、まずプリスケーラのカウントを停止させた後、データ読み出し命令(TABPS)を実行してください。

プリスケーラにデータを書き込む場合は、まずプリスケーラのカウントを停止させた後、データ書き込み命令(TPSAB)を実行してください。

#### (2) カウントソース

タイマ1、2、3、4のカウントソースを切り替える場合は、まず各タイマのカウントを停止させた後、カウントソースを切り替えてください。

#### (3) カウント値の読み出し

タイマ1、2、3、4からデータを読み出す場合は、まず各タイマのカウントを停止させた後、データ読み出し命令(TAB1、TAB2、TAB3、TAB4)を実行してください。

#### (4) タイマへのデータ書き込み

タイマ1、2、3、4にデータを書き込む場合は、まず各タイマのカウントを停止させた後、データ書き込み命令(T1AB、T2AB、T3AB、T4AB)を実行してください。

#### (5) リロードレジスタR1、R3、R4Hへの書き込み

タイマ1、3、4動作中にタイマリロードレジスタR1、R3、R4Hにデータを書き込む場合は、必ずタイマ1、3、4アンダフローと重ならないタイミングでデータを書き込んでください。

#### (6) タイマ4

CNTR1出力有効時に、タイマ4カウント停止タイミングとタイマ4アンダフロータイミングが重なると、CNTR1出力波形にハザードが発生する場合がありますので注意してください。

PWM信号の“H”期間拡張機能有効を選択している場合は、リロードレジスタR4Hに“0116”以上の値を設定してください。

#### (7) ウオッヂドッグタイマ

ウォッヂドッグタイマ機能はリセット解除直後から有効です。ウォッヂドッグタイマ機能を使用しない場合は、DWDT命令とWRST命令を連続して実行し、フラグWEFを“0”にしてウォッヂドッグタイマ機能を停止してください。

RAMバックアップ状態からの復帰後、ウォッヂドッグタイマ機能は有効となります。ウォッヂドッグタイマ機能を使用しない場合は、RAMバックアップ状態から復帰する度に、DWDT命令とWRST命令を連続して実行し、ウォッヂドッグタイマ機能を停止してください。

ウォッヂドッグタイマ機能とRAMバックアップ機能を併用する場合は、RAMバックアップ状態にする直前にWRST命令を実行し、ウォッヂドッグタイマフラグWDF1を初期化してください。

#### (8) CNTR0、CNTR1端子に入力するパルス幅

CNTR0、CNTR1端子に入力するパルス幅の規格値については、「3.1 電気的特性」を参照してください。

#### (9) 周期計測回路

周期計測回路を使用する場合、レジスタI1のビット0を“0”にし、タイマ1カウント開始同期回路を非選択にしてください。

周期計測回路動作中、タイマ1割り込み要求フラグ(T1F)はタイマ1アンダフロー信号で“1”にならず、周期計測の完了を知らせるフラグとなります。

周期計測回路を使用する場合、タイマ1のカウントソースは、計測対象信号より十分高速な周波数を選択してください。

周期計測対象信号がD6/CNTR0端子入力の場合、タイマ1カウントソースにD6/CNTR0端子入力を選択しないでください。( 周期計測回路使用時は、タイマ1カウントソースとしてXIN入力を使用することを推奨します。)

計測対象にP30/INT0端子の入力を選択する場合、レジスタI1のビット3を“1”にし、INT0端子の入力を可能にしてください。

周期計測回路動作の開始直後に、タイマ1の動作を開始してください。

周期計測回路動作を開始してからタイマ1の動作を開始するまでの間に計測対象エッジが入力されても、タイマ1は動作しません。

タイマ1から計測データを読み出す場合、タイマ1、周期計測回路を停止した後に行ってください。周期計測回路を停止する場合、タイマ1の状態によっては、タイマ1割り込み要求フラグ( T1F )が“1”になることがあります。不測の割り込み発生を防止するために、タイマ1割り込みを発生禁止にしてから、周期計測回路を停止してください。図3.3.1に周期計測回路の計測データ読み出し手順例を示します。

(10) プリスケーラ、タイマ1、タイマ2、タイマ3のカウント開始タイミングと動作開始時のカウント時間

プリスケーラ、タイム1、タイム2、タイム3は動作開始(図3.3.2)後、カウントソースの最初の立ち上がり(図3.3.2)からカウントを開始します。

タイマおよびカウントソースの動作開始タイミングによって、カウント開始後、最初のアンダフローまでの時間(図3.3.2)は、以降のアンダフロー間の時間(図3.3.2)より短く(最大でカウントソースの1周期分)なります。

(11) タイマ4のカウント開始タイミングと動作開始時のカウント時間

タイム4は動作開始(図3.3.3)後、カウントソース立ち下がり後の立ち上がり(図3.3.3)からカウントを開始します。

タイミングによって、カウント開始後、最初のアンダフローまでの時間(図3.3.3 )は、以降のアンダフロー間の時間(図3.3.3 )と異なります。



図3.3.1 周期計測回路の計測データ読み出し手順例



図3.3.2 タイマカウント開始タイミングと動作開始時のカウント時間(PS T1 T2 T3)



図3.3.3 タイマカウント開始タイミングと動作開始時のカウント時間( T4 )

### 3.3.6 A/D変換に関する注意事項

#### (1) A/D変換中に再度A/D変換を開始する場合

A/D変換を実行中にADST命令を実行し、A/D変換を再度行った場合、それまで入力していたデータを破棄して最初からA/D変換を行います。

#### (2) A/D変換器について1

アナログ入力端子には、アナログ電圧比較用のコンデンサが内蔵されています。

そのため、信号源インピーダンスの高い回路を用いてアナログ電圧を入力した場合、充放電ノイズが発生し、十分なA/D精度が得られない場合があります。

十分なA/D精度を得るためにには、アナログ入力の信号源インピーダンスを下げるか、又はアナログ入力端子に $0.01\text{ }\mu\text{F} \sim 1\text{ }\mu\text{F}$ のコンデンサを附加してください。

図3.3.4にアナログ入力外付け回路例1を示します。

また、やむをえずアナログ入力に定格値以上の電圧がかかる場合は、図3.3.5のアナログ入力外付け回路例2に示すように、定格内の電圧になるように外付け回路を構成してください。更に、応用製品の十分な動作確認を行ってください。



図3.3.4 アナログ入力外付け回路例1



図3.3.5 アナログ入力外付け回路例2

#### (3) A/D変換器について2

A/D変換器の動作中( A/D変換モード、コンパレータモードとも )にレジスタQ1のビット3によって A/D変換器の動作モードを変更しないでください。

## (4) A/D変換器について3

レジスタQ1のビット3によってA/D変換器の動作モードをコンパレータモードからA/D変換モードに変更する場合は次の点に注意してください。

コンパレータモードからA/D変換モードに変更するためにはレジスタV2のビット2が“0”(図3.3.6)になっている必要があります。

コンパレータモードからA/D変換モードに変更した場合、A/D変換終了フラグ(ADF)が“1”になることがあるため、レジスタQ1のビット3に値を設定した後、SNZAD命令を実行しA/D変換終了フラグ(ADF)を“0”にしてください。

⋮  
⋮

レジスタV2のビット2を“0”に設定する…

A/D変換器の動作モードをコンパレータからA/D変換モードに変更

SNZAD命令実行によりA/D変換終了フラグ(ADF)を“0”にする

SNZAD命令実行によるスキップを考慮しNOP命令を挿入する

⋮  
⋮

図3.3.6 A/D変換器の動作モードプログラム例

## (5) A/D変換器をコンパレータモードで使用する場合

アナログ入力電圧と比較電圧を比較した結果、アナログ入力電圧が比較電圧よりも高い場合は、A/D変換終了フラグ(ADF)が“0”的ままで“1”になりません。

この場合、A/D割り込みの使用を許可しているときでもA/D割り込みは発生しませんので、コンパレータ動作が完了するまでの時間を考慮し、ソフトウェアで判定してください。

コンパレータ動作は、2マシンサイクル + A/D変換クロック(ADCK)1クロックで終了します。

## (6) アナログ入力端子の選択に関する注意

P40/AIN4～P43/AIN7端子、P60/AIN0～P63/AIN3端子は、端子機能を選択している場合、ポートP4、P6の入出力はできません。

## (7) TALA命令

TALA命令を実行すると、逐次比較レジスタADの下位2ビットをレジスタAの上位2ビットに転送し、同時にレジスタAの下位2ビットを“0”にします。

## (8) A/D変換器使用時の推奨動作条件

A/D変換器使用時の電源電圧、A/D変換クロック周波数の推奨動作条件については、「3.1 電気的特性」を参照してください。

### 3.3.7 シリアルI/Oに関する注意事項

#### (1) 同期クロックとして外部クロックを使用する場合

同期クロックとして外部クロックを選択した場合、内部でクロックの制御は行われません。

シリアル転送は外部からクロックが入力される限り継続します。外部からのクロックが9回以上入力され、シリアル転送が継続した場合、受信したデータがそのまま送信データとして転送されますので、外部でクロックの制御を行ってください。

また、シリアルI/O送受信終了フラグ(SIOF)は、クロックを8回カウントした時点で“1”になります。

外部クロック端子への初期入力レベルは、必ず“H”レベルにしてください。

シリアルI/Oを外部クロックで使用する場合の規格値については、「3.1 電気的特性」を参照してください。

### 3.3.8 リセットに関する注意事項

#### (1) レジスタ初期化

次のレジスタは、リセット解除後不定です。必ず初期設定を行ってください。

- ・レジスタZ(2ビット)
- ・レジスタD(3ビット)
- ・レジスタE(8ビット)

#### (2) パワーオンリセット

内蔵のパワーオンリセット回路を使用する際は、電源電圧が0Vから推奨動作条件の最小規格値以上に立ち上がるまでの時間を $100\ \mu s$ 以下に設定してください。立ち上がり時間が $100\ \mu s$ を越える場合には、RESET端子とV<sub>ss</sub>間にコンデンサを最短距離で接続し、電源電圧が推奨動作条件の最小規格値以上になるまでRESET端子に“L”レベルが入力されるようにしてください。

推奨動作条件については、「3.1 電気的特性」を参照してください。

### 3.3.9 RAMバックアップに関する注意事項

#### (1) POF命令

EPOF命令直後にPOF命令を実行すると、RAMバックアップ状態になります。

POF命令単独では、RAMバックアップ状態にならないので注意してください。

EPOF命令とPOF命令を連続して実行する前には、必ず割り込み禁止状態(DI命令実行)に設定してください。

#### (2) キーオンウェイクアップを使用する場合

キーオンウェイクアップが有効になっているポート(レジスタK0、K2で指定されたP0、P1、INT0、INT1)がすべて復帰条件を満たしていないことを確認後、POF命令を実行してください。

キーオンウェイクアップが有効になっているポートがひとつでも復帰条件を満たしている場合、POF命令を実行後、すぐにRAMバックアップ状態から復帰します。

#### (3) RAMバックアップモードからの復帰

RAMバックアップモードからの復帰後、不定となるレジスタ及びフラグの設定を必ず行ってください。

次のレジスタは、RAMバックアップモード時は不定です。RAMバックアップモードからの復帰後、必ず再設定を行ってください。

- ・レジスタZ(2ビット)
- ・レジスタX(4ビット)
- ・レジスタY(4ビット)
- ・レジスタD(3ビット)
- ・レジスタE(8ビット)

#### (4) ウオッヂドッグタイム

RAMバックアップ状態からの復帰後、ウォッヂドッグタイム機能は有効となります。ウォッヂドッグタイム機能を使用しない場合は、RAMバックアップ状態から復帰する度に、DWDT命令とWRST命令を連続して実行し、ウォッヂドッグタイム機能を停止してください。

ウォッヂドッグタイム機能とRAMバックアップ機能を併用する場合は、RAMバックアップ状態にする直前にWRST命令を実行し、ウォッヂドッグタイムフラグWDF1を初期化してください。

#### (5) P30/INT0端子

割り込み制御レジスタI1のビット3を“0”にし、INT0端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意ください。

INT0端子の入力を禁止する場合(レジスタI13=“0”)は、RAMバックアップ状態に移行する前にキーオンウェイクアップ制御レジスタK2のビット0を“0”にして、キーオンウェイクアップを無効にしてください。

#### (6) P31/INT1端子

割り込み制御レジスタI2のビット3を“0”にし、INT1端子入力禁止の状態でRAMバックアップを使用する際は、次の点に注意ください。

INT1端子の入力を禁止する場合(レジスタI23=“0”)は、RAMバックアップ状態に移行する前にキーオンウェイクアップ制御レジスタK2のビット2を“0”にして、キーオンウェイクアップを無効にしてください。

### 3.3.10 クロックに関する注意事項

#### (1) クロック制御

メインクロック( $f(XIN)$ )を選択する命令(CMCK命令、CRCK命令、CYCK命令)は必ずプログラムの初期設定ルーチンで実行してください(0ページ0番地で実行することを推奨します)。

CMCK命令、CRCK命令、CYCK命令による発振回路選択は一度だけ有効です。これらの命令のうち、先に実行された命令に対応する発振回路が有効になります。

CMCK命令、CRCK命令、CYCK命令は、単にメインクロック( $f(XIN)$ )に使用する発振回路を選択するのみで、発振開始、システムクロックへの切り替えは行われません。

CMCK命令、CRCK命令、CYCK命令が一度も実行されない場合は、メインクロック( $f(XIN)$ )を使用できず、オンチップオシレータのみの動作になります。

動作していないクロック源( $f(RING)$ 又は $f(XIN)$ )にシステムクロックを切り替えることはできません。また、システムクロックとして選択しているクロック源( $f(RING)$ 又は $f(XIN)$ )を停止させることはできません。

#### (2) オンチップオシレータ

オンチップオシレータのクロック周波数は電源電圧及び動作周囲温度により大きく変動します。

応用製品設計の際には、この周波数変動に対し十分なマージンを得られるよう注意してください。

クロック切り替え時の発振安定待ち時間検討の際も、オンチップオシレータクロックの周波数変動に留意してください。

#### (3) 外部クロック

メインクロック( $f(XIN)$ )に外部クロック信号を使用する場合は、 $XIN$ 端子にクロック発生源を接続し、 $XOUT$ 端子は開放してください。プログラムではCMCK命令実行後、メインクロック( $f(XIN)$ )発振可能(MR1=0)としてください。

4519グループはRAMバックアップ時およびメインクロック( $f(XIN)$ )発振停止(MR1=1)時、内部ロジックのフローティングによる貫通電流防止のため、 $XIN$ 端子を“H”固定としています。リセット時から、CMCK命令を実行してメインクロック( $f(XIN)$ )発振可能(MR1=0)とするまでの間も $XIN$ 端子は“H”固定となっており、外部クロック使用時は、信号の競合による電流制限のため、 $XIN$ 端子に直列に1kΩ以上の制限抵抗を接続してください。

#### (4) 発振子に付ける部品の値

発振回路のコンデンサ、抵抗などの値は、取り付ける発振子や基板により異なります。このため発振子に取り付ける部品の値については発振子メーカーに問い合わせてご確認ください。

### 3.3.11 マスクROM版とワンタイムPROM版の相違

マスクROM版とワンタイムPROM版とでは、製造プロセス、内蔵ROM、およびレイアウトパターンの相違により、電気的特性の範囲内で、特性値、動作マージン、ノイズ耐量、ノイズ輻射などが異なる場合がありますので、切り替えを行う際は注意してください。

### 3.3.12 電源電圧に関する注意事項

マイコンの電源電圧が推奨動作条件に示した値未満のとき、マイコンは正常に動作せず、不安定な動作をすることがあります。

電源電圧低下時および電源オフ時などに電源電圧が緩やかに下がるシステムでは、電源電圧が推奨動作条件未満のときにはマイコンをリセットするなど、この不安定な動作によってシステムに異常を来たさないようシステム設計してください。

### 3.4 ノイズに関する注意事項

ノイズに関する注意事項及びその対策例を以下に示します。本対策例はノイズに関して理論上有効ですが、実使用に際しては、本対策を実施した後も充分なシステム評価を行ってください。

#### 3.4.1 配線長の短縮

基板上の配線は、ノイズをマイコン内部に引き込むアンテナとなる可能性があります。

総配線長が短い( mm単位 )ほどノイズをマイコン内部に引き込む可能性は低くなります。

##### (1) パッケージ

総配線長を短くするために、マイコンはできるだけ小型のパッケージを採用してください。

##### 理由

マイコンのパッケージは配線の長さに影響し、DIPよりも小型のQFPなどを使用した方が総配線長は短くなり、ノイズの影響を受けにくくなります。



図3.4.1 パッケージの選択

##### (2) リセット端子の配線

リセット端子に接続する配線は短くしてください。特にリセット端子とVss端子間に接続するコンデンサは、それぞれの端子とできるだけ短い配線で接続してください。

##### 理由

マイコンを正常にリセットするために、リセット端子に入力されるパルス幅は1マシンサイクル以上必要です。これより短いパルス幅のノイズがリセット端子に入力されると、マイコン内部が完全な初期状態になる前にリセットが解除され、プログラム暴走の原因となります。



図3.4.2 リセット入力端子の配線

##### (3) クロック入出力端子の配線

- ・クロック入出力端子に接続する配線は短くしてください。
- ・発振子に接続するコンデンサの接地側リード線とマイコンのVss端子とは最短の配線で接続してください。
- ・発振用のVssパターンは発振回路専用とし、他のVssパターンと分離してください。



図3.4.3 クロック入出力端子の配線

## 理由

クロック入出力端子にノイズが侵入すると、クロックの波形が乱れ、誤動作や暴走の原因となります。

また、マイコンのVssレベルと発振子のVssレベルとの間にノイズによる電位差が生じると正確なクロックがマイコンに入力されません。

## (4) CNVss端子の配線

CNVss端子とVss端子とを接続する場合、最短の配線で接続してください。

## 理由

CNVss端子のレベルはマイコンの動作モードに影響します。CNVss端子とVss端子とを接続する場合、CNVss端子レベルとVss端子レベルとの間にノイズによる電位差が生じると動作モードが不安定となり、誤動作や暴走の原因となります。



図3.4.4 CNVss端子の配線

## (5) PROM内蔵版のVPP端子配線

4524グループのPROM内蔵版は、CNVss端子が内蔵PROMの電源入力端子VPPと兼用です。

VPP端子がCNVss端子と兼用のマイコン  
VPP端子のできるだけ近くに5kΩ程度の抵抗を直列に挿入し、Vss端子に接続してください。また、5kΩ程度の抵抗を挿入しない場合は、VPP端子とVss端子の配線は最短にしてください（図3.4.5参照）。

注. 5kΩ程度の抵抗を挿入した回路のまま、マスクROM版に置き換えるても動作上支障ありません。

## 理由

PROM内蔵版マイコンのVPP端子は内蔵PROMの電源入力端子です。内蔵PROMへプログラムを書き込む時に、書き込み電流が流れ込むようにVPP端子のインピーダンスを低くしているため、ノイズが侵入し易くなっています。VPP端子からノイズが侵入すると、内蔵PROMから異常な命令コード、データが読み出され、暴走の原因となります。



図3.4.5 PROM内蔵版のVPP端子の配線

## 3.4.2 Vss - VDDライン間へのバイパスコンデンサ挿入

Vss - VDDライン間に0.1μF程度のバイパスコンデンサを、以下の条件で挿入してください。

- Vss端子 - バイパスコンデンサ間の配線長とVDD端子 - バイパスコンデンサ間の配線長を等しくする
- Vss端子 - バイパスコンデンサ間の配線長とVDD端子 - バイパスコンデンサ間の配線長を最短とする
- Vssライン及びVDDラインは他の信号線よりも幅の広い配線を使用する
- 電源配線は、バイパスコンデンサを経由してVss端子及びVDD端子へ接続する



図3.4.6 Vss - VDDライン間のバイパスコンデンサ

### 3.4.3 アナログ入力端子の配線処理

- ・ アナログ入力端子に接続されるアナログ信号線の、マイコンのできるだけ近い位置に、 $100 \sim 1\text{K}\Omega$ 程度の抵抗を直列に接続してください。
- ・ アナログ入力端子とVss端子間の、Vss端子にできるだけ近い位置に容量 $1000\text{pF}$ 程度のコンデンサを挿入し、かつ、アナログ入力端子 - コンデンサ間の配線及びVss端子 - コンデンサ間の配線長を等しくしてください。

#### 理由

通常、アナログ入力端子( A/D変換器/比較器入力端子など)に入力される信号はセンサからの出力信号です。事象の変化を検知するセンサは、マイコンを実装している基板から離れた位置に配置されることが多く、アナログ入力端子への配線は必然的に長くなります。この長い配線はノイズをマイコン内部に引き込むアンテナとなるため、アナログ入力端子にノイズが引き込まれやすくなります。



図3.4.7 アナログ信号線と抵抗及びコンデンサ

### 3.4.4 発振子への配慮

マイコンの動作の基本となるクロックを生成する発振子には、他の信号から影響を受けにくくする配慮が必要です。

#### (1) 大電流が流れる信号線からの回避

マイコンが扱う電流値の範囲を越えた大きな電流が流れる信号線は、マイコン(特に発振子)からできるだけ遠い位置に配置してください。

#### 理由

マイコンを使用するシステムでは、モータ、LED、サーマルヘッドなどを制御する信号線が存在します。これらの信号線に大電流が流れる場合、相互インダクタンスによるノイズが発生します。



図3.4.8 大電流が流れる信号線の配線

## (2) 高速にレベル変化する信号線からの回避

高速にレベル変化する信号線は、発振子及び発振子の配線パターンからできるだけ遠い位置に配置してください。

また、高速にレベル変化する信号線は、クロック関連の信号線、その他ノイズの影響を受け易い信号線と交差させないでください。

## 理由

高速にレベル変化するCNTR端子などの信号は、立ち上がり又は立ち下がり時のレベル変化によって他の信号線に影響を与え易くなります。特にクロック関連の信号線と交差するとクロックの波形が乱れ、誤動作や暴走の原因となります。



図3.4.9 高速にレベル変化する信号線の配線

## (3) Vssパターンによる保護

両面基板の場合、発振子が実装される面(実装面)の裏側(ハンダ面)の、発振子と同じ位置はVssパターンにしてください。

このVssパターンはマイコンのVss端子と最短の配線で接続し、他のVssパターンから独立させてください。



図3.4.10 発振子の裏面のVssパターン

## 3.4.5 入出力ポート処理

入出力ポートは以下の要領で、ハードウェア、ソフトウェアの両面で対策を行ってください。

## ハードウェア面

- ・入出力ポートに100 Ω以上の抵抗を直列に挿入してください。

## ソフトウェア面

- ・入力ポートではプログラムで複数回読み込みを行い、レベルの一致を確認してください。
- ・出力ポート及び入出力ポートではノイズによって出力データが反転する可能性があるため、一定周期で出力ラッチの再書き込みを行ってください。
- ・一定周期でプルアップ制御レジスタの再書き込みを行ってください。

## 3.4.6 ソフトウェアによるウォッチドッグタイマ機能の実現

ノイズなどによってマイコンが暴走した場合、ソフトウェアによるウォッチドッグタイマで暴走を検出し、正常動作に復帰させる方法があります。この方法は、ハードウェアのウォッチドッグタイマを使用して暴走を検出する方法と同等又はそれ以上の効果があります。ソフトウェアによるウォッチドッグタイマの例を以下に示します。

この例ではメインルーチンが割り込み処理ルーチンの動作を、割り込み処理ルーチンがメインルーチンの動作を相互に監視し、異常を検出するとマイコンを正常な状態に復帰させます。

ただし、この例ではメインルーチンの1周期中に割り込み処理が複数回行われることが前提となります。

## メインルーチンでは

RAMの1語をソフトウェアウォッチドッグタイマ用(SWDT)に割り当て、メインルーチン1周期ごとに1回、初期値NをSWDTに書き込みます。初期値Nは以下の条件を満たすこととします。

N+1 メインルーチンの1周期中に  
行われる割り込み処理の回数

メインルーチンの周期は割り込み処理などによって変化するため、初期値Nには余裕を持たせた値を設定してください。

SWDTの内容と初期値Nを設定してからの割り込み処理回数とを比較することによって、割り込み処理ルーチンの動作を監視します。

割り込み処理を行ってもSWDTの内容が変化しない場合は、割り込み処理ルーチンの動作が異常であると判断し、プログラム初期化ルーチンへ分岐するなどの復帰処理を行います。

割り込み処理ルーチンでは

SWDTの内容を1回の割り込み処理で1減算します。

ほぼ一定の周期(一定の割り込み処理回数)でSWDTの内容が初期値Nに戻ることで、メインルーチンの正常動作を確認します。

SWDTの内容がNに初期化されることなく減算され続け、SWDTの内容が0以下になった場合、メインルーチンの動作が異常であると判断し、プログラム初期化ルーチンへ分岐するなどの復帰処理を行います。



図3.4.11 ソフトウェアによるウォッチドッグタイマ

### 3.5 パッケージ寸法図

**42P2R-A Recommended**

| EIAJ Package Code | JEDEC Code | Weight(g) | Lead Material     |
|-------------------|------------|-----------|-------------------|
| SSOP42-P-450-0.80 | -          | 0.63      | Alloy 42/Cu Alloy |



**Plastic 42pin 450mil SSOP**



Recommended Mount Pad



| Symbol         | Dimension in Millimeters |       |       |
|----------------|--------------------------|-------|-------|
|                | Min                      | Nom   | Max   |
| A              | -                        | -     | 2.4   |
| A <sub>1</sub> | 0.05                     | -     | -     |
| A <sub>2</sub> | -                        | 2.0   | -     |
| b              | 0.35                     | 0.4   | 0.5   |
| c              | 0.13                     | 0.15  | 0.2   |
| D              | 17.3                     | 17.5  | 17.7  |
| E              | 8.2                      | 8.4   | 8.6   |
| [e]            | -                        | 0.8   | -     |
| H <sub>E</sub> | 11.63                    | 11.93 | 12.23 |
| L              | 0.3                      | 0.5   | 0.7   |
| L <sub>1</sub> | -                        | 1.765 | -     |
| [Z]            | -                        | 0.75  | -     |
| Z <sub>1</sub> | -                        | -     | 0.9   |
| y              | -                        | -     | 0.15  |
| θ              | 0°                       | -     | 10°   |
| b <sub>2</sub> | -                        | 0.5   | -     |
| [e1]           | -                        | 11.43 | -     |
| l <sub>2</sub> | 1.27                     | -     | -     |

---

ルネサス4ビットCISCシングルチップマイクロコンピュータ  
ユーザーズマニュアル  
4519グループ

発行年月日 2004年7月9日 Rev. 1.00

発行 株式会社 ルネサス テクノロジ 営業企画統括部  
〒100-0004 東京都千代田区大手町2-6-2

---

4519 グループ  
ユーザーズマニュアル



ルネサス エレクトロニクス株式会社  
神奈川県川崎市中原区下沼部1753 ☎211-8668

RJJ09B0172-0100Z