

RA8P1 グループ  
ルネサスマイクロコントローラ

R01DS0439JJ0120  
Rev.1.20  
Aug 27, 2025

高性能な 1 GHz Arm® Cortex®-M85 コア、250 MHz Arm® Cortex®-M33 コア、最大 1 MB のコード MRAM、および ECC を備えた 2 MB の SRAM。高集積度の Arm® Ethos™ U55 NPU、レイヤ 3 イーサネットスイッチモジュール、USB 2.0 ハイスピード、CANFD、SDHI、I3C、オクタ SPI、オンザフライ復号、グラフィック LCD コントローラ、2D 描画エンジン、MIPI DSI/CSI、高度なアナログ機能。Arm® TrustZone と協調して動作する暗号化アクセラレータ、鍵管理サポート、改ざん検出、および電源分析耐性を備え、セキュア要素機能を有機的に結ぶ統合ルネサスセキュリティ IP。

## 特長

### ■ Arm® Cortex®-M85 コア

- Armv8.1-M アーキテクチャプロファイル
- Armv8-M セキュリティ拡張
- 最高動作周波数 : 1 GHz
- メモリプロテクションユニット (Arm MPU)
  - 保護メモリシステムアーキテクチャ (PMSAv8)
  - セキュア MPU (MPU\_S): 8 領域
  - 非セキュア MPU (MPU\_NS): 8 領域
- SysTick タイマ
  - 2 つの SysTick タイマを搭載: セキュアおよび非セキュアインスタンス
  - CPUCLK0 または MOCO 駆動 (8 分周)
- CoreSight™ ETM-M85

### ■ Arm® Cortex®-M33 コア

- Armv8-M アーキテクチャプロファイル
- Armv8-M セキュリティ拡張
- 最高動作周波数 : 250 MHz
- メモリプロテクションユニット (Arm MPU)
  - 保護メモリシステムアーキテクチャ (PMSAv8)
  - セキュア MPU (MPU\_S): 8 領域
  - 非セキュア MPU (MPU\_NS): 8 領域
- SysTick タイマ
  - 2 つの SysTick タイマを搭載: セキュアおよび非セキュアインスタンス
  - CPUCLK1 または MOCO 駆動 (8 分周)
- CoreSight™ ETM-M33

### ■ メモリ

- 最大 1 MB の MRAM
- 2 MB の SRAM (256 KB の CM85 TCM および 128 KB の CM33 TCM を含む)
- 最大 8 MB のフラッシュメモリ (SiP 製品)

### ■ 接続性

- シリアルコミュニケーションインターフェース (SCI) × 10、最大 60 Mbps
- I<sup>2</sup>C パスインタフェース (IIC) × 3
- I<sup>3</sup>C パスインタフェース (I3C)
- シリアルペリフェラルインタフェース (SPI) × 2、最大 166 Mbps
- オクタシリアルペリフェラルインタフェース (OSPI) × 2、最大 333 Mbps
- USB 2.0 フルスピードモジュール (USBFS)
- USB 2.0 ハイスピードモジュール (USBHS)
- CAN レギュラリーデータレート (CANFD) × 2
- レイヤ 3 イーサネットスイッチモジュール (ESWM)
- SD/MMC ホストインターフェース (SDHI) × 2
- 拡張シリアルサウンドインターフェース (SSIE) × 2
- パルス密度変調インターフェース (PDMIF)

### ■ アナログ

- 16 ビット A/D コンバータ (ADC16H) × 2、最大 23 チャネル
- 12 ビット D/A コンバータ (DAC12) × 2
- 高速アナログコンパレータ (ACMPHS) × 4
- 温度センサ (TSN)

### ■ タイマ

- 高分解能の 32 ビット汎用 PWM タイマ (GPT32) × 4
  - 300 MHz での分解能 52 ps
- 32 ビット汎用 PWM タイマ (GPT32) × 10
- 低消費電力同期汎用タイマ (AGT) × 2
- 超低消費電力タイマ (ULPT) × 2

### ■ セキュリティおよび暗号化

- ルネサスセキュリティ IP (RSIP-E50D)

- Arm® TrustZone®
- プリビレッジ制御
- デバイスライフサイクルの管理
- セキュアブート
  - OTP 内の不变ファーストステージブートローダー
- オンザフライ復号 (DOTF)
- 端子機能
  - 最大 3 つの耐タンパー端子
  - セキュア端子マルチプレキシング
- HUK のゼロ化

### ■ システムおよび電源管理

- 低消費電力モード
- バッテリバックアップ機能 (VBATT)
- リアルタイムクロック (RTC) (カレンダー、VBATT 対応)
- イベントリンクコントローラ (ELC)
- データトランスマネージャ (DTC) × 2
- DMA コントローラ (DMAC) × 16
- パワー・オンリセット
- プログラマブル電圧検出機能 (PVD) の設定可能
- ウオッチドッグタイマ (WDT) × 2
- 独立ウォッチドッグタイマ (IWDT)

### ■ ヒューマンマシンインターフェース (HMI)

- グラフィック LCD コントローラ (GLCDC)
- 2D 描画エンジン (DRW)
- キャプチャエンジンユニット (CEU)
- MIPI DSI/CSI

### ■ Arm® Ethos™-U55 NPU

- 8x8 MAC 数 : 256 ユニット
- ネットワーク : 8 ビットおよび 16 ビットの整数量子化畳み込みニューラルネットワーク (CNN) およびリカレントニューラルネットワーク (RNN)
- 圧縮 : 8 ビットの重み
- 最高動作周波数 : 500 MHz

### ■ マルチクロックソース

- メインクロック発振器 (MOSC) (8~48 MHz)
- サブクロック発振器 (SOSC) (32.768 kHz)
- 高速オンチップオシレータ (HOCO) (16/18/20/32/48 MHz)
- 中速オンチップオシレータ (MOCO) (8 MHz)
- 低速オンチップオシレータ (LOCO) (32.768 kHz)
- HOCO/MOCO/LOCO に対するクロックトリム機能
- PLL1/PLL2
- クロックアウトのサポート

### ■ 汎用入出力ポート

- 5 V トレランス、オープンドレイン、入力プルアップ、切り替え可能駆動能力

### ■ 動作電圧

- 標準製品
  - VCC/VCC2: 1.62~3.63 V
- SiP 製品
  - VCC: 1.62~3.63 V
  - VCC2: 1.70~2.00 V

### ■ 動作ジャンクション温度およびパッケージ

- $T_j = 0^{\circ}\text{C} \sim +95^{\circ}\text{C}$ 
  - 289 ピン BGA (12 mm × 12 mm、0.65 mm ピッチ)
  - 224 ピン BGA (11 mm × 11 mm、0.65 mm ピッチ)
  - 303 ピン BGA (15 mm × 15 mm、0.8 mm ピッチ)
- $T_j = -40^{\circ}\text{C} \sim +105^{\circ}\text{C}$ 
  - 289 ピン BGA (12 mm × 12 mm、0.65 mm ピッチ)
  - 224 ピン BGA (11 mm × 11 mm、0.65 mm ピッチ)
  - 303 ピン BGA (15 mm × 15 mm、0.8 mm ピッチ)

## 1. 概要

本 MCU は、さまざまなシリーズのソフトウェアと互換性のある Arm®ベースの 32 ビットコアで構成されています。同じ一連のルネサス周辺デバイスを共有することで、設計の拡張性やプラットフォームベースの製品開発の効率が高まります。

本シリーズの MCU は、高性能な Arm® Cortex®-M85 コア（最高 1 GHz で動作）および Arm® Cortex®-M33 コア（最高 250 MHz で動作）を内蔵しており、以下の特長があります。

- 最大 1 MB の MRAM
- 2 MB の SRAM（256 KB の CM85 TCM RAM、128 KB の CM33 TCM RAM、1664 KB のユーザー SRAM）
- Arm® Ethos™-U55 NPU
- オクタシリアルペリフェラルインターフェース (OSPI)
- レイヤ3イーサネットスイッチモジュール (ESWM)、USBFS、USBHS、SD/MMC ホストインターフェース
- グラフィック LCD コントローラ (GLCDC)
- 2D 描画エンジン (DRW)
- MIPI DSI/CSI インタフェース
- アナログ周辺機能
- セキュリティ&セーフティ機能

### 1.1 機能の概要

表 1.1 Arm コア (1/2)

| 機能                  | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|---------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Arm® Cortex®-M85 コア | <ul style="list-style-type: none"> <li>● 最高動作周波数 : 1 GHz</li> <li>● Arm® Cortex®-M85 コア <ul style="list-style-type: none"> <li>- リビジョン : (r1p1-00rel0)</li> <li>- ARMv8.1-M アーキテクチャプロファイル</li> <li>- Armv8-M セキュリティ拡張</li> <li>- ANSI/IEEE 規格 754-2008 準拠浮動小数点ユニット (FPU)           <ul style="list-style-type: none"> <li>スカラーの半精度、単精度、および倍精度浮動小数点演算</li> <li>- M プロファイルベクタ拡張 (MVE)               <ul style="list-style-type: none"> <li>整数、半精度、および単精度浮動小数点 MVE (MVE-F)</li> </ul> </li> </ul> </li> <li>● Arm®メモリプロテクションユニット (Arm MPU) <ul style="list-style-type: none"> <li>- 保護メモリシステムアーキテクチャ (PMSAv8)</li> <li>- セキュア MPU (MPU_S): 8 領域</li> <li>- 非セキュア MPU (MPU_NS): 8 領域</li> </ul> </li> <li>● SysTick タイマ <ul style="list-style-type: none"> <li>- 2つの SysTick タイマを搭載 : セキュアインスタンス (SysTick_S) と非セキュアインスタンス (SysTick_NS)               <ul style="list-style-type: none"> <li>- CPUCLK0 または MOCO 駆動 (8 分周)</li> </ul> </li> </ul> </li> <li>● CoreSight™ ETM-M85</li> </ul> </li> </ul> |

表 1.1 Arm コア (2/2)

| 機能                  | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|---------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Arm® Cortex®-M33 コア | <ul style="list-style-type: none"> <li>最高動作周波数 : 250 MHz</li> <li>Arm® Cortex®-M33 コア           <ul style="list-style-type: none"> <li>リビジョン : (r0p4-00rel2)</li> <li>ARMv8-M アーキテクチャプロファイル</li> <li>Armv8-M セキュリティ拡張</li> <li>Armv8-DSP セキュリティ拡張</li> <li>ANSI/IEEE 規格 754-2008 の単精度浮動小数点数演算に準拠した浮動小数点ユニット (FPU)</li> </ul> </li> <li>Arm®メモリプロテクションユニット (Arm MPU)           <ul style="list-style-type: none"> <li>保護メモリシステムアーキテクチャ (PMSAv8)</li> <li>セキュア MPU (MPU_S): 8 領域</li> <li>非セキュア MPU (MPU_NS): 8 領域</li> </ul> </li> <li>SysTick タイマ           <ul style="list-style-type: none"> <li>2つの SysTick タイマを搭載 : セキュアインスタンス (SysTick_S) と非セキュアインスタンス (SysTick_NS)</li> <li>CPUCLK1 または MOCO 駆動 (8 分周)</li> </ul> </li> <li>CoreSight™ ETM-M33</li> </ul> |

表 1.2 メモリ

| 機能         | 機能の説明                                                   |
|------------|---------------------------------------------------------|
| コード MRAM   | 最大 1 MB のコード MRAM。                                      |
| フラッシュメモリ   | システムインパッケージ (SiP) 最大 8 MB のシリアルフラッシュメモリ。                |
| オプション設定メモリ | オプション設定メモリは、MCU のリセット後の状態を決定します。                        |
| SRAM       | 誤り訂正コード (ECC) を備えた高速 SRAM を内蔵しています。                     |
| OTP        | 内蔵 OTP はファーストステージブートローダー (FSBL) を含みます。<br>汎用 96 バイト OTP |

表 1.3 システム (1/2)

| 機能                   | 機能の説明                                                                                                                                                                                                                                     |
|----------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 動作モード                | 3種類の動作モード : <ul style="list-style-type: none"> <li>シングルチップモード</li> <li>JTAG ブートモード</li> <li>SCI/USB ブートモード</li> </ul>                                                                                                                     |
| リセット                 | 本 MCU は以下の 21 種類のリセットをサポートしています。                                                                                                                                                                                                          |
| プログラマブル電圧検出 (PVD)    | プログラマブル電圧検出 (PVD) モジュールは、VCC 端子への入力電圧レベルを監視します。検出レベルはレジスタ設定で選択できます。PVD モジュールは、5 つの独立した電圧監視回路 (PVD0, PVD1, PVD2, PVD4, PVD5) から構成されています。これらの PVD は VCC 端子への入力電圧レベルを測定します。PVD のレジスタは、アプリケーションの設定により、さまざまな電圧しきい値で VCC 端子への入力電圧の変動の検出を設定できます。 |
| クロック                 | <ul style="list-style-type: none"> <li>メインクロック発振器 (MOSC)</li> <li>サブクロック発振器 (SOSC)</li> <li>高速オンチップオシレータ (HOCO)</li> <li>中速オンチップオシレータ (MOCO)</li> <li>低速オンチップオシレータ (LOCO)</li> <li>PLL1/PLL2</li> <li>クロックアウトのサポート</li> </ul>             |
| クロック周波数精度測定回路 (CAC)  | クロック周波数精度測定回路 (CAC) は、測定の対象となるクロック（測定対象クロック）に対して、測定の基準となるクロック（測定基準クロック）で生成した時間内のクロックのパルスを数え、そのパルス数が許容範囲内にあるか否かで精度を判定します。測定終了時、または測定基準クロックで生成した時間内のパルスの数が許容範囲内にないとき、割り込み要求が発生します。                                                          |
| 割り込みコントローラユニット (ICU) | 割り込みコントローラユニット (ICU) は、ネスト型ベクタ割り込みコントローラ (NVIC)、DMA コントローラ (DMAC) モジュール、およびデータトランസフアコントローラ (DTC) モジュールにリンクされるイベント信号を制御します。ICU はノンマスクアブル割り込みも制御します。                                                                                        |
| 低消費電力モード             | 消費電力は、以下に示す複数の方法で低減できます。その方法には、クロック分周器の設定、EBCLK 出力制御、SDCLK 出力制御、モジュール停止、パワーゲート制御、通常動作時の動作電力制御モードの選択、低消費電力モードやプロセッサ低消費電力モードへの遷移があります。                                                                                                      |

表 1.3 システム (2/2)

| 機能                   | 機能の説明                                                                                                                  |
|----------------------|------------------------------------------------------------------------------------------------------------------------|
| バッテリバックアップ機能         | バッテリバックアップ機能により、バッテリによる部分電力供給が可能です。バッテリ電源領域に含まれるものには、RTC、SOSC、バックアップレジスタ、改ざん検出、VBATT_R 電圧降下検出、および VCC/VBATT 切り替えがあります。 |
| レジスタライトプロテクション       | レジスタライトプロテクション機能は、ソフトウェアエラーによって重要なレジスタが書き換えられないように保護します。保護対象のレジスタは、プロテクトレジスタ (PRCR_S と PRCR_NS) で設定します。                |
| メモリプロテクションユニット (MPU) | すべてのバスマスターには、メモリプロテクションユニット (MPU) があります。                                                                               |

表 1.4 イベントリンク

| 機能                  | 機能の説明                                                                                                               |
|---------------------|---------------------------------------------------------------------------------------------------------------------|
| イベントリンクコントローラ (ELC) | イベントリンクコントローラ (ELC) は、さまざまな周辺モジュールで発生するイベント要求をソース信号として使用し、それらのモジュールを別のモジュールと接続することによって、CPU を介さずにモジュール間の直接リンクを実現します。 |

表 1.5 ダイレクトメモリアクセス

| 機能                 | 機能の説明                                                                                                         |
|--------------------|---------------------------------------------------------------------------------------------------------------|
| データトランスマネージャ (DTC) | データトランスマネージャ (DTC) モジュールは、割り込み要求によって起動するとデータ転送を行います。                                                          |
| DMA コントローラ (DMAC)  | 8 チャネルのダイレクトメモリアクセスコントローラ (DMAC) は CPU を介さずにデータ転送が可能です。DMA 転送要求が発生すると、DMAC は転送元アドレスに格納されているデータを転送先アドレスへ転送します。 |

表 1.6 外部バスインターフェース

| 機能   | 機能の説明                                                                                                                                                                                                                                                              |
|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 外部バス | <ul style="list-style-type: none"> <li>CS 領域 (ECBI) : 外部デバイス (外部メモリインターフェース) を接続</li> <li>SDRAM 領域 (ECBI) : SDRAM (外部メモリインターフェース) を接続</li> <li>OSPI0 領域 (OSPI0BI) : OSPI0 (外部デバイスインターフェース) を接続</li> <li>OSPI1 領域 (OSPI1BI) : OSPI1 (外部デバイスインターフェース) を接続</li> </ul> |

表 1.7 タイマ (1/2)

| 機能                          | 機能の説明                                                                                                                                                                                                                                      |
|-----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 汎用 PWM タイマ (GPT)            | 汎用 PWM タイマ (GPT) は、GPT32 × 14 チャネルの 32 ビットタイマです。PWM 波形はアップカウンタ、ダウンカウンタ、または両方を制御することにより生成が可能です。さらに、ブラシレス DC モーターを制御するために、PWM 波形の生成が可能です。GPT は、汎用タイマとしても使用できます。                                                                              |
| PWM 遅延生成回路 (PDG)            | PWM 遅延生成回路 (PDG) は、GPT に接続できる 4 チャネルの遅延回路を備えています。PDG は、GPT323 を介した GPT320 に対する PWM 出力の立ち上がり／立ち下がりエッジタイミングを制御できます。                                                                                                                          |
| GPT 用のポートアウトプットイネーブル (POEG) | ポートアウトプットイネーブル (POEG) は、汎用 PWM タイマ (GPT) の出力端子を出力禁止状態にすることができます。                                                                                                                                                                           |
| 低消費電力非同期汎用タイマ (AGT)         | 低消費電力非同期汎用タイマ (AGT) は、パルス出力、外部パルスの幅または周期の測定、および外部イベントのカウントに利用可能な 16 ビットのタイマです。このタイマは、リロードレジスタとダウンカウンタで構成されています。これらのリロードレジスタとダウンカウンタは、同一アドレスに配置され、AGT レジスタでアクセス可能です。                                                                        |
| 超低消費電力タイマ (ULPT)            | 超低消費電力タイマ (ULPT) は、パルス出力または外部イベントのカウントに使用可能な 32 ビットタイマです。この 32 ビットタイマは、リロードレジスタとダウンカウンタで構成されています。これらのリロードレジスタとダウンカウンタは、同一アドレスに配置され、ULPTCNT レジスタでアクセス可能です。                                                                                  |
| リアルタイムクロック (RTC)            | リアルタイムクロック (RTC) には、カレンダーカウントモードとバイナリカウントモードの 2 種類のカウントモードがあり、レジスタの設定を切り替えることにより使用します。カレンダーカウントモードでは、RTC は 2000 年から 2099 年の 100 年間のカレンダーを保持し、うるう年の日付を自動補正します。バイナリカウントモードでは、RTC は秒をカウントし、その情報をシリアル値として保持します。バイナリカウントモードは、西暦以外のカレンダーに使用可能です。 |

表 1.7 タイマ (2/2)

| 機能                  | 機能の説明                                                                                                                                                                                                                                                                                    |
|---------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ウォッチドッグタイマ (WDT)    | ウォッチドッグタイマ (WDT) は 14 ビットのダウンカウンタです。システムが暴走すると WDT をリフレッシュできなくなるため、カウンタがアンダーフローした際に MCU をリセットするに使用できます。さらに、WDT はノンマスカブル割り込みまたはアンダーフロー割り込みを発生させるのに使用できます。                                                                                                                                 |
| 独立ウォッチドッグタイマ (IWDT) | 独立ウォッチドッグタイマ (IWDT) には、14 ビットのダウンカウンタがあり、ダウンカウンタのアンダーフロー時のリセット出力によって、MCU をリセットします。代替的には、カウンタのアンダーフロー時の割り込み要求の発生を選択できます。これにより、リフレッシュインターバルを考慮して、プログラムの暴走を検出できます。IWDT には、次の 2 種類のスタートモードがあります。オートスタートモードでは、リセット状態の解除後にカウントを自動的に開始します。また、レジスタスタートモードでは、リフレッシュ（特定のレジスタへの書き込み）により、カウントを開始します。 |

表 1.8 通信インタフェース (1/2)

| 機能                                                         | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| シリアルコミュニケーションインターフェース (SCI)                                | <p>シリアルコミュニケーションインターフェース (SCI) × 10 チャネルには、調歩同期式および同期式のシリアルインターフェースがあります。</p> <ul style="list-style-type: none"> <li>調歩同期式インターフェース (UART および調歩同期式通信インターフェースアダプタ (ACIA))</li> <li>8 ビットクロック同期式インターフェース</li> <li>簡易 IIC (マスターのみ)</li> <li>簡易 SPI</li> <li>スマートカードインターフェース</li> <li>マンチェスタインターフェース</li> <li>簡易 LIN インタフェース</li> </ul> <p>スマートカードインターフェースは、電子信号と伝送プロトコルに関して ISO/IEC 7816-3 規格に準拠しています。すべてのチャネルは FIFO バッファを内蔵しており、連続した全二重通信が可能です。また、内蔵のボーレートジェネレータを用いて、データ転送速度の個別設定が可能です。</p> <p>本 MCU では、最大レートがサポートされています。実際のレートについては、電気的特性を参照してください。</p> |
| I <sup>2</sup> C バスインターフェース (IIC)                          | I <sup>2</sup> C バスインターフェース (IIC) には 3 チャネルあります。IIC モジュールは、NXP 社の I <sup>2</sup> C (Inter-Integrated Circuit) バスインターフェース方式に準拠しており、そのサブセット機能を備えています。                                                                                                                                                                                                                                                                                                                                                                                                   |
| I <sup>3</sup> C バスインターフェース (I3C)                          | I <sup>3</sup> C バスインターフェース (I3C) には 1 チャネルあります。I3C モジュールは、NXP 社の I <sup>2</sup> C (Inter-Integrated Circuit) および MIPI 社の I <sup>3</sup> C バスインターフェース方式に準拠しており、それらのサブセット機能を備えています。                                                                                                                                                                                                                                                                                                                                                                    |
| シリアルペリフェラルインターフェース (SPI)                                   | <p>シリアルペリフェラルインターフェース (SPI) によって、複数のプロセッサおよび周辺デバイスとの高速な全二重同期式シリアル通信が可能です。</p> <p>本 MCU では、最大レートがサポートされています。実際のレートについては、電気的特性を参照してください。</p>                                                                                                                                                                                                                                                                                                                                                                                                            |
| Control Area Network with Flexible Data-Rate モジュール (CANFD) | CAN with Flexible Data-Rate (CANFD) モジュールは、クラシカル CAN フレームと ISO 11898-1 規格に準拠する CANFD フレームの両方を取り扱うことができます。 <p>本モジュールはチャネルごとに 4 個の送信バッファと 16 個の受信バッファをサポートしています。</p>                                                                                                                                                                                                                                                                                                                                                                                    |
| USB 2.0 フルスピードモジュール (USBFS)                                | ホストコントローラまたはデバイスコントローラとして動作可能な USB2.0 フルスピードモジュール (USBFS) です。このモジュールは、ユニバーサルシリアルバス規格 2.0 のフルスピードおよびロースピード転送（ホストコントローラのみ）をサポートしています。また USB トランシーバを内蔵しており、ユニバーサルシリアルバス規格 2.0 で定義されている全転送タイプに対応しています。USB はデータ転送用にバッファメモリを内蔵し、最大 10 本のパイプを使用できます。パイプ 1~9 に対しては、通信を行う周辺デバイスやユーザーシステムに合わせた任意のエンドポイント番号の割り付けが可能です。                                                                                                                                                                                                                                           |
| USB 2.0 ハイスピードモジュール (USBHS)                                | USB (Universal Serial Bus) 規格 2.0 に準拠するホストコントローラまたはデバイスコントローラとして動作する USB2.0 ハイスピードモジュール (USBHS) です。ホストコントローラは、USB2.0 ハイスピード、フルスピード、ロースピード転送に対応しています。デバイスコントローラは、USB2.0 ハイスピード転送とフルスピード転送に対応しています。 <p>また、USBHS は USB トランシーバを内蔵し、USB 2.0 規格で定義されている全転送タイプに対応しています。</p> <p>USBHS はデータ転送用に FIFO バッファを内蔵し、最大 10 本のパイプを使用できます。</p>                                                                                                                                                                                                                          |

表 1.8 通信インタフェース (2/2)

| 機能                          | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                                        |
|-----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| オクタシリアルペリフェラルインタフェース (OSPI) | オクタシリアルペリフェラルインタフェース (OSPI) は、拡張シリアルペリフェラルインタフェース (xSPI) (JEDEC 規格の JESD251、JESD251-1、および JESD252) をサポートするメモリコントローラです。OSPI は 1 ビット、2 ビット、4 ビット、および 8 ビットのプロトコルをサポートします。<br>JESD251 では 2 つのインタフェースプロファイルを指定します。プロファイル 1.0 はオクタル SPI、プロファイル 2.0 は HyperBus™ (HyperRAM™ および HyperFlash™) です。OSPI は QSPI プロトコルをサポートします。                                                                                                          |
| 拡張シリアルサウンドインタフェース (SSIE)    | 拡張シリアルサウンドインタフェース (SSIE) 周辺機能は、I <sup>2</sup> S/モノラル/TDM オーディオデータを送信するため、デジタルオーディオデバイスをシリアルバス経由で接続する機能を提供しています。SSIE は最高 50 MHz のオーディオクロック周波数をサポートしており、各種アプリケーションに適合するスレーブまたはマスターインターフェースとして動作します。SSIE はレシーバとトランスマッタに 32 段 FIFO バッファを内蔵し、割り込みおよび DMA 駆動によるデータ送受信をサポートしています。                                                                                                                                                   |
| SD/MMC ホストインタフェース (SDHI)    | セキュアデジタル (SD) カードホストインタフェースおよびマルチメディアカード (MMC) ホストインタフェースは、各種の外付けメモリカードと MCU との接続に必要な機能を提供します。SDHI は、SD、SDHC、および SDXC フォーマットに対応するメモリカードを接続するために 1 ビットと 4 ビットのバスをサポートしています。SD 規格に対応したホスト機器を開発するには、SD Host/Ancillary Product License Agreement (SD HALA) に準拠する必要があります。MMC インタフェースは、eMMC 4.51 (JEDEC Standard JESD 84-B451) デバイスアクセスを可能にする 1 ビット、4 ビット、および 8 ビットの MMC バスをサポートしています。このインターフェースには下位互換性があり、高速 SDR 転送モードもサポートしています。 |
| レイヤ3イーサネットスイッチモジュール (ESWM)  | レイヤ3イーサネットスイッチモジュール (ESWM) は、2 チャネルのギガビットイーサネットコントローラ、高レベルのルーティング機能を持つイーサネットスイッチ、およびマルチプロトコルインタフェースサポートで構成されています。ギガビットイーサネットコントローラは、IEEE 802.3 規格のイーサネット MAC (Media Access Control) 層の定義に準拠します。この規格に準拠する外部物理層 LSI チップ (PHY-LSI) に接続することにより、イーサネット (IEEE 802.3) フレームの送信と受信が可能です。本イーサネットスイッチは、同一のネットワークインターフェースプロトコル内および異なるネットワークインターフェースプロトコル間、または最適化されたゲートウェイアプリケーションとの間での自立的なフレームルーティングが可能です。                               |
| パルス密度変調インターフェース (PDMIF)     | PDM-IF には、パルス密度変調 (PDM) 信号を出力する外部マイクロホンに接続可能なチャネルが最大 3 つあります。PDM-IF は最大 3 つの外部マイクロホンと接続可能です。PDM-IF は、高いサンプリングレートでパルス密度変調された 1 ビットのデジタルデータストリームをフィルタリングして、より低いサンプリングレートの 20 ビットまたは 16 ビットのデジタルデータに変換できます。                                                                                                                                                                                                                     |

表 1.9 アナログ

| 機能                        | 機能の説明                                                                                                                                                                                                    |
|---------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 16 ビット A/D コンバータ (ADC16H) | 16 ビット A/D コンバータを内蔵しています。最大 23 チャネルのアナログ入力を選択可能です。変換には温度センサ出力、内部基準電圧、および VBATT 1/6 電圧監視を選択可能です。                                                                                                          |
| 12 ビット D/A コンバータ (DAC12)  | 12 ビットの D/A コンバータ (DAC12) を内蔵しています。                                                                                                                                                                      |
| 温度センサ (TSN)               | デバイス動作の信頼性確保のため、内蔵されている温度センサ (TSN) でチップの温度を測定し、監視します。センサはチップの温度と正比例する電圧を出力します。チップ温度と出力電圧はほとんどリニアの関係にあります。出力電圧は ADC16H で変換されてから、末端の応用機器で使用できます。センサは異常温度検出信号をリセット制御回路に出力し、これを使用して異常温度による不具合を防止できます。        |
| 高速アナログコンパレータ (ACMPHS)     | 高速アナログコンパレータ (ACMPHS) は、アナログ入力電圧と基準電圧の比較、および変換結果に基づいたデジタル出力に使用できます。アナログ入力電圧と基準電圧は、どちらも内部ソース (D/A コンバータ出力または内部基準電圧) および外部ソースから ACMPHS に供給できます。このような柔軟性は、A/D 変換を行うことなくアナログ信号間の合否判定を実施する必要があるアプリケーションで有用です。 |

表 1.10 ヒューマンマシンインタフェース

| 機能                        | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                       |
|---------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| グラフィック LCD コントローラ (GLCDC) | グラフィック LCD コントローラ (GLCDC) は複数の機能を提供し、さまざまなデータフォーマットやパネルをサポートしています。GLCDC のキーとなる特長には、以下のものがあります。 <ul style="list-style-type: none"> <li>グラフィックデータアクセス用の GLCDC0BI/GLCDC1BI マスタ機能</li> <li>3種類のプレーンの重ね合わせ（シングルカラーバックグランドプレーン、グラフィック 1 プレーン、グラフィック 2 プレーン）</li> <li>多種のピクセル単位の 32 ビットまたは 16 ビットのグラフィックデータ、および 8 ビット、4 ビット、または 1 ビットの LUT データフォーマットをサポート</li> <li>WXGA ビデオ画像サイズをサポートするデジタルインターフェース信号出力</li> </ul> |
| 2D 描画エンジン (DRW)           | 2D 描画エンジン (DRW) は、直線、三角形、円などの少数の特定の形状のみに縛られるのではなく、ほぼ任意のオブジェクトの形状をサポートできる、柔軟な機能です。各オブジェクトのエッジは、個別に不鮮明化処理またはアンチエイリアス処理が可能です。オブジェクトのバウンディングボックス上で、クロック単位で 1 ピクセルに対して、左から右へ、上から下へラスタライズが実行されます。DRW は、特定の場合にパフォーマンスを最適化するために、下から上へもラスターできます。さらに、バウンディングボックスの多数の空のピクセルのラスタライズを回避するために、最適化手法を使用可能です。                                                                                                               |
| キャプチャエンジンユニット (CEU)       | キャプチャエンジンユニット (CEU) は、外部から入力される画像データを取り込み、メモリに転送するキャプチャモジュールです。                                                                                                                                                                                                                                                                                                                                             |
| MIPI DSI インタフェース          | MIPI DSI インタフェースモジュールには、ディスプレイシリアルインターフェース 2 (DSI-2) の MIPI アライアンス規格に対するトランスマッタ機能があります。本モジュールは、ディスプレイシリアルインターフェース 2 (DSI-2) の MIPI アライアンス規格をサポートしています。また、本モジュールは、D-PHY 仕様の MIPI アライアンス規格で機能します。さらに、本モジュールは、MIPI DSI-2 準拠デジタルビデオおよびパケットを送信するためのソリューションを提供します。                                                                                                                                                |
| MIPI CSI インタフェース          | 本ブロックは MIPI CSI-2 規格準拠の信号を受信することができ、さまざまなパケットからビデオデータを抽出し、そのデータを後続ステージのビデオ入力モジュールに送信します。                                                                                                                                                                                                                                                                                                                    |
| ビデオ入力モジュール (VIN)          | ビデオ入力モジュール (VIN) は MIPI CSI-2 からビデオデータを受信することができ、各データに対して適切な画像処理を行います。画像処理後のデータは一時的に FIFO に格納されて、外部メモリに転送されます。                                                                                                                                                                                                                                                                                              |

表 1.11 ニューラル処理

| 機能                  | 機能の説明                                                                                                                                                                                                                                                                                                               |
|---------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Arm® Ethos®-U55 NPU | <ul style="list-style-type: none"> <li>最高動作周波数 : 500 MHz</li> <li>Arm® Ethos®-U55 NPU <ul style="list-style-type: none"> <li>リビジョン : r2p0_01eac0</li> <li>8x8 MAC 数 : 256 ユニット</li> <li>ネットワーク : 8 ビットおよび 16 ビットの整数量子化置き込みニューラルネットワーク (CNN) およびリカレントニューラルネットワーク (RNN)</li> <li>圧縮 : 8 ビットの重み</li> </ul> </li> </ul> |

表 1.12 データ処理 (1/2)

| 機能               | 機能の説明                                                                                                                                                                                                                                                                                            |
|------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 巡回冗長検査 (CRC) 演算器 | 巡回冗長検査 (CRC: Cyclic Redundancy Check) 演算器は、CRC コードを生成してデータエラーを検出します。LSB ファーストまたは MSB ファーストでの通信用に、CRC 演算結果のビットオーダーを切り替えることができます。さらに、さまざまな CRC 生成多項式を使用できます。スヌープ機能は、特定のアドレスに対する読み出しと書き込みをモニタするのを許可します。この機能は、シリアル送信バッファへの書き込みとシリアル受信バッファからの読み出しを監視する場合など、特定のイベントで CRC コードの自動生成が必要となるアプリケーションで役立ちます。 |

表 1.12 データ処理 (2/2)

| 機能            | 機能の説明                                                                                 |
|---------------|---------------------------------------------------------------------------------------|
| データ演算回路 (DOC) | データ演算回路 (DOC) は、32 ビットのデータを比較、加算、および減算します。選択した条件が適用される場合、32 ビットのデータが比較され、割り込みを生成可能です。 |

表 1.13 セキュリティ

| 機能                          | 機能の説明                                                                                                                                                                                                                                                                                                                  |
|-----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| セキュリティ機能                    | <ul style="list-style-type: none"> <li>ARMv8-M TrustZone セキュリティ</li> <li>プリビレッジ制御</li> <li>デバイスライフサイクル管理</li> <li>認証レベル (AL)</li> <li>キーインジェクション</li> <li>セキュア端子マルチプレキシング</li> <li>HUK のゼロ化</li> <li>VBATT バックアップレジスタのゼロ化</li> <li>セキュアブート</li> <li>セキュアファクトリプログラミング</li> </ul>                                        |
| Renesas セキュア IP (RSIP-E50D) | <ul style="list-style-type: none"> <li>対称暗号 : AES および ChaCha20-Poly1305</li> <li>非対称暗号 : RSA および ECC</li> <li>メッセージダイジェスト計算 : HASH、HMAC</li> <li>128 ビット真性乱数生成回路</li> <li>256 ビットハードウェアユニークキー (HUK)</li> <li>128 ビットのユニーク ID</li> <li>OEM ブートローダーバージョン</li> <li>オンザフライ復号 (DOTF) 用のキーデータ</li> <li>SPA/DPA 保護</li> </ul> |
| オンザフライ復号 (DOTF)             | オンザフライ復号 (DOTF) は、外部メモリに格納されている暗号化されたコンテンツをリアルタイムで復号します。                                                                                                                                                                                                                                                               |

## 1.2 ブロック図

図 1.1 に、本 MCU のスーパーセットのブロック図を示します。グループ内の個々のデバイスは、その機能のサブセットを持つ場合があります。



図 1.1 ブロック図

## 1.3 型名

図 1.2 に、メモリ容量およびパッケージタイプを含む製品の型名情報を示します。表 1.14 に、製品一覧表を示します。



図 1.2 型名の読み方

表 1.14 製品一覧

| 製品型名          | 製品グループ | CPU  | MIPI DSI/CSI | パッケージコード     | コード MRAM | SRAM | フラッシュ      | 動作ジャンクション温度 |  |  |
|---------------|--------|------|--------------|--------------|----------|------|------------|-------------|--|--|
| R7KA8P1ADLCAB | A      | シングル | —            | PLBG0224JA-A | 512 KB   | 2 MB | —          | 0~95 °C     |  |  |
| R7KA8P1ADLCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1ADDCAB |        |      |              | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1ADDCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1AFLCAB |        |      |              | PLBG0224JA-A | 1 MB     |      |            | 0~95 °C     |  |  |
| R7KA8P1AFLCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1AFDCAB |        |      |              | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1AFDCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1BDLCAB | A      | ✓    | —            | PLBG0224JA-A | 512 KB   | 2 MB | —          | 0~95 °C     |  |  |
| R7KA8P1BDLCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1BDDCAB |        |      |              | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1BDDCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1BFLCAB |        |      | —            | PLBG0224JA-A | 1 MB     |      |            | 0~95 °C     |  |  |
| R7KA8P1BFLCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1BFDCAB |        |      |              | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1BFDCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1JFLCAB | A      | デュアル | —            | PLBG0224JA-A | 1 MB     | 2 MB | —          | 0~95 °C     |  |  |
| R7KA8P1JFLCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1JFDCAB |        |      |              | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1JFDCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1KFLCAB |        |      | ✓            | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1KFLCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7KA8P1KFDCAB |        |      |              | PLBG0224JA-A |          |      |            | 0~95 °C     |  |  |
| R7KA8P1KFDCAC |        |      |              | PLBG0289JA-A |          |      |            | -40~105 °C  |  |  |
| R7JA8P1JRLSAJ | A      | デュアル | —            | PLBG0303xx-x | 1 MB     | 4 MB | 0~95 °C    | 0~95 °C     |  |  |
| R7JA8P1JSLSAJ |        |      |              |              |          |      |            |             |  |  |
| R7JA8P1JRDSAJ |        |      | ✓            |              |          | 4 MB | -40~105 °C | -40~105 °C  |  |  |
| R7JA8P1JSDSAJ |        |      |              |              |          |      |            |             |  |  |
| R7JA8P1KRLSAJ | A      | デュアル | ✓            |              |          | 4 MB | 0~95 °C    | 0~95 °C     |  |  |
| R7JA8P1KSLSAJ |        |      |              |              |          |      |            |             |  |  |
| R7JA8P1KRDSAJ |        |      |              |              |          | 4 MB | -40~105 °C | -40~105 °C  |  |  |
| R7JA8P1KSDSAJ |        |      |              |              |          |      |            |             |  |  |

## 1.4 機能の比較

表 1.15 機能の比較 (1/2)

| 型名             | R7KA8P<br>1AxxCA<br>C | R7KA8P<br>1BxxCA<br>C               | R7KA8P<br>1JxxCA<br>C | R7KA8P<br>1KxxCA<br>C | R7KA8P<br>1AxxCA<br>B | R7KA8P<br>1BxxCA<br>B | R7KA8P<br>1JxxCA<br>B | R7KA8P<br>1KxxCA<br>B | R7JA8P1<br>JxxSAJ      | R7JA8P<br>1KxxSA<br>J |
|----------------|-----------------------|-------------------------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|------------------------|-----------------------|
| 端子総数           | 289                   |                                     |                       |                       | 224                   |                       |                       |                       | 303                    |                       |
| パッケージ          | BGA                   |                                     |                       |                       |                       |                       |                       |                       |                        |                       |
| I/O ポート        | 208                   | 199                                 | 208                   | 199                   | 149                   | 142                   | 149                   | 142                   | 196                    | 187                   |
| コード MRAM       | 1 MB, 512 KB          |                                     |                       |                       |                       |                       |                       |                       | 1 MB                   |                       |
| CPU0 TCM       | 256 KB                |                                     |                       |                       |                       |                       |                       |                       |                        |                       |
| CPU1 TCM       | なし                    | 128 KB                              |                       |                       | なし                    | 128 KB                |                       |                       |                        |                       |
| CPU0 I/D キャッシュ | 32 KB                 |                                     |                       |                       |                       |                       |                       |                       |                        |                       |
| CPU1 C/S キャッシュ | なし                    | 32 KB                               |                       |                       | なし                    | 32 KB                 |                       |                       |                        |                       |
| SRAM           | 1792 KB               |                                     | 1664 KB               |                       | 1792 KB               |                       | 1664 KB               |                       |                        |                       |
| フラッシュ          | なし                    |                                     |                       |                       |                       |                       |                       |                       | 8 MB, 4 MB             |                       |
| DMA            | DTC                   | 1                                   | 2                     |                       | 1                     | 2                     |                       |                       |                        |                       |
|                | DMAC                  | 8                                   | 16                    |                       | 8                     | 16                    |                       |                       |                        |                       |
| BUS            | 外部バス                  | 32 ビットバス                            |                       |                       | 16 ビットバス              |                       |                       |                       |                        |                       |
|                | SDRAM                 | 32 ビットバス                            |                       |                       | 16 ビットバス              |                       |                       |                       |                        |                       |
| システム           | CPU0 クロック             | 最高 1 GHz                            |                       |                       |                       |                       |                       |                       |                        |                       |
|                | CPU1 クロック             | なし                                  | 最高 250 MHz            |                       | なし                    | 最高 250 MHz            |                       |                       |                        |                       |
|                | CPU クロックソース           | MOSC, SOSC, HOCO, MOCO, LOCO, PLL1P |                       |                       |                       |                       |                       |                       |                        |                       |
|                | CAC                   | あり                                  |                       |                       |                       |                       |                       |                       |                        |                       |
|                | WDT                   | 1                                   | 2                     |                       | 1                     | 2                     |                       |                       |                        |                       |
|                | IWDT                  | あり                                  |                       |                       |                       |                       |                       |                       |                        |                       |
|                | バックアップブレジスタ           | 128 B                               |                       |                       |                       |                       |                       |                       |                        |                       |
| 通信             | SCI                   | 10                                  |                       |                       | 9                     |                       |                       |                       | 10                     |                       |
|                | IIC                   | 3                                   |                       |                       |                       |                       |                       |                       |                        |                       |
|                | I3C                   | あり                                  |                       |                       |                       |                       |                       |                       |                        |                       |
|                | SPI                   | 2                                   |                       |                       |                       |                       |                       |                       |                        |                       |
|                | CANFD                 | 2                                   |                       |                       |                       |                       |                       |                       |                        |                       |
|                | USBFS                 | あり                                  |                       |                       |                       |                       |                       |                       |                        |                       |
|                | USBHS                 | あり                                  |                       |                       |                       |                       |                       |                       |                        |                       |
|                | OSPI                  | 2                                   |                       |                       | 1                     |                       |                       |                       | 2(注2)                  |                       |
|                | SSIE                  | 2                                   |                       |                       |                       |                       |                       |                       |                        |                       |
|                | SDHI/MMC              | 2                                   |                       |                       |                       |                       |                       |                       |                        |                       |
|                | ESWM                  | MII, RMII, GMII, RGMII              |                       |                       | MII, RMII, RGMII      |                       |                       |                       | MII, RMII, GMII, RGMII |                       |
|                | PDMIF                 | あり                                  |                       |                       |                       |                       |                       |                       |                        |                       |

表 1.15 機能の比較 (2/2)

| 型名          |                      | R7KA8P<br>1AxxCA<br>C                               | R7KA8P<br>1BxxCA<br>C | R7KA8P<br>1JxxCA<br>C | R7KA8P<br>1KxxCA<br>C | R7KA8P<br>1AxxCA<br>B | R7KA8P<br>1BxxCA<br>B | R7KA8P<br>1JxxCA<br>B | R7KA8P<br>1KxxCA<br>B | R7JA8P1<br>JxxSAJ     | R7JA8P<br>1KxxSA<br>J |
|-------------|----------------------|-----------------------------------------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|
| タイマ         | GPT32<br>(注1)        | 14                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | PDG                  | 4                                                   |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | AGT <sup>(注1)</sup>  | 2                                                   |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | ULPT <sup>(注1)</sup> | 2                                                   |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | RTC                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
| アナログ        | ADC16H               | ユニット 0: 15、ユニット 1: 15                               |                       |                       |                       | ユニット 0: 7、ユニット 1: 5   |                       |                       |                       | ユニット 0: 15、ユニット 1: 15 |                       |
|             | DAC12                | 2                                                   |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | ACMPHS               | 4                                                   |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | TSN                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
| HMI         | GLCDC                | RGB888                                              |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | DRW                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | MIPI<br>DSI/CSI      | なし                                                  | あり                    | なし                    | あり                    | なし                    | あり                    | なし                    | あり                    | なし                    | あり                    |
|             | VIN                  | なし                                                  | あり                    | なし                    | あり                    | なし                    | あり                    | なし                    | あり                    | なし                    | あり                    |
|             | CEU                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
| ニューラル<br>処理 | NPU                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
| データ処理       | CRC                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
|             | DOC                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
| イベント制<br>御  | ELC                  | あり                                                  |                       |                       |                       |                       |                       |                       |                       |                       |                       |
| セキュリティ      |                      | RSIP-E50D、オンザフライ復号、セキュアデバッグ、OTP、TrustZone、ライフサイクル管理 |                       |                       |                       |                       |                       |                       |                       |                       |                       |

注. 製品型名は、サポートしているメモリサイズによって異なります。「[1.3. 型名](#)」を参照してください。

注 1. 使用できる端子はピン数によります。詳細は、「[1.7. 端子一覧](#)」を参照してください。

注 2. OSPI1 は、SiP 製品のシリアルフラッシュに接続されます。

## 1.5 端子機能

表 1.16 端子機能 (1/8)

| 機能          | 信号                                  | 入出力 | 説明                                                                                                                                                         |
|-------------|-------------------------------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 電源          | VCC_01～VCC_10, VCC2_11～VCC2_15      | 入力  | 電源端子。システムの電源に接続してください。この端子は、0.1 $\mu$ F のコンデンサを介して同じ番号の VSS_01～VSS_15 に接続してください。コンデンサは端子近くに配置してください。<br>SiP 製品では、VCC2_11～VCC2_15 をシステムの 1.8 V 電源に接続してください。 |
|             | VCC2_16～VCC2_19                     | 入力  | SiP 製品用の専用電源端子。システムの 1.8 V 電源に接続してください。この端子は、0.1 $\mu$ F のコンデンサを介して同じ番号の VSS_16～VSS_19 に接続してください。コンデンサは端子近くに配置してください。                                      |
|             | VCC_DCDC                            | 入力  | スイッチングレギュレータ電源端子                                                                                                                                           |
|             | VLO                                 | 入出力 | スイッチングレギュレータ端子                                                                                                                                             |
|             | VCL0～VCL11                          | 入力  | この端子は、内部電源を安定化するための平滑コンデンサを介して同じ番号の VSS0～VSS11 端子に接続してください。<br>コンデンサは端子近くに配置してください。                                                                        |
|             | VBATT                               | 入力  | バッテリバックアップ電源端子                                                                                                                                             |
|             | VSS_01～VSS_15, VSS0～VSS11, VSS_DCDC | 入力  | グランド端子。システムの電源 (0 V) に接続してください。                                                                                                                            |
| クロック        | XTAL                                | 出力  | 水晶振動子用の接続端子。EXTAL 端子を通じて外部クロック信号の入力が可能です。                                                                                                                  |
|             | EXTAL                               | 入力  |                                                                                                                                                            |
|             | XCIN                                | 入力  | サブクロック発振器用の入出力端子。XCOUT と XCIN の間には、水晶振動子を接続してください。                                                                                                         |
|             | XCOUT                               | 出力  |                                                                                                                                                            |
|             | EXCIN                               | 入力  | 外部サブクロック入力                                                                                                                                                 |
|             | CLKOUT                              | 出力  | クロック出力端子                                                                                                                                                   |
| 動作モード制御     | MD                                  | 入力  | 動作モード設定用の端子。この端子の信号レベルは、リセット解除時の動作モードの遷移中に変更しないでください。                                                                                                      |
| システム制御      | RES                                 | 入力  | リセット信号入力端子。この端子が Low になると、MCU はリセット状態となります。                                                                                                                |
|             | PUP                                 | 入力  | 抵抗を介して VCC2 に接続してください。                                                                                                                                     |
| CAC         | CACREF                              | 入力  | 測定基準クロックの入力端子                                                                                                                                              |
| オンチップエミュレータ | TMS                                 | 入力  | オンチップエミュレータ用またはバウンダリスキャン用端子                                                                                                                                |
|             | TDI                                 | 入力  |                                                                                                                                                            |
|             | TCK                                 | 入力  |                                                                                                                                                            |
|             | TDO                                 | 出力  |                                                                                                                                                            |
|             | TCLK                                | 出力  | トレースデータと同期をとるためのクロックを出力します。                                                                                                                                |
|             | TDATA0～TDATA3                       | 出力  | トレースデータ出力                                                                                                                                                  |
|             | SWO                                 | 出力  | シリアルワイヤトレース出力端子                                                                                                                                            |
|             | SWDIO                               | 入出力 | シリアルワイヤデバッグデータの入出力端子                                                                                                                                       |
|             | SWCLK                               | 入力  | シリアルワイヤクロック端子                                                                                                                                              |
| 割り込み        | NMI                                 | 入力  | ノンマスカブル割り込み要求端子                                                                                                                                            |
|             | IRQn                                | 入力  | マスカブル割り込み要求端子                                                                                                                                              |
|             | IRQn-DS                             | 入力  | マスカブル割り込み要求端子は、ディープソフトウェアスタンバイモード時も使用できます。                                                                                                                 |

表 1.16 端子機能 (2/8)

| 機能            | 信号                                          | 入出力 | 説明                                                                                                                 |
|---------------|---------------------------------------------|-----|--------------------------------------------------------------------------------------------------------------------|
| 外部バスインターフェース  | ECLK                                        | 出力  | 外部デバイス用の外部バスクロックを出力します。                                                                                            |
|               | RD                                          | 出力  | 外部バスインターフェース空間から読み出し中であることを示すストローブ信号、アクティブ Low                                                                     |
|               | WR                                          | 出力  | 1ライトストローブモード時、外部バスインターフェース空間に書き込み中であることを示すストローブ信号、アクティブ Low                                                        |
|               | WRn                                         | 出力  | バイトストローブモード時、外部バスインターフェース空間に書き込み中で、データバス端子 (D07～D00, D15～D08, D23～D16, D31～D24) のいずれかが有効であることを示すストローブ信号、アクティブ Low  |
|               | BCn                                         | 出力  | 1ライトストローブモード時、外部バスインターフェース空間にアクセス中で、データバス端子 (D07～D00, D15～D08, D23～D16, D31～D24) のいずれかが有効であることを示すストローブ信号、アクティブ Low |
|               | ALE                                         | 出力  | アドレス／データマルチプレクスバス選択時のアドレスラッチ信号                                                                                     |
|               | WAIT                                        | 入力  | 外部空間をアクセスするときのウェイト要求信号用の入力端子、アクティブ Low                                                                             |
|               | CSn                                         | 出力  | CS 領域選択信号、アクティブ Low                                                                                                |
|               | A00～A23                                     | 出力  | アドレスバス                                                                                                             |
|               | D00～D31                                     | 入出力 | データバス                                                                                                              |
| SDRAM インタフェース | A00/D00～A15/D15                             | 入出力 | アドレス／データマルチプレクスバス                                                                                                  |
|               | SDCLK                                       | 出力  | SDRAM 専用クロックを出力します。                                                                                                |
|               | CKE                                         | 出力  | SDRAM クロックイネーブル信号                                                                                                  |
|               | SDCS                                        | 出力  | SDRAM のチップ選択信号、アクティブ Low                                                                                           |
|               | RAS                                         | 出力  | SDRAM Low アドレスストローブ信号、アクティブ Low                                                                                    |
|               | CAS                                         | 出力  | SDRAM 列アドレスストローブ信号、アクティブ Low                                                                                       |
|               | WE                                          | 出力  | SDRAM 書き込みイネーブル信号、アクティブ Low                                                                                        |
|               | DQMn                                        | 出力  | SDRAM 入出力データマスクイネーブル信号 (DQ07～DQ00, DQ15～DQ08, DQ23～DQ16, DQ31～DQ24)                                                |
|               | A00～A16                                     | 出力  | アドレスバス                                                                                                             |
|               | DQ00～DQ31                                   | 入出力 | データバス                                                                                                              |
| GPT           | GTETRGA,<br>GTETRGB,<br>GTETRGC,<br>GTETRGD | 入力  | 外部トリガ入力端子                                                                                                          |
|               | GTIOCnA,<br>GTIOCnB                         | 入出力 | インプットキャプチャ、アウトプットコンペア、または PWM 出力端子                                                                                 |
|               | GTADSM0,<br>GTADSM1                         | 出力  | A/D 変換開始要求モニタリング出力端子                                                                                               |
|               | GTCPPOn                                     | 出力  | PWM 同期トグル出力                                                                                                        |
|               | GTIU                                        | 入力  | ホールセンサ入力端子 U                                                                                                       |
|               | GTIV                                        | 入力  | ホールセンサ入力端子 V                                                                                                       |
|               | GTIW                                        | 入力  | ホールセンサ入力端子 W                                                                                                       |
|               | GTOUUP                                      | 出力  | BLDC モーター制御用 3 相 PWM 出力 (正相 U 相)                                                                                   |
|               | GTOULO                                      | 出力  | BLDC モーター制御用 3 相 PWM 出力 (逆相 U 相)                                                                                   |
|               | GTOVUP                                      | 出力  | BLDC モーター制御用 3 相 PWM 出力 (正相 V 相)                                                                                   |
|               | GTOVLO                                      | 出力  | BLDC モーター制御用 3 相 PWM 出力 (逆相 V 相)                                                                                   |
|               | GTOWUP                                      | 出力  | BLDC モーター制御用 3 相 PWM 出力 (正相 W 相)                                                                                   |
|               | GTOWLO                                      | 出力  | BLDC モーター制御用 3 相 PWM 出力 (逆相 W 相)                                                                                   |

表 1.16 端子機能 (3/8)

| 機能   | 信号                                 | 入出力 | 説明                                                |
|------|------------------------------------|-----|---------------------------------------------------|
| AGT  | AGTEEn                             | 入力  | 外部イベント入力AIネーブル信号                                  |
|      | AGTIOn                             | 入出力 | 外部イベント入力およびパルス出力端子                                |
|      | AGTOn                              | 出力  | パルス出力端子                                           |
|      | AGTOAn                             | 出力  | アウトプットコンペアマッチ A 出力端子                              |
|      | AGTOBn                             | 出力  | アウトプットコンペアマッチ B 出力端子                              |
| ULPT | ULPTEEn                            | 入力  | 外部カウント制御入力                                        |
|      | ULPTEVIn                           | 入力  | 外部イベント入力                                          |
|      | ULPTEEn-DS                         | 入力  | 外部カウント制御入力はディープソフトウェアスタンバイモード 1 時も使用できます。         |
|      | ULPTEVIn-DS                        | 入力  | 外部イベント入力はディープソフトウェアスタンバイモード 1 時も使用できます。           |
|      | ULPTOn                             | 出力  | パルス出力                                             |
|      | ULPTOAn                            | 出力  | アウトプットコンペアマッチ A 出力                                |
|      | ULPTOBn                            | 出力  | アウトプットコンペアマッチ B 出力                                |
|      | ULPTOn-DS                          | 出力  | パルス出力はディープソフトウェアスタンバイモード 1 時も使用できます。              |
|      | ULPTOAn-DS                         | 出力  | アウトプットコンペアマッチ A 出力はディープソフトウェアスタンバイモード 1 時も使用できます。 |
|      | ULPTOBn-DS                         | 出力  | アウトプットコンペアマッチ B 出力はディープソフトウェアスタンバイモード 1 時も使用できます。 |
| RTC  | RTCOUT                             | 出力  | 1 Hz または 64 Hz のクロック出力端子                          |
|      | RTClCn                             | 入力  | 時間キャプチャイベント入力端子                                   |
| SCI  | SCKn                               | 入出力 | クロック用の入出力端子（クロック同期式モード）                           |
|      | RXDn                               | 入力  | 受信データ用の入力端子（調歩同期式モード／クロック同期式モード）                  |
|      | TXDn                               | 出力  | 送信データ用の出力端子（調歩同期式モード／クロック同期式モード）                  |
|      | CTS <sub>n</sub> _RTS <sub>n</sub> | 入出力 | 送受信の開始制御用の入出力端子（調歩同期式モード／クロック同期式モード）、アクティブ Low    |
|      | CTS <sub>n</sub>                   | 入力  | 送信の開始用の入力端子                                       |
|      | DEn                                | 出力  | RS-485 用のドライバイネーブル信号                              |
|      | SCLn                               | 入出力 | IIC クロック用の入出力端子（簡易 IIC モード）                       |
|      | SDAn                               | 入出力 | IIC データ用の入出力端子（簡易 IIC モード）                        |
|      | SCKn                               | 入出力 | クロック用の入出力端子（簡易 SPI モード）                           |
|      | MISOn                              | 入出力 | データのスレーブ送信用の入出力端子（簡易 SPI モード）                     |
|      | MOSIn                              | 入出力 | データのマスタ送信用の入出力端子（簡易 SPI モード）                      |
|      | SSn                                | 入力  | チップセレクト入力端子（簡易 SPI モード）、アクティブ Low                 |
| IIC  | SCLn                               | 入出力 | クロック用の入出力端子                                       |
|      | SDAn                               | 入出力 | データ用の入出力端子                                        |
| I3C  | I3C_SCL0                           | 入出力 | クロック用の入出力端子                                       |
|      | I3C_SDA0                           | 入出力 | データ用の入出力端子                                        |
| SPI  | RSPCKA,<br>RSPCKB                  | 入出力 | クロック入出力端子                                         |
|      | MOSIA, MOSIB                       | 入出力 | マスタからの出力データ用の入出力端子                                |
|      | MISOA, MISOB                       | 入出力 | スレーブからの出力データ用の入出力端子                               |
|      | SSLA0, SSLB0                       | 入出力 | スレーブ選択用の入出力端子                                     |
|      | SSLA1～SSLA3,<br>SSLB1～SSLB3        | 出力  | スレーブ選択用の出力端子                                      |

表 1.16 端子機能 (4/8)

| 機能    | 信号                                            | 入出力 | 説明                                                                                                                   |
|-------|-----------------------------------------------|-----|----------------------------------------------------------------------------------------------------------------------|
| CANFD | CRXn                                          | 入力  | 受信データ                                                                                                                |
|       | CTXn                                          | 出力  | 送信データ                                                                                                                |
| USBFS | VCC_USB                                       | 入力  | 電源端子                                                                                                                 |
|       | VSS_USB                                       | 入力  | グランド端子                                                                                                               |
|       | USB_DP                                        | 入出力 | USB 内蔵トランシーバ D+端子。この端子は USB バスの D+端子に接続してください。                                                                       |
|       | USB_DM                                        | 入出力 | USB 内蔵トランシーバ D-端子。この端子は USB バスの D-端子に接続してください。                                                                       |
|       | USB_VBUS                                      | 入力  | USB ケーブル接続モニタ端子。USB バスの VBUS に接続してください。ファンクションコントローラ機能選択時の VBUS の接続／切断を検出できます。                                       |
|       | USB_EXICEN                                    | 出力  | 外部電源 (OTG) チップの低消費電力制御信号                                                                                             |
|       | USB_VBUSEN                                    | 出力  | 外部電源チップへの VBUS (5 V) 供給許可信号                                                                                          |
|       | USB_OVRCURA<br>,<br>USB_OVRCURB               | 入力  | これらの端子には外部過電流検出信号を接続してください。OTG 電源チップとの接続時には VBUS コンパレータ信号を接続してください。                                                  |
|       | USB_OVRCURA<br>-DS,<br>USB_OVRCURB<br>-DS     | 入力  | USBFS 用オーバーカレント端子は、ディープソフトウェアスタンバイモード 1 時も使用できます。これらの端子には外部過電流検出信号を接続してください。OTG 電源チップとの接続時には VBUS コンパレータ信号を接続してください。 |
|       | USB_ID                                        | 入力  | OTG 動作時に MicroAB コネクタの ID 入力信号を接続してください。                                                                             |
| USBHS | VCC_USBHS                                     | 入力  | 電源端子                                                                                                                 |
|       | VSS1_USBHS,<br>VSS2_USBHS                     | 入力  | グランド端子                                                                                                               |
|       | AVCC_USBHS                                    | 入力  | アナログ電源                                                                                                               |
|       | USBHS_RREF                                    | 入出力 | USBHS 用の基準電流源端子。2.2 kΩ (±1%) の抵抗を介して AVSS_USBHS 端子に接続してください。                                                         |
|       | USBHS_DP                                      | 入出力 | USB バスの D+データラインの入出力端子                                                                                               |
|       | USBHS_DM                                      | 入出力 | USB バスの D-データラインの入出力端子                                                                                               |
|       | USBHS_EXICEN                                  | 出力  | OTG 電源 IC に接続してください。                                                                                                 |
|       | USBHS_ID                                      | 入力  | OTG 電源 IC に接続してください。                                                                                                 |
|       | USBHS_VBUSE<br>N                              | 出力  | USBHS 用の VBUS 電源イネーブル端子                                                                                              |
|       | USBHS_OVRCU<br>RA,<br>USBHS_OVRCU<br>RB       | 入力  | USBHS 用オーバーカレント端子                                                                                                    |
|       | USBHS_OVRCU<br>RA-DS,<br>USBHS_OVRCU<br>RB-DS | 入力  | USBHS 用オーバーカレント端子は、ディープソフトウェアスタンバイモード 1 時も使用できます。                                                                    |
|       | USBHS_VBUS                                    | 入力  | USB ケーブル接続モニタ入力端子                                                                                                    |

表 1.16 端子機能 (5/8)

| 機能       | 信号                                            | 入出力 | 説明                                 |
|----------|-----------------------------------------------|-----|------------------------------------|
| OSPI     | OM_n_SCLK                                     | 出力  | クロック出力 (OCTACLK の 2 分周)            |
|          | OM_n_SCLKN                                    | 出力  | 反転クロック出力 (OCTACLK の 2 分周)          |
|          | OM_n_CSn                                      | 出力  | OctaFlash デバイス用チップセレクト信号、アクティブ Low |
|          | OM_n_DQS                                      | 入出力 | 読み出しデータストローブ/書き込みデータマスク信号          |
|          | OM_n_SIOn                                     | 入出力 | データ入出力                             |
|          | OM_n_RESET                                    | 出力  | 両スレーブデバイス用のリセット信号、アクティブ Low        |
|          | OM_n_ECSINT1                                  | 入力  | スレーブ 1 のエラー訂正状態と割り込み               |
|          | OM_n_RSTO1                                    | 入力  | スレーブ 1 のスレーブリセット状態                 |
|          | OM_n_WP1                                      | 出力  | スレーブ 1 の書き込み保護、アクティブ Low           |
| SSIE     | SSIBCK0,<br>SSIBCK1                           | 入出力 | SSIE シリアルビットクロック端子                 |
|          | SSILRCK0/<br>SSIIFS0,<br>SSILRCK1/<br>SSIIFS1 | 入出力 | LR クロック／フレーム同期端子                   |
|          | SSITXDO                                       | 出力  | シリアルデータ出力端子                        |
|          | SSIRXD0                                       | 入力  | シリアルデータ入力端子                        |
|          | SSIDATA1                                      | 入出力 | シリアルデータ入出力端子                       |
|          | AUDIO_CLK                                     | 入力  | オーディオ用の外部クロック端子 (入力オーバーサンプリングクロック) |
| SDHI/MMC | SDnCLK                                        | 出力  | SD クロック出力端子                        |
|          | SDnCMD                                        | 入出力 | コマンド出力端子および応答入力信号端子                |
|          | SDnDAT0～<br>SDnDAT7                           | 入出力 | SD/MMC データバス端子                     |
|          | SDnCD                                         | 入力  | SD カード検出端子                         |
|          | SDnWP                                         | 入力  | SD 書き込み保護信号                        |

表 1.16 端子機能 (6/8)

| 機能                          | 信号                                    | 入出力         | 説明                                     |
|-----------------------------|---------------------------------------|-------------|----------------------------------------|
| ESWM                        | ETn_GTX_CLK                           | 出力          | 1000 Mb/s の送信クロック                      |
|                             | ETn_TX_CLK                            | 入力          | 100 Mb/s、10 Mb/s の送信クロック               |
|                             | ETn_RX_CLK                            | 入力          | 受信クロック                                 |
|                             | ETn_TX_EN                             | 出力          | 送信許可                                   |
|                             | ETn_TXD0～<br>ETn_TXD7                 | 出力          | 送信データ                                  |
|                             | ETn_TX_ER                             | 出力          | 送信コーディングエラー                            |
|                             | ETn_RX_DV                             | 入力          | 受信データ有効                                |
|                             | ETn_RXD0～<br>ETn_RXD7                 | 入力          | 受信データ                                  |
|                             | ETn_RX_ER                             | 入力          | 受信エラー                                  |
|                             | ETn_MDC                               | 出力          | 管理データクロック                              |
|                             | ETn_MDIO                              | 入出力         | 管理データ入出力                               |
|                             | RGMIIIn_TXC                           | 出力          | 送信クロック                                 |
|                             | RGMIIIn_RXC                           | 入力          | 受信クロック                                 |
|                             | RGMIIIn_TX_CTL                        | 出力          | 送信制御                                   |
|                             | RGMIIIn_RXD0～<br>RGMIIIn_RXD3         | 出力          | 送信データ                                  |
|                             | RGMIIIn_RX_CTL                        | 入力          | 受信制御                                   |
|                             | RGMIIIn_RXD0～<br>RGMIIIn_RXD3         | 入力          | 受信データ                                  |
|                             | RMIIn_REF50CK                         | 入力          | 同期クロック参照                               |
|                             | RMIIn_TX_EN                           | 出力          | 送信許可                                   |
|                             | RMIIn_RXD0～<br>RMIIn_RXD1             | 出力          | 送信データ                                  |
|                             | RMIIn_CRS_DV                          | 入力          | キャリア感知／受信データ有効                         |
|                             | RMIIn_RXD0～<br>RMIIn_RXD1             | 入力          | 受信データ                                  |
|                             | RMIIn_RX_ER                           | 入力          | 受信エラー                                  |
|                             | ETn_LINKSTA                           | 入力          | PHY リンク状態                              |
|                             | ETn_INT                               | 入力          | PHY 割り込み                               |
|                             | ETn_WOL                               | 出力          | Wake-on-LAN。Magic Packet が受信されたことを示す信号 |
|                             | GPTP_CAPTUR<br>En                     | 入力          | メディアロックキャプチャ入力                         |
|                             | GPTP_MATCHn                           | 出力          | メディアロッククリカバリ出力                         |
|                             | GPTP_PPSn                             | 出力          | PPS 信号                                 |
|                             | GPTP_PTPOUT<br>0～<br>GPTP_PTPOUT<br>3 | 出力          | PTP パルスジェネレータ信号                        |
| ET_TAS_STA0～<br>ET_TAS_STA3 | 出力                                    | TAS 状態監視    |                                        |
| ETHPHYCLK                   | 出力                                    | PHY 用クロック出力 |                                        |

表 1.16 端子機能 (7/8)

| 機能      | 信号                    | 入出力 | 説明                                                                                              |
|---------|-----------------------|-----|-------------------------------------------------------------------------------------------------|
| PDMIF   | PDMCLK0～PDMCLK2       | 出力  | クロック出力端子                                                                                        |
|         | PDMDAT0～PDMDAT2       | 入力  | データ入力端子                                                                                         |
| アナログ電源  | AVCC0                 | 入力  | アナログ電圧源端子。それぞれのモジュールのアナログ電源端子として使用されます。                                                         |
|         | AVSS0                 | 入力  | アナロググランド端子。それぞれのモジュールのアナロググランド端子として使用されます。この端子には VSS 端子と同じ電圧を供給してください。                          |
|         | VREFH                 | 入力  | ADC16H (ユニット 1) と D/A コンバータ用のアナログ基準電圧端子。ADC16H (ユニット 1) および D/A コンバータを使用しない場合は AVCC0 に接続してください。 |
|         | VREFL                 | 入力  | ADC16H および D/A コンバータのアナログ基準グランド端子。ADC16H (ユニット 1) および D/A コンバータを使用しない場合は AVSS0 に接続してください。       |
|         | VREFH0                | 入力  | ADC16H (ユニット 0) 用のアナログ基準電圧端子。ADC16H (ユニット 0) を使用しない場合は AVCC0 に接続してください。                         |
|         | VREFL0                | 入力  | ADC16H 用のアナログ基準グランド端子。ADC16H (ユニット 0) を使用しない場合は AVSS0 に接続してください。                                |
| ADC16H  | ANxxx                 | 入力  | A/D コンバータで処理されるアナログ信号用の入力端子。                                                                    |
|         | ADTRGm                | 入力  | A/D 変換を開始する外部トリガ信号用の入力端子、アクティブ Low                                                              |
|         | ADSTm                 | 出力  | AD 変換開始                                                                                         |
|         | ADmFLAG1              | 出力  | AD 変換終了                                                                                         |
|         | ADSYNC                | 出力  | ユニット間の同期信号                                                                                      |
| DAC12   | DA <sub>n</sub>       | 出力  | D/A コンバータで処理されるアナログ信号用の出力端子。                                                                    |
| ACMPHS  | VCOUT                 | 出力  | コンパレータ出力端子                                                                                      |
|         | IVREFn                | 入力  | コンパレータ用基準電圧入力端子                                                                                 |
|         | IVCPn                 | 入力  | コンパレータ用アナログ電圧入力端子                                                                               |
| I/O ポート | Pmn                   | 入出力 | 汎用入出力端子 (m : ポート番号、n : ピン番号)                                                                    |
|         | P200                  | 入力  | 汎用入力端子                                                                                          |
| GLCDC   | LCD_DATA23～LCD_DATA00 | 出力  | パネル用のデータ出力端子                                                                                    |
|         | LCD_TCON3～LCD_TCON0   | 出力  | パネルタイミング調整用の出力端子                                                                                |
|         | LCD_CLK               | 出力  | パネルクロック出力端子                                                                                     |
|         | LCD_EXTCLK            | 入力  | パネルクロックソース入力端子                                                                                  |
| MIPI    | VCC18_MIPI            | 入力  | 電源端子                                                                                            |
|         | AVCC_MIPI             | 入力  | アナログ電源                                                                                          |
|         | VSS_MIPI              | 入力  | グランド端子                                                                                          |
|         | MIPI_CL_P             | 出力  | DSI/CSI クロックレーン正端子                                                                              |
|         | MIPI_CL_N             | 出力  | DSI/CSI クロックレーン負端子                                                                              |
|         | MIPI_DL0_P            | 入出力 | DSI/CSI データレーン 0 正端子                                                                            |
|         | MIPI_DL0_N            | 入出力 | DSI/CSI データレーン 0 負端子                                                                            |
|         | MIPI_DL1_P            | 出力  | DSI/CSI データレーン 1 正端子                                                                            |
|         | MIPI_DL1_N            | 出力  | DSI/CSI データレーン 1 負端子                                                                            |
|         | DSI_TE                | 入力  | DSI テアリング効果端子                                                                                   |

表 1.16 端子機能 (8/8)

| 機能  | 信号                 | 入出力 | 説明          |
|-----|--------------------|-----|-------------|
| CEU | VIO_D15～<br>VIO_D0 | 入力  | CEU データバス端子 |
|     | VIO_CLK            | 入力  | CEU クロック端子  |
|     | VIO_VD             | 入力  | CEU 垂直同期端子  |
|     | VIO_HD             | 入力  | CEU 水平同期端子  |
|     | VIO_FLD            | 入力  | フィールド信号端子   |

## 1.6 ピン配置図

以下にピン配置図（上面図）を示します。

|   | 1           | 2          | 3           | 4          | 5    | 6                      | 7            | 8          | 9            | 10           | 11           | 12         | 13   | 14         | 15                  | 16                  | 17                      |   |
|---|-------------|------------|-------------|------------|------|------------------------|--------------|------------|--------------|--------------|--------------|------------|------|------------|---------------------|---------------------|-------------------------|---|
| A | P609        | P113       | P115        | P112       | P302 | P915                   | VLO          | VLO        | VSS_D<br>CDC | VCC_D<br>CDC | VCC_D<br>CDC | P309       | P906 | P905       | P907                | P904                | P207                    | A |
| B | P813        | PA12       | P114        | PA11       | P300 | P303                   | VLO          | VLO        | VSS_D<br>CDC | VCC_D<br>CDC | VCC_D<br>CDC | P311       | P908 | P909       | P206                | PD01                | PD02                    | B |
| C | PA06        | P613       | PA13        | P301       | P200 | P210/T<br>MS/S<br>WDIO | P208/T<br>DI | P110       | P308         | P305         | P307         | P911       | P312 | PD04       | PD03                | PD05                | PD06                    | C |
| D | PA04        | P611       | P610        | PA14       | RES  | P211/T<br>CK/S<br>WCLK | P109         | P108       | P903         | P304         | P306         | P912       | PB04 | PB07       | PB05                | PB03                | PB01                    | D |
| E | PA15        | P615       | P614        | P612       | P914 | P201/<br>MD            | P209/T<br>DO | P111       | P902         | P310         | P910         | P913       | PB02 | PB06       | PD07                | PB00                | P706                    | E |
| F | PA02        | PA10       | PA08        | PA09       | PC14 | VCC_0<br>8             | VSS_0<br>8   | VSS3       | VCL3         | VSS_0<br>7   | VCC_0<br>7   | P700       | P702 | P406       | P701                | P707                | P705                    | F |
| G | PA00        | PA03       | PA05        | PA07       | PC12 | VCC_0<br>9             | VSS_0<br>9   | VSS4       | VCL4         | VSS_0<br>6   | VCC_0<br>6   | P405       | P704 | P703       | VSS_0<br>3          | VCC_0<br>5          | VSS_0<br>5              | G |
| H | P504        | P503       | P505        | PA01       | PC11 | VCC_1<br>0             | VSS_1<br>0   | VSS7       | VCL5         | VSS5         | VCC_0<br>4   | VSS_0<br>4 | P403 | VCC_0<br>3 | VCC_U<br>SBHS       | USBH<br>S_DP        | USBH<br>S_DM            | H |
| J | P506        | P507       | P508        | P509       | PC13 | VCC2_11                | VSS_1<br>1   | VCL7       | VCL6         | VSS6         | VCL2         | VSS2       | P404 | VSS_0<br>2 | USBH<br>S_RRE<br>F  | VSS2_1<br>USBH<br>S | VSS1_1<br>USBH<br>S     | J |
| K | PC15        | P608       | P510        | PD00       | PC07 | VSS_1<br>2             | VSS9         | VCL9       | VCL8         | VSS8         | VCL1         | VSS1       | P410 | VCC_0<br>2 | AVCC_1<br>USBH<br>S | P213/X<br>TAL       | P212/E<br>XTAL          | K |
| L | PC03        | PC02       | PC04        | PC09       | PC05 | VCC2_12                | VSS_1<br>4   | VSS_1<br>5 | VSS10        | VCL10        | VCL0         | VSS0       | P414 | P402       | VCC_0<br>1          | P214/X<br>COUT      | P215/X<br>CIN/EX<br>CIN | L |
| M | PC00        | P607       | PC01        | PC08       | PC10 | P104                   | VCC2_14      | VCC2_15    | P810         | VSS11        | VCL11        | P412       | P710 | P411       | P408                | VBATT               | VSS_0<br>1              | M |
| N | P605        | P604       | P606        | PC06       | P107 | P106                   | P105         | P811       | P013         | P011         | P807         | P708       | P712 | P714       | P711                | P713                | P401                    | N |
| P | P603        | P602       | P600        | P601       | P102 | P801                   | P803         | P812       | P012         | P010         | P009         | P805       | P512 | P413       | P515                | P709                | P400                    | P |
| R | VCC2_13     | VCC18_MIPI | VSS_MIPI    | P103       | P101 | P802                   | P804         | P501       | AVCC0        | AVSS0        | P005         | P003       | P513 | P514       | P415                | P409                | P407                    | R |
| T | MIPI_D_L0_P | MIPI_C_L_P | MIPI_D_L1_P | AVCC_MIPI  | P809 | P800                   | P502         | P014       | VREFL0       | P004         | P007         | P001       | P806 | P715       | P815/U<br>SB_D_M    | VSS_U<br>SB         | T                       |   |
| U | MIPI_D_L0_N | MIPI_C_L_N | MIPI_D_L1_N | VSS_1<br>3 | P808 | P100                   | P500         | P015       | VREF_H       | VREF_H0      | P008         | P006       | P000 | P002       | P511                | P814/U<br>SB_DP     | VCC_U<br>SB             | U |

図 1.3 289 ピン BGA のピン配置

|   | 1           | 2    | 3    | 4          | 5    | 6                      | 7            | 8           | 9            | 10           | 11           | 12         | 13   | 14         | 15                  | 16                 | 17                      |   |
|---|-------------|------|------|------------|------|------------------------|--------------|-------------|--------------|--------------|--------------|------------|------|------------|---------------------|--------------------|-------------------------|---|
| A | P609        | P113 | P115 | P112       | P302 | P915                   | VLO          | VLO         | VSS_D<br>CDC | VCC_D<br>CDC | VCC_D<br>CDC | P309       | P906 | P905       | P907                | P904               | P207                    | A |
| B | P813        | PA12 | P114 | PA11       | P300 | P303                   | VLO          | VLO         | VSS_D<br>CDC | VCC_D<br>CDC | VCC_D<br>CDC | P311       | P908 | P909       | P206                | PD01               | PD02                    | B |
| C | PA06        | P613 | PA13 | P301       | P200 | P210/T<br>MS/S<br>WDIO | P208/T<br>DI | P110        | P308         | P305         | P307         | P911       | P312 | PD04       | PD03                | PD05               | PD06                    | C |
| D | PA04        | P611 | P610 | PA14       | RES  | P211/T<br>CK/S<br>WCLK | P109         | P108        | P903         | P304         | P306         | P912       | PB04 | PB07       | PB05                | PB03               | PB01                    | D |
| E | PA15        | P615 | P614 | P612       | P914 | P201/<br>MD            | P209/T<br>DO | P111        | P902         | P310         | P910         | P913       | PB02 | PB06       | PD07                | PB00               | P706                    | E |
| F | PA02        | PA10 | PA08 | PA09       | PC14 | VCC_0<br>8             | VSS_0<br>8   | VSS3        | VCL3         | VSS_0<br>7   | VCC_0<br>7   | P700       | P702 | P406       | P701                | P707               | P705                    | F |
| G | PA00        | PA03 | PA05 | PA07       | PC12 | VCC_0<br>9             | VSS_0<br>9   | VSS4        | VCL4         | VSS_0<br>6   | VCC_0<br>6   | P405       | P704 | P703       | VSS_0<br>3          | VCC_0<br>5         | VSS_0<br>5              | G |
| H | P504        | P503 | P505 | PA01       | PC11 | VCC_1<br>0             | VSS_1<br>0   | VSS7        | VCL5         | VSS5         | VCC_0<br>4   | VSS_0<br>4 | P403 | VCC_0<br>3 | VCC_U<br>SBHS       | USBH<br>S_DP       | USBH<br>S_DM            | H |
| J | P506        | P507 | P508 | P509       | PC13 | VCC2_<br>11            | VSS_1<br>1   | VCL7        | VCL6         | VSS6         | VCL2         | VSS2       | P404 | VSS_0<br>2 | USBH<br>S_RRE<br>F  | VSS2_<br>USBH<br>S | VSS1_<br>USBH<br>S      | J |
| K | PC15        | P608 | P510 | PD00       | PC07 | VSS_1<br>2             | VSS9         | VCL9        | VCL8         | VSS8         | VCL1         | VSS1       | P410 | VCC_0<br>2 | AVCC_<br>USBH<br>S  | P213/X<br>TAL      | P212/E<br>XTAL          | K |
| L | PC03        | PC02 | PC04 | PC09       | PC05 | VCC2_<br>12            | VSS_1<br>4   | VSS_1<br>5  | VSS10        | VCL10        | VCL0         | VSS0       | P414 | P402       | VCC_0<br>1          | P214/X<br>COUT     | P215/X<br>CIN/EX<br>CIN | L |
| M | PC00        | P607 | PC01 | PC08       | PC10 | P104                   | VCC2_<br>14  | VCC2_<br>15 | P810         | VSS11        | VCL11        | P412       | P710 | P411       | P408                | VBATT              | VSS_0<br>1              | M |
| N | P605        | P604 | P606 | PC06       | P107 | P106                   | P105         | P811        | P013         | P011         | P807         | P708       | P712 | P714       | P711                | P713               | P401                    | N |
| P | P603        | P602 | P600 | P601       | P102 | P801                   | P803         | P812        | P012         | P010         | P009         | P805       | P512 | P413       | P515                | P709               | P400                    | P |
| R | VCC2_<br>13 | P315 | P900 | P103       | P101 | P802                   | P804         | P501        | AVCC0        | AVSS0        | P005         | P003       | P513 | P514       | P415                | P409               | P407                    | R |
| T | P205        | P203 | P313 | P901       | P809 | P800                   | P502         | P014        | VREFL<br>0   | P004         | P007         | P001       | P806 | P715       | P815/U<br>SB_D<br>M | VSS_U<br>SB        | T                       |   |
| U | P204        | P202 | P314 | VSS_1<br>3 | P808 | P100                   | P500         | P015        | VREF<br>H    | VREF<br>H0   | P008         | P006       | P000 | P002       | P511                | P814/U<br>SB_DP    | VCC_U<br>SB             | U |
|   | 1           | 2    | 3    | 4          | 5    | 6                      | 7            | 8           | 9            | 10           | 11           | 12         | 13   | 14         | 15                  | 16                 | 17                      |   |

図 1.4 BGA 289 ピンのピン配置 (MIPI なし)

|   | 1              | 2              | 3              | 4             | 5           | 6            | 7                      | 8                      | 9            | 10           | 11   | 12         | 13                  | 14                | 15                      |   |
|---|----------------|----------------|----------------|---------------|-------------|--------------|------------------------|------------------------|--------------|--------------|------|------------|---------------------|-------------------|-------------------------|---|
| A | NC             | PA11           | P114           | P112          | P300        | VLO          | VLO                    | VSS_D<br>CDC           | VCC_D<br>CDC | VCC_D<br>CDC | P309 | P312       | P908                | P905              | P206                    | A |
| B | P610           | PA12           | P115           | P113          | P302        | VLO          | VLO                    | VSS_D<br>CDC           | VCC_D<br>CDC | VCC_D<br>CDC | P311 | P310       | P906                | P907              | P909                    | B |
| C | P612           | P611           | PA13           | P609          | P301        | RES          | P210/T<br>MS/S<br>WDIO | P211/T<br>CK/S<br>WCLK | P304         | P306         | P305 | P307       | PB03                | PB00              | PB01                    | C |
| D | P615           | P613           | P614           | PA14          | P200        | P208/T<br>DI | P201/<br>MD            | P209/T<br>DO           | P902         | P308         | PB02 | PB04       | P705                | P707              | P706                    | D |
| E | PA15           | PA08           | P813           | PA09          | VCC_0<br>8  | VSS_0<br>8   | VSS5                   | VCL5                   | VSS_0<br>7   | VCC_0<br>7   | P405 | P702       | P704                | P406              | P701                    | E |
| F | PA06           | PA10           | PA05           | PA07          | VCC_0<br>9  | VSS_0<br>9   | VSS6                   | VCL6                   | VCL4         | VSS4         | P700 | P703       | VSS_0<br>3          | VCC_0<br>5        | VSS_0<br>5              | F |
| G | PA04           | PA02           | PA01           | PA03          | VCC_1<br>0  | VSS_1<br>0   | VSS7                   | VCL7                   | VCL3         | VSS3         | P404 | VCC_0<br>3 | VCC_U<br>SBHS       | USBH<br>S_DP      | USBH<br>S_DM            | G |
| H | PA00           | P504           | P503           | P505          | PC14        | VSS_1<br>5   | VSS8                   | VCL8                   | VCL2         | VSS2         | P403 | VSS_0<br>2 | USBH<br>S_RRE<br>F  | VSS2<br>USBH<br>S | VSS1<br>USBH<br>S       | H |
| J | P506           | P510           | P507           | P508          | PC12        | VCC2_<br>15  | VSS9                   | VCL9                   | VCL1         | VSS1         | P402 | VCC_0<br>2 | AVCC_<br>USBH<br>S  | P213/X<br>TAL     | P212/E<br>XTAL          | J |
| K | PC15           | P608           | PD00           | P509          | VCC2_<br>14 | VSS_1<br>4   | VSS10                  | VCL10                  | VCL0         | VSS0         | P410 | P407       | VCC_0<br>1          | P214/X<br>COUT    | P215/X<br>CIN/EX<br>CIN | K |
| L | PC13           | P604           | P603           | P107          | P106        | P104         | P105                   | VSS11                  | VCL11        | P409         | P414 | P408       | P415                | VBATT             | VSS_0<br>1              | L |
| M | PC11           | P602           | P600           | P601          | P102        | P801         | P803                   | P009                   | P007         | P708         | P411 | P710       | P709                | P711              | P401                    | M |
| N | VCC2_<br>12    | VCC18<br>_MIPI | VSS_<br>MIPI   | P103          | P101        | P802         | P804                   | AVCC0                  | AVSS0        | P005         | P001 | P712       | P714                | P713              | P400                    | N |
| P | MIPI_D<br>L0_P | MIPI_C<br>L_P  | MIPI_D<br>L1_P | AVCC_<br>MIPI | P809        | P800         | P015                   | VREFL<br>0             | P006         | P002         | P003 | P512       | P815/U<br>SB_D<br>M | VSS_U<br>SB       |                         | P |
| R | MIPI_D<br>L0_N | MIPI_C<br>L_N  | MIPI_D<br>L1_N | VSS_1<br>2    | P808        | P100         | P014                   | VREF<br>H              | VREF<br>H0   | P008         | P004 | P000       | P511                | P814/U<br>SB_DP   | VCC_U<br>SB             | R |
|   | 1              | 2              | 3              | 4             | 5           | 6            | 7                      | 8                      | 9            | 10           | 11   | 12         | 13                  | 14                | 15                      |   |

図 1.5 224 ピン BGA のピン配置

|   | 1           | 2    | 3          | 4           | 5           | 6            | 7                      | 8                      | 9            | 10           | 11   | 12         | 13                  | 14              | 15                      |   |
|---|-------------|------|------------|-------------|-------------|--------------|------------------------|------------------------|--------------|--------------|------|------------|---------------------|-----------------|-------------------------|---|
| A | NC          | PA11 | P114       | P112        | P300        | VLO          | VLO                    | VSS_D<br>CDC           | VCC_D<br>CDC | VCC_D<br>CDC | P309 | P312       | P908                | P905            | P206                    | A |
| B | P610        | PA12 | P115       | P113        | P302        | VLO          | VLO                    | VSS_D<br>CDC           | VCC_D<br>CDC | VCC_D<br>CDC | P311 | P310       | P906                | P907            | P909                    | B |
| C | P612        | P611 | PA13       | P609        | P301        | RES          | P210/T<br>MS/S<br>WDIO | P211/T<br>CK/S<br>WCLK | P304         | P306         | P305 | P307       | PB03                | PB00            | PB01                    | C |
| D | P615        | P613 | P614       | PA14        | P200        | P208/T<br>DI | P201/<br>MD            | P209/T<br>DO           | P902         | P308         | PB02 | PB04       | P705                | P707            | P706                    | D |
| E | PA15        | PA08 | P813       | PA09        | VCC_0<br>8  | VSS_0<br>8   | VSS5                   | VCL5                   | VSS_0<br>7   | VCC_0<br>7   | P405 | P702       | P704                | P406            | P701                    | E |
| F | PA06        | PA10 | PA05       | PA07        | VCC_0<br>9  | VSS_0<br>9   | VSS6                   | VCL6                   | VCL4         | VSS4         | P700 | P703       | VSS_0<br>3          | VCC_0<br>5      | VSS_0<br>5              | F |
| G | PA04        | PA02 | PA01       | PA03        | VCC_1<br>0  | VSS_1<br>0   | VSS7                   | VCL7                   | VCL3         | VSS3         | P404 | VCC_0<br>3 | VCC_U<br>SBHS       | USBH<br>S_DP    | USBH<br>S_DM            | G |
| H | PA00        | P504 | P503       | P505        | PC14        | VSS_1<br>5   | VSS8                   | VCL8                   | VCL2         | VSS2         | P403 | VSS_0<br>2 | USBH<br>S_RRE<br>F  | USBH<br>S       | VSS1_<br>USBH<br>S      | H |
| J | P506        | P510 | P507       | P508        | PC12        | VCC2_<br>15  | VSS9                   | VCL9                   | VCL1         | VSS1         | P402 | VCC_0<br>2 | AVCC_<br>USBH<br>S  | P213/X<br>TAL   | P212/E<br>XTAL          | J |
| K | PC15        | P608 | PD00       | P509        | VCC2_<br>14 | VSS_1<br>4   | VSS10                  | VCL10                  | VCL0         | VSS0         | P410 | P407       | VCC_0<br>1          | P214/X<br>COUT  | P215/X<br>CIN/EX<br>CIN | K |
| L | PC13        | P604 | P603       | P107        | P106        | P104         | P105                   | VSS11                  | VCL11        | P409         | P414 | P408       | P415                | VBATT           | VSS_0<br>1              | L |
| M | PC11        | P602 | P600       | P601        | P102        | P801         | P803                   | P009                   | P007         | P708         | P411 | P710       | P709                | P711            | P401                    | M |
| N | VCC2_<br>12 | P315 | VSS_1<br>3 | P103        | P101        | P802         | P804                   | AVCC0                  | AVSS0        | P005         | P001 | P712       | P714                | P713            | P400                    | N |
| P | P205        | P203 | P313       | VCC2_<br>13 | P809        | P800         | P015                   | VREFL<br>0             | P006         | P002         | P003 | P512       | P815/U<br>SB_D<br>M | VSS_U<br>SB     |                         | P |
| R | P204        | P202 | P314       | VSS_1<br>2  | P808        | P100         | P014                   | VREF<br>H              | VREF<br>H0   | P008         | P004 | P000       | P511                | P814/U<br>SB_DP | VCC_U<br>SB             | R |

図 1.6 BGA 224 ピンのピン配置 (MIPI なし)

|   | 1        | 2          | 3          | 4          | 5         | 6            | 7                      | 8        | 9        | 10        | 11        | 12        | 13      | 14   | 15      | 16          | 17          | 18              |   |
|---|----------|------------|------------|------------|-----------|--------------|------------------------|----------|----------|-----------|-----------|-----------|---------|------|---------|-------------|-------------|-----------------|---|
| A | VSS      | P114       | P609       | P113       | P301      | P208/<br>TDI | P210/<br>TMS/<br>SWDIO | VLO      | VLO      | VSS_ DCDC | VCC_ DCDC | VCC_ DCDC | P309    | P906 | P905    | P907        | P207        | VSS             | A |
| B | P813     | PA12       | P115       | PA11       | P112      | P209/<br>TDO | P211/<br>TCK/<br>SWCLK | VLO      | VLO      | VSS_ DCDC | VCC_ DCDC | VCC_ DCDC | P311    | P908 | P909    | P904        | PD01        | PD02            | B |
| C | PA06     | P613       | PA13       | P300       | P302      | P200         | RES                    | P110     | P903     | P308      | P305      | P307      | P911    | P206 | PD04    | PD03        | PD05        | PD06            | C |
| D | PA04     | P611       | P610       | PA14       | P303      | P915         | P108                   | P111     | P109     | P310      | P304      | P306      | P912    | PB04 | PB07    | PB05        | PB03        | PB01            | D |
| E | PA15     | P615       | P614       | P612       | P914      | P201/<br>MD  |                        |          |          | P902      | P312      | P910      | P913    | PB02 | PB06    | PD07        | PB00        | P706            | E |
| F | PA02     | PA10       | PA08       | PA09       | PC14      |              | VCC_ 08                | VSS_ 08  | VSS3     | VCL3      | VSS_ 07   | VCC_ 07   | P700    | P702 | P406    | P701        | P707        | P705            | F |
| G | PA00     | PA03       | PA05       | PA07       | PC12      |              | VCC_ 09                | VSS_ 09  | VSS4     | VCL4      | VSS_ 06   | VCC_ 06   | P405    | P704 | P703    | VSS_ 03     | VCC_ 05     | VSS_ 05         | G |
| H | P504     | P503       | P505       | PA01       | PC11      |              | VCC_ 10                | VSS_ 10  | VSS7     | VCL5      | VSS5      | VCC_ 04   | VSS_ 04 |      | VCC_ 03 | VCC_U_S BHS | USBHS_D P   | USBHS_DM        | H |
| J | P506     | P507       | P508       | P509       | PC13      |              | VCC2_ 11               | VSS_ 11  | VCL7     | VCL6      | VSS6      | VCL2      | VSS2    |      | VSS_ 02 | USBHS_RREF  | VSS2_ USBHS | VSS1_ USBHS     | J |
| K | PC15     | P608       | P510       | PD00       | VSS       | VSS          | VSS_ 12                | VSS9     | VCL9     | VCL8      | VSS8      | VCL1      | VSS1    |      | VCC_ 02 | AVCC_USBHS  | P213/XTAL   | P212/EXTAL      | K |
| L | PC10     | VSS        | PUP        | VCC2_ 16   | VSS_ 16   |              | VCC2_ 12               | VSS_ 14  | VSS_ 15  | VSS10     | VCL10     | VCL0      | VSS0    | P403 | P404    | VCC_ 01     | P214/XCOUT  | P215/XCIN/EXCIN | L |
| M | PC09     | VSS        | VSS        | VCC2_ 17   | VSS_ 17   |              |                        | VCC2_ 14 | VCC2_ 15 |           | VSS11     | VCL11     |         | P414 | P402    | P410        | VBATT       | VSS_ 01         | M |
| N | PC08     | VSS        | VSS        | VCC2_ 18   | VSS_ 18   |              | P105                   |          |          | P810      |           |           |         | P710 | P411    | P408        | P412        | P401            | N |
| P | VSS      | VSS        | VSS        | VCC2_ 19   | VSS_ 19   | P104         | P107                   | P106     | P811     | P013      | P011      | P807      | P708    | P712 | P714    | P711        | P713        | P400            | P |
| R | P602     | VSS        | VSS        | P600       | P601      | P102         | P801                   | P803     | P812     | P012      | P010      | P009      | P805    | P512 | P413    | P515        | P709        | P407            | R |
| T | DNU      | VSS        | VCC18_MIPI | VSS_MIPI   | P103      | P101         | P802                   | P804     | P501     | AVCC0     | AVSS0     | P005      | P003    | P513 | P514    | P415        | P409        | VCC_USB         | T |
| U | VCC2_ 13 | MIPI_DL0_P | MIPI_CL_P  | MIPI_DL1_P | AVCC_MIPI | P809         | P800                   | P502     | P014     | VREFL     | VREFL_0   | P004      | P007    | P001 | P806    | P715        | P815/USB_DM | VSS_USB         | U |
| V | VSS      | MIPI_DL0_N | MIPI_CL_N  | MIPI_DL1_N | VSS_ 13   | P808         | P100                   | P500     | P015     | VREFH     | VREFH_0   | P008      | P006    | P000 | P002    | P511        | P814/USB_DP | VSS             | V |
|   | 1        | 2          | 3          | 4          | 5         | 6            | 7                      | 8        | 9        | 10        | 11        | 12        | 13      | 14   | 15      | 16          | 17          | 18              |   |

図 1.7 303 ピン BGA のピン配置

|   | 1        | 2    | 3    | 4        | 5       | 6            | 7                      | 8        | 9        | 10        | 11        | 12        | 13      | 14   | 15      | 16          | 17            | 18                |   |
|---|----------|------|------|----------|---------|--------------|------------------------|----------|----------|-----------|-----------|-----------|---------|------|---------|-------------|---------------|-------------------|---|
| A | VSS      | P114 | P609 | P113     | P301    | P208/<br>TDI | P210/<br>TMS/<br>SWDIO | VLO      | VLO      | VSS_ DCDC | VCC_ DCDC | VCC_ DCDC | P309    | P906 | P905    | P907        | P207          | VSS               | A |
| B | P813     | PA12 | P115 | PA11     | P112    | P209/<br>TDO | P211/<br>TCK/<br>SWCLK | VLO      | VLO      | VSS_ DCDC | VCC_ DCDC | VCC_ DCDC | P311    | P908 | P909    | P904        | PD01          | PD02              | B |
| C | PA06     | P613 | PA13 | P300     | P302    | P200         | RES                    | P110     | P903     | P308      | P305      | P307      | P911    | P206 | PD04    | PD03        | PD05          | PD06              | C |
| D | PA04     | P611 | P610 | PA14     | P303    | P915         | P108                   | P111     | P109     | P310      | P304      | P306      | P912    | PB04 | PB07    | PB05        | PB03          | PB01              | D |
| E | PA15     | P615 | P614 | P612     | P914    | P201/<br>MD  |                        |          |          | P902      | P312      | P910      | P913    | PB02 | PB06    | PD07        | PB00          | P706              | E |
| F | PA02     | PA10 | PA08 | PA09     | PC14    |              | VCC_ 08                | VSS_ 08  | VSS3     | VCL3      | VSS_ 07   | VCC_ 07   | P700    | P702 | P406    | P701        | P707          | P705              | F |
| G | PA00     | PA03 | PA05 | PA07     | PC12    |              | VCC_ 09                | VSS_ 09  | VSS4     | VCL4      | VSS_ 06   | VCC_ 06   | P405    | P704 | P703    | VSS_ 03     | VCC_ 05       | VSS_ 05           | G |
| H | P504     | P503 | P505 | PA01     | PC11    |              | VCC_ 10                | VSS_ 10  | VSS7     | VCL5      | VSS5      | VCC_ 04   | VSS_ 04 |      | VCC_ 03 | VCC_ USBHS  | USBHS _DP     | USBHS _DM         | H |
| J | P506     | P507 | P508 | P509     | PC13    |              | VCC2_ 11               | VSS_ 11  | VCL7     | VCL6      | VSS6      | VCL2      | VSS2    |      | VSS_ 02 | USBHS _RREF | VSS2_ USBHS   | VSS1_ USBHS       | J |
| K | PC15     | P608 | P510 | PD00     | VSS     | VSS          | VSS_ 12                | VSS9     | VCL9     | VCL8      | VSS8      | VCL1      | VSS1    |      | VCC_ 02 | AVCC_ USBHS | P213/ XTAL    | P212/ EXTAL       | K |
| L | PC10     | VSS  | PUP  | VCC2_ 16 | VSS_ 16 |              | VCC2_ 12               | VSS_ 14  | VSS_ 15  | VSS10     | VCL10     | VCL0      | VSS0    | P403 | P404    | VCC_ 01     | P214/ XCOUT   | P215/ XCIN/ EXCIN | L |
| M | PC09     | VSS  | VSS  | VCC2_ 17 | VSS_ 17 |              |                        | VCC2_ 14 | VCC2_ 15 |           | VSS11     | VCL11     |         | P414 | P402    | P410        | VBATT         | VSS_ 01           | M |
| N | PC08     | VSS  | VSS  | VCC2_ 18 | VSS_ 18 |              | P105                   |          |          | P810      |           |           |         | P710 | P411    | P408        | P412          | P401              | N |
| P | VSS      | VSS  | VSS  | VCC2_ 19 | VSS_ 19 | P104         | P107                   | P106     | P811     | P013      | P011      | P807      | P708    | P712 | P714    | P711        | P713          | P400              | P |
| R | P602     | VSS  | VSS  | P600     | P601    | P102         | P801                   | P803     | P812     | P012      | P010      | P009      | P805    | P512 | P413    | P515        | P709          | P407              | R |
| T | DNU      | VSS  | P315 | P900     | P103    | P101         | P802                   | P804     | P501     | AVCC0     | AVSS0     | P005      | P003    | P513 | P514    | P415        | P409          | VCC_ USB          | T |
| U | VCC2_ 13 | P205 | P203 | P313     | P901    | P809         | P800                   | P502     | P014     | VREFL     | VREFL 0   | P004      | P007    | P001 | P806    | P715        | P815/ USB_ DM | VSS_ USB          | U |
| V | VSS      | P204 | P202 | P314     | VSS_ 13 | P808         | P100                   | P500     | P015     | VREFH     | VREFH 0   | P008      | P006    | P000 | P002    | P511        | P814/ USB_ DP | VSS               | V |
|   | 1        | 2    | 3    | 4        | 5       | 6            | 7                      | 8        | 9        | 10        | 11        | 12        | 13      | 14   | 15      | 16          | 17            | 18                |   |

図 1.8 BGA 303 ピンのピン配置 (MIPI なし)

## 1.7 端子一覧

表 1.17 標準製品の端子一覧 (1/9)

| BGA289 | BGA289<br>(MIPIn<br>なし) | BGA224 | BGA224<br>(MIPIn<br>なし) | 電源、システム、クロック、<br>デバッグ、CAC | I/O ポー<br>ト | ExBus/<br>SDRAM | 外部割り<br>込み   | SCI/IIC/3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/<br>PDMIF | GPT/AGT/ULPT/RTC               | ADC16H/<br>DAC12/<br>ACMPHS | MIPIn/<br>GLCDC/<br>CEU      |
|--------|-------------------------|--------|-------------------------|---------------------------|-------------|-----------------|--------------|----------------------------------------------------------------------------------------------------|--------------------------------|-----------------------------|------------------------------|
| A1     | A1                      | C4     | C4                      | —                         | P609        | D7/DQ7          | IRQ29        | TXD0_C/SDA0_C/MOSI0_C/<br>MISOA_B/CTX1                                                             | GTIU/GTIOC5B/ULPTOA1-<br>DS    | AD1FLAG<br>1                | LCD_DA<br>TA6_A              |
| A2     | A2                      | B4     | B4                      | —                         | P113        | D4/DQ4          | IRQ28        | RXD0_A/SCL0_A/MISO0_A/<br>SSLA1_B/SSILRCK0_B/<br>SSIFS0_B/SD0DAT5_B                                | GTETRGB/GTIOC2A/<br>ULPTOA0-DS | ADST1                       | LCD_DA<br>TA9_A              |
| A3     | A3                      | B3     | B3                      | —                         | P115        | D6/DQ6          | IRQ31-<br>DS | CTS0_A/MOSIA_B/SSITX0_B/<br>SD0DAT7_B                                                              | GTETRGD/GTIOC5A                | AD0FLAG<br>1                | LCD_DA<br>TA7_A              |
| A4     | A4                      | A4     | A4                      | —                         | P112        | D3/DQ3          | IRQ27        | TXD0_A/SDA0_A/MOSI0_A/<br>SSLA2_B/SSIBCK0_B/<br>SD0DAT4_B                                          | GTETRGA/GTIOC3B/<br>ULPTOB0-DS | ADST0                       | LCD_DA<br>TA10_A             |
| A5     | A5                      | B5     | B5                      | —                         | P302        | D0/DQ0          | IRQ5         | RXD6_B/SCL6_B/MISO6_B/<br>SD0DAT1_B                                                                | GTOUP/GTIOC4A/<br>ULPT00-DS    | —                           | LCD_DA<br>TA13_A             |
| A6     | A6                      | —      | —                       | —                         | P915        | —               | IRQ8         | CTS6_B                                                                                             | GTIOC5A                        | —                           | LCD_DA<br>TA1_B              |
| A7     | A7                      | A6     | A6                      | VLO                       | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| A8     | A8                      | A7     | A7                      | VLO                       | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| A9     | A9                      | A8     | A8                      | VSS_DCDC                  | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| A10    | A10                     | A9     | A9                      | VCC_DCDC                  | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| A11    | A11                     | A10    | A10                     | VCC_DCDC                  | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| A12    | A12                     | A11    | A11                     | —                         | P309        | —               | IRQ25-<br>DS | CTS9_B/ET1_GTX_CLK/<br>RGMII1_TXC                                                                  | GTCPP08                        | VOUT                        | LCD_DA<br>TA15_A/<br>VIO_D10 |
| A13    | A13                     | B13    | B13                     | —                         | P906        | —               | IRQ9         | CTS6_A/USB_ID/SSILRCK1_A/<br>SSIFS1_A/ET1_RXD0/<br>RGMII1_RXD0/RMII1_RXD0/<br>PDMADAT0             | GTIOC13B/ULPT01                | AD0FLAG<br>1                | LCD_DA<br>TA20_A/<br>VIO_D5  |
| A14    | A14                     | A14    | A14                     | —                         | P905        | —               | IRQ8         | RXD3_B/SCL3_B/MISO3_B/<br>ET1_RX_CLK/RGMII1_RXC/<br>RMII1_REF50CK/PDMAT1                           | GTCPP013                       | AD1FLAG<br>1                | LCD_DA<br>TA19_A/<br>VIO_D6  |
| A15    | A15                     | B14    | B14                     | —                         | P907        | —               | IRQ10        | SCK6_A/DE6/USB_EXICEN/<br>SSIBCK1_A/ET1_RXD1/<br>RGMII1_RXD1/RMII1_RXD1/<br>PDMCLK2                | GTIOC13A/ULPTEE1               | ADSYNC                      | LCD_DA<br>TA21_A/<br>VIO_D4  |
| A16    | A16                     | —      | —                       | —                         | P904        | —               | IRQ2         | ET1_RXD4                                                                                           | GTIOC11B                       | —                           | LCD_DA<br>TA8_B              |
| A17    | A17                     | —      | —                       | —                         | P207        | —               | IRQ25        | ET1_RXD5                                                                                           | GTCPP03                        | —                           | LCD_DA<br>TA9_B              |
| B1     | B1                      | E3     | E3                      | —                         | P813        | SDCS            | IRQ15        | SCK7_A/DE7/PDMCLK2                                                                                 | GTETRGA/GTIOC7B                | —                           | VIO_D13                      |
| B2     | B2                      | B2     | B2                      | —                         | PA12        | D9/DQ9          | IRQ11        | RXD9_C/SCL9_C/MISO9_C                                                                              | GTIW/GTIOC6B                   | —                           | —                            |
| B3     | B3                      | A3     | A3                      | —                         | P114        | D5/DQ5          | IRQ30-<br>DS | CTS_RTS0_A/SS0_A/DE0/<br>SSLA0_B/SSIRX0_B/<br>SD0DAT6_B                                            | GTETRGD/GTIOC2B                | ADSYNC                      | LCD_DA<br>TA8_A              |
| B4     | B4                      | A2     | A2                      | —                         | PA11        | D8/DQ8          | IRQ10        | SCK9_C/DE9                                                                                         | GTIV/GTIOC6A                   | —                           | —                            |
| B5     | B5                      | A5     | A5                      | —                         | P300        | D2/DQ2          | IRQ4         | SCK0_A/DE0/SSLA3_B/<br>SD0DAT3_B                                                                   | GTIOC3A/ULPTEV10-DS            | —                           | LCD_DA<br>TA11_A             |
| B6     | B6                      | —      | —                       | —                         | P303        | —               | IRQ29-<br>DS | SCK6_B/DE6                                                                                         | GTIOC7B                        | —                           | LCD_DA<br>TA14_A             |
| B7     | B7                      | B6     | B6                      | VLO                       | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| B8     | B8                      | B7     | B7                      | VLO                       | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| B9     | B9                      | B8     | B8                      | VSS_DCDC                  | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| B10    | B10                     | B9     | B9                      | VCC_DCDC                  | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| B11    | B11                     | B10    | B10                     | VCC_DCDC                  | —           | —               | —            | —                                                                                                  | —                              | —                           | —                            |
| B12    | B12                     | B11    | B11                     | —                         | P311        | —               | IRQ23-<br>DS | SCK3_B/DE3/CRX0/ET1_TX_CLK                                                                         | GTADSM1/GTCPP06/<br>AGTOB1     | —                           | LCD_DA<br>TA17_A/<br>VIO_D8  |
| B13    | B13                     | A13    | A13                     | —                         | P908        | —               | IRQ11        | TXD6_A/SDA6_A/MISO6_A/<br>CRX1/USB_OVRCURB/<br>USBHS_ID/ET1_RXD2/<br>RGMII1_RXD2/PDMCLK1           | GTIOC12B/ULPTEV1               | ADST1                       | LCD_DA<br>TA22_A/<br>VIO_D3  |
| B14    | B14                     | B15    | B15                     | —                         | P909        | —               | IRQ21-<br>DS | RXD6_A/SCL6_A/MISO6_A/<br>CTX1/USB_OVRCURA/<br>USBHS_EXICEN/ET1_RXD3/<br>RGMII1_RXD3/PDMCLK0       | GTIOC12A/ULPTOA1               | ADST0                       | LCD_DA<br>TA23_A/<br>VIO_D2  |

表 1.17 標準製品の端子一覧 (2/9)

| BGA289 | BGA289<br>(MIPI なし) | BGA224 | BGA224<br>(MIPI なし) | 電源、システム、クロック、デバッグ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み       | SCI/I2C/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWVM(GMII, RGMII, MII, RMII)/<br>PDIF | GPT/AGT/ULPT/RTC                    | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU           |
|--------|---------------------|--------|---------------------|-----------------------|---------|-----------------|--------------|-----------------------------------------------------------------------------------------------------|-------------------------------------|-----------------------------|----------------------------------|
| B15    | B15                 | A15    | A15                 | CLKOUT                | P206    | CS7             | IRQ0-DS      | USB_VBUSEN/SSIDATA1_A/<br>SD0DAT7_C/ET1_RX_DV/<br>RGMII1_RX_CTL/RMII1_CRS_DV                        | GTIU/GTCPP00/ULPTOB1                | —                           | VIO_D0                           |
| B16    | B16                 | —      | —                   | —                     | PD01    | —               | IRQ22        | SCK8_C/DE8/SD0DAT2_C/<br>ET1_RXD6                                                                   | GTCPP02                             | —                           | —                                |
| B17    | B17                 | —      | —                   | —                     | PD02    | —               | IRQ21        | TXD8_C/SDA8_C/MOSI8_C/<br>SD0DAT1_C/ET1_RXD7                                                        | GTCPP01                             | —                           | —                                |
| C1     | C1                  | F1     | F1                  | —                     | PA06    | CS1/CK_E        | IRQ17        | CTS2_C/SD0DAT1_A/PDMDAT1                                                                            | GTETRGC/GTIOC7B                     | —                           | VIO_D11                          |
| C2     | C2                  | D2     | D2                  | —                     | P613    | D15/<br>DQ15    | IRQ19        | CTS0_C/USBHS_OVRCURB                                                                                | GTETRGA/GTIOC9B/<br>AGTO1           | —                           | LCD_DA<br>TA2_A                  |
| C3     | C3                  | C3     | C3                  | —                     | PA13    | D10/<br>DQ10    | IRQ12        | CTS RTS9_C/SS9_C/DE9                                                                                | GTOVUP/GTIOC10A                     | —                           | —                                |
| C4     | C4                  | C5     | C5                  | —                     | P301    | D1/DQ1          | IRQ6         | TXD6_B/SDA6_B/MOSI6_B/<br>SD0DAT2_B                                                                 | GTOULO/GTIOC4B/<br>AGTIO0/ULPTEE-DS | —                           | LCD_DA<br>TA12_A                 |
| C5     | C5                  | D5     | D5                  | —                     | P200    | —               | NMI          | —                                                                                                   | —                                   | —                           | —                                |
| C6     | C6                  | C7     | C7                  | TMS/SWDIO             | P210    | —               | IRQ24        | CTS RTS9_B/SS9_B/DE9                                                                                | GTOULO/GTIOC0B                      | —                           | —                                |
| C7     | C7                  | D6     | D6                  | TDI                   | P208    | —               | IRQ3         | RXD9_B/SCL9_B/MISO9_B/CRX1                                                                          | GTOVLO/GTIOC1B                      | VCOUT                       | —                                |
| C8     | C8                  | —      | —                   | —                     | P110    | —               | IRQ20        | SD0DAT4_C                                                                                           | GTIOC9B                             | —                           | —                                |
| C9     | C9                  | D10    | D10                 | TCLK                  | P308    | —               | IRQ26-<br>DS | CTS3_B/SD0CLK_B/ET1_TX_ER/<br>ETHPHYCLK                                                             | GTIU/GTCPP09/ULPTOB1                | —                           | VIO_D11                          |
| C10    | C10                 | C11    | C11                 | TDATA2                | P305    | —               | IRQ8         | SD0WP/ET1_RXD2/<br>RGMII1_RXD2                                                                      | GTOVUP/GTCPP012/<br>ULPTEE1         | —                           | VIO_D14                          |
| C11    | C11                 | C12    | C12                 | TDATA0                | P307    | —               | IRQ27-<br>DS | CTS RTS6_A/SS6_A/DE6/<br>SD0CMD_B/ET1_RXD0/<br>RGMII1_RXD0/RMII1_RXD0                               | GTIV/GTCPP010/<br>ULPTOA1           | —                           | VIO_D12                          |
| C12    | C12                 | —      | —                   | —                     | P911    | —               | IRQ6         | ET1_RXD5                                                                                            | GTIOC3B                             | —                           | LCD_DA<br>TA5_B                  |
| C13    | C13                 | A12    | A12                 | —                     | P312    | —               | IRQ22-<br>DS | CTS RTS3_B/SS3_B/DE3/CTX0/<br>ET1_RX_ER/RMII1_RX_ER/<br>PDMDAT2                                     | GTADSM0/GTCPP05/<br>AGTOA1          | —                           | LCD_DA<br>TA18_A/<br>VIO_D7      |
| C14    | C14                 | —      | —                   | —                     | PD04    | —               | IRQ20        | CTS RTS8_C/SS8_C/DE8/<br>USBHS_ID/SD0CMD_C/<br>ET0_RXD5                                             | GTIOC3A                             | —                           | —                                |
| C15    | C15                 | —      | —                   | —                     | PD03    | —               | IRQ21        | RXD8_C/SCL8_C/MISO8_C/<br>USBHS_EXICEN/SD0DAT0_C/<br>ET0_RXD4                                       | GTIOC3B                             | —                           | —                                |
| C16    | C16                 | —      | —                   | —                     | PD05    | —               | IRQ19        | CTS8_C/USBHS_OVRCURB/<br>SD0CLK_C/ET0_RXD6                                                          | GTIOC2B                             | —                           | —                                |
| C17    | C17                 | —      | —                   | —                     | PD06    | —               | IRQ18        | USBHS_OVRCURA/SD0WP/<br>ET0_RXD7                                                                    | GTIOC2A                             | —                           | —                                |
| D1     | D1                  | G1     | G1                  | —                     | PA04    | A1/<br>DQM3     | IRQ19        | SCK2_C/DE2/SD0DAT3_A                                                                                | GTIU/GTIOC4B                        | ADST0                       | VIO_D9                           |
| D2     | D2                  | C2     | C2                  | CACREF/CLKOUT         | P611    | D13/<br>DQ13    | IRQ17        | SCK0_C/DE0/MOSIA_B/<br>USBHS_VBUSEN                                                                 | GTOULO/GTIOC4B                      | —                           | LCD_DA<br>TA4_A                  |
| D3     | D3                  | B1     | B1                  | —                     | P610    | D12/<br>DQ12    | IRQ16        | RXD0_C/SCL0_C/MISO0_C/<br>RSPCKA_B/CRX1                                                             | GTOUUP/GTIOC4A/<br>ULPTOB1-DS       | —                           | LCD_DA<br>TA5_A                  |
| D4     | D4                  | D4     | D4                  | —                     | PA14    | D11/<br>DQ11    | IRQ13        | TXD9_C/SDA9_C/MOSI9_C                                                                               | GTOVLO/GTIOC10B                     | —                           | —                                |
| D5     | D5                  | C6     | C6                  | RES                   | —       | —               | —            | —                                                                                                   | —                                   | —                           | —                                |
| D6     | D6                  | C8     | C8                  | TCK/SWCLK             | P211    | —               | IRQ23        | SCK9_B/DE9                                                                                          | GTOUUP/GTIOC0A                      | —                           | —                                |
| D7     | D7                  | —      | —                   | —                     | P109    | —               | IRQ23        | SD0DAT5_C                                                                                           | GTIOC10A                            | —                           | —                                |
| D8     | D8                  | —      | —                   | —                     | P108    | —               | IRQ24        | SD0DAT6_C                                                                                           | GTIOC10B                            | —                           | —                                |
| D9     | D9                  | —      | —                   | —                     | P903    | —               | IRQ1         | —                                                                                                   | GTIOC11A                            | —                           | LCD_DA<br>TA2_B                  |
| D10    | D10                 | C9     | C9                  | TDATA3                | P304    | —               | IRQ9         | SD0DAT0_B/ET1_RXD3/<br>RGMII1_RXD3                                                                  | GTOVLO/GTIOC7A/<br>ULPTO1           | —                           | VIO_D15                          |
| D11    | D11                 | C10    | C10                 | TDATA1                | P306    | —               | IRQ28-<br>DS | SD0CD/ET1_RXD1/<br>RGMII1_RXD1/RMII1_RXD1                                                           | GTIW/GTCPP011/<br>ULPTEV1           | —                           | VIO_D13                          |
| D12    | D12                 | —      | —                   | —                     | P912    | —               | IRQ5         | ET1_RXD6                                                                                            | GTIOC3A                             | —                           | LCD_DA<br>TA6_B                  |
| D13    | D13                 | D12    | D12                 | —                     | PB04    | —               | IRQ9         | SCK5_C/DE5/ET0_RXD3/<br>RGMII0_RXD3                                                                 | GTCPP03                             | AD0FLAG<br>1                | LCD_DA<br>TA14_B/<br>VIO_CL<br>K |

表 1.17 標準製品の端子一覧 (3/9)

| BGA289 | BGA289<br>(MIPI な<br>し) | BGA224 | BGA224<br>(MIPI な<br>し) | 電源、システム、クロック、<br>デバッグ、CAC | I/O ポー<br>ト | ExBus/<br>SDRAM  | 外部割り<br>込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWV(GMII, RGMI, MII, RMII)/<br>PDIF | GPT/AGT/ULPT/RTC          | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU       |
|--------|-------------------------|--------|-------------------------|---------------------------|-------------|------------------|--------------|---------------------------------------------------------------------------------------------------|---------------------------|-----------------------------|------------------------------|
| D14    | D14                     | —      | —                       | —                         | PB07        | —                | IRQ1         | ET0_TXD5                                                                                          | GTIOC9B                   | —                           | LCD_DA<br>TA10_B             |
| D15    | D15                     | —      | —                       | —                         | PB05        | —                | IRQ15        | CTS5_C/ET0_TXD7                                                                                   | GTCPP04                   | —                           | LCD_DA<br>TA12_B             |
| D16    | D16                     | C13    | C13                     | —                         | PB03        | —                | IRQ13        | TXD5_C/SDA5_C/MOSI5_C/<br>ET0_TXD2/RGMII0_TXD2                                                    | GTCPP01                   | ADSYNC                      | LCD_DA<br>TA15_B/<br>VIO_HD  |
| D17    | D17                     | C15    | C15                     | —                         | PB01        | ALE              | IRQ12        | CTS_RTS1_B/SS1_B/DE1/<br>ET0_TX_CLK                                                               | GTCPP02                   | AD1FLAG<br>1                | LCD_DA<br>TA13_B/<br>VIO_FLD |
| E1     | E1                      | E1     | E1                      | —                         | PA15        | EBCLK/<br>SDCLK  | IRQ14        | CTS9_C/PDMCLK1                                                                                    | GTIOC7A                   | —                           | VIO_D14                      |
| E2     | E2                      | D1     | D1                      | —                         | P615        | WR2/BC<br>2/DQM2 | IRQ7         | TXD7_A/SDA7_A/MOSI7_A/<br>USBHS_EXICEN                                                            | GTETRGC/GTCPP010          | —                           | LCD_DA<br>TA0_A              |
| E3     | E3                      | D3     | D3                      | —                         | P614        | WR/WR0<br>/DQM0  | IRQ20        | RXD7_A/SCL7_A/MISO7_A/<br>USBHS_ID                                                                | GTETRGB/GTCPP09/<br>AGTO0 | —                           | LCD_DA<br>TA1_A              |
| E4     | E4                      | C1     | C1                      | —                         | P612        | D14/<br>DQ14     | IRQ18        | CTS_RTS0_C/SS0_C/DE0/<br>SSLA0_B/USBHS_OVRCURA                                                    | GTIOC9A                   | —                           | LCD_DA<br>TA3_A              |
| E5     | E5                      | —      | —                       | —                         | P914        | —                | IRQ9         | CTS_RTS6_B/SS6_B/DE6                                                                              | GTIOC5B                   | —                           | LCD_DA<br>TA0_B              |
| E6     | E6                      | D7     | D7                      | MD                        | P201        | —                | IRQ4         | —                                                                                                 | —                         | —                           | —                            |
| E7     | E7                      | D8     | D8                      | TDO/SWO/CLKOUT            | P209        | —                | IRQ25        | TXD9_B/SDA9_B/MOSI9_B/CTX1                                                                        | GTOVUP/GTIOC1A            | —                           | —                            |
| E8     | E8                      | —      | —                       | —                         | P111        | —                | IRQ19        | SD0DAT3_C                                                                                         | GTIOC9A                   | —                           | —                            |
| E9     | E9                      | D9     | D9                      | —                         | P902        | ALE              | IRQ0         | AUDIO_CLK/ETHPHYCLK                                                                               | GTCPP013                  | —                           | LCD_DA<br>TA3_B/<br>VIO_D1   |
| E10    | E10                     | B12    | B12                     | —                         | P310        | —                | IRQ24-<br>DS | TXD3_B/SDA3_B/MOSI3_B/<br>ET1_TX_EN/RGMII1_TX_CTL/<br>RMII1_TX_EN                                 | GTCPP07/AGTEE1            | —                           | LCD_DA<br>TA16_A/<br>VIO_D9  |
| E11    | E11                     | —      | —                       | —                         | P910        | —                | IRQ7         | ET1_TXD4                                                                                          | GTCPP012                  | —                           | LCD_DA<br>TA4_B              |
| E12    | E12                     | —      | —                       | CLKOUT                    | P913        | —                | IRQ3         | ET1_TXD7                                                                                          | GTCPP011                  | —                           | LCD_DA<br>TA7_B              |
| E13    | E13                     | D11    | D11                     | —                         | PB02        | —                | IRQ11        | RXD5_C/SCL5_C/MISO5_C/<br>ET0_TXD1/RGMII0_TXD1/<br>RMII0_TXD1                                     | GTCPP00                   | ADST1                       | LCD_DA<br>TA16_B/<br>VIO_VD  |
| E14    | E14                     | —      | —                       | —                         | PB06        | —                | IRQ0         | CTS_RTS5_C/SS5_C/DE5/<br>ET0_TXD6                                                                 | GTIOC9A                   | —                           | LCD_DA<br>TA11_B             |
| E15    | E15                     | —      | —                       | —                         | PD07        | —                | IRQ17        | USBHS_VBUSEN/SD0CD/<br>ET0_TXD4                                                                   | GTCPP00                   | —                           | —                            |
| E16    | E16                     | C14    | C14                     | —                         | PB00        | —                | IRQ10        | SCK1_B/DE1/USBHS_VBUSEN/<br>ET0_TXD0/RGMII0_TXD0/<br>RMII0_TXD0/PDMDAT2                           | GTCPP04                   | ADST0                       | LCD_DA<br>TA17_B             |
| E17    | E17                     | D15    | D15                     | —                         | P706        | —                | IRQ7         | RXD1_B/SCL1_B/MISO1_B/<br>USBHS_OVRCURB-DS/<br>ET0_GTX_CLK/RGMII0_TXC/<br>ETHPHYCLK/PDMDAT0       | GTCPP02/AGTI00            | —                           | VIO_D10                      |
| F1     | F1                      | G2     | G2                      | —                         | PA02        | A3               | IRQ31        | RXD2_C/SCL2_C/MISO2_C/<br>SD0DAT5_A                                                               | GTIW/GTCPP09              | ADSYNC                      | VIO_D7                       |
| F2     | F2                      | F2     | F2                      | —                         | PA10        | CS2/RA<br>S      | IRQ4         | SCK5_B/DE5/PDMCLK0                                                                                | GTCPP013                  | —                           | LCD_TC<br>ON1_A/<br>VIO_D15  |
| F3     | F3                      | E2     | E2                      | —                         | PA08        | CS0/WE           | IRQ6         | RXD5_B/SCL5_B/MISO5_B                                                                             | GTETRGD/GTCPP011          | —                           | LCD_TC<br>ON3_A              |
| F4     | F4                      | E4     | E4                      | —                         | PA09        | CS3/CA<br>S      | IRQ5         | TXD5_B/SDA5_B/MOSI5_B                                                                             | GTCPP012                  | —                           | LCD_TC<br>ON2_A              |
| F5     | F5                      | H5     | H5                      | —                         | PC14        | D16/<br>DQ16     | IRQ0         | TXD6_C/SDA6_C/MOSI6_C/<br>ET0_WOL                                                                 | GTADSM1/GTCPP09           | —                           | —                            |
| F6     | F6                      | E5     | E5                      | VCC_08                    | —           | —                | —            | —                                                                                                 | —                         | —                           | —                            |
| F7     | F7                      | E6     | E6                      | VSS_08                    | —           | —                | —            | —                                                                                                 | —                         | —                           | —                            |
| F8     | F8                      | G10    | G10                     | VSS3                      | —           | —                | —            | —                                                                                                 | —                         | —                           | —                            |
| F9     | F9                      | G9     | G9                      | VCL3                      | —           | —                | —            | —                                                                                                 | —                         | —                           | —                            |
| F10    | F10                     | E9     | E9                      | VSS_07                    | —           | —                | —            | —                                                                                                 | —                         | —                           | —                            |
| F11    | F11                     | E10    | E10                     | VCC_07                    | —           | —                | —            | —                                                                                                 | —                         | —                           | —                            |
| F12    | F12                     | F11    | F11                     | —                         | P700        | —                | IRQ16-<br>DS | RXD2_B/SCL2_B/MISO2_B/<br>MISOA_C/SSIDATA1_B/SD1WP/<br>ET0_RXD2/RGMII0_RXD2                       | GTIOC5A                   | —                           | VIO_D4                       |

表 1.17 標準製品の端子一覧 (4/9)

| BGA289 | BGA289<br>(MIPI な<br>し) | BGA224 | BGA224<br>(MIPI な<br>し) | 電源、システム、クロック、<br>デバッグ、CAC | I/O ポー<br>ト | ExBus/<br>SDRAM | 外部割り<br>込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWIM(GMII, RGMI, MII, RMII)/<br>PDIF        | GPT/AGT/ULPT/RTC           | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU       |
|--------|-------------------------|--------|-------------------------|---------------------------|-------------|-----------------|--------------|-----------------------------------------------------------------------------------------------------------|----------------------------|-----------------------------|------------------------------|
| F13    | F13                     | E12    | E12                     | —                         | P702        | —               | IRQ18-<br>DS | CTS2_B/RSPCKA_C/SSI_BCK1_B/<br>SD1DAT5_B/ET0_RXD0/<br>RGMII0_RXD0/RMII0_RXD0                              | GTIOC6A/ULPT00             | —                           | VIO_D6                       |
| F14    | F14                     | E14    | E14                     | —                         | P406        | —               | IRQ31        | TXD2_B/SDA2_B/MOSI2_B/<br>SSLA3_C/SSIRXDO_A/SD1CD/<br>ET0_RXD3/RGMII0_RXD3                                | GTIOC1B                    | —                           | VIO_D3                       |
| F15    | F15                     | E15    | E15                     | —                         | P701        | —               | IRQ17-<br>DS | CTS_RTS2_B/SS2_B/DE2/<br>MOSIA_C/SSILRCK1_B/<br>SSLA3_B/SD1DAT4_B/<br>ET0_RXD1/RGMII0_RXD1/<br>RMII0_RXD1 | GTIOC5B/ULPT01             | —                           | VIO_D5                       |
| F16    | F16                     | D14    | D14                     | —                         | P707        | —               | IRQ8         | TXD1_B/SDA1_B/MOSI1_B/<br>USBHS_OVRCURA-DS/<br>ET0_TX_ER/ETHPHYCLK/<br>PDMDAT1                            | GTCPP03                    | —                           | LCD_DA<br>TA18_B/<br>VIO_D11 |
| F17    | F17                     | D13    | D13                     | —                         | P705        | —               | IRQ19        | CTS1_B/SSLA2_C/CRX0/<br>ET0_TX_EN/RGMII0_TX_CTL/<br>RMI0_RX_EN/PDMCLK2                                    | GTADSM1/GTCPP01/<br>AGTIO0 | —                           | VIO_D9                       |
| G1     | G1                      | H1     | H1                      | —                         | PA00        | A5              | IRQ22        | CTS_RTS5_B/SS5_B/DE5/<br>SD0DAT7_A                                                                        | GTOVLO/GTCPP07             | AD1FLAG<br>1                | LCD_CL<br>K_A/<br>VIO_D5     |
| G2     | G2                      | G4     | G4                      | —                         | PA03        | A2              | IRQ20        | TXD2_C/SDA2_C/MOSI2_C/<br>SD0DAT4_A                                                                       | GTIV/GTCPP010              | ADST1                       | VIO_D8                       |
| G3     | G3                      | F3     | F3                      | —                         | PA05        | A0/BC0/<br>DQM1 | IRQ18        | CTS_RTS2_C/SS2_C/DE2/<br>SD0DAT2_A/SDMDAT2                                                                | GTETRGD/GTIOC4A            | —                           | VIO_D10                      |
| G4     | G4                      | F4     | F4                      | —                         | PA07        | RD              | IRQ16        | CTS7_A/SD0DAT0_A/SDMDAT0                                                                                  | GTETRGB/GTIOC7A            | VCOUT                       | VIO_D12                      |
| G5     | G5                      | J5     | J5                      | —                         | PC12        | D18/<br>DQ18    | IRQ2         | SCK6_C/DE6/ET0_MDIO                                                                                       | GTCPP011                   | —                           | —                            |
| G6     | G6                      | F5     | F5                      | VCC_09                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G7     | G7                      | F6     | F6                      | VSS_09                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G8     | G8                      | F10    | F10                     | VSS4                      | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G9     | G9                      | F9     | F9                      | VCL4                      | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G10    | G10                     | —      | —                       | VSS_06                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G11    | G11                     | —      | —                       | VCC_06                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G12    | G12                     | E11    | E11                     | —                         | P405        | —               | IRQ30        | SCK2_B/DE2/SSITXD0_A/<br>SD1DAT3_B/ET0_RX_DVI/<br>RGMII0_RX_CTL/RMII0_CRS_DV                              | GTIOC1A/AGTIO1             | —                           | VIO_D2                       |
| G13    | G13                     | E13    | E13                     | —                         | P704        | —               | IRQ26        | SSLA1_C/CTX0/SD1DAT7_B/<br>ET0_RX_ER/RMII0_RX_ER/<br>PDMCLK1                                              | GTADSM0/GTCPP00/<br>AGT00  | —                           | VIO_D8                       |
| G14    | G14                     | F12    | F12                     | —                         | P703        | —               | IRQ19-<br>DS | SSLA0_C/SD1DAT6_B/<br>ET0_RX_CLK/RGMII0_RXC/<br>RMI0_REF50CK/PDMCLK0                                      | GTIOC6B/AGT01              | VCOUT                       | VIO_D7                       |
| G15    | G15                     | F13    | F13                     | VSS_03                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G16    | G16                     | F14    | F14                     | VCC_05                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| G17    | G17                     | F15    | F15                     | VSS_05                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H1     | H1                      | H2     | H2                      | —                         | P504        | A7              | IRQ7         | SD0WP                                                                                                     | GTOULO/GTCPP01             | —                           | VIO_D3                       |
| H2     | H2                      | H3     | H3                      | —                         | P503        | A6              | IRQ6         | SD0CD                                                                                                     | GTOUUP/GTCPP06             | —                           | VIO_D4                       |
| H3     | H3                      | H4     | H4                      | —                         | P505        | A8              | IRQ8         | SD0CLK_A                                                                                                  | GTOWUP/GTCPP02             | —                           | VIO_D2                       |
| H4     | H4                      | G3     | G3                      | —                         | PA01        | A4              | IRQ21        | CTS5_B/SD0DAT6_A                                                                                          | GTOVUP/GTCPP08             | AD0FLAG<br>1                | LCD_TC<br>ON0_A/<br>VIO_D6   |
| H5     | H5                      | M1     | M1                      | —                         | PC11        | D19/<br>DQ19    | IRQ3         | CTS_RTS6_C/SS6_C/DE6/<br>ET0_MDC                                                                          | GTCPP012                   | —                           | —                            |
| H6     | H6                      | G5     | G5                      | VCC_10                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H7     | H7                      | G6     | G6                      | VSS_10                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H8     | H8                      | G7     | G7                      | VSS7                      | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H9     | H9                      | E8     | E8                      | VCL5                      | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H10    | H10                     | E7     | E7                      | VSS5                      | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H11    | H11                     | —      | —                       | VCC_04                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H12    | H12                     | —      | —                       | VSS_04                    | —           | —               | —            | —                                                                                                         | —                          | —                           | —                            |
| H13    | H13                     | H11    | H11                     | —                         | P403        | —               | IRQ14-<br>DS | CTS_RTS1_A/SS1_A/DE1/<br>SSIBCK0_A/SD1DAT1_B/<br>ET1_WOL                                                  | GTIOC3A/RTClC1             | AD0FLAG<br>1                | —                            |

表 1.17 標準製品の端子一覧 (5/9)

| BGA289 | BGA289<br>(MIPI な<br>し) | BGA224 | BGA224<br>(MIPI な<br>し) | 電源、システム、クロック、<br>デバッグ、CAC | I/O ポー<br>ト | ExBus/<br>SDRAM | 外部割り<br>込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWV(GMII, RGMI, MII, RMII)/<br>PDIF | GPT/AGT/ULPT/RTC            | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU       |
|--------|-------------------------|--------|-------------------------|---------------------------|-------------|-----------------|--------------|---------------------------------------------------------------------------------------------------|-----------------------------|-----------------------------|------------------------------|
| H14    | H14                     | G12    | G12                     | VCC_03                    | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| H15    | H15                     | G13    | G13                     | VCC_USBHS                 | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| H16    | H16                     | G14    | G14                     | USBHS_DP                  | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| H17    | H17                     | G15    | G15                     | USBHS_DM                  | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J1     | J1                      | J1     | J1                      | —                         | P506        | A9              | IRQ9         | SD0CMD_A                                                                                          | GTOWLO/GTCPO3               | —                           | VIO_D1                       |
| J2     | J2                      | J3     | J3                      | —                         | P507        | A10             | IRQ10        | CTS_RTS7_A/SS7_A/DE7/<br>ET_TAS_STA0                                                              | GTADSM0/GTIOC0A             | —                           | LCD_EX/<br>TCLK_A/<br>VIO_D0 |
| J3     | J3                      | J4     | J4                      | —                         | P508        | A11             | IRQ1         | CTS5_A/ET_TAS_STA1                                                                                | GTADSM1/GTIOC0B             | —                           | VIO_VD                       |
| J4     | J4                      | K4     | K4                      | —                         | P509        | A12             | IRQ2         | CTS_RTS5_A/SS5_A/DE5/<br>ET_TAS_STA2                                                              | GTIOC1A/ULPTEV1             | —                           | VIO_HD                       |
| J5     | J5                      | L1     | L1                      | —                         | PC13        | D17/<br>DQ17    | IRQ1         | RXD6_C/SCL6_C/MISO6_C/<br>ET0_INT                                                                 | GTCPO10                     | —                           | —                            |
| J6     | J6                      | —      | —                       | VCC2_11                   | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J7     | J7                      | —      | —                       | VSS_11                    | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J8     | J8                      | G8     | G8                      | VCL7                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J9     | J9                      | F8     | F8                      | VCL6                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J10    | J10                     | F7     | F7                      | VSS6                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J11    | J11                     | H9     | H9                      | VCL2                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J12    | J12                     | H10    | H10                     | VSS2                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J13    | J13                     | G11    | G11                     | —                         | P404        | —               | IRQ15-<br>DS | CTS1_A/SSILRCK0_A/SSIFS0_A/<br>SD1DAT2_B/ET0_WOL                                                  | GTIOC3B/RTCIC2              | AD1FLAG<br>1                | —                            |
| J14    | J14                     | H12    | H12                     | VSS_02                    | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J15    | J15                     | H13    | H13                     | USBHS_RREF                | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J16    | J16                     | H14    | H14                     | VSS2_USBHS                | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| J17    | J17                     | H15    | H15                     | VSS1_USBHS                | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K1     | K1                      | K1     | K1                      | —                         | PC15        | A16             | IRQ30        | CTS6_C/CRX1                                                                                       | GTADSM0                     | —                           | —                            |
| K2     | K2                      | K2     | K2                      | CACREF                    | P608        | A14             | IRQ22        | TXD5_A/SDA5_A/MOSI5_A                                                                             | GTOWUP/GTCPO4               | —                           | VIO_FLD                      |
| K3     | K3                      | J2     | J2                      | —                         | P510        | A13             | IRQ3         | RXD5_A/SCL5_A/MISO5_A/<br>ET_TAS_STA3                                                             | GTIOC1B/ULPTEV10            | —                           | VIO_CL<br>K                  |
| K4     | K4                      | K3     | K3                      | —                         | PD00        | A15             | IRQ23        | SCK5_A/DE5/CTX1                                                                                   | GTOWLO/GTCPO5               | —                           | —                            |
| K5     | K5                      | —      | —                       | —                         | PC07        | D23/<br>DQ23    | IRQ21        | OM_1_RESET                                                                                        | GTCPO0                      | —                           | —                            |
| K6     | K6                      | R4     | R4                      | VSS_12                    | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K7     | K7                      | J7     | J7                      | VSS9                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K8     | K8                      | J8     | J8                      | VCL9                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K9     | K9                      | H8     | H8                      | VCL8                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K10    | K10                     | H7     | H7                      | VSS8                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K11    | K11                     | J9     | J9                      | VCL1                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K12    | K12                     | J10    | J10                     | VSS1                      | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K13    | K13                     | K11    | K11                     | —                         | P410        | A19             | IRQ5         | SCK3_A/DE3/SCL0_A/<br>USB_OVRCURB-D\$/<br>USBHS_OVRCURB/<br>GPTP_MATCH0                           | GTOVLO/GTIOC9B/<br>AGTOB1   | ADST0                       | —                            |
| K14    | K14                     | J12    | J12                     | VCC_02                    | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K15    | K15                     | J13    | J13                     | AVCC_USBHS                | —           | —               | —            | —                                                                                                 | —                           | —                           | —                            |
| K16    | K16                     | J14    | J14                     | XTAL                      | P213        | —               | IRQ2         | TXD1_C/SDA1_C/MOSI1_C                                                                             | GTETRGC/GTIOC0A/<br>ULPTEE0 | ADTRG1                      | —                            |
| K17    | K17                     | J15    | J15                     | EXTAL                     | P212        | —               | IRQ3         | RXD1_C/SCL1_C/MISO1_C                                                                             | GTETRGD/GTIOC0B/<br>AGTEE1  | —                           | —                            |
| L1     | L1                      | —      | —                       | —                         | PC03        | D27/<br>DQ27    | IRQ25        | TXD7_C/SDA7_C/MOSI7_C/<br>OM_1_SIO4                                                               | GTCPO4                      | —                           | —                            |
| L2     | L2                      | —      | —                       | —                         | PC02        | D28/<br>DQ28    | IRQ26        | SCK7_C/DE7/OM_1_SIO3                                                                              | GTCPO5                      | —                           | —                            |
| L3     | L3                      | —      | —                       | —                         | PC04        | D26/<br>DQ26    | IRQ24        | RXD7_C/SCL7_C/MISO7_C/<br>OM_1_SIO2                                                               | GTCPO3                      | —                           | —                            |
| L4     | L4                      | —      | —                       | —                         | PC09        | D21/<br>DQ21    | IRQ5         | OM_1_RST01                                                                                        | —                           | —                           | —                            |

表 1.17 標準製品の端子一覧 (6/9)

| BGA289 | BGA289<br>(MIPI なし) | BGA224 | BGA224<br>(MIPI なし) | 電源、システム、クロック、デバッグ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み       | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWM(GMII, RGMI, MII, RMII)/<br>PDIF | GPT/AGT/ULPT/RTC                     | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU       |
|--------|---------------------|--------|---------------------|-----------------------|---------|-----------------|--------------|---------------------------------------------------------------------------------------------------|--------------------------------------|-----------------------------|------------------------------|
| L5     | L5                  | —      | —                   | —                     | PC05    | D25/<br>DQ25    | IRQ23        | OM_1_CS1                                                                                          | GTCPO2                               | —                           | —                            |
| L6     | L6                  | N1     | N1                  | VCC2_12               | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L7     | L7                  | K6     | K6                  | VSS_14                | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L8     | L8                  | H6     | H6                  | VSS_15                | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L9     | L9                  | K7     | K7                  | VSS10                 | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L10    | L10                 | K8     | K8                  | VCL10                 | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L11    | L11                 | K9     | K9                  | VCL0                  | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L12    | L12                 | K10    | K10                 | VSS0                  | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L13    | L13                 | L11    | L11                 | —                     | P414    | A23             | IRQ9         | RXD4_B/SCL4_B/MISO4_B/<br>SSLB0_B/CRX1/ET1_MDIO                                                   | GTIOC0B                              | —                           | VIO_CL<br>K                  |
| L14    | L14                 | J11    | J11                 | CACREF                | P402    | —               | IRQ4-DS      | SCK1_A/DE1/CRX0/AUDIO_CLK/<br>SD1DAT0_B/ET0_LINKSTA                                               | RTCIC0                               | —                           | —                            |
| L15    | L15                 | K13    | K13                 | VCC_01                | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| L16    | L16                 | K14    | K14                 | XCOUNT                | P214    | —               | IRQ21        | —                                                                                                 | —                                    | —                           | —                            |
| L17    | L17                 | K15    | K15                 | XCIN/EXCIN            | P215    | —               | IRQ20        | —                                                                                                 | —                                    | —                           | —                            |
| M1     | M1                  | —      | —                   | —                     | PC00    | D30/<br>DQ30    | IRQ28        | CTS_RTS7_C/SS7_C/DE7/<br>OM_1_SIO5                                                                | GTCPO7                               | —                           | —                            |
| M2     | M2                  | —      | —                   | —                     | P607    | D31/<br>DQ31    | IRQ23        | OM_1_DQS                                                                                          | —                                    | —                           | —                            |
| M3     | M3                  | —      | —                   | —                     | PC01    | D29/<br>DQ29    | IRQ27        | CTS7_C/OM_1_SIO0                                                                                  | GTCPO6                               | —                           | —                            |
| M4     | M4                  | —      | —                   | —                     | PC08    | D22/<br>DQ22    | IRQ29        | OM_1_CS0                                                                                          | GTCPO8                               | —                           | —                            |
| M5     | M5                  | —      | —                   | —                     | PC10    | D20/<br>DQ20    | IRQ4         | OM_1_WP1                                                                                          | GTCPO13                              | —                           | —                            |
| M6     | M6                  | L6     | L6                  | —                     | P104    | —               | IRQ1         | CTS9_A/SSLB1_A/OM_0_CS1/<br>GPTP_MATCH0                                                           | GTETRGB/GTIOC1B                      | AD0FLAG<br>1                | —                            |
| M7     | M7                  | K5     | K5                  | VCC2_14               | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| M8     | M8                  | J6     | J6                  | VCC2_15               | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| M9     | M9                  | —      | —                   | —                     | P810    | —               | IRQ21        | SCK7_B/DE7/SD1DAT2_A/<br>PDMCLK0                                                                  | GTIOC10A/ULPTOA0                     | —                           | —                            |
| M10    | M10                 | L8     | L8                  | VSS11                 | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| M11    | M11                 | L9     | L9                  | VCL11                 | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| M12    | M12                 | —      | —                   | —                     | P412    | A21             | IRQ20-<br>DS | CTS3_A/USB_EXICEN/<br>USBHS_EXICEN/<br>GPTP_PTPOUT0                                               | GTOULO/GTCPO8/<br>AGTEE1             | —                           | —                            |
| M13    | M13                 | M12    | M12                 | —                     | P710    | CS5             | IRQ17        | CTS4_B/SSLB3_B/ET0_LINKSTA                                                                        | GTIOC11B                             | —                           | LCD_EX<br>TCLK_B/<br>VIO_D12 |
| M14    | M14                 | M11    | M11                 | CACREF                | P411    | A20             | IRQ4         | CTS_RTS3_A/SS3_A/DE3/<br>USB_ID/USBHS_ID/<br>GPTP_PTPOUT1                                         | GTOVUP/GTIOC9A/<br>AGTOA1            | —                           | DSI_TE                       |
| M15    | M15                 | L12    | L12                 | —                     | P408    | A17             | IRQ7         | RXD3_A/SCL3_A/MISO3_A/<br>SCL0_B/USB_VBUSEN/<br>USBHS_VBUS/GPTP_PTPOUT2                           | GTOWLO/GTIOC10A/<br>ULPTOB0          | ADSYNC                      | —                            |
| M16    | M16                 | L14    | L14                 | VBATT                 | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| M17    | M17                 | L15    | L15                 | VSS_01                | —       | —               | —            | —                                                                                                 | —                                    | —                           | —                            |
| N1     | N1                  | —      | —                   | —                     | P605    | —               | IRQ25        | CTS0_B/OM_1_SIO1                                                                                  | GTIOC8A                              | —                           | —                            |
| N2     | N2                  | L2     | L2                  | —                     | P604    | —               | IRQ26        | CTS_RTS0_B/SS0_B/DE0/<br>OM_1_SIO7                                                                | GTIOC8B                              | —                           | —                            |
| N3     | N3                  | —      | —                   | —                     | P606    | WR3/BC<br>3     | IRQ24        | OM_1_SIO6                                                                                         | —                                    | —                           | —                            |
| N4     | N4                  | —      | —                   | —                     | PC06    | D24/<br>DQ24    | IRQ22        | OM_1_ECSINT1                                                                                      | GTCPO1                               | —                           | —                            |
| N5     | N5                  | L4     | L4                  | —                     | P107    | —               | IRQ31        | CTS4_A/OM_0_CS0/ET1_INT                                                                           | GTOWUP/GTIOC8A/<br>AGTOA0            | ADST0                       | —                            |
| N6     | N6                  | L5     | L5                  | —                     | P106    | —               | IRQ16        | CTS8_B/SSLB3_A/OM_0_RESET/<br>ET1_LINKSTA                                                         | GTOWLO/GTIOC8B/<br>AGTOB0/ULPTEE1-DS | ADST1                       | —                            |
| N7     | N7                  | L7     | L7                  | —                     | P105    | —               | IRQ0         | CTS_RTS8_B/SS8_B/DE8/<br>SSLB2_A/OM_0_ECSINT1/<br>GPTP_CAPTURE0                                   | GTIOC1A/ULPTO1-DS                    | ADSYNC                      | —                            |

表 1.17 標準製品の端子一覧 (7/9)

| BGA289 | BGA289<br>(MIPI なし) | BGA224 | BGA224<br>(MIPI なし) | 電源、システム、クロック、デバッグ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み       | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/<br>PDIF | GPT/AGT/ULPT/RTC            | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU      |
|--------|---------------------|--------|---------------------|-----------------------|---------|-----------------|--------------|----------------------------------------------------------------------------------------------------|-----------------------------|-----------------------------|-----------------------------|
| N8     | N8                  | —      | —                   | —                     | P811    | —               | IRQ22        | CTS7_B/USB_ID/SD1DAT3_A/<br>PDMCLK1                                                                | GTIOC10B/ULPTOB0            | —                           | —                           |
| N9     | N9                  | —      | —                   | —                     | P013    | —               | IRQ14        | —                                                                                                  | —                           | AN013                       | —                           |
| N10    | N10                 | —      | —                   | —                     | P011    | —               | IRQ16        | —                                                                                                  | —                           | AN011                       | —                           |
| N11    | N11                 | —      | —                   | —                     | P807    | —               | IRQ11        | —                                                                                                  | GTIOC13A                    | —                           | LCD_TC<br>ON2_B             |
| N12    | N12                 | M10    | M10                 | CACREF                | P708    | WR1/BC<br>1     | IRQ11        | SCK4_B/DE4/SDA2_A/MOSIB_B/<br>AUDIO_CLK/ETO_MDC                                                    | GTCPP06                     | —                           | VIO_VD                      |
| N13    | N13                 | N12    | N12                 | —                     | P712    | —               | IRQ2         | CTS1_C/SSLB1_B/<br>GPTP_CAPTURE1                                                                   | GTIOC2B/AGTOB0              | —                           | LCD_DA<br>TA20_B            |
| N14    | N14                 | N13    | N13                 | —                     | P714    | —               | IRQ13        | TXD4_C/SDA4_C/MOSI4_C/<br>GPTP_PPS1                                                                | GTIOC12B                    | —                           | DSI_TE/<br>LCD_DA<br>TA22_B |
| N15    | N15                 | M14    | M14                 | —                     | P711    | —               | IRQ3         | CTS_RTS1_C/SS1_C/DE1/<br>SSLB2_B/GPTP_PPS0                                                         | GTIOC11A/AGTEE0             | —                           | LCD_DA<br>TA19_B            |
| N16    | N16                 | N14    | N14                 | —                     | P713    | —               | IRQ14        | CTS4_C/GPTP_MATCH1                                                                                 | GTIOC2A/AGTOA0              | —                           | LCD_DA<br>TA21_B            |
| N17    | N17                 | M15    | M15                 | —                     | P401    | —               | IRQ5-DS      | RXD1_A/SCL1_A/MISO1_A/<br>I3C_SDA0/CTX0/SD1CMD_B                                                   | GTETRGA/GTIOC6B             | —                           | VIO_D1                      |
| P1     | P1                  | L3     | L3                  | —                     | P603    | —               | IRQ27        | TXD0_B/SDA0_B/MOSI0_B/<br>OM_1_SCLK                                                                | GTIOC7A/ULPT00              | —                           | —                           |
| P2     | P2                  | M2     | M2                  | —                     | P602    | —               | IRQ28        | RXD0_B/SCL0_B/MISO0_B/<br>OM_1_SCLKN                                                               | GTIOC7B/ULPTEE0             | —                           | —                           |
| P3     | P3                  | M3     | M3                  | CACREF                | P600    | —               | IRQ30        | OM_0_RST01/ET1_WOL                                                                                 | GTIOC6B/ULPTEV1-DS          | —                           | —                           |
| P4     | P4                  | M4     | M4                  | —                     | P601    | —               | IRQ29        | SCK0_B/DE0/OM_0_WP1                                                                                | GTIOC6A/ULPTEV10/<br>RTCOUT | —                           | —                           |
| P5     | P5                  | M5     | M5                  | —                     | P102    | —               | IRQ17        | TXD9_A/SDA9_A/MOSI9_A/<br>RSPCKB_A/CRX0/OM_0_SIO4                                                  | GTOWLO/GTIOC2B/<br>AGTO0    | ADTRG0                      | —                           |
| P6     | P6                  | M6     | M6                  | —                     | P801    | —               | IRQ12        | TXD2_A/SDA2_A/MOSI2_A/<br>OM_0_DQS/GPTP_PPS1                                                       | GTIV/GTIOC11B/AGTOB0        | —                           | —                           |
| P7     | P7                  | M7     | M7                  | —                     | P803    | —               | IRQ19        | SCK2_A/DE2/OM_0_SIO1                                                                               | GTETRGC/GTIOC12B            | —                           | —                           |
| P8     | P8                  | —      | —                   | —                     | P812    | —               | IRQ23        | CTS_RTS7_B/SS7_B/DE7/<br>USB_EXCEN/SD1DAT4_A/<br>PDMCLK2                                           | GTIOC11A                    | AN022                       | —                           |
| P9     | P9                  | —      | —                   | —                     | P012    | —               | IRQ15        | —                                                                                                  | —                           | AN012                       | —                           |
| P10    | P10                 | —      | —                   | —                     | P010    | —               | IRQ14        | —                                                                                                  | —                           | AN010                       | —                           |
| P11    | P11                 | M8     | M8                  | —                     | P009    | —               | IRQ13-<br>DS | —                                                                                                  | —                           | AN009/<br>IVREF1            | —                           |
| P12    | P12                 | —      | —                   | —                     | P805    | —               | IRQ30        | TXD8_A/SDA8_A/MOSI8_A/<br>ET1_MDIO                                                                 | —                           | AN017/<br>IVCMPO            | LCD_TC<br>ON1_B/<br>VIO_D15 |
| P13    | P13                 | P13    | P13                 | —                     | P512    | —               | IRQ14        | CTS8_A/SCL1_A/CTX1/ET1_INT                                                                         | GTIOC0A                     | —                           | —                           |
| P14    | P14                 | —      | —                   | —                     | P413    | A22             | IRQ18        | ET_TAS_STA3                                                                                        | GTOUUP/GTCPP07/<br>ULPTEE1  | —                           | —                           |
| P15    | P15                 | —      | —                   | —                     | P515    | —               | IRQ12        | CTS_RTS4_C/SS4_C/DE4/<br>SCL2_B/ET_TAS_STA0                                                        | GTIOC13A                    | —                           | LCD_CL<br>K_B               |
| P16    | P16                 | M13    | M13                 | —                     | P709    | CS4             | IRQ10        | CTS_RTS4_B/SS4_B/DE4/<br>SCL2_A/MISO_B/ET0_MDIO                                                    | GTCPP05                     | —                           | VIO_D13                     |
| P17    | P17                 | N15    | N15                 | —                     | P400    | —               | IRQ0         | TXD1_A/SDA1_A/MOSI1_A/<br>I3C_SCL0/AUDIO_CLK/<br>SD1CLK_B                                          | GTIOC6A/AGTI01              | ADTRG1                      | VIO_D0                      |
| R1     | R1                  | —      | P4                  | VCC2_13               | —       | —               | —            | —                                                                                                  | —                           | —                           | —                           |
| R2     | —                   | N2     | —                   | VCC18_MIPI            | —       | —               | —            | —                                                                                                  | —                           | —                           | —                           |
| R3     | —                   | N3     | —                   | VSS_MIPI              | —       | —               | —            | —                                                                                                  | —                           | —                           | —                           |
| —      | R2                  | —      | N2                  | —                     | P315    | —               | IRQ29        | SCK3_C/DE3/SSLA3_A                                                                                 | —                           | —                           | —                           |
| —      | R3                  | —      | —                   | —                     | P900    | —               | IRQ30        | CTS3_C                                                                                             | GTADSM0                     | —                           | —                           |
| R4     | R4                  | N4     | N4                  | —                     | P103    | —               | IRQ16        | CTS_RTS9_A/SS9_A/DE9/<br>SSLB0_A/CTX0/OM_0_SIO2/<br>GPTP_PPS0                                      | GTOWUP/GTIOC2A              | AD1FLAG<br>1                | —                           |
| R5     | R5                  | N5     | N5                  | —                     | P101    | —               | IRQ1         | RXD9_A/SCL9_A/MISO9_A/<br>MOSIB_A/OM_0_SIO3/<br>GPTP_CAPTURE1                                      | GTETRGB/GTIOC8A/<br>AGTEE0  | —                           | —                           |
| R6     | R6                  | N6     | N6                  | —                     | P802    | —               | IRQ18        | RXD2_A/SCL2_A/MISO2_A/<br>OM_0_SIO6                                                                | GTIW/GTIOC12A               | —                           | —                           |

表 1.17 標準製品の端子一覧 (8/9)

| BGA289 | BGA289<br>(MIPI な<br>し) | BGA224 | BGA224<br>(MIPI な<br>し) | 電源、システム、クロック、<br>デバッグ、CAC | I/O ポー<br>ト | ExBus/<br>SDRAM | 外部割り<br>込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWV(GMII, RGMII, MII, RMII)/<br>PDIF | GPT/AGT/ULPT/RTC           | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU      |
|--------|-------------------------|--------|-------------------------|---------------------------|-------------|-----------------|--------------|----------------------------------------------------------------------------------------------------|----------------------------|-----------------------------|-----------------------------|
| R7     | R7                      | N7     | N7                      | —                         | P804        | —               | IRQ14        | CTS_RTS2_A/SS2_A/DE2/<br>OM_0_SIO7                                                                 | GTETRGD/GTIOC13A           | —                           | DSI_TE                      |
| R8     | R8                      | —      | —                       | —                         | P501        | —               | IRQ25        | TXD8_B/SDA8_B/MOSI8_B/<br>USB_OVRCURA/SD1DAT6_A/<br>PDMDAT1                                        | GTIOC12A                   | AN020                       | —                           |
| R9     | R9                      | N8     | N8                      | AVCC0                     | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| R10    | R10                     | N9     | N9                      | AVSS0                     | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| R11    | R11                     | N10    | N10                     | —                         | P005        | —               | IRQ10-<br>DS | —                                                                                                  | —                          | AN005/<br>IVCMP3            | —                           |
| R12    | R12                     | P12    | P12                     | —                         | P003        | —               | IRQ29        | —                                                                                                  | —                          | AN003/<br>IVCMP3            | —                           |
| R13    | R13                     | —      | —                       | —                         | P513        | —               | IRQ31        | SCK8_A/DE8/ET0_INT                                                                                 | GTIOC13B                   | AN016/<br>IVCMP0            | LCD_TC<br>ON3_B/<br>VIO_FLD |
| R14    | R14                     | —      | —                       | —                         | P514        | —               | IRQ13        | SCK4_C/DE4/SDA2_B/<br>ET_TAS_STA1                                                                  | GTIOC13B                   | —                           | LCD_EX<br>TCLK_B            |
| R15    | R15                     | L13    | L13                     | —                         | P415        | WAIT            | IRQ8         | TXD4_B/SDA4_B/MOSI4_B/<br>RSPCKB_B/CTX1/ET1_MDC                                                    | GTIOC0A                    | —                           | VIO_HD                      |
| R16    | R16                     | L10    | L10                     | —                         | P409        | A18             | IRQ6         | TXD3_A/SDA3_A/MOSI3_A/<br>SDAO_A/USB_OVRCURA-DS/<br>USBHS_OVRCURA/<br>GPTP_CAPTURE0                | GTOWUP/ULPTOA0             | ADST1                       | —                           |
| R17    | R17                     | K12    | K12                     | —                         | P407        | CS6             | IRQ22        | SCK1_C/DE1/SDA0_B/<br>USB_VBUS/USBHS_VBUSEN/<br>GPTP_PTPOUT3                                       | GTIOC10B/AGTIO0/<br>RTCOUT | ADTRG0                      | —                           |
| T1     | —                       | P1     | —                       | MIPI_DL0_P                | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| T2     | —                       | P2     | —                       | MIPI_CL_P                 | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| T3     | —                       | P3     | —                       | MIPI_DL1_P                | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| T4     | —                       | P4     | —                       | AVCC_MIPI                 | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| —      | T1                      | —      | P1                      | CLKOUT                    | P205        | —               | IRQ1-DS      | TXD4_A/SDA4_A/MOSI4_A/<br>SCL1_B/SSLA1_A/<br>USB_OVRCURA/SD1CD                                     | GTIV//GTIOC4A/AGTO1        | —                           | —                           |
| —      | T2                      | —      | P2                      | —                         | P203        | —               | IRQ2-DS      | RXD4_A/SCL4_A/MISO4_A/<br>RSPCKA_A/CTX0/USB_VBUSEN/<br>SD1CLK_A                                    | GTIOC5A/ULPTOA1            | —                           | —                           |
| —      | T3                      | —      | P3                      | —                         | P313        | —               | IRQ27        | TXD3_C/SDA3_C/MOSI3_C/<br>MISOA_A/USB_ID/SD1DAT0_A                                                 | —                          | —                           | —                           |
| —      | T4                      | —      | —                       | —                         | P901        | —               | IRQ31        | CTS_RTS3_C/SS3_C/DE3                                                                               | GTADSM1/AGTIO1             | —                           | —                           |
| T5     | T5                      | P5     | P5                      | —                         | P809        | —               | IRQ20        | TXD7_B/SDA7_B/MOSI7_B/<br>OM_0_SCLKN                                                               | —                          | —                           | —                           |
| T6     | T6                      | P6     | P6                      | —                         | P800        | —               | IRQ11        | CTS2_A/OM_0_SIO5                                                                                   | GTIU//GTIOC11A/AGTOA0      | —                           | —                           |
| T7     | T7                      | —      | —                       | —                         | P502        | —               | IRQ26        | SCK8_B/DE8/USB_OVRCURB/<br>SD1DAT7_A/PDMDAT2                                                       | GTIOC12B                   | AN019                       | —                           |
| T8     | T8                      | R7     | R7                      | —                         | P014        | —               | IRQ27        | —                                                                                                  | —                          | AN014/D<br>A0/<br>IVCMP0    | —                           |
| T9     | T9                      | P8     | P8                      | VREFL                     | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| T10    | T10                     | P9     | P9                      | VREFL0                    | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| T11    | T11                     | R11    | R11                     | —                         | P004        | —               | IRQ9-DS      | —                                                                                                  | —                          | AN004/<br>IVCMP2            | —                           |
| T12    | T12                     | M9     | M9                      | —                         | P007        | —               | IRQ28        | —                                                                                                  | —                          | AN007/<br>IVCMP3            | —                           |
| T13    | T13                     | N11    | N11                     | —                         | P001        | —               | IRQ7-DS      | —                                                                                                  | —                          | AN001/<br>IVCMP3            | —                           |
| T14    | T14                     | —      | —                       | —                         | P806        | —               | IRQ0         | RXD8_A/SCL8_A/MISO8_A/<br>ET1_MDC                                                                  | —                          | AN018                       | LCD_TC<br>ON0_B/<br>VIO_D14 |
| T15    | T15                     | —      | —                       | —                         | P715        | —               | IRQ12        | RXD4_C/SCL4_C/MISO4_C/<br>ET_TAS_STA2                                                              | GTIOC12A                   | —                           | LCD_DA<br>TA23_B            |
| T16    | T16                     | P14    | P14                     | —                         | P815        | —               | IRQ15        | CTX0/USB_DM                                                                                        | GTIOC8A                    | —                           | —                           |
| T17    | T17                     | P15    | P15                     | VSS_USB                   | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| U1     | —                       | R1     | —                       | MIPI_DL0_N                | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| U2     | —                       | R2     | —                       | MIPI_CL_N                 | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |
| U3     | —                       | R3     | —                       | MIPI_DL1_N                | —           | —               | —            | —                                                                                                  | —                          | —                           | —                           |

表 1.17 標準製品の端子一覧 (9/9)

| BGA289 | BGA289<br>(MIPI なし) | BGA224 | BGA224<br>(MIPI なし) | 電源、システム、クロック、デバッグ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み       | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/<br>PDMDIF | GPT/AGT/ULPT/RTC           | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/<br>CEU |
|--------|---------------------|--------|---------------------|-----------------------|---------|-----------------|--------------|------------------------------------------------------------------------------------------------------|----------------------------|-----------------------------|------------------------|
| —      | U1                  | —      | R1                  | CACREF                | P204    | —               | IRQ26        | SCK4_A/DE4/SDA1_B/SSLA0_A/<br>USB_OVRCURB/SD1WP                                                      | GTIW/GTIOC4B/AGTIO1        | —                           | —                      |
| —      | U2                  | —      | R2                  | —                     | P202    | —               | IRQ3-DS      | CTS_RTS4_A/SS4_A/DE4/<br>MOSIA_A/CRX0/USB_EXCEN/<br>SD1CMD_A                                         | GTIOC5B/ULPTOB1            | —                           | —                      |
| —      | U3                  | —      | R3                  | —                     | P314    | —               | IRQ28        | RXD3_C/SCL3_C/MISO3_C/<br>SSLA2_A/SD1DAT1_A                                                          | —                          | ADTRG0                      | —                      |
| U4     | U4                  | —      | N3                  | VSS_13                | —       | —               | —            | —                                                                                                    | —                          | —                           | —                      |
| U5     | U5                  | R5     | R5                  | —                     | P808    | —               | IRQ15        | RXD7_B/SCL7_B/MISO7_B/<br>OM_O_SCLK                                                                  | GTIOC13B                   | —                           | —                      |
| U6     | U6                  | R6     | R6                  | —                     | P100    | —               | IRQ2         | SCK9_A/DE9/MISO9_A/<br>OM_O_SIO0/GPTP_MATCH1                                                         | GTETRGA/GTIOC8B/<br>AGTIO0 | —                           | —                      |
| U7     | U7                  | —      | —                   | CACREF                | P500    | —               | IRQ24        | RXD8_B/SCL8_B/MISO8_B/<br>USB_VBUSEN/SD1DAT5_A/<br>PDMDAT0                                           | GTIOC11B                   | AN021                       | —                      |
| U8     | U8                  | P7     | P7                  | —                     | P015    | —               | IRQ13        | —                                                                                                    | —                          | AN015/D<br>A1/<br>IVCMP0    | —                      |
| U9     | U9                  | R8     | R8                  | VREFH                 | —       | —               | —            | —                                                                                                    | —                          | —                           | —                      |
| U10    | U10                 | R9     | R9                  | VREFH0                | —       | —               | —            | —                                                                                                    | —                          | —                           | —                      |
| U11    | U11                 | R10    | R10                 | —                     | P008    | —               | IRQ12-<br>DS | —                                                                                                    | —                          | AN008/<br>IVREF0            | —                      |
| U12    | U12                 | P10    | P10                 | —                     | P006    | —               | IRQ11-<br>DS | —                                                                                                    | —                          | AN006/<br>IVCMP2            | —                      |
| U13    | U13                 | R12    | R12                 | —                     | P000    | —               | IRQ6-DS      | —                                                                                                    | —                          | AN000/<br>IVCMP2            | —                      |
| U14    | U14                 | P11    | P11                 | —                     | P002    | —               | IRQ8-DS      | —                                                                                                    | —                          | AN002/<br>IVCMP2            | —                      |
| U15    | U15                 | R13    | R13                 | —                     | P511    | —               | IRQ15        | CTS_RTS8_A/SS8_A/DE8/<br>SDA1_A/CRX1/ET1_LINKSTA                                                     | GTIOC0B                    | —                           | —                      |
| U16    | U16                 | R14    | R14                 | —                     | P814    | —               | IRQ16        | CRX0/USB_DP                                                                                          | GTIOC8B                    | —                           | —                      |
| U17    | U17                 | R15    | R15                 | VCC_USB               | —       | —               | —            | —                                                                                                    | —                          | —                           | —                      |

注。いくつかの端子名には、\_A、\_B、および\_Cという接尾語が付加されています。これらの接尾語には、電気的特性に対しては特別な条件があります。

表 1.18 SiP 製品の端子一覧 (1/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デ<br>バッグ、CAC | I/O ポー<br>ト | ExBus/<br>SDRAM | 外部割り<br>込み | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDHI/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/<br>PDMDIF | GPT/AGT/ULPT/RTC                     | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU       |
|--------|---------------------|---------------------------|-------------|-----------------|------------|------------------------------------------------------------------------------------------------------|--------------------------------------|-----------------------------|------------------------------|
| A1     | A1                  | VSS                       | —           | —               | —          | —                                                                                                    | —                                    | —                           | —                            |
| A2     | A2                  | —                         | P114        | D5/DQ5          | IRQ30-DS   | CTS_RTS0_A/SS0_A/DE0/SSLA0_B/<br>SSIRXD0_B/SD0DAT6_B                                                 | GTETRGC/GTIOC2B                      | ADSYNC                      | LCD_DAT<br>A8_A              |
| A3     | A3                  | —                         | P609        | D7/DQ7          | IRQ29      | TXD0_C/SDA0_C/MOSI0_C/MISOA_B/<br>CTX1                                                               | GTIU/GTIOC5B/ULPTOA1-DS              | AD1FLAG1                    | LCD_DAT<br>A6_A              |
| A4     | A4                  | —                         | P113        | D4/DQ4          | IRQ28      | RXD0_A/SCL0_A/MISO0_A/SSLA1_B/<br>SSILRCK0_B/SSIFS0_B/SD0DAT5_B                                      | GTETRGB/GTIOC2A/<br>ULPTOA0-DS       | ADST1                       | LCD_DAT<br>A9_A              |
| A5     | A5                  | —                         | P301        | D1/DQ1          | IRQ6       | TXD6_B/SDA6_B/MOSI6_B/<br>SD0DAT2_B                                                                  | GTOULO/GTIOC4B/AGTIO0/<br>ULPTEE0-DS | —                           | LCD_DAT<br>A12_A             |
| A6     | A6                  | TDI                       | P208        | —               | IRQ3       | RXD9_B/SCL9_B/MISO9_B/CRX1                                                                           | GTOVLO/GTIOC1B                       | VCOUT                       | —                            |
| A7     | A7                  | TMS/SWDIO                 | P210        | —               | IRQ24      | CTS_RTS9_B/SS9_B/DE9                                                                                 | GTOULO/GTIOC0B                       | —                           | —                            |
| A8     | A8                  | VLO                       | —           | —               | —          | —                                                                                                    | —                                    | —                           | —                            |
| A9     | A9                  | VLO                       | —           | —               | —          | —                                                                                                    | —                                    | —                           | —                            |
| A10    | A10                 | VSS_DCDC                  | —           | —               | —          | —                                                                                                    | —                                    | —                           | —                            |
| A11    | A11                 | VCC_DCDC                  | —           | —               | —          | —                                                                                                    | —                                    | —                           | —                            |
| A12    | A12                 | VCC_DCDC                  | —           | —               | —          | —                                                                                                    | —                                    | —                           | —                            |
| A13    | A13                 | —                         | P309        | —               | IRQ25-DS   | CTS9_B/ET1_GTX_CLK/RGMII1_TXC                                                                        | GTCPP08                              | VCOUT                       | LCD_DAT<br>A15_A/<br>VIO_D10 |
| A14    | A14                 | —                         | P906        | —               | IRQ9       | CTS6_A/USB_ID/SSILRCK1_A/<br>SSIFS1_A/ET1_RXD0/RGMII1_RXD0/<br>RMII1_RXD0/PDMDAT0                    | GTIOC13B/ULPTO1                      | AD0FLAG1                    | LCD_DAT<br>A20_A/<br>VIO_D5  |
| A15    | A15                 | —                         | P905        | —               | IRQ8       | RXD3_B/SCL3_B/MISO3_B/<br>ET1_RX_CLK/RGMII1_RXC/<br>RMII1_REF50CK/PDMDAT1                            | GTCPP013                             | AD1FLAG1                    | LCD_DAT<br>A19_A/<br>VIO_D6  |

表 1.18 SiP 製品の端子一覧 (2/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SIE/SDH/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/PDMIF | GPT/AGT/ULPT/RTC               | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU      |
|--------|---------------------|-----------------------|---------|-----------------|----------|-----------------------------------------------------------------------------------------------|--------------------------------|-----------------------------|-----------------------------|
| A16    | A16                 | —                     | P907    | —               | IRQ10    | SCK6_A/DE6/USB_EXICEN/<br>SSIBCLK1_A/ET1_RXD1/<br>RGMII1_RXD1/RMII1_RXD1/<br>PDMCLK2          | GTIOC13A/ULPTEE1               | ADSYNC                      | LCD_DAT<br>A21_A/<br>VIO_D4 |
| A17    | A17                 | —                     | P207    | —               | IRQ25    | ET1_RXD5                                                                                      | GTCPP03                        | —                           | LCD_DAT<br>A9_B             |
| A18    | A18                 | VSS                   | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| B1     | B1                  | —                     | P813    | SDCS            | IRQ15    | SCK7_A/DE7/PDMCLK2                                                                            | GTETRGA/GTIOC7B                | —                           | VIO_D13                     |
| B2     | B2                  | —                     | PA12    | D9/DQ9          | IRQ11    | RXD9_C/SCL9_C/MISO9_C                                                                         | GTIW/GTIOC6B                   | —                           | —                           |
| B3     | B3                  | —                     | P115    | D6/DQ6          | IRQ31-DS | CTS0_A/MOSIA_B/SSITXD0_B/<br>SD0DAT7_B                                                        | GTETRGD/GTIOC5A                | AD0FLAG1                    | LCD_DAT<br>A7_A             |
| B4     | B4                  | —                     | PA11    | D8/DQ8          | IRQ10    | SCK9_C/DE9                                                                                    | GTIV/GTIOC6A                   | —                           | —                           |
| B5     | B5                  | —                     | P112    | D3/DQ3          | IRQ27    | TXD0_A/SDA0_A/MOSI0_A/SSLA2_B/<br>SSIBCK0_B/SD0DAT4_B                                         | GTETRGA/GTIOC3B/<br>ULPTOB0-DS | ADST0                       | LCD_DAT<br>A10_A            |
| B6     | B6                  | TDO/SWO/CLKOUT        | P209    | —               | IRQ25    | TXD9_B/SDA9_B/MOSI9_B/CTX1                                                                    | GTOVUP/GTIOC1A                 | —                           | —                           |
| B7     | B7                  | TCK/SWCLK             | P211    | —               | IRQ23    | SCK9_B/DE9                                                                                    | GTOUUP/GTIOC0A                 | —                           | —                           |
| B8     | B8                  | VLO                   | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| B9     | B9                  | VLO                   | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| B10    | B10                 | VSS_DCDC              | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| B11    | B11                 | VCC_DCDC              | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| B12    | B12                 | VCC_DCDC              | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| B13    | B13                 | —                     | P311    | —               | IRQ23-DS | SCK3_B/DE3/CRX0/ET1_TX_CLK                                                                    | GTADSM1/GTCPP06/<br>AGTOB1     | —                           | LCD_DAT<br>A17_A/<br>VIO_D8 |
| B14    | B14                 | —                     | P908    | —               | IRQ11    | TXD6_A/SDA6_A/MOSI6_A/CRX1/<br>USB_OVRCURB/USBHS_ID/<br>ET1_RXD2/RGMII1_RXD2/PDMCLK1          | GTIOC12B/ULPTEV1               | ADST1                       | LCD_DAT<br>A22_A/<br>VIO_D3 |
| B15    | B15                 | —                     | P909    | —               | IRQ21-DS | RXD6_A/SCL6_A/MISO6_A/CTX1/<br>USB_OVRCURA/USBHS_EXICEN/<br>ET1_RXD3/RGMII1_RXD3/PDMCLK0      | GTIOC12A/ULPTOA1               | ADST0                       | LCD_DAT<br>A23_A/<br>VIO_D2 |
| B16    | B16                 | —                     | P904    | —               | IRQ2     | ET1_RXD4                                                                                      | GTIOC11B                       | —                           | LCD_DAT<br>A8_B             |
| B17    | B17                 | —                     | PD01    | —               | IRQ22    | SCK8_C/DE8/SD0DAT2_C/ET1_RXD6                                                                 | GTCPP02                        | —                           | —                           |
| B18    | B18                 | —                     | PD02    | —               | IRQ21    | TXD8_C/SDA8_C/MOSI8_C/<br>SD0DAT1_C/ET1_RXD7                                                  | GTCPP01                        | —                           | —                           |
| C1     | C1                  | —                     | PA06    | CS1/CKE         | IRQ17    | CTS2_C/SD0DAT1_A/PMDAT1                                                                       | GTETRGC/GTIOC7B                | —                           | VIO_D11                     |
| C2     | C2                  | —                     | P613    | D15/DQ15        | IRQ19    | CTS0_C/USBHS_OVRCURB                                                                          | GTETRGA/GTIOC9B/AGTO1          | —                           | LCD_DAT<br>A2_A             |
| C3     | C3                  | —                     | PA13    | D10/DQ10        | IRQ12    | CTS_RTS9_C/SS9_C/DE9                                                                          | GTOVUP/GTIOC10A                | —                           | —                           |
| C4     | C4                  | —                     | P300    | D2/DQ2          | IRQ4     | SCK0_A/DE0/SSLA3_B/SD0DAT3_B                                                                  | GTIOC3A/ULPTEV10-DS            | —                           | LCD_DAT<br>A11_A            |
| C5     | C5                  | —                     | P302    | D0/DQ0          | IRQ5     | RXD6_B/SCL6_B/MISO6_B/<br>SD0DAT1_B                                                           | GTOUUP/GTIOC4A/ULPTO0-<br>DS   | —                           | LCD_DAT<br>A13_A            |
| C6     | C6                  | —                     | P200    | —               | NMI      | —                                                                                             | —                              | —                           | —                           |
| C7     | C7                  | RES                   | —       | —               | —        | —                                                                                             | —                              | —                           | —                           |
| C8     | C8                  | —                     | P110    | —               | IRQ20    | SD0DAT4_C                                                                                     | GTIOC9B                        | —                           | —                           |
| C9     | C9                  | —                     | P903    | —               | IRQ1     | —                                                                                             | GTIOC11A                       | —                           | LCD_DAT<br>A2_B             |
| C10    | C10                 | TCLK                  | P308    | —               | IRQ26-DS | CTS3_B/SD0CLK_B/ET1_TX_ER/<br>ETHPHYCLK                                                       | GTIU/GTCPP09/ULPTOB1           | —                           | VIO_D11                     |
| C11    | C11                 | TDATA2                | P305    | —               | IRQ8     | SD0WP/ET1_RXD2/RGMII1_RXD2                                                                    | GTOVUP/GTCPP012/<br>ULPTEE1    | —                           | VIO_D14                     |
| C12    | C12                 | TDATA0                | P307    | —               | IRQ27-DS | CTS_RTS6_A/SS6_A/DE6/<br>SD0CMD_B/ET1_RXD0/<br>RGMII1_RXD0/RMII1_RXD0                         | GTIV/GTCPP010/ULPTOA1          | —                           | VIO_D12                     |
| C13    | C13                 | —                     | P911    | —               | IRQ6     | ET1_RXD5                                                                                      | GTIOC3B                        | —                           | LCD_DAT<br>A5_B             |
| C14    | C14                 | CLKOUT                | P206    | CS7             | IRQ0-DS  | USB_VBUSEN/SSIDATA1_A/<br>SD0DAT7_C/ET1_RX_DV/<br>RGMII1_RX_CTL/RMII1_CRS_DV                  | GTIU/GTCPP00/ULPTOB1           | —                           | VIO_D0                      |
| C15    | C15                 | —                     | PD04    | —               | IRQ20    | CTS_RTS8_C/SS8_C/DE8/USBHS_ID/<br>SD0CMD_C/ET0_RXD5                                           | GTIOC3A                        | —                           | —                           |

表 1.18 SiP 製品の端子一覧 (3/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SIE/SDH/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/PDPMIF | GPT/AGT/ULPT/RTC              | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU       |
|--------|---------------------|-----------------------|---------|-----------------|----------|------------------------------------------------------------------------------------------------|-------------------------------|-----------------------------|------------------------------|
| C16    | C16                 | —                     | PD03    | —               | IRQ21    | RXD8_C/SCL8_C/MISO8_C/<br>USBHS_EXICEN/SD0DAT0_C/<br>ET0_RXD4                                  | GTIOC3B                       | —                           | —                            |
| C17    | C17                 | —                     | PD05    | —               | IRQ19    | CTS8_C/USBHS_OVRCURB/<br>SD0CLK_C/ET0_RXD6                                                     | GTIOC2B                       | —                           | —                            |
| C18    | C18                 | —                     | PD06    | —               | IRQ18    | USBHS_OVRCURA/SD0WP/<br>ET0_RXD7                                                               | GTIOC2A                       | —                           | —                            |
| D1     | D1                  | —                     | PA04    | A1              | IRQ19    | SCK2_C/DE2/SD0DAT3_A                                                                           | GTIUGTIOC4B                   | ADST0                       | VIO_D9                       |
| D2     | D2                  | CACREF/CLKOUT         | P611    | D13/DQ13        | IRQ17    | SCK0_C/DE0/MOSIA_B/<br>USBHS_VBUSEN                                                            | GTOULO/GTIOC4B                | —                           | LCD_DAT<br>A4_A              |
| D3     | D3                  | —                     | P610    | D12/DQ12        | IRQ16    | RXD0_C/SCL0_C/MISO0_C/<br>RSPCKA_B/CRX1                                                        | GTOUUP/GTIOC4A/<br>ULPTOB1-DS | —                           | LCD_DAT<br>A5_A              |
| D4     | D4                  | —                     | PA14    | D11/DQ11        | IRQ13    | TxD9_C/SDA9_C/MOSI9_C                                                                          | GTOVLO/GTIOC10B               | —                           | —                            |
| D5     | D5                  | —                     | P303    | —               | IRQ29-DS | SCK6_B/DE6                                                                                     | GTIOC7B                       | —                           | LCD_DAT<br>A14_A             |
| D6     | D6                  | —                     | P915    | —               | IRQ8     | CTS6_B                                                                                         | GTIOC5A                       | —                           | LCD_DAT<br>A1_B              |
| D7     | D7                  | —                     | P108    | —               | IRQ24    | SD0DAT6_C                                                                                      | GTIOC10B                      | —                           | —                            |
| D8     | D8                  | —                     | P111    | —               | IRQ19    | SD0DAT3_C                                                                                      | GTIOC9A                       | —                           | —                            |
| D9     | D9                  | —                     | P109    | —               | IRQ23    | SD0DAT5_C                                                                                      | GTIOC10A                      | —                           | —                            |
| D10    | D10                 | —                     | P310    | —               | IRQ24-DS | TxD3_B/SDA3_B/MOSI3_B/<br>ET1_TX_EN/RGMII1_TX_CTL/<br>RMI11_TX_EN                              | GTCPP07/AGTEE1                | —                           | LCD_DAT<br>A16_A/<br>VIO_D9  |
| D11    | D11                 | TDATA3                | P304    | —               | IRQ9     | SD0DAT0_B/ET1_TxD3/<br>RGMII1_TxD3                                                             | GTOVLO/GTIOC7A/ULPTO1         | —                           | VIO_D15                      |
| D12    | D12                 | TDATA1                | P306    | —               | IRQ28-DS | SD0CD/ET1_TxD1/RGMII1_TxD1/<br>RMI11_TxD1                                                      | GTIW/GTCPP011/ULPTEV1         | —                           | VIO_D13                      |
| D13    | D13                 | —                     | P912    | —               | IRQ5     | ET1_TxD6                                                                                       | GTIOC3A                       | —                           | LCD_DAT<br>A6_B              |
| D14    | D14                 | —                     | PB04    | —               | IRQ9     | SCK5_C/DE5/ET0_TxD3/<br>RGMII0_TxD3                                                            | GTCPP03                       | AD0FLAG1                    | LCD_DAT<br>A14_B/<br>VIO_CLK |
| D15    | D15                 | —                     | PB07    | —               | IRQ1     | ET0_TxD5                                                                                       | GTIOC9B                       | —                           | LCD_DAT<br>A10_B             |
| D16    | D16                 | —                     | PB05    | —               | IRQ15    | CTS5_C/ET0_TxD7                                                                                | GTCPP04                       | —                           | LCD_DAT<br>A12_B             |
| D17    | D17                 | —                     | PB03    | —               | IRQ13    | TxD5_C/SDA5_C/MOSI5_C/<br>ET0_TxD2/RGMII0_TxD2                                                 | GTCPP01                       | ADSYNC                      | LCD_DAT<br>A15_B/<br>VIO_HD  |
| D18    | D18                 | —                     | PB01    | ALE             | IRQ12    | CTS_RTS1_B/SS1_B/DE1/<br>ET0_TX_CLK                                                            | GTCPP02                       | AD1FLAG1                    | LCD_DAT<br>A13_B/<br>VIO_FLD |
| E1     | E1                  | —                     | PA15    | EBCLK/<br>SDCLK | IRQ14    | CTS9_C/PDMCLK1                                                                                 | GTIOC7A                       | —                           | VIO_D14                      |
| E2     | E2                  | —                     | P615    | —               | IRQ7     | TXD7_A/SDA7_A/MOSI7_A/<br>USBHS_EXICEN                                                         | GTETRGC/GTCPP010              | —                           | LCD_DAT<br>A0_A              |
| E3     | E3                  | —                     | P614    | WR/WRO/<br>DQM0 | IRQ20    | RXD7_A/SCL7_A/MISO7_A/<br>USBHS_ID                                                             | GTETRGB/GTCPP09/AGTO0         | —                           | LCD_DAT<br>A1_A              |
| E4     | E4                  | —                     | P612    | D14/DQ14        | IRQ18    | CTS_RTS0_C/SS0_C/DE0/SSLAO_B/<br>USBHS_OVRCURA                                                 | GTIOC9A                       | —                           | LCD_DAT<br>A3_A              |
| E5     | E5                  | —                     | P914    | —               | IRQ9     | CTS_RTS6_B/SS6_B/DE6                                                                           | GTIOC5B                       | —                           | LCD_DAT<br>A0_B              |
| E6     | E6                  | MD                    | P201    | —               | IRQ4     | —                                                                                              | —                             | —                           | —                            |
| E10    | E10                 | —                     | P902    | ALE             | IRQ0     | AUDIO_CLK/ETHPHYCLK                                                                            | GTCPP013                      | —                           | LCD_DAT<br>A3_B/<br>VIO_D1   |
| E11    | E11                 | —                     | P312    | —               | IRQ22-DS | CTS_RTS3_B/SS3_B/DE3/CTX0/<br>ET1_RX_ER/RMII1_RX_ER/PDMDAT2                                    | GTADSM0/GTCPP05/<br>AGTOA1    | —                           | LCD_DAT<br>A18_A/<br>VIO_D7  |
| E12    | E12                 | —                     | P910    | —               | IRQ7     | ET1_TxD4                                                                                       | GTCPP012                      | —                           | LCD_DAT<br>A4_B              |
| E13    | E13                 | CLKOUT                | P913    | —               | IRQ3     | ET1_TxD7                                                                                       | GTCPP011                      | —                           | LCD_DAT<br>A7_B              |
| E14    | E14                 | —                     | PB02    | —               | IRQ11    | RXD5_C/SCL5_C/MISO5_C/<br>ET0_TxD1/RGMII0_TxD1/<br>RMI11_TxD1                                  | GTCPP00                       | ADST1                       | LCD_DAT<br>A16_B/<br>VIO_VD  |
| E15    | E15                 | —                     | PB06    | —               | IRQ0     | CTS_RTS5_C/SS5_C/DE5/ET0_TxD6                                                                  | GTIOC9A                       | —                           | LCD_DAT<br>A11_B             |

表 1.18 SiP 製品の端子一覧 (4/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SIE/SDH/MMC/<br>ESWM(GMII, RMII, MII, RMII)/PDMIF           | GPT/AGT/ULPT/RTC       | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU       |
|--------|---------------------|-----------------------|---------|-----------------|----------|--------------------------------------------------------------------------------------------------------|------------------------|-----------------------------|------------------------------|
| E16    | E16                 | —                     | PD07    | —               | IRQ17    | USBHS_VBUSEN/SD0CD/ETO_TXD4                                                                            | GTCPP00                | —                           | —                            |
| E17    | E17                 | —                     | PB00    | —               | IRQ10    | SCK1_B/DE1/USBHS_VBUSEN/<br>ETO_TXD0/RGMII0_TXD0/<br>RMIIO_RXD0/PDMDAT2                                | GTCPP04                | ADST0                       | LCD_DAT<br>A17_B             |
| E18    | E18                 | —                     | P706    | —               | IRQ7     | RXD1_B/SCL1_B/MISO1_B/<br>USBHS_OVRCURB-DS/<br>ETO_GTX_CLK/RGMII0_TXC/<br>ETHPHYCLK/PDMDAT0            | GTCPP02/AGTIO0         | —                           | VIO_D10                      |
| F1     | F1                  | —                     | PA02    | A3              | IRQ31    | RXD2_C/SCL2_C/MISO2_C/<br>SD0DAT5_A                                                                    | GTIW/GTCPP09           | ADSYNC                      | VIO_D7                       |
| F2     | F2                  | —                     | PA10    | CS2/RAS         | IRQ4     | SCK5_B/DE5/PDMCLK0                                                                                     | GTCPP013               | —                           | LCD_TCO<br>N1_A/<br>VIO_D15  |
| F3     | F3                  | —                     | PA08    | CS0/WE          | IRQ6     | RXD5_B/SCL5_B/MISO5_B                                                                                  | GTETRGD/GTCPP011       | —                           | LCD_TCO<br>N3_A              |
| F4     | F4                  | —                     | PA09    | CS3/CAS         | IRQ5     | TXD5_B/SDA5_B/MOSI5_B                                                                                  | GTCPP012               | —                           | LCD_TCO<br>N2_A              |
| F5     | F5                  | —                     | PC14    | —               | IRQ0     | TXD6_C/SDA6_C/MOSI6_C/ETO_WOL                                                                          | GTADSM1/GTCPP09        | —                           | —                            |
| F7     | F7                  | VCC_08                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| F8     | F8                  | VSS_08                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| F9     | F9                  | VSS3                  | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| F10    | F10                 | VCL3                  | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| F11    | F11                 | VSS_07                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| F12    | F12                 | VCC_07                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| F13    | F13                 | —                     | P700    | —               | IRQ16-DS | RXD2_B/SCL2_B/MISO2_B/MISOA_C/<br>SSIDATA1_B/SD1WP/ETO_RXD2/<br>RGMII0_RXD2                            | GTIOC5A                | —                           | VIO_D4                       |
| F14    | F14                 | —                     | P702    | —               | IRQ18-DS | CTS2_B/RSPCKA_C/SSIBCK1_B/<br>SD1DAT5_B/ETO_RXD0/<br>RGMII0_RXD0/RMII0_RXD0                            | GTIOC6A/ULPT00         | —                           | VIO_D6                       |
| F15    | F15                 | —                     | P406    | —               | IRQ31    | TXD2_B/SDA2_B/MOSI2_B/SSL4A_C/<br>SSIRXDO_A/SD1CD/ETO_RXD3/<br>RGMII0_RXD3                             | GTIOC1B                | —                           | VIO_D3                       |
| F16    | F16                 | —                     | P701    | —               | IRQ17-DS | CTS_RTS2_B/SS2_B/DE2/MOSIA_C/<br>SSILRCK1_B/SSIFS1_B/SD1DAT4_B/<br>ETO_RXD1/RGMII0_RXD1/<br>RMII0_RXD1 | GTIOC5B/ULPT01         | —                           | VIO_D5                       |
| F17    | F17                 | —                     | P707    | —               | IRQ8     | TXD1_B/SDA1_B/MOSI1_B/<br>USBHS_OVRCURA-DS/ETO_TX_ER/<br>ETHPHYCLK/PDMAT1                              | GTCPP03                | —                           | LCD_DAT<br>A18_B/<br>VIO_D11 |
| F18    | F18                 | —                     | P705    | —               | IRQ19    | CTS1_B/SSL2_C/CRX0/ETO_TX_EN/<br>RGMII0_TX_CTL/RMII0_TX_EN/<br>PDMCLK2                                 | GTADSM1/GTCPP01/AGTIO0 | —                           | VIO_D9                       |
| G1     | G1                  | —                     | PA00    | A5              | IRQ22    | CTS_RTS5_B/SS5_B/DE5/<br>SD0DAT7_A                                                                     | GTOVLO/GTCPP07         | AD1FLAG1                    | LCD_CLK<br>_A/<br>VIO_D5     |
| G2     | G2                  | —                     | PA03    | A2              | IRQ20    | TXD2_C/SDA2_C/MOSI2_C/<br>SD0DAT4_A                                                                    | GTIV/GTCPP010          | ADST1                       | VIO_D8                       |
| G3     | G3                  | —                     | PA05    | A0/BC0/<br>DQM1 | IRQ18    | CTS_RTS2_C/SS2_C/DE2/<br>SD0DAT2_A/PDMAT2                                                              | GTETRGD/GTIOC4A        | —                           | VIO_D10                      |
| G4     | G4                  | —                     | PA07    | RD              | IRQ16    | CTS7_A/SD0DAT0_A/PDMAT0                                                                                | GTETRGB/GTIOC7A        | VCOUT                       | VIO_D12                      |
| G5     | G5                  | —                     | PC12    | —               | IRQ2     | SCK6_C/DE6/ETO_MDIO                                                                                    | GTCPP011               | —                           | —                            |
| G7     | G7                  | VCC_09                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| G8     | G8                  | VSS_09                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| G9     | G9                  | VSS4                  | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| G10    | G10                 | VCL4                  | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| G11    | G11                 | VSS_06                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| G12    | G12                 | VCC_06                | —       | —               | —        | —                                                                                                      | —                      | —                           | —                            |
| G13    | G13                 | —                     | P405    | —               | IRQ30    | SCK2_B/DE2/SSITXDO_A/<br>SD1DAT3_B/ETO_RX_DV/<br>RGMII0_RX_CTL/RMII0_CRS_DV                            | GTIOC1A/AGTIO1         | —                           | VIO_D2                       |
| G14    | G14                 | —                     | P704    | —               | IRQ26    | SSLA1_C/CTXO/SD1DAT7_B/<br>ETO_RX_ER/RMII0_RX_ER/PDMCLK1                                               | GTADSM0/GTCPP00/AGT00  | —                           | VIO_D8                       |
| G15    | G15                 | —                     | P703    | —               | IRQ19-DS | SSLA0_C/SD1DAT6_B/ETO_RX_CLK/<br>RGMII0_RXC/RMII0_REF50CK/<br>PDMCLK0                                  | GTIOC6B/AGT01          | VCOUT                       | VIO_D7                       |

表 1.18 SiP 製品の端子一覧 (5/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SIE/SDH/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/PDIF | GPT/AGT/ULPT/RTC | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU      |
|--------|---------------------|-----------------------|---------|-----------------|--------|----------------------------------------------------------------------------------------------|------------------|-----------------------------|-----------------------------|
| G16    | G16                 | VSS_03                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| G17    | G17                 | VCC_05                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| G18    | G18                 | VSS_05                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H1     | H1                  | —                     | P504    | A7              | IRQ7   | SD0WP                                                                                        | GTOULO/GTCPP01   | —                           | VIO_D3                      |
| H2     | H2                  | —                     | P503    | A6              | IRQ6   | SD0CD                                                                                        | GTOUUP/GTCPP06   | —                           | VIO_D4                      |
| H3     | H3                  | —                     | P505    | A8              | IRQ8   | SD0CLK_A                                                                                     | GTOPW/GTCPP02    | —                           | VIO_D2                      |
| H4     | H4                  | —                     | PA01    | A4              | IRQ21  | CTS5_B/SD0DAT6_A                                                                             | GTOVUP/GTCPP08   | AD0FLAG1                    | LCD_TCO<br>NO_A/<br>VIO_D6  |
| H5     | H5                  | —                     | PC11    | —               | IRQ3   | CTS_RTS6_C/SS6_C/DE6/ET0_MDC                                                                 | GTCPP012         | —                           | —                           |
| H7     | H7                  | VCC_10                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H8     | H8                  | VSS_10                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H9     | H9                  | VSS7                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H10    | H10                 | VCL5                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H11    | H11                 | VSS5                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H12    | H12                 | VCC_04                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H13    | H13                 | VSS_04                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H15    | H15                 | VCC_03                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H16    | H16                 | VCC_USBHS             | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H17    | H17                 | USBHS_DP              | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| H18    | H18                 | USBHS_DM              | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J1     | J1                  | —                     | P506    | A9              | IRQ9   | SD0CMD_A                                                                                     | GTOPW/GTCPP03    | —                           | VIO_D1                      |
| J2     | J2                  | —                     | P507    | A10             | IRQ10  | CTS_RTS7_A/SS7_A/DE7/<br>ET_TAS_STA0                                                         | GTADSM0/GTI0C0A  | —                           | LCD_EXT<br>CLK_A/<br>VIO_D0 |
| J3     | J3                  | —                     | P508    | A11             | IRQ1   | CTS5_A/ET_TAS_STA1                                                                           | GTADSM1/GTI0C0B  | —                           | VIO_VD                      |
| J4     | J4                  | —                     | P509    | A12             | IRQ2   | CTS_RTS5_A/SS5_A/DE5/<br>ET_TAS_STA2                                                         | GTIOC1A/ULPTEV1  | —                           | VIO_HD                      |
| J5     | J5                  | —                     | PC13    | —               | IRQ1   | RXD6_C/SCL6_C/MISO6_C/ET0_INT                                                                | GTCPP010         | —                           | —                           |
| J7     | J7                  | VCC2_11               | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J8     | J8                  | VSS_11                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J9     | J9                  | VCL7                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J10    | J10                 | VCL6                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J11    | J11                 | VSS6                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J12    | J12                 | VCL2                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J13    | J13                 | VSS2                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J15    | J15                 | VSS_02                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J16    | J16                 | USBHS_RREF            | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J17    | J17                 | VSS2_USBHS            | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| J18    | J18                 | VSS1_USBHS            | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K1     | K1                  | —                     | PC15    | A16             | IRQ30  | CTS6_C/CRX1                                                                                  | GTADSM0          | —                           | —                           |
| K2     | K2                  | CACREF                | P608    | A14             | IRQ22  | TXD5_A/SDA5_A/MOSI5_A                                                                        | GTOPW/GTCPP04    | —                           | VIO_FLD                     |
| K3     | K3                  | —                     | P510    | A13             | IRQ3   | RXD5_A/SCL5_A/MISO5_A/<br>ET_TAS_STA3                                                        | GTIOC1B/ULPTEV10 | —                           | VIO_CLK                     |
| K4     | K4                  | —                     | PD00    | A15             | IRQ23  | SCK5_A/DE5/CTX1                                                                              | GTOPW/GTCPP05    | —                           | —                           |
| K5     | K5                  | VSS                   | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K6     | K6                  | VSS                   | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K7     | K7                  | VSS_12                | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K8     | K8                  | VSS9                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K9     | K9                  | VCL9                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K10    | K10                 | VCL8                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K11    | K11                 | VSS8                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K12    | K12                 | VCL1                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |
| K13    | K13                 | VSS1                  | —       | —               | —      | —                                                                                            | —                | —                           | —                           |

表 1.18 SiP 製品の端子一覧 (6/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDH/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/PDMIF | GPT/AGT/ULPT/RTC            | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU       |
|--------|---------------------|-----------------------|---------|-----------------|----------|------------------------------------------------------------------------------------------------|-----------------------------|-----------------------------|------------------------------|
| K15    | K15                 | VCC_02                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| K16    | K16                 | AVCC_USBHS            | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| K17    | K17                 | XTAL                  | P213    | —               | IRQ2     | TXD1_C/SDA1_C/MOSI1_C                                                                          | GTETRGC/GTIOC0A/<br>ULPTEE0 | ADTRG1                      | —                            |
| K18    | K18                 | EXTAL                 | P212    | —               | IRQ3     | RXD1_C/SCL1_C/MISO1_C                                                                          | GTETRGD/GTIOC0B/AGTEE1      | —                           | —                            |
| L1     | L1                  | —                     | PC10    | —               | IRQ4     | —                                                                                              | GTCPP013                    | —                           | —                            |
| L2     | L2                  | VSS                   | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L3     | L3                  | PUP                   | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L4     | L4                  | VCC2_16               | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L5     | L5                  | VSS_16                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L7     | L7                  | VCC2_12               | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L8     | L8                  | VSS_14                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L9     | L9                  | VSS_15                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L10    | L10                 | VSS10                 | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L11    | L11                 | VCL10                 | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L12    | L12                 | VCL0                  | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L13    | L13                 | VSS0                  | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L14    | L14                 | —                     | P403    | —               | IRQ14-DS | CTS_RTS1_A/SS1_A/DE1/<br>SSIBCK0_A/SD1DAT1_B/ET1_WOL                                           | GTIOC3A/RTCIC1              | AD0FLAG1                    | —                            |
| L15    | L15                 | —                     | P404    | —               | IRQ15-DS | CTS1_A/SSILRCK0_A/SSIFS0_A/<br>SD1DAT2_B/ET0_WOL                                               | GTIOC3B/RTCIC2              | AD1FLAG1                    | —                            |
| L16    | L16                 | VCC_01                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| L17    | L17                 | XCOUT                 | P214    | —               | IRQ21    | —                                                                                              | —                           | —                           | —                            |
| L18    | L18                 | XCIN/EXCIN            | P215    | —               | IRQ20    | —                                                                                              | —                           | —                           | —                            |
| M1     | M1                  | —                     | PC09    | —               | IRQ5     | —                                                                                              | —                           | —                           | —                            |
| M2     | M2                  | VSS                   | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M3     | M3                  | VSS                   | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M4     | M4                  | VCC2_17               | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M5     | M5                  | VSS_17                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M8     | M8                  | VCC2_14               | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M9     | M9                  | VCC2_15               | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M11    | M11                 | VSS11                 | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M12    | M12                 | VCL11                 | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M14    | M14                 | —                     | P414    | A23             | IRQ9     | RXD4_B/SCL4_B/MISO4_B/SSLB0_B/<br>CRX1/ET1_MDIO                                                | GTIOC0B                     | —                           | VIO_CLK                      |
| M15    | M15                 | CACREF                | P402    | —               | IRQ4-DS  | SCK1_A/DE1/CRX0/AUDIO_CLK/<br>SD1DAT0_B/ET0_LINKSTA                                            | RTCIC0                      | —                           | —                            |
| M16    | M16                 | —                     | P410    | A19             | IRQ5     | SCK2_A/DE3/SCL0_A/<br>USB_OVRCURB-DS/<br>USBHS_OVRCURB/GPTP_MATCH0                             | GTOVLO/GTIOC9B/AGTOB1       | ADST0                       | —                            |
| M17    | M17                 | VBATT                 | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| M18    | M18                 | VSS_01                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| N1     | N1                  | —                     | PC08    | —               | IRQ29    | —                                                                                              | GTCPP08                     | —                           | —                            |
| N2     | N2                  | VSS                   | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| N3     | N3                  | VSS                   | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| N4     | N4                  | VCC2_18               | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| N5     | N5                  | VSS_18                | —       | —               | —        | —                                                                                              | —                           | —                           | —                            |
| N7     | N7                  | —                     | P105    | —               | IRQ0     | CTS_RTS8_B/SS8_B/DE8/SSLB2_A/<br>OM_0_ECSINT1                                                  | GTIOC1A/ULPTO1-DS           | ADSYNC                      | —                            |
| N10    | N10                 | —                     | P810    | —               | IRQ21    | SCK7_B/DE7/SD1DAT2_A/PDMCLK0                                                                   | GTIOC10A/ULPTOA0            | —                           | —                            |
| N14    | N14                 | —                     | P710    | CS5             | IRQ17    | CTS4_B/SSLB3_B/ET0_LINKSTA                                                                     | GTIOC11B                    | —                           | LCD_EXT<br>CLK_B/<br>VIO_D12 |
| N15    | N15                 | CACREF                | P411    | A20             | IRQ4     | CTS_RTS3_A/SS3_A/DE3/USB_ID/<br>USBHS_ID/GPTP_PTPOUT1                                          | GTOVUP/GTIOC9A/AGTOA1       | —                           | DSI_TE                       |

表 1.18 SiP 製品の端子一覧 (7/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SIE/SDH/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/PDMIF | GPT/AGT/ULPT/RTC                     | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU      |
|--------|---------------------|-----------------------|---------|-----------------|----------|-----------------------------------------------------------------------------------------------|--------------------------------------|-----------------------------|-----------------------------|
| N16    | N16                 | —                     | P408    | A17             | IRQ7     | RXD3_A/SCL3_A/MISO3_A/SCL0_B/<br>USB_VBUSEN/USBHS_VBUS/<br>GPTP_PTPOUT2                       | GTOWLO/GTIOC10A/<br>ULPTOB0          | ADSYNC                      | —                           |
| N17    | N17                 | —                     | P412    | A21             | IRQ20-DS | CTS3_A/USB_EXICEN/<br>USBHS_EXICEN/GPTP_PTPOUT0                                               | GTOULO/GTCPP08/AGTEE1                | —                           | —                           |
| N18    | N18                 | —                     | P401    | —               | IRQ5-DS  | RXD1_A/SCL1_A/MISO1_A/<br>I3C_SDA0/CTX0/SD1CMD_B                                              | GTETRGA/GTIOC6B                      | —                           | VIO_D1                      |
| P1     | P1                  | VSS                   | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| P2     | P2                  | VSS                   | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| P3     | P3                  | VSS                   | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| P4     | P4                  | VCC2_19               | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| P5     | P5                  | VSS_19                | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| P6     | P6                  | —                     | P104    | —               | IRQ1     | CTS9_A/SSLB1_A/OM_0_CS1                                                                       | GTETRGB/GTIOC1B                      | AD0FLAG1                    | —                           |
| P7     | P7                  | —                     | P107    | —               | IRQ31    | CTS4_A/OM_0_CS0                                                                               | GTOWUP/GTIOC8A/AGTOA0                | ADST0                       | —                           |
| P8     | P8                  | —                     | P106    | —               | IRQ16    | CTS8_B/SSLB3_A/OM_0_RESET                                                                     | GTOWLO/GTIOC8B/AGTOB0/<br>ULPTEE1-DS | ADST1                       | —                           |
| P9     | P9                  | —                     | P811    | —               | IRQ22    | CTS7_B/USB_ID/SD1DAT3_A/<br>PDMCLK1                                                           | GTIOC10B/ULPTOB0                     | —                           | —                           |
| P10    | P10                 | —                     | P013    | —               | IRQ14    | —                                                                                             | —                                    | AN013                       | —                           |
| P11    | P11                 | —                     | P011    | —               | IRQ16    | —                                                                                             | —                                    | AN011                       | —                           |
| P12    | P12                 | —                     | P807    | —               | IRQ11    | —                                                                                             | GTIOC13A                             | —                           | LCD_TCO<br>N2_B             |
| P13    | P13                 | CACREF                | P708    | WR1/BC1         | IRQ11    | SCK4_B/DE4/SDA2_A/MOSIB_B/<br>AUDI0_CLK/ETO_MDC                                               | GTCPP06                              | —                           | VIO_VD                      |
| P14    | P14                 | —                     | P712    | —               | IRQ2     | CTS1_C/SSLB1_B/GPTP_CAPTURE1                                                                  | GTIOC2B/AGTOB0                       | —                           | LCD_DAT<br>A20_B            |
| P15    | P15                 | —                     | P714    | —               | IRQ13    | TXD4_C/SDA4_C/MOSI4_C/<br>GPTP_PPS1                                                           | GTIOC12B                             | —                           | DSI_TE/<br>LCD_DAT<br>A22_B |
| P16    | P16                 | —                     | P711    | —               | IRQ3     | CTS RTS1_C/SS1_C/DE1/SSLB2_B/<br>GPTP_PPS0                                                    | GTIOC11A/AGTEE0                      | —                           | LCD_DAT<br>A19_B            |
| P17    | P17                 | —                     | P713    | —               | IRQ14    | CTS4_C/GPTP_MATCH1                                                                            | GTIOC2A/AGTOA0                       | —                           | LCD_DAT<br>A21_B            |
| P18    | P18                 | —                     | P400    | —               | IRQ0     | TXD1_A/SDA1_A/MOSI1_A/I3C_SCL0/<br>AUDI0_CLK/SD1CLK_B                                         | GTIOC6A/AGTIO1                       | ADTRG1                      | VIO_D0                      |
| R1     | R1                  | —                     | P602    | —               | IRQ28    | RXD0_B/SCL0_B/MISO0_B                                                                         | GTIOC7B/ULPTEE0                      | —                           | —                           |
| R2     | R2                  | VSS                   | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| R3     | R3                  | VSS                   | —       | —               | —        | —                                                                                             | —                                    | —                           | —                           |
| R4     | R4                  | CACREF                | P600    | —               | IRQ30    | OM_0_RST01                                                                                    | GTIOC6B/ULPTEV1-DS                   | —                           | —                           |
| R5     | R5                  | —                     | P601    | —               | IRQ29    | SCK0_B/DE0/OM_0_WP1                                                                           | GTIOC6A/ULPTEV10/RTCOUNT             | —                           | —                           |
| R6     | R6                  | —                     | P102    | —               | IRQ17    | TXD9_A/SDA9_A/MOSI9_A/<br>RSPCKB_A/CRX0/OM_0_SIO4                                             | GTOWLO/GTIOC2B/AGTO0                 | ADTRG0                      | —                           |
| R7     | R7                  | —                     | P801    | —               | IRQ12    | TXD2_A/SDA2_A/MOSI2_A/<br>OM_0_DQS                                                            | GTIV/GTIOC11B/AGTOB0                 | —                           | —                           |
| R8     | R8                  | —                     | P803    | —               | IRQ19    | SCK2_A/DE2/OM_0_SIO1                                                                          | GTETRGC/GTIOC12B                     | —                           | —                           |
| R9     | R9                  | —                     | P812    | —               | IRQ23    | CTS RTS7_B/SS7_B/DE7/<br>USB_EXICEN/SD1DAT4_A/PDMCLK2                                         | GTIOC11A                             | AN022                       | —                           |
| R10    | R10                 | —                     | P012    | —               | IRQ15    | —                                                                                             | —                                    | AN012                       | —                           |
| R11    | R11                 | —                     | P010    | —               | IRQ14    | —                                                                                             | —                                    | AN010                       | —                           |
| R12    | R12                 | —                     | P009    | —               | IRQ13-DS | —                                                                                             | —                                    | AN009/<br>IVREF1            | —                           |
| R13    | R13                 | —                     | P805    | —               | IRQ30    | TXD8_A/SDA8_A/MOSI8_A/<br>ET1_MDIO                                                            | —                                    | AN017/<br>IVCMPO            | LCD_TCO<br>N1_B/<br>VIO_D15 |
| R14    | R14                 | —                     | P512    | —               | IRQ14    | CTS8_A/SCL1_A/CTX1/ET1_INT                                                                    | GTIOC0A                              | —                           | —                           |
| R15    | R15                 | —                     | P413    | A22             | IRQ18    | ET_TAS_STA3                                                                                   | GTOUUP/GTCPP07/<br>ULPTEE1           | —                           | —                           |
| R16    | R16                 | —                     | P515    | —               | IRQ12    | CTS RTS4_C/SS4_C/DE4/SCL2_B/<br>ET_TAS_STA0                                                   | GTIOC13A                             | —                           | LCD_CLK<br>_B               |
| R17    | R17                 | —                     | P709    | CS4             | IRQ10    | CTS RTS4_B/SS4_B/DE4/SCL2_A/<br>MISOB_B/ETO_MDIO                                              | GTCPP05                              | —                           | VIO_D13                     |

表 1.18 SiP 製品の端子一覧 (8/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SIE/SDH/MMC/<br>ESWM(GMII, RGMI, MII, RMII)/PDMIF | GPT/AGT/ULPT/RTC        | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU      |
|--------|---------------------|-----------------------|---------|-----------------|----------|----------------------------------------------------------------------------------------------|-------------------------|-----------------------------|-----------------------------|
| R18    | R18                 | —                     | P407    | CS6             | IRQ22    | SCK1_C/DE1/SDA0_B/USB_VBUS/<br>USBHS_VBUSEN/GPTP_PTPOUT3                                     | GTIOC10B/AGTIO0/RTCOOUT | ADTRG0                      | —                           |
| T1     | T1                  | DNU                   | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| T2     | T2                  | VSS                   | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| T3     | —                   | VCC18_MIPI            | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| T4     | —                   | VSS_MIPI              | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| —      | T3                  | —                     | P315    | —               | IRQ29    | SCK3_C/DE3/SSLA3_A                                                                           | —                       | —                           | —                           |
| —      | T4                  | —                     | P900    | —               | IRQ30    | CTS3_C                                                                                       | GTADSM0                 | —                           | —                           |
| T5     | T5                  | —                     | P103    | —               | IRQ16    | CTS_RTS9_A/SS9_A/DE9/SSLB0_A/<br>CTX0/OM_0_SIO2                                              | GTOWUP/GTIOC2A          | AD1FLAG1                    | —                           |
| T6     | T6                  | —                     | P101    | —               | IRQ1     | RXD9_A/SCL9_A/MISO9_A/MOSIB_A/<br>OM_0_SIO3                                                  | GTETRGB/GTIOC8A/AGTEE0  | —                           | —                           |
| T7     | T7                  | —                     | P802    | —               | IRQ18    | RXD2_A/SCL2_A/MISO2_A/<br>OM_0_SIO6                                                          | GTIW/GTIOC12A           | —                           | —                           |
| T8     | T8                  | —                     | P804    | —               | IRQ14    | CTS_RTS2_A/SS2_A/DE2/<br>OM_0_SIO7                                                           | GTETRGD/GTIOC13A        | —                           | DSI_TE                      |
| T9     | T9                  | —                     | P501    | —               | IRQ25    | TXD8_B/SDA8_B/MOSI8_B/<br>USB_OVRCURA/SD1DAT6_A/<br>PDMDAT1                                  | GTIOC12A                | AN020                       | —                           |
| T10    | T10                 | AVCC0                 | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| T11    | T11                 | AVSS0                 | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| T12    | T12                 | —                     | P005    | —               | IRQ10-DS | —                                                                                            | —                       | AN005/<br>IVCMP3            | —                           |
| T13    | T13                 | —                     | P003    | —               | IRQ29    | —                                                                                            | —                       | AN003/<br>IVCMP3            | —                           |
| T14    | T14                 | —                     | P513    | —               | IRQ31    | SCK8_A/DE8/ET0_INT                                                                           | GTIOC13B                | AN016/<br>IVCMP0            | LCD_TCO<br>N3_B/<br>VIO_FLD |
| T15    | T15                 | —                     | P514    | —               | IRQ13    | SCK4_C/DE4/SDA2_B/ET_TAS_STA1                                                                | GTIOC13B                | —                           | LCD_EXT<br>CLK_B            |
| T16    | T16                 | —                     | P415    | WAIT            | IRQ8     | TXD4_B/SDA4_B/MOSI4_B/<br>RSPCKB_B/CTX1/ET1_MDC                                              | GTIOC0A                 | —                           | VIO_HD                      |
| T17    | T17                 | —                     | P409    | A18             | IRQ6     | TXD3_A/SDA3_A/MOSI3_A/SDA0_A/<br>USB_OVRCURA-DS/<br>USBHS_OVRCURA/<br>GPTP_CAPTURE0          | GTOWUP/ULPTOA0          | ADST1                       | —                           |
| T18    | T18                 | VCC_USB               | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U1     | U1                  | VCC2_13               | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U2     | —                   | MIPI_DL0_P            | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U3     | —                   | MIPI_CL_P             | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U4     | —                   | MIPI_DL1_P            | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U5     | —                   | AVCC_MIPI             | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| —      | U2                  | CLKOUT                | P205    | —               | IRQ1-DS  | TXD4_A/SDA4_A/MOSI4_A/SCL1_B/<br>SSLA1_A/USB_OVRCURA/SD1CD                                   | GTIV/GTIOC4A/AGTO1      | —                           | —                           |
| —      | U3                  | —                     | P203    | —               | IRQ2-DS  | RXD4_A/SCL4_A/MISO4_A/<br>RSPCKA_A/CTX0/USB_VBUSEN/<br>SD1CLK_A                              | GTIOC5A/ULPTOA1         | —                           | —                           |
| —      | U4                  | —                     | P313    | —               | IRQ27    | TXD3_C/SDA3_C/MOSI3_C/MISOA_A/<br>USB_ID/SD1DAT0_A                                           | —                       | —                           | —                           |
| —      | U5                  | —                     | P901    | —               | IRQ31    | CTS_RTS3_C/SS3_C/DE3                                                                         | GTADSM1/AGTIO1          | —                           | —                           |
| U6     | U6                  | —                     | P809    | —               | IRQ20    | TXD7_B/SDA7_B/MOSI7_B/<br>OM_0_SCLKN                                                         | —                       | —                           | —                           |
| U7     | U7                  | —                     | P800    | —               | IRQ11    | CTS2_A/OM_0_SIO5                                                                             | GTIU/GTIOC11A/AGTOA0    | —                           | —                           |
| U8     | U8                  | —                     | P502    | —               | IRQ26    | SCK8_B/DE8/USB_OVRCURB/<br>SD1DAT7_A/PDMDAT2                                                 | GTIOC12B                | AN019                       | —                           |
| U9     | U9                  | —                     | P014    | —               | IRQ27    | —                                                                                            | —                       | AN014/DA<br>0/IVCMP0        | —                           |
| U10    | U10                 | VREFL                 | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U11    | U11                 | VREFL0                | —       | —               | —        | —                                                                                            | —                       | —                           | —                           |
| U12    | U12                 | —                     | P004    | —               | IRQ9-DS  | —                                                                                            | —                       | AN004/<br>IVCMP2            | —                           |
| U13    | U13                 | —                     | P007    | —               | IRQ28    | —                                                                                            | —                       | AN007/<br>IVCMP3            | —                           |

表 1.18 SiP 製品の端子一覧 (9/9)

| BGA303 | BGA303<br>(MIPI なし) | 電源、システム、クロック、デバッガ、CAC | I/O ポート | ExBus/<br>SDRAM | 外部割り込み   | SCI/IIC/I3C/SPI/CANFD/USBFS/<br>USBHS/OSPI/SSIE/SDH/MMC/<br>ESWM(GMII, RGMII, MII, RMII)/PDMDIF | GPT/AGT/ULPT/RTC       | ADC16H/<br>DAC12/<br>ACMPHS | MIPI/<br>GLCDC/C<br>EU      |
|--------|---------------------|-----------------------|---------|-----------------|----------|-------------------------------------------------------------------------------------------------|------------------------|-----------------------------|-----------------------------|
| U14    | U14                 | —                     | P001    | —               | IRQ7-DS  | —                                                                                               | —                      | AN001/<br>IVCMP3            | —                           |
| U15    | U15                 | —                     | P806    | —               | IRQ0     | RXD8_A/SCL8_A/MISO8_A/ET1_MDC                                                                   | —                      | AN018                       | LCD_TCO<br>N0_B/<br>VI0_D14 |
| U16    | U16                 | —                     | P715    | —               | IRQ12    | RXD4_C/SCL4_C/MISO4_C/<br>ET_TAS_STA2                                                           | GTIOC12A               | —                           | LCD_DAT<br>A23_B            |
| U17    | U17                 | —                     | P815    | —               | IRQ15    | CTX0/USB_DM                                                                                     | GTIOC8A                | —                           | —                           |
| U18    | U18                 | VSS_USB               | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V1     | V1                  | VSS                   | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V2     | —                   | MIPI_DL0_N            | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V3     | —                   | MIPI_CL_N             | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V4     | —                   | MIPI_DL1_N            | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| —      | V2                  | CACREF                | P204    | —               | IRQ26    | SCK4_A/DE4/SDA1_B/SSLA0_A/<br>USB_OVRCURB/SD1WP                                                 | GTIW/GTIOC4B/AGTIO1    | —                           | —                           |
| —      | V3                  | —                     | P202    | —               | IRQ3-DS  | CTS_RTS4_A/SS4_A/DE4/MOSIA_A/<br>CRX0/USB_EXICEN/SD1CMD_A                                       | GTIOC5B/ULPTOB1        | —                           | —                           |
| —      | V4                  | —                     | P314    | —               | IRQ28    | RXD3_C/SCL3_C/MISO3_C/SSLA2_A/<br>SD1DAT1_A                                                     | —                      | ADTRG0                      | —                           |
| V5     | V5                  | VSS_13                | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V6     | V6                  | —                     | P808    | —               | IRQ15    | RXD7_B/SCL7_B/MISO7_B/<br>OM_0_SCLK                                                             | GTIOC13B               | —                           | —                           |
| V7     | V7                  | —                     | P100    | —               | IRQ2     | SCK9_A/DE9/MISOB_A/OM_0_SI00                                                                    | GTETRGA/GTIOC8B/AGTIO0 | —                           | —                           |
| V8     | V8                  | CACREF                | P500    | —               | IRQ24    | RXD8_B/SCL8_B/MISO8_B/<br>USB_VBUSEN/SD1DAT5_A/PDMDATO                                          | GTIOC11B               | AN021                       | —                           |
| V9     | V9                  | —                     | P015    | —               | IRQ13    | —                                                                                               | —                      | AN015/DA<br>1/IVCMP0        | —                           |
| V10    | V10                 | VREFH                 | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V11    | V11                 | VREFH0                | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |
| V12    | V12                 | —                     | P008    | —               | IRQ12-DS | —                                                                                               | —                      | AN008/<br>IVREF0            | —                           |
| V13    | V13                 | —                     | P006    | —               | IRQ11-DS | —                                                                                               | —                      | AN006/<br>IVCMP2            | —                           |
| V14    | V14                 | —                     | P000    | —               | IRQ6-DS  | —                                                                                               | —                      | AN000/<br>IVCMP2            | —                           |
| V15    | V15                 | —                     | P002    | —               | IRQ8-DS  | —                                                                                               | —                      | AN002/<br>IVCMP2            | —                           |
| V16    | V16                 | —                     | P511    | —               | IRQ15    | CTS_RTS8_A/SS8_A/DE8/SDA1_A/<br>CRX1/ET1_LINKSTA                                                | GTIOC0B                | —                           | —                           |
| V17    | V17                 | —                     | P814    | —               | IRQ16    | CRX0/USB_DP                                                                                     | GTIOC8B                | —                           | —                           |
| V18    | V18                 | VSS                   | —       | —               | —        | —                                                                                               | —                      | —                           | —                           |

注：いくつかの端子名には、\_A、\_B、および\_C という接尾語が付加されています。これらの接尾語には、電気的特性に対しては特別な条件があります。

## 2. 電気的特性

他に指定がなければ、最小値と最大値は設計シミュレーション、特性結果、または製品テストのいずれかにより保証されます。

サポートする周辺機能と端子は、製品型名によって異なります。

特に記載のない限り、本 MCU の電気的特性は以下の条件で定義されています。

- VCC = VCC\_DCDC = VBATT = 1.62~3.63 V
- VCC2 = 1.62~3.63 V (標準製品)
- VCC2 = 1.70~2.00 V (SiP 製品)
- AVCC0 = 1.62~3.63 V
- VCC\_USB = VCC\_USBHS = AVCC\_USBHS = 3.0~3.6 V
- AVCC\_MIPI = 2.9~3.6 V
- VREFH0/VREFH = 1.62 V~AVCC0
- VCC18\_MIPI = 1.65~1.95 V
- VSS = VSS\_DCDC = AVSS0 = VREFL0 /VREFL = VSS\_USB = VSS1\_USBHS = VSS2\_USBHS = VSS\_MIPI = 0 V
- VCC 電圧が 2.7 V 未満のとき、LVOCR.LVO0E = 1。それ以外のとき、LVOCR.LVO0E = 0。
- VCC2 電圧が 2.7 V 未満のとき、LVOCR.LVO1E = 1。それ以外のとき、LVOCR.LVO1E = 0。
- $T_j = T_{opj}$

特に記載のない限り、標準値は室温 25 °C、VCC = VCC\_DCDC = VCC\_USB = VBATT = VCC\_USBHS = AVCC\_USBHS = AVCC0 = AVCC\_MIPI = VREFH0 = VREFH = 3.3 V、VCC18\_MIPI = 1.8 V で測定しています。

図 2.1 にタイミング条件を示します。



図 2.1 入出力タイミング計測条件

各周辺モジュールのタイミング仕様の計測条件は、最適な周辺動作に推奨されるものです。ただし、ユーザー条件に合うように、各端子の駆動能力を調整してください。

## 2.1 絶対最大定格

表 2.1 絶対最大定格

| 項目                                      | シンボル                          |        | 値                                                                                  | 単位 |
|-----------------------------------------|-------------------------------|--------|------------------------------------------------------------------------------------|----|
| 電源電圧                                    | VCC, VCC_DCDC <sup>(注2)</sup> |        | -0.3~+4.0                                                                          | V  |
|                                         | VCC2                          | 標準製品   | -0.3~+4.0                                                                          | V  |
|                                         |                               | SiP 製品 | -0.3~+2.5                                                                          | V  |
| 外部電源電圧                                  | VCL                           |        | -0.3~+1.2                                                                          | V  |
| VBATT 電源電圧                              | VBATT                         |        | -0.3~+4.0                                                                          | V  |
| 入力電圧 (5 V トレラントポートを除く <sup>(注1)</sup> ) | V <sub>in</sub>               |        | -0.3~VCC + 0.3、<br>-0.3~VCC2 + 0.3、<br>-0.3~VCC_USB + 0.3<br>または-0.3~VBATT_R + 0.3 | V  |
| 入力電圧 (5 V トレラントポート <sup>(注1)</sup> )    | V <sub>in</sub>               |        | -0.3~+ VCC + 4.0 (最大 5.8)<br>または-0.3~+ VCC2 + 4.0 (最大 5.8)                         | V  |
| リファレンス電源電圧                              | VREFH/VREFH0                  |        | -0.3~AVCC0 + 0.3                                                                   | V  |
| USBFS 電源電圧                              | VCC_USB                       |        | -0.3~+4.0                                                                          | V  |
| USBHS 電源電圧                              | VCC_USBHS                     |        | -0.3~+4.0                                                                          | V  |
| USBHS アナログ電源電圧                          | AVCC_USBHS                    |        | -0.3~+4.0                                                                          | V  |
| MIPI PHY アナログ電源電圧                       | AVCC_MIPI                     |        | -0.3~+4.0                                                                          | V  |
| MIPI PHY 電源電圧                           | VCC18_MIPI                    |        | -0.3~+2.5                                                                          | V  |
| アナログ電源電圧                                | AVCC0                         |        | -0.3~+4.0                                                                          | V  |
| アナログ入力電圧                                | V <sub>AN</sub>               |        | -0.3~AVCC0 + 0.3                                                                   | V  |
| 動作ジャンクション温度 <sup>(注3)(注4)(注5)</sup>     | T <sub>opj</sub>              |        | 0~95<br>または-40~+105                                                                | °C |
| 保存温度                                    | T <sub>stg</sub>              |        | -55~+125                                                                           | °C |

注 1. ポート P204、P205、P303、P407~P413、P511、P512、P514、P515、および P708~P715 は、5 V トレラント対応ポートです。

注 2. VCC\_DCDC を VCC に接続してください。

注 3. 「[2.2.1. T<sub>j</sub>/T<sub>a</sub> の定義](#)」を参照してください。

注 4. T<sub>j</sub> = +95 °C~+125 °C の場合のディレーティング動作については、弊社営業窓口までお問い合わせください。ディレーティングとは、信頼性向上のための系統的な負荷軽減策です。

注 5. 動作ジャンクション温度の下限と上限は、製品によって異なります。

【使用上の注意】絶対最大定格を超えて MCU を使用した場合、MCU の永久破壊となることがあります。

表 2.2 推奨動作条件

| 項目            | シンボル                                 |                                          |           | Min  | Typ   | Max  | 単位   |   |
|---------------|--------------------------------------|------------------------------------------|-----------|------|-------|------|------|---|
| 電源電圧          | VCC,<br>VCC_DCDC                     | 下記以外                                     |           |      | 1.62  | —    | 3.63 | V |
|               |                                      | ESWM 使用時                                 |           |      | 2.30  | —    | 3.63 | V |
|               |                                      | SDRAM 使用時                                |           |      | 3.00  | —    | 3.63 | V |
|               | VCC2                                 | 標準製品                                     | 下記以外      |      | 1.62  | —    | 3.63 | V |
|               |                                      |                                          | ESWM 使用時  |      | 2.30  | —    | 3.63 | V |
|               |                                      |                                          | SDRAM 使用時 |      | 3.00  | —    | 3.63 | V |
|               |                                      | SIP 製品                                   |           |      | 1.70  | —    | 2.00 | V |
|               | VCL                                  | 外部 VDD<br>使用時<br>(注2)                    | 電圧範囲 1    | 0.92 | —     | 0.99 | V    |   |
|               |                                      |                                          | 電圧範囲 2    | 0.87 | —     | 0.99 | V    |   |
|               |                                      | DCDC 使<br>用時<br>(High-<br>speed モ<br>ード) | VSCR_1    | —    | 0.95  | —    | V    |   |
|               |                                      |                                          | VSCR_2    | —    | 0.925 | —    | V    |   |
|               |                                      | DCDC 使<br>用時(ソフ<br>トウェア<br>スタンバ<br>イモード) | SVSCR_1   | —    | 0.95  | —    | V    |   |
|               |                                      |                                          | SVSCR_2   | —    | 0.925 | —    | V    |   |
|               |                                      |                                          | SVSCR_3   | —    | 0.825 | —    | V    |   |
|               |                                      |                                          | SVSCR_4   | —    | 0.765 | —    | V    |   |
|               |                                      |                                          | SVSCR_5   | —    | 0.715 | —    | V    |   |
|               | VSS, VSS_DCDC                        |                                          |           | —    | 0     | —    | V    |   |
| USB 電源電圧      | VCC_USB,<br>VCC_USBHS,<br>AVCC_USBHS | USB 未使用時                                 |           |      | 1.62  | —    | 3.63 | V |
|               |                                      | USB 使用時                                  |           |      | 3.00  | —    | 3.60 | V |
|               | VSS_USB, VSS1_USBHS, VSS2_USBHS      |                                          |           |      | —     | 0    | —    | V |
| MIPI PHY 電源電圧 | VCC18_MIPI                           |                                          |           |      | 1.65  | 1.80 | 1.95 | V |
|               | AVCC_MIPI                            |                                          |           |      | 2.90  | —    | 3.60 | V |
|               | VSS_MIPI                             |                                          |           |      | —     | 0    | —    | V |
| VBATT 電源電圧    | VBATT                                |                                          |           |      | 1.62  | —    | 3.63 | V |
| アナログ電源電圧      | AVCC0(注1)                            | 下記以外                                     |           |      | 1.62  | —    | 3.63 | V |
|               |                                      | チャネル専用サンプル&ホールド回路<br>使用時                 |           |      | 2.70  | —    | 3.63 | V |
|               | AVSS0                                |                                          |           |      | —     | 0    | —    | V |

注 1. A/D コンバータ、D/A コンバータ、および高速アナログコンバーティを使用していない場合、AVCC0 端子、VREFH/VREFH0 端子、AVSS0 端子、および VREFL/VREFL0 端子を開放したままにしないでください。AVCC0 端子および VREFH/VREFH0 端子を VCC に、AVSS0 端子および VREFL/VREFL0 端子を VSS にそれぞれ接続してください。

注 2. VCL 電圧が VCC 電圧を超えることのないようにしてください。

## 2.2 DC 特性

### 2.2.1 Tj/Ta の定義

表 2.3 DC 特性

| 項目            | シンボル           | Typ | Max     | 単位 | 測定条件           |
|---------------|----------------|-----|---------|----|----------------|
| 許容動作ジャンクション温度 | T <sub>j</sub> | —   | 125(注1) | °C | High-speed モード |

注. T<sub>j</sub> = T<sub>a</sub> + θ<sub>ja</sub> × 総消費電力 (W) となるようにしてください。このとき、総消費電力 = (VCC - V<sub>OH</sub>) × ΣI<sub>OH</sub> + V<sub>OL</sub> × ΣI<sub>OL</sub> + (I<sub>CCmax</sub> + I<sub>CC\_DCDCmax</sub>) × VCC です。

注. 最低周囲温度 (Ta) は -40 °C または 0 °C です (製品による)。

注 1. 動作ジャンクション温度の上限は、95 °C、105 °C、または 125 °C です (製品による)。

2.2.2 I/O  $V_{IH}$ ,  $V_{IL}$ 表 2.4 シュミットトリガ入力端子以外の I/O  $V_{IH}$ ,  $V_{IL}$  (1/2)

| 項目     |                                                                                             | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル     | Min                 | Typ | Max                | 単位 |
|--------|---------------------------------------------------------------------------------------------|--------------------------------|----------|---------------------|-----|--------------------|----|
| 周辺機能端子 | EXTAL (外部クロック入力)、<br>WAIT、SPI(注1)<br>(RSPCK を除く)                                            | 1.62 V 以上                      | $V_{IH}$ | $VCC \times 0.8$    | —   | —                  | V  |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC \times 0.2$   |    |
|        | SPI(注2)<br>(RSPCK を除く)                                                                      | 1.62 V 以上                      | $V_{IH}$ | $VCC2 \times 0.8$   | —   | —                  |    |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC2 \times 0.2$  |    |
|        | OSPI<br>(OM_0_RSTO<br>1、<br>OM_0_ECSINT<br>1、<br>OM_1_RSTO1<br>、および<br>OM_1_ECSINT<br>1を除く) | 2.70 V 以上                      | $V_{IH}$ | $VCC2 \times 0.8$   | —   | —                  |    |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC2 \times 0.2$  |    |
|        |                                                                                             | 1.62~2.00 V                    | $V_{IH}$ | $VCC2 \times 0.7$   | —   | $VCC2 + 0.3$       |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC2 \times 0.3$  |    |
|        | SD(注3)                                                                                      | 2.70 V 以上                      | $V_{IH}$ | $VCC \times 0.625$  | —   | $VCC + 0.3$        |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC \times 0.25$  |    |
|        |                                                                                             | 1.70~1.95 V                    | $V_{IH}$ | 1.27                | —   | 2                  |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | 0.58               |    |
|        | SD(注4)                                                                                      | 2.70 V 以上                      | $V_{IH}$ | $VCC2 \times 0.625$ | —   | $VCC2 + 0.3$       |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC2 \times 0.25$ |    |
|        |                                                                                             | 1.70~1.95 V                    | $V_{IH}$ | 1.27                | —   | 2                  |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | 0.58               |    |
|        | MMC(注5)                                                                                     | 2.70 V 以上                      | $V_{IH}$ | $VCC \times 0.625$  | —   | $VCC + 0.3$        | V  |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC \times 0.25$  |    |
|        |                                                                                             | 1.70~1.95 V                    | $V_{IH}$ | $VCC \times 0.65$   | —   | $VCC + 0.3$        |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC \times 0.35$  |    |
|        | MMC(注6)                                                                                     | 2.70 V 以上                      | $V_{IH}$ | $VCC2 \times 0.625$ | —   | $VCC2 + 0.3$       |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC2 \times 0.25$ |    |
|        |                                                                                             | 1.70~1.95 V                    | $V_{IH}$ | $VCC2 \times 0.65$  | —   | $VCC2 + 0.3$       |    |
|        |                                                                                             |                                | $V_{IL}$ | VSS - 0.3           | —   | $VCC2 \times 0.35$ |    |
|        | D00~D19,<br>TMS, TDI,<br>SWDIO                                                              | 1.62 V 以上                      | $V_{IH}$ | $VCC \times 0.7$    | —   | —                  |    |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC \times 0.3$   |    |
|        | D20~D31                                                                                     | 1.62 V 以上                      | $V_{IH}$ | $VCC2 \times 0.7$   | —   | —                  |    |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC2 \times 0.3$  |    |
|        | DQ00~DQ19                                                                                   | 3.00 V 以上                      | $V_{IH}$ | $VCC \times 0.7$    | —   | —                  |    |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC \times 0.3$   |    |
|        | DQ20~DQ31                                                                                   | 3.00 V 以上                      | $V_{IH}$ | $VCC2 \times 0.7$   | —   | —                  |    |
|        |                                                                                             |                                | $V_{IL}$ | —                   | —   | $VCC2 \times 0.3$  |    |

表 2.4 シュミットトリガ入力端子以外の I/O  $V_{IH}$ 、 $V_{IL}$  (2/2)

| 項目     |                                                                   | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル     | Min        | Typ   | Max                 | 単位 |
|--------|-------------------------------------------------------------------|--------------------------------|----------|------------|-------|---------------------|----|
| 周辺機能端子 | ESWM <sup>(注9)</sup>                                              | 2.30~3.60 V                    | $V_{IH}$ | VCC × 0.7  | —     | —                   | V  |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | VCC × 0.3           |    |
|        |                                                                   |                                | $V_{IH}$ | VCC2 × 0.7 | —     | —                   |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | VCC2 × 0.3          |    |
|        | ESWM (MII)<br><sup>(注10)</sup> 、ESWM<br>(RMII) <sup>(注11)</sup>   | 2.70~3.60 V                    | $V_{IH}$ | 2.3        | —     | —                   |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | VCC × 0.2           |    |
|        | ESWM (GMII)<br><sup>(注10)</sup> 、ESWM<br>(RGMII) <sup>(注12)</sup> | 3.00~3.60 V                    | $V_{IH}$ | 2          | —     | —                   |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.8                 |    |
|        |                                                                   | 2.30~2.70 V                    | $V_{IH}$ | 1.7        | —     | —                   |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.7                 |    |
|        | IIC (SMBus)<br><sup>(注7)</sup>                                    | 2.70 V 以上                      | $V_{IH}$ | 2.1        | —     | VCC + 3.6 (最大 5.8)  |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.8                 |    |
|        | IIC (SMBus)<br><sup>(注8)</sup>                                    | 2.70 V 以上                      | $V_{IH}$ | 2.1        | —     | VCC2 + 3.6 (最大 5.8) |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.8                 |    |
|        | I3C (SMBus)                                                       | 2.70 V 以上                      | $V_{IH}$ | 2.1        | —     | VCC + 0.3           |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.8                 |    |
|        | RTCIC0、<br>RTCIC1、<br>RTCIC2 (VCC<br>電源選択時)                       | 1.62 V 以上                      | $V_{IH}$ | 0.9        | —     | 3.9                 |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.3                 |    |
|        | RTCIC0、RTCIC1、RTCIC2<br>(VBATT 電源選択時)                             | V <sub>IH</sub>                | 0.9      | —          | 3.9   |                     |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.3                 |    |
|        | EXCIN (VCC 電<br>源選択時)                                             | 1.62 V 以上                      | $V_{IH}$ | 0.9        | —     | VCC                 |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.3                 |    |
|        | EXCIN (VBATT 電源選択時)                                               | $V_{IH}$                       | 0.9      | —          | VBATT |                     |    |
|        |                                                                   |                                | $V_{IL}$ | —          | —     | 0.3                 |    |

注 1. SPI0\_B、SPI0\_C、および SPI1\_B

注 2. SPI0\_A、SPI1\_A

注 3. SD\_A ch0、SD\_B ch0、SD\_C ch0、および SD\_B ch1

注 4. SD\_A ch1

注 5. MMC\_A ch0、MMC\_B ch0、MM\_C ch0、および MMC\_B ch1

注 6. MMC\_A ch1

注 7. IIC0\_A、IIC0\_B、IIC1\_A、IIC2\_A、および IIC2\_B

注 8. IIC1\_B

注 9. GPTP\_CAPTUREn、ETn\_LINKSTA、ETn\_MDIO、および ETn\_INT (n = 0, 1)

注 10. ETn\_RX\_CLK、ETn\_RX\_DV、ETn\_RXD7~ETn\_RXD0、ETn\_RX\_ER、および ETn\_TX\_CLK (n = 0, 1)

注 11. RMIIln\_REF50CK、RMIIln CRS\_DV、RMIIln\_RXD1~RMIIln\_RXD0、および RMIIln\_RX\_ER (n = 0, 1)

注 12. RGMIIln\_RXC、RGMIIln\_RX\_CTL、および RGMIIln\_RXD3~RGMIIln\_RXD0 (n = 0, 1)

表 2.5 シュミットトリガ入力端子の I/O  $V_{IH}$ 、 $V_{IL}$  (1/2)

| 項目                   |                                    | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル         | Min                    | Typ | Max                   | 単位 |
|----------------------|------------------------------------|--------------------------------|--------------|------------------------|-----|-----------------------|----|
| 周辺機能端子               | IIC (SMBus を除く) (注7)               | 1.62 V 以上                      | $V_{IH}$     | $VCC \times 0.7$       | —   | $VCC + 3.6$ (最大 5.8)  | V  |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC \times 0.3$      |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC \times 0.05$      | —   | —                     |    |
|                      | IIC (SMBus を除く) (注8)               | 1.62 V 以上                      | $V_{IH}$     | $VCC2 \times 0.7$      | —   | $VCC2 + 3.6$ (最大 5.8) |    |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC2 \times 0.3$     |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC2 \times 0.05$     | —   | —                     |    |
|                      | I3C (SMBus を除く)                    | 1.65 V 以上                      | $V_{IH}$     | $VCC \times 0.7$       | —   | $VCC + 0.3$           |    |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC \times 0.3$      |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC \times 0.1$       | —   | —                     |    |
| 5 V レラントポート (注1)(注6) | 5 V レラントポート (注1)(注6)               | 1.62 V 以上                      | $V_{IH}$     | $VCC \times 0.8$       | —   | $VCC + 3.6$ (最大 5.8)  | V  |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC \times 0.2$      |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC \times 0.05$      | —   | —                     |    |
|                      | 5 V レラントポート (注2)(注6)               | 1.62 V 以上                      | $V_{IH}$     | $VCC2 \times 0.8$      | —   | $VCC2 + 3.6$ (最大 5.8) |    |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC2 \times 0.2$     |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC2 \times 0.05$     | —   | —                     |    |
|                      | その他の VCC 入力端子 (注3)                 | 1.62 V 以上                      | $V_{IH}$     | $VCC \times 0.8$       | —   | —                     |    |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC \times 0.2$      |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC \times 0.05$      | —   | —                     |    |
| その他の電源端子             | その他の VCC2 入力端子 (注3)                | 1.62 V 以上                      | $V_{IH}$     | $VCC2 \times 0.8$      | —   | —                     | V  |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC2 \times 0.2$     |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC2 \times 0.05$     | —   | —                     |    |
|                      | その他の AVCC0 入力端子 (注3)               | 1.62 V 以上                      | $V_{IH}$     | $AVCC0 \times 0.8$     | —   | —                     |    |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $AVCC0 \times 0.2$    |    |
|                      |                                    |                                | $\Delta V_T$ | $AVCC0 \times 0.05$    | —   | —                     |    |
|                      | その他の VCC_USB 入力端子 (注3)             | 1.62 V 以上                      | $V_{IH}$     | $VCC\_USB \times 0.8$  | —   | —                     |    |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC\_USB \times 0.2$ |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC\_USB \times 0.05$ | —   | —                     |    |
| その他の電源端子             | その他の VBATT_R 入力端子 (VCC 電源選択時) (注3) | 1.62 V 以上                      | $V_{IH}$     | $VCC \times 0.8$       | —   | $VCC$                 | V  |
|                      |                                    |                                | $V_{IL}$     | —                      | —   | $VCC \times 0.2$      |    |
|                      |                                    |                                | $\Delta V_T$ | $VCC \times 0.05$      | —   | —                     |    |

表 2.5 シュミットトリガ入力端子の I/O  $V_{IH}$ 、 $V_{IL}$  (2/2)

| 項目  |                                                          | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル     | Min           | Typ | Max                 | 単位 |
|-----|----------------------------------------------------------|--------------------------------|----------|---------------|-----|---------------------|----|
| ポート | 5 V トレラント<br>ポート <sup>(注4)(注6)</sup>                     | 1.62 V 以上                      | $V_{IH}$ | VCC × 0.8     | —   | VCC + 3.6 (最大 5.8)  | V  |
|     |                                                          |                                | $V_{IL}$ | —             | —   | VCC × 0.2           |    |
|     | 5 V トレラント<br>ポート <sup>(注2)(注6)</sup>                     | 1.62 V 以上                      | $V_{IH}$ | VCC2 × 0.8    | —   | VCC2 + 3.6 (最大 5.8) |    |
|     |                                                          |                                | $V_{IL}$ | —             | —   | VCC2 × 0.2          |    |
|     | その他の VCC<br>入力端子 <sup>(注5)</sup>                         | 1.62 V 以上                      | $V_{IH}$ | VCC × 0.8     | —   | —                   |    |
|     |                                                          |                                | $V_{IL}$ | —             | —   | VCC × 0.2           |    |
|     | その他の VCC2<br>入力端子 <sup>(注5)</sup>                        | 1.62 V 以上                      | $V_{IH}$ | VCC2 × 0.8    | —   | —                   |    |
|     |                                                          |                                | $V_{IL}$ | —             | —   | VCC2 × 0.2          |    |
|     | その他の<br>AVCC0 入力端<br>子 <sup>(注5)</sup>                   | 1.62 V 以上                      | $V_{IH}$ | AVCC0 × 0.8   | —   | —                   |    |
|     |                                                          |                                | $V_{IL}$ | —             | —   | AVCC0 × 0.2         |    |
|     | その他の<br>VCC_USB 入力<br>端子 <sup>(注5)</sup>                 | 1.62 V 以上                      | $V_{IH}$ | VCC_USB × 0.8 | —   | —                   |    |
|     |                                                          |                                | $V_{IL}$ | —             | —   | VCC_USB × 0.2       |    |
|     | その他の<br>VBATT_R 入力<br>端子 (VCC 電源<br>選択時) <sup>(注5)</sup> | 1.62 V 以上                      | $V_{IH}$ | VCC × 0.8     | —   | VCC                 |    |
|     |                                                          |                                | $V_{IL}$ | —             | —   | VCC × 0.2           |    |

注 1. P303、P407～P413、P511、P512、P514、P515、P708～P715（合計 21 端子）に関連する RES および周辺機能端子

注 2. P204、P205（合計 2 端子）

注 3. 表で説明した周辺機能端子を除くすべての入力端子。各ポートの電源電圧ごとに項目を分けています。ポートの電源の入出力に関する章を参照してください。

注 4. P303、P407～P413、P511、P512、P514、P515、P708～P715（合計 20 端子）

注 5. 表で説明したポートを除くすべての入力端子。各ポートの電源電圧ごとに項目を分けています。ポートの電源の入出力に関する章を参照してください。

注 6. VCC または VCC2 が 1.62 V 未満の場合、5 V トレラントポートの入力電圧は、3.6 V 未満としてください。このようにしないと、絶縁破壊が発生する可能性があります。5 V トレラントポートは耐圧違反を防止するように電気的に制御されるためです。

2.2.3 I/O  $I_{OH}$ ,  $I_{OL}$ 表 2.6 I/O  $I_{OH}$ ,  $I_{OL}$  (1/5)

| 項目               |                                                                                                  | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル     | Min | Typ | Max  | 単位 |
|------------------|--------------------------------------------------------------------------------------------------|--------------------------------|----------|-----|-----|------|----|
| 許容出力電流（端子ごとの平均値） | ポート P000～P015、P201                                                                               | —                              | $I_{OH}$ | —   | —   | -2.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 2.0  | mA |
|                  | ポート P204、<br>P205、P303、P407<br>～P413、P511、<br>P512、P514、<br>P515、P708～<br>P715、PA15（合計<br>23 端子） | 低駆動 <sup>(注1)</sup>            | $I_{OH}$ | —   | —   | -2.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 2.0  | mA |
|                  |                                                                                                  | 中駆動 <sup>(注2)</sup>            | $I_{OH}$ | —   | —   | -4.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 4.0  | mA |
|                  |                                                                                                  | 高駆動 <sup>(注3)</sup>            | $I_{OH}$ | —   | —   | -16  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 20.0 | mA |
|                  |                                                                                                  | 高速高駆動 <sup>(注4)</sup>          | $I_{OH}$ | —   | —   | -20  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 20.0 | mA |
|                  | 他の出力端子<br><sup>(注5)</sup>                                                                        | 低駆動 <sup>(注1)</sup>            | $I_{OH}$ | —   | —   | -2.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 2.0  | mA |
|                  |                                                                                                  | 中駆動 <sup>(注2)</sup>            | $I_{OH}$ | —   | —   | -4.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 4.0  | mA |
|                  |                                                                                                  | 高駆動 <sup>(注3)</sup>            | $I_{OH}$ | —   | —   | -16  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 16.0 | mA |
|                  |                                                                                                  | 高速高駆動 <sup>(注4)</sup>          | $I_{OH}$ | —   | —   | -20  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 20.0 | mA |
| 許容出力電流（端子ごとの最大値） | ポート P000～<br>P015、P201                                                                           | —                              | $I_{OH}$ | —   | —   | -4.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 4.0  | mA |
|                  | ポート P204、<br>P205、P303、P407<br>～P413、P511、<br>P512、P514、<br>P515、P708～<br>P715、PA15（合計<br>23 端子） | 低駆動 <sup>(注1)</sup>            | $I_{OH}$ | —   | —   | -4.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 4.0  | mA |
|                  |                                                                                                  | 中駆動 <sup>(注2)</sup>            | $I_{OH}$ | —   | —   | -8.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 8.0  | mA |
|                  |                                                                                                  | 高駆動 <sup>(注3)</sup>            | $I_{OH}$ | —   | —   | -32  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 40.0 | mA |
|                  |                                                                                                  | 高速高駆動 <sup>(注4)</sup>          | $I_{OH}$ | —   | —   | -40  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 40.0 | mA |
|                  | 他の出力端子<br><sup>(注5)</sup>                                                                        | 低駆動 <sup>(注1)</sup>            | $I_{OH}$ | —   | —   | -4.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 4.0  | mA |
|                  |                                                                                                  | 中駆動 <sup>(注2)</sup>            | $I_{OH}$ | —   | —   | -8.0 | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 8.0  | mA |
|                  |                                                                                                  | 高駆動 <sup>(注3)</sup>            | $I_{OH}$ | —   | —   | -32  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 32.0 | mA |
|                  |                                                                                                  | 高速高駆動 <sup>(注4)</sup>          | $I_{OH}$ | —   | —   | -40  | mA |
|                  |                                                                                                  | —                              | $I_{OL}$ | —   | —   | 40.0 | mA |

表 2.6 I/O  $I_{OH}$ ,  $I_{OL}$  (2/5)

| 項目                |           | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル                                                                                         | Min       | Typ                    | Max | 単位 |     |    |
|-------------------|-----------|--------------------------------|----------------------------------------------------------------------------------------------|-----------|------------------------|-----|----|-----|----|
| 許容出力電流（全端子合計の最大値） | 全出力端子の最大値 | VCC<br>I/O                     | ポート P411～<br>P415、P511～<br>P515、P708～<br>P715、P805～<br>P807（合計 21<br>端子）                     | 1.62 V 以上 | $\Sigma I_{OH\ (max)}$ | —   | —  | -40 | mA |
|                   |           |                                | ポート P212、<br>P213、P400～<br>P410（合計 13<br>端子）                                                 | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P700～<br>P707、PB00～<br>PB04（合計 13<br>端子）                                                 | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート PB05～<br>PB07、PD06、<br>PD07（合計 5 端<br>子）                                                 | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P207、<br>PD01～PD05<br>(合計 6 端子)                                                          | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P904、<br>P910～P913(合<br>計 5 端子)                                                          | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P206、<br>P304～P312、<br>P902、P903、<br>P905～P909(合<br>計 17 端子)                             | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P108～<br>P115、P201、<br>P208～P211、<br>P300～P303、<br>P609、P914、<br>P915、PA11（合<br>計 21 端子） | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P610～<br>P615、P813、<br>PA04～PA10、<br>PA12～PA15<br>(合計 18 端子)                             | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P503～<br>P510、P608、<br>PA00～PA03、<br>PC11～PC15、<br>PD00（合計 19<br>端子）                     | 1.62 V 以上 |                        | —   | —  | -40 |    |

表 2.6 I/O  $I_{OH}$ ,  $I_{OL}$  (3/5)

| 項目                |           | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル                                                       | Min       | Typ                    | Max | 単位 |     |    |
|-------------------|-----------|--------------------------------|------------------------------------------------------------|-----------|------------------------|-----|----|-----|----|
| 許容出力電流（全端子合計の最大値） | 全出力端子の最大値 | VCC2<br>I/O                    | ポート PC00～<br>PC10（合計 11<br>端子）                             | 1.62 V 以上 | $\Sigma I_{OH\ (max)}$ | —   | —  | -40 | mA |
|                   |           |                                | ポート P204、<br>P205、P600～<br>P607（合計 10<br>端子）               | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P202、<br>P203、P313～<br>P315、P900、<br>P901（合計 7 端<br>子） | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P100～<br>P107、P800、<br>P801（合計 10<br>端子）               | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | ポート P500～<br>P502、P802～<br>P804、P808～<br>P812（合計 11<br>端子） | 1.62 V 以上 |                        | —   | —  | -40 |    |
|                   |           |                                | AVCC0 I/O                                                  | 1.62 V 以上 |                        | —   | —  | -33 |    |
|                   |           |                                | VCC_USB I/O                                                | 1.62 V 以上 |                        | —   | —  | -33 |    |

表 2.6 I/O  $I_{OH}$ ,  $I_{OL}$  (4/5)

| 項目                |           | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル                                                                                         | Min       | Typ                          | Max | 単位 |       |
|-------------------|-----------|--------------------------------|----------------------------------------------------------------------------------------------|-----------|------------------------------|-----|----|-------|
| 許容出力電流（全端子合計の最大値） | 全出力端子の最大値 | VCC<br>および<br>VCC2<br>I/O      | ポート P411～<br>P415、P511～<br>P515、P708～<br>P715、P805～<br>P807（合計 21<br>端子）                     | 1.62 V 以上 | $\Sigma I_{OL} (\text{max})$ | —   | —  | 40 mA |
|                   |           |                                | ポート P212、<br>P213、P400～<br>P410、（合計<br>13 端子）                                                | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P700～<br>P707、PB00～<br>PB04（合計 13<br>端子）                                                 | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート PB05～<br>PB07、PD06、<br>PD07（合計 5 端<br>子）                                                 | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P207、<br>PD01～PD05<br>(合計 6 端子)                                                          | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P904、<br>P910～P913(合<br>計 5 端子)                                                          | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P206、<br>P304～P312、<br>P902、P903、<br>P905～P909(合<br>計 17 端子)                             | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P108～<br>P115、P201、<br>P208～P211、<br>P300～P303、<br>P609、P914、<br>P915、PA11（合<br>計 21 端子） | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P610～<br>P615、P813、<br>PA04～PA10、<br>PA12～PA15<br>(合計 18 端子)                             | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P503～<br>P510、P608、<br>PA00～PA03、<br>PC11～PC15、<br>PD00（合計 19<br>端子）                     | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート PC00～<br>PC10（合計 11<br>端子）                                                               | 1.62 V 以上 |                              | —   | —  | 40    |
|                   |           |                                | ポート P204、<br>P205、P600～<br>P607（合計 10<br>端子）                                                 | 1.62 V 以上 |                              | —   | —  | 40    |

表 2.6 I/O  $I_{OH}$ ,  $I_{OL}$  (5/5)

| 項目                |           | VCC/VCC2/<br>AVCC0/<br>VCC_USB | シンボル                                        | Min       | Typ                          | Max | 単位 |    |    |
|-------------------|-----------|--------------------------------|---------------------------------------------|-----------|------------------------------|-----|----|----|----|
| 許容出力電流（全端子合計の最大値） | 全出力端子の最大値 | VCC および VCC2 I/O               | ポート P202、P203、P313～P315、P900、P901（合計 7 端子）  | 1.62 V 以上 | $\Sigma I_{OL} (\text{max})$ | —   | —  | 40 | mA |
|                   |           |                                | ポート P100～P107、P800、P801（合計 10 端子）           | 1.62 V 以上 |                              | —   | —  | 40 |    |
|                   |           |                                | ポート P500～P502、P802～P804、P808～P812（合計 11 端子） | 1.62 V 以上 |                              | —   | —  | 40 |    |
|                   |           |                                | AVCC0 I/O                                   | 1.62 V 以上 |                              | —   | —  | 33 |    |
|                   |           |                                | VCC_USB I/O                                 | 1.62 V 以上 |                              | —   | —  | 33 |    |

- 注 1. PmnPFS レジスタのポート駆動能力ビットで低駆動が選択されている場合の値です。選択された駆動能力は、P400 と P401 を除き、ディープソフトウェアスタンバイモードで保持されます。
- 注 2. PmnPFS レジスタのポート駆動能力ビットで中駆動が選択されている場合の値です。選択された駆動能力は、P400 と P401 を除き、ディープソフトウェアスタンバイモードで保持されます。
- 注 3. PmnPFS レジスタのポート駆動能力ビットで高駆動が選択されている場合の値です。選択された駆動能力は、P400 と P401 を除き、ディープソフトウェアスタンバイモードで保持されます。
- 注 4. PmnPFS レジスタのポート駆動能力で高速高駆動が選択されている場合の値です。選択された駆動能力は、ディープソフトウェアスタンバイモードで保持されます。
- 注 5. 入力ポートである P200、P214、および P215 を除きます。

**【使用上の注意】MCU の信頼性を確保するため、出力電流値はこの表の値を超えないようにしてください。平均出力電流は、100  $\mu\text{s}$  の間に計測した電流の平均値を意味します。**

2.2.4 I/O  $V_{OH}$ 、 $V_{OL}$ 、およびその他の特性表 2.7 I/O  $V_{OH}$ 、 $V_{OL}$ 、およびその他の特性 (1/3)

| 項目   |                                                                           | $VCC/VCC2/AVCC0/VCC\_USB$ | シンボル     | Min        | Typ | Max               | 単位              | 測定条件                                                                                             |
|------|---------------------------------------------------------------------------|---------------------------|----------|------------|-----|-------------------|-----------------|--------------------------------------------------------------------------------------------------|
| 出力電圧 | IIC                                                                       | 2.70 V 以上                 | $V_{OL}$ | —          | —   | 0.4               | V               | $I_{OL} = 3.0 \text{ mA}$                                                                        |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.6               |                 | $I_{OL} = 6.0 \text{ mA}$                                                                        |
|      |                                                                           | 1.62 V ~ 1.95 V           | $V_{OL}$ | —          | —   | $VCC \times 0.2$  |                 | $I_{OL} = 2.0 \text{ mA}$                                                                        |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 3.0 \text{ mA}$                                                                        |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.6(注4)           |                 | $I_{OL} = 6.0 \text{ mA}$                                                                        |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | $VCC2 \times 0.2$ |                 | $I_{OL} = 2.0 \text{ mA}$                                                                        |
|      |                                                                           | 2.70 V 以上                 | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 15.0 \text{ mA} (\text{ICFER.FMPE} = 1)$                                               |
|      |                                                                           |                           | $V_{OL}$ | —          | 0.4 | —                 |                 | $I_{OL} = 20.0 \text{ mA} (\text{ICFER.FMPE} = 1)$                                               |
|      | I3C(注1)                                                                   | 1.62 V ~ 1.95 V           | $V_{OL}$ | —          | —   | 0.4               | I <sub>OL</sub> | $I_{OL} = 15.0 \text{ mA} (\text{ICFER.FMPE} = 1)$                                               |
|      |                                                                           |                           | $V_{OL}$ | —          | 0.4 | —                 |                 | $I_{OL} = 20.0 \text{ mA} (\text{ICFER.FMPE} = 1)$                                               |
|      |                                                                           | 2.70 V 以上                 | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.6               |                 | $I_{OL} = 6.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 15.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 1, \text{BFCTL.HSME} = 0)$ |
|      |                                                                           |                           | $V_{OL}$ | —          | 0.4 | —                 |                 | $I_{OL} = 20.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 1, \text{BFCTL.HSME} = 0)$ |
|      | 3.00 V 以上                                                                 | 2.70 V 以上                 | $V_{OL}$ | —          | —   | 0.4               | I <sub>OL</sub> | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 1)$  |
|      |                                                                           |                           | $V_{OH}$ | VCC - 0.27 | —   | —                 |                 | $I_{OH} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 0, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.27              |                 | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 0, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           | 1.65 V ~ 1.95 V           | $V_{OL}$ | —          | —   | $VCC \times 0.2$  |                 | $I_{OL} = 2.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.6               |                 | $I_{OL} = 6.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      | I <sub>OL</sub> = 2.0 mA (PRTS.PRTMD = 1, BFCTL.FMPE = 1, BFCTL.HSME = 0) | 1.65 V ~ 1.95 V           | $V_{OL}$ | —          | —   | $VCC \times 0.2$  |                 | $I_{OL} = 2.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 1, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 15.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 1, \text{BFCTL.HSME} = 0)$ |
|      |                                                                           |                           | $V_{OL}$ | —          | —   | 0.4               |                 | $I_{OL} = 20.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 1, \text{BFCTL.HSME} = 0)$ |
|      |                                                                           |                           | $V_{OL}$ | —          | 0.4 | —                 |                 | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 1, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 1)$  |
|      | I <sub>OL</sub> = 3.0 mA (PRTS.PRTMD = 0, BFCTL.FMPE = 0, BFCTL.HSME = 0) | 3.00 V 以上                 | $V_{OL}$ | —          | —   | $VCC \times 0.2$  |                 | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 0, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           |                           | $V_{OH}$ | VCC - 0.27 | —   | —                 |                 | $I_{OH} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 0, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |
|      |                                                                           | 1.65 V ~ 1.95 V           | $V_{OL}$ | —          | —   | 0.27              |                 | $I_{OL} = 3.0 \text{ mA} (\text{PRTS.PRTMD} = 0, \text{BFCTL.FMPE} = 0, \text{BFCTL.HSME} = 0)$  |

表 2.7 I/O  $V_{OH}$ 、 $V_{OL}$ 、およびその他の特性 (2/3)

| 項目                                                                                                                                     |               | $VCC/VCC2/AVCC0/VCC\_USB$ | シンボル          | Min                | Typ | Max                        | 単位                                                      | 測定条件                                                     |
|----------------------------------------------------------------------------------------------------------------------------------------|---------------|---------------------------|---------------|--------------------|-----|----------------------------|---------------------------------------------------------|----------------------------------------------------------|
| 出力電圧                                                                                                                                   | ESWM          | 2.70 V~3.60 V             | $V_{OH}$      | VCC - 0.5          | —   | —                          | V                                                       | $I_{OH} = -1.0 \text{ mA}$                               |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | 0.4                        |                                                         | $I_{OL} = 1.0 \text{ mA}$                                |
|                                                                                                                                        |               |                           | $V_{OH}$      | VCC2 - 0.5         | —   | —                          |                                                         | $I_{OH} = -1.0 \text{ mA}$                               |
|                                                                                                                                        |               | 2.30 V~2.70 V             | $V_{OH}$      | 2                  | —   | —                          |                                                         | $I_{OH} = -1.0 \text{ mA}$                               |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | 0.4                        |                                                         | $I_{OL} = 1.0 \text{ mA}$                                |
|                                                                                                                                        | SD            | 2.70 V 以上                 | $V_{OH}$      | $VCC \times 0.75$  | —   | —                          | V                                                       | $I_{OH} = -2.0 \text{ mA}$                               |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | $VCC \times 0.125$         |                                                         | $I_{OL} = 3.0 \text{ mA}$                                |
|                                                                                                                                        |               |                           | $V_{OH}$      | $VCC2 \times 0.75$ | —   | —                          |                                                         | $I_{OH} = -2.0 \text{ mA}$                               |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | $VCC2 \times 0.125$        |                                                         | $I_{OL} = 3.0 \text{ mA}$                                |
|                                                                                                                                        |               | 1.70~1.95 V               | $V_{OH}$      | 1.4                | —   | —                          | V                                                       | $I_{OH} = -2.0 \text{ mA}$                               |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | 0.45                       |                                                         | $I_{OL} = 2.0 \text{ mA}$                                |
|                                                                                                                                        | MMC           | 2.70 V 以上                 | $V_{OH}$      | $VCC \times 0.75$  | —   | —                          | V                                                       | $I_{OH} = -0.1 \text{ mA} (\text{VCC} = 2.7 \text{ V})$  |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | $VCC \times 0.125$         |                                                         | $I_{OL} = 0.1 \text{ mA} (\text{VCC} = 2.7 \text{ V})$   |
|                                                                                                                                        |               |                           | $V_{OH}$      | $VCC2 \times 0.75$ | —   | —                          |                                                         | $I_{OH} = -0.1 \text{ mA} (\text{VCC2} = 2.7 \text{ V})$ |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | $VCC2 \times 0.125$        |                                                         | $I_{OL} = 0.1 \text{ mA} (\text{VCC2} = 2.7 \text{ V})$  |
|                                                                                                                                        |               | 1.70~1.95 V               | $V_{OH}$      | $VCC - 0.45$       | —   | —                          | V                                                       | $I_{OH} = -2.0 \text{ mA}$                               |
|                                                                                                                                        |               |                           | $V_{OL}$      | —                  | —   | 0.45                       |                                                         | $I_{OL} = 2.0 \text{ mA}$                                |
|                                                                                                                                        |               |                           | $V_{OH}$      | $VCC2 - 0.45$      | —   | —                          |                                                         | $I_{OH} = -2.0 \text{ mA}$                               |
| ポート<br>P204、<br>P205、<br>P303、<br>P407~<br>P413、<br>P511、<br>P512、<br>P514、<br>P515、<br>P708~<br>P715、<br>PA15 (合<br>計 23 端<br>子) (注2) | —             | $V_{OH}$                  | VCC - 1.0     | —                  | —   | V                          | $I_{OH} = -16 \text{ mA} (\text{VCC} = 3.3 \text{ V})$  |                                                          |
|                                                                                                                                        |               | $V_{OL}$                  | —             | —                  | 1   |                            | $I_{OL} = 20 \text{ mA} (\text{VCC} = 3.3 \text{ V})$   |                                                          |
|                                                                                                                                        |               | $V_{OH}$                  | $VCC2 - 1.0$  | —                  | —   |                            | $I_{OH} = -16 \text{ mA} (\text{VCC2} = 3.3 \text{ V})$ |                                                          |
|                                                                                                                                        |               | $V_{OL}$                  | —             | —                  | 1   |                            | $I_{OL} = 20 \text{ mA} (\text{VCC2} = 3.3 \text{ V})$  |                                                          |
|                                                                                                                                        | 1.62 V 以<br>上 | $V_{OH}$                  | VCC - 0.5     | —                  | —   | V                          | $I_{OH} = -1.0 \text{ mA}$                              |                                                          |
|                                                                                                                                        |               | $V_{OL}$                  | —             | —                  | 0.5 |                            | $I_{OL} = 1.0 \text{ mA}$                               |                                                          |
|                                                                                                                                        |               | $V_{OH}$                  | $VCC2 - 0.5$  | —                  | —   |                            | $I_{OH} = -1.0 \text{ mA}$                              |                                                          |
|                                                                                                                                        |               | $V_{OL}$                  | —             | —                  | 0.5 |                            | $I_{OL} = 1.0 \text{ mA}$                               |                                                          |
|                                                                                                                                        |               | $V_{OH}$                  | $AVCC0 - 0.5$ | —                  | —   |                            | $I_{OH} = -1.0 \text{ mA}$                              |                                                          |
|                                                                                                                                        |               | $V_{OL}$                  | —             | —                  | 0.5 |                            | $I_{OL} = 1.0 \text{ mA}$                               |                                                          |
|                                                                                                                                        | $V_{OH}$      | $VCC\_USB - 0.5$          | —             | —                  | V   | $I_{OH} = -1.0 \text{ mA}$ |                                                         |                                                          |
|                                                                                                                                        |               | $V_{OL}$                  | —             | —                  |     | $I_{OL} = 1.0 \text{ mA}$  |                                                         |                                                          |

表 2.7 I/O  $V_{OH}$ 、 $V_{OL}$ 、およびその他の特性 (3/3)

| 項目                      |                                                                                     | $V_{CC}/V_{CC2}/AVCC0/VCC\_USB$ | シンボル         | Min  | Typ | Max | 単位      | 測定条件                                                                       |
|-------------------------|-------------------------------------------------------------------------------------|---------------------------------|--------------|------|-----|-----|---------|----------------------------------------------------------------------------|
| 入力リーク電流                 | RES                                                                                 | 1.62 V 以上                       | $ I_{in} $   | —    | —   | 5   | $\mu A$ | $V_{in} = 0 V$<br>$V_{in} = 5.5 V$                                         |
|                         | ポート P200、P214、P215                                                                  | 1.62 V 以上                       |              | —    | —   | 1   |         | $V_{in} = 0 V$<br>$V_{in} = VCC$                                           |
| スリーステートリーク電流(オフ状態)      | 5 V トレーラントポート                                                                       | 1.62 V 以上                       | $ I_{TSIL} $ | —    | —   | 5   | $\mu A$ | $V_{in} = 0 V$<br>$V_{in} = 5.5 V$                                         |
|                         | その他のポート(ポート P200、P214、P215 を除く)                                                     | 1.62 V 以上                       |              | —    | —   | 1   |         | $V_{in} = 0 V$<br>$V_{in} = VCC, VCC2, AVCC0, VCC\_USB$                    |
| 入力プルアップ MOS 電流          | ポート P0 ~PD                                                                          | 2.70 V 以上                       | $I_p$        | -300 | —   | -10 | $\mu A$ | $VCC, VCC2, AVCC0, VCC\_USB = 2.7 \sim 3.63 V$<br>$V_{in} = 0 V$           |
|                         |                                                                                     | 1.62 V 以上                       |              | -300 | —   | -5  |         | $VCC, VCC2, AVCC0, VCC\_USB = 1.62 \sim 3.63 V$<br>$V_{in} = 0 V$          |
| SCL 電流ソースとして機能するプルアップ電流 | I <sub>3C</sub> <sup>(注3)</sup>                                                     | 3.00~3.63 V                     | $I_{cs}$     | 3    | —   | 12  | $mA$    | $VCC = 3.0 \sim 3.63 V$<br>$V_{in} = 0.3 \times VCC \sim 0.7 \times VCC$   |
|                         |                                                                                     | 1.65~1.95 V                     |              | —    | —   | —   |         | $VCC = 1.65 \sim 1.95 V$<br>$V_{in} = 0.3 \times VCC \sim 0.7 \times VCC$  |
| 入力容量                    | ポート P014、P015                                                                       | —                               | $C_{in}$     | —    | —   | 16  | $pF$    | $V_{bias} = 0 V$<br>$V_{amp} = 20 mV$<br>$f = 1 MHz$<br>$Ta = 25 ^\circ C$ |
|                         | ポート P814/USB_DP、P815/USB_DM                                                         | —                               |              | —    | —   | 12  |         |                                                                            |
|                         | ポート P400、P401、P409、P410、P511、P512、P708、P709、USBHS_DP、USBHS_DM、MIPI_DL0_P、MIPI_DL0_N | —                               |              | —    | —   | 10  |         |                                                                            |
|                         | その他の入力端子                                                                            | —                               |              | —    | —   | 8   |         |                                                                            |

注 1. SCL0\_A、SDA0\_A、SCL1\_A、SDA1\_A、SCL2\_A、SDA2\_A (合計 6 端子)

注 2. これは  $P_{mN}PFS$  レジスタのポート駆動能力ビットで高速高駆動能力が選択されている場合の値です。  
選択された駆動能力は、ディープソフトウェアスタンバイモードで保持されます。

注 3. I<sub>3C\_SCL0</sub> (1 端子)。これは I<sub>2C</sub> High-speed モード選択時の値です。

注 4. これは、以下の端子に対して、Pm<sub>n</sub>PFS レジスタのポート駆動能力ビットで高速高駆動能力が選択されている場合の値です。  
SDA0\_B、SCL0\_B、SDA1\_B、SCL1\_B、SDA2\_B、SCL2\_B

## 2.2.5 動作電流とスタンバイ電流

SiP フラッシュメモリの電流値は本項では対象外です。IS25WX064 のデータシートを参照してください。



図 2.2 消費電流測定図 (DCDC モード)

表 2.8 High-speed モード、極大条件 (MVE および周辺機能動作) (DCDC モード) における電流

| 項目                                          |                                                                        | シンボル                | Typ                          | Max   |              | 単位 | 測定条件                                                                                                                                                                                                       |
|---------------------------------------------|------------------------------------------------------------------------|---------------------|------------------------------|-------|--------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                             |                                                                        |                     |                              | 95 °C | 105 °C       |    |                                                                                                                                                                                                            |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)(注6)</sup> | CPUCL<br>K0 =<br>1 GHz<br>CPUCL<br>K1 =<br>250 MH<br>z<br>VSCR_1       | VCC_DCDC<br>≥ 2.5 V | I <sub>CC</sub>              | 3.85  | 6.27         | mA | —                                                                                                                                                                                                          |
|                                             |                                                                        |                     | I <sub>CC_DCDC</sub><br>(注4) | 205   | 390          | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 500 MHz, MRICLK = 250 MHz,<br>MRPCLK = 125 MHz, ICLK = 250 MHz, BCLK =<br>125 MHz, PCLKA = 125 MHz, PCLKB =<br>62.5 MHz, PCLKC = 125 MHz, PCLKD =<br>250 MHz, PCLKE = 250 MHz |
|                                             | CPUCL<br>K0 =<br>800 MH<br>z<br>CPUCL<br>K1 =<br>200 MH<br>z<br>VSCR_1 | VCC_DCDC<br>< 2.5 V | I <sub>DD</sub> (注3)         | 525   | 1000<br>(注5) | mA | VCC_DCDC = 1.8 V<br>クロック設定は上記と同様                                                                                                                                                                           |
|                                             |                                                                        |                     | I <sub>CC_DCDC</sub><br>(注4) | 400   | 760          | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 400 MHz, MRICLK = 200 MHz,<br>MRPCLK = 100 MHz, ICLK = 200 MHz, BCLK =<br>100 MHz, PCLKA = 100 MHz, PCLKB =<br>50 MHz, PCLKC = 100 MHz, PCLKD =<br>200 MHz, PCLKE = 200 MHz   |
|                                             | CPUCL<br>K0 =<br>600 MH<br>z<br>CPUCL<br>K1 =<br>150 MH<br>z<br>VSCR_2 | VCC_DCDC<br>≥ 2.5 V | I <sub>DD</sub> (注3)         | 438   | —            | mA | VCC_DCDC = 1.8 V<br>クロック設定は上記と同様                                                                                                                                                                           |
|                                             |                                                                        |                     | I <sub>CC</sub>              | 171   | —            | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 300 MHz, MRICLK = 150 MHz,<br>MRPCLK = 75 MHz, ICLK = 150 MHz, BCLK =<br>75 MHz, PCLKA = 75 MHz, PCLKB = 37.5 MHz,<br>PCLKC = 75 MHz, PCLKD = 150 MHz, PCLKE = 150 MHz        |
|                                             | CPUCL<br>K0 =<br>600 MH<br>z<br>CPUCL<br>K1 =<br>150 MH<br>z<br>VSCR_2 | VCC_DCDC<br>< 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 333   | —            | mA | VCC_DCDC = 1.8 V<br>クロック設定は上記と同様                                                                                                                                                                           |
|                                             |                                                                        |                     | I <sub>DD</sub>              | 438   | —            | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 300 MHz, MRICLK = 150 MHz,<br>MRPCLK = 75 MHz, ICLK = 150 MHz, BCLK =<br>75 MHz, PCLKA = 75 MHz, PCLKB = 37.5 MHz,<br>PCLKC = 75 MHz, PCLKD = 150 MHz, PCLKE = 150 MHz        |
|                                             | CPUCL<br>K0 =<br>600 MH<br>z<br>CPUCL<br>K1 =<br>150 MH<br>z<br>VSCR_2 | VCC_DCDC<br>≥ 2.5 V | I <sub>DD</sub> (注3)         | 133   | 313          | mA | VCC_DCDC = 1.8 V<br>クロック設定は上記と同様                                                                                                                                                                           |
|                                             |                                                                        |                     | I <sub>CC</sub>              | 348   | 821          | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 300 MHz, MRICLK = 150 MHz,<br>MRPCLK = 75 MHz, ICLK = 150 MHz, BCLK =<br>75 MHz, PCLKA = 75 MHz, PCLKB = 37.5 MHz,<br>PCLKC = 75 MHz, PCLKD = 150 MHz, PCLKE = 150 MHz        |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3. I<sub>DD</sub> は、下記の式にしたがって f (CPUCLK0 および ICLK) に依存します。式の中の ICLK 項は、CPU1 電流を含んでいます。

$$I_{DD} \text{ Typ.} = 0.25 \times f_{CPUCLK0} + 1.05 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_1, 95^\circ\text{C}) = 0.22 \times f_{CPUCLK0} + 1.19 \times f_{ICLK} + 505 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_1, 105^\circ\text{C}) = 0.22 \times f_{CPUCLK0} + 1.19 \times f_{ICLK} + 587 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_2, 95^\circ\text{C}) = 0.22 \times f_{CPUCLK0} + 1.34 \times f_{ICLK} + 491 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_2, 105^\circ\text{C}) = 0.22 \times f_{CPUCLK0} + 1.34 \times f_{ICLK} + 571 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

注 5. 動作時の実消費電流はここに示す電流値を上回らないようしてください。

注 6. 電力 = VCC × I<sub>CC</sub> + VCC\_DCDC × I<sub>CC\_DCDC</sub> として消費電力は計算されます。

表 2.9 High-speed モード、極大条件 (MVE および周辺機能動作) (外部 VDD モード) における電流

| 項目                       | シンボル                                                                     | Typ                  | Max   |              | 単位 | 測定条件                                                                                                                                                                                |
|--------------------------|--------------------------------------------------------------------------|----------------------|-------|--------------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                          |                                                                          |                      | 95 °C | 105 °C       |    |                                                                                                                                                                                     |
| 消費電流<br>(注1)(注2)<br>(注5) | —                                                                        | I <sub>CC</sub>      | 3.85  | 6.27         | mA | —                                                                                                                                                                                   |
|                          | CPUCLK<br>0 =<br>1 GHz<br>CPUCLK<br>1 =<br>250 MHz<br>VCL = 電<br>圧範囲 1   | I <sub>DD</sub> (注3) | 525   | 1000<br>(注4) | mA | NPUCLK = 500 MHz, MRICLK = 250 MHz, MRPCLK<br>= 125 MHz, ICLK = 250 MHz, BCLK = 125 MHz,<br>PCLKA = 125 MHz, PCLKB = 62.5 MHz, PCLKC =<br>125 MHz, PCLKD = 250 MHz, PCLKE = 250 MHz |
|                          | CPUCLK<br>0 =<br>800 MHz<br>CPUCLK<br>1 =<br>200 MHz<br>VCL = 電<br>圧範囲 1 | I <sub>DD</sub> (注3) | 438   | —            | mA | NPUCLK = 400 MHz, MRICLK = 200 MHz, MRPCLK<br>= 100 MHz, ICLK = 200 MHz, BCLK = 100 MHz,<br>PCLKA = 100 MHz, PCLKB = 50 MHz, PCLKC =<br>100 MHz, PCLKD = 200 MHz, PCLKE = 200 MHz   |
|                          | CPUCLK<br>0 =<br>600 MHz<br>CPUCLK<br>1 =<br>150 MHz<br>VCL = 電<br>圧範囲 2 | I <sub>DD</sub> (注3) | 348   | 821          | mA | NPUCLK = 300 MHz, MRICLK = 150 MHz, MRPCLK<br>= 75 MHz, ICLK = 150 MHz, BCLK = 75 MHz, PCLKA<br>= 75 MHz, PCLKB = 37.5 MHz, PCLKC = 75 MHz,<br>PCLKD = 150 MHz, PCLKE = 150 MHz     |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3. I<sub>DD</sub> は、下記の式にしたがって f (CPUCLK0 および ICLK) に依存します。式の中の ICLK 項は、CPU1 電流を含んでいます。

$$I_{DD} \text{ Typ.} = 0.25 \times f_{CPUCLK0} + 1.05 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max. (VCL = 電圧範囲 1, 95 °C)} = 0.22 \times f_{CPUCLK0} + 1.19 \times f_{ICLK} + 505 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max. (VCL = 電圧範囲 1, 105 °C)} = 0.22 \times f_{CPUCLK0} + 1.19 \times f_{ICLK} + 587 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max. (VCL = 電圧範囲 2, 95 °C)} = 0.22 \times f_{CPUCLK0} + 1.34 \times f_{ICLK} + 491 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max. (VCL = 電圧範囲 2, 105 °C)} = 0.22 \times f_{CPUCLK0} + 1.34 \times f_{ICLK} + 571 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 動作時の実消費電流はここに示す電流値を上回らないようにしてください。

注 5. 電力 = VCC × I<sub>CC</sub> + VCL × I<sub>DD</sub> として消費電力は計算されます。

表 2.10 High-speed モード、極大条件 (MVE および周辺機能動作)、CPU0 有効、CPU1 ディープスリープ (DCDC モード) における電流

| 項目                                                                         |                     | シンボル                         | Typ  | Max   |        | 単位 | 測定条件                                                                                                                                                                                                                          |
|----------------------------------------------------------------------------|---------------------|------------------------------|------|-------|--------|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                            |                     |                              |      | 95 °C | 105 °C |    |                                                                                                                                                                                                                               |
| 消費電流 <sup>(注1)</sup><br>(注2)(注5)                                           | —                   | I <sub>CC</sub>              | 3.85 | 6.27  | 6.69   | mA | —                                                                                                                                                                                                                             |
| CPUCL<br>K0 =<br>1 GHz<br>CPUCL<br>K1 =<br>250 MH<br>z<br>VSCR_<br>1       | VCC_DCDC<br>≥ 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 196  | 378   | —      | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 500 MHz, MRICLK = 250 MHz,<br>MRPCLK = 125 MHz, ICLK = 250 MHz, BCLK =<br>125 MHz, PCLKA = 125 MHz, PCLKB =<br>62.5 MHz, PCLKC = 125 MHz, PCLKD =<br>250 MHz, PCLKE = 250 MHz<br>CPU1 = ディープスリープ |
|                                                                            |                     | I <sub>DD</sub> (注3)         | 504  | 971   | —      |    |                                                                                                                                                                                                                               |
|                                                                            | VCC_DCDC<br>< 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 383  | 739   | —      |    |                                                                                                                                                                                                                               |
|                                                                            |                     | I <sub>DD</sub>              | 504  | 971   | —      |    |                                                                                                                                                                                                                               |
| CPUCL<br>K0 =<br>800 MH<br>z<br>CPUCL<br>K1 =<br>200 MH<br>z<br>VSCR_<br>1 | VCC_DCDC<br>≥ 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 164  | —     | 381    | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 400 MHz, MRICLK = 200 MHz,<br>MRPCLK = 100 MHz, ICLK = 200 MHz, BCLK =<br>100 MHz, PCLKA = 100 MHz, PCLKB =<br>50 MHz, PCLKC = 100 MHz, PCLKD =<br>200 MHz, PCLKE = 200 MHz<br>CPU1 = ディープスリープ   |
|                                                                            |                     | I <sub>DD</sub> (注3)         | 421  | —     | 977    |    |                                                                                                                                                                                                                               |
|                                                                            | VCC_DCDC<br>< 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 320  | —     | 743    |    |                                                                                                                                                                                                                               |
|                                                                            |                     | I <sub>DD</sub>              | 421  | —     | 977    |    |                                                                                                                                                                                                                               |
| CPUCL<br>K0 =<br>600 MH<br>z<br>CPUCL<br>K1 =<br>150 MH<br>z<br>VSCR_<br>2 | VCC_DCDC<br>≥ 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 128  | 307   | 337    | mA | VCC_DCDC = 3.3 V<br>NPUCLK = 300 MHz, MRICLK = 150 MHz,<br>MRPCLK = 75 MHz, ICLK = 150 MHz, BCLK =<br>75 MHz, PCLKA = 75 MHz, PCLKB = 37.5 MHz,<br>PCLKC = 75 MHz, PCLKD = 150 MHz, PCLKE<br>= 150 MHz<br>CPU1 = ディープスリープ     |
|                                                                            |                     | I <sub>DD</sub> (注3)         | 335  | 803   | 882    |    |                                                                                                                                                                                                                               |
|                                                                            | VCC_DCDC<br>< 2.5 V | I <sub>CC_DCDC</sub><br>(注4) | 250  | 599   | 658    |    |                                                                                                                                                                                                                               |
|                                                                            |                     | I <sub>DD</sub>              | 335  | 803   | 882    |    |                                                                                                                                                                                                                               |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにしてすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3. I<sub>DD</sub> は、下記の式にしたがって f (CPUCLK0 および ICLK) に依存します。

$$I_{DD\ Typ.} = 0.25 \times f_{CPUCLK0} + 1.05 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD\ Max.(VSCR\_1, 95^\circ C)} = 0.22 \times f_{CPUCLK0} + 1.09 \times f_{ICLK} + 502 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD\ Max.(VSCR\_1, 105^\circ C)} = 0.22 \times f_{CPUCLK0} + 1.09 \times f_{ICLK} + 584 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD\ Max.(VSCR\_2, 95^\circ C)} = 0.22 \times f_{CPUCLK0} + 1.24 \times f_{ICLK} + 488 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD\ Max.(VSCR\_2, 105^\circ C)} = 0.22 \times f_{CPUCLK0} + 1.24 \times f_{ICLK} + 568 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

注 5. 電力 = VCC × I<sub>CC</sub> + VCC\_DCDC × I<sub>CC\_DCDC</sub> として消費電力は計算されます。

表 2.11 High-speed モード、極大条件 (MVE および周辺機能動作)、CPU0 有効、CPU1 ディープスリープ (外部 VDD モード) における電流

| 項目                       | シンボル                                                   | Typ      | Max   |        | 単位   | 測定条件 |                                                                                                                                                                                               |
|--------------------------|--------------------------------------------------------|----------|-------|--------|------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                          |                                                        |          | 95 °C | 105 °C |      |      |                                                                                                                                                                                               |
| 消費電流<br>(注1)(注2)<br>(注4) | —                                                      | ICC      | 3.85  | 6.27   | 6.69 | mA   | —                                                                                                                                                                                             |
|                          | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | IDD (注3) | 504   | 971    | —    | mA   | NPUCLK = 500 MHz, MRICLK = 250 MHz, MRPCLK = 125 MHz, ICLK = 250 MHz, BCLK = 125 MHz, PCLKA = 125 MHz, PCLKB = 62.5 MHz, PCLKC = 125 MHz, PCLKD = 250 MHz, PCLKE = 250 MHz<br>CPU1 = ディープスリープ |
|                          | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | IDD (注3) | 421   | —      | 977  | mA   | NPUCLK = 400 MHz, MRICLK = 200 MHz, MRPCLK = 100 MHz, ICLK = 200 MHz, BCLK = 100 MHz, PCLKA = 100 MHz, PCLKB = 50 MHz, PCLKC = 100 MHz, PCLKD = 200 MHz, PCLKE = 200 MHz<br>CPU1 = ディープスリープ   |
|                          | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | IDD (注3) | 335   | 803    | 882  | mA   | NPUCLK = 300 MHz, MRICLK = 150 MHz, MRPCLK = 75 MHz, ICLK = 150 MHz, BCLK = 75 MHz, PCLKA = 75 MHz, PCLKB = 37.5 MHz, PCLKC = 75 MHz, PCLKD = 150 MHz, PCLKE = 150 MHz<br>CPU1 = ディープスリープ     |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。

$$I_{DD \text{ Typ.}} = 0.25 \times f_{CPUCLK0} + 1.05 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}} \text{ (VCL = 電圧範囲 1, 95 °C)} = 0.22 \times f_{CPUCLK0} + 1.09 \times f_{ICLK} + 502 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}} \text{ (VCL = 電圧範囲 1, 105 °C)} = 0.22 \times f_{CPUCLK0} + 1.09 \times f_{ICLK} + 584 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}} \text{ (VCL = 電圧範囲 2, 95 °C)} = 0.22 \times f_{CPUCLK0} + 1.24 \times f_{ICLK} + 488 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}} \text{ (VCL = 電圧範囲 2, 105 °C)} = 0.22 \times f_{CPUCLK0} + 1.24 \times f_{ICLK} + 568 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 電力 =  $VCC \times I_{CC} + VCL \times I_{DD}$  として消費電力は計算されます。

表 2.12 High-speed モード、最大データ処理 (MVE 動作)、周辺クロック ON (DCDC モード) における電流

| 項目                   | シンボル                                             | Typ                 | Max   |        | 単位  | 測定条件                                   |
|----------------------|--------------------------------------------------|---------------------|-------|--------|-----|----------------------------------------|
|                      |                                                  |                     | 95 °C | 105 °C |     |                                        |
| 消費電流<br>(注1)<br>(注2) | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}$ (注4) | 142   | 333    | —   | mA<br>$VCC\_DCDC = 3.3 \text{ V}$ (注5) |
|                      |                                                  | $I_{DD}$ (注3)       | 364   | 856    | —   |                                        |
|                      | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}$ (注4) | 117   | —      | 352 |                                        |
|                      |                                                  | $I_{DD}$ (注3)       | 301   | —      | 904 |                                        |
|                      | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}$ (注4) | 90    | 273    | 315 |                                        |
|                      |                                                  | $I_{DD}$ (注3)       | 235   | 715    | 825 |                                        |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

- 注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。
- 注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。式の中の ICLK 項は、CPU1 電流を含んでいます。  
 $I_{DD \text{ Typ.}} = 0.24 \times f_{CPUCLK0} + 0.41 \times f_{ICLK} + 21$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_1, } 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.49 \times f_{ICLK} + 505$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_1, } 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.49 \times f_{ICLK} + 587$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_2, } 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.62 \times f_{ICLK} + 491$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_2, } 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.62 \times f_{ICLK} + 571$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)
- 注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。
- 注 5. 極大条件下と同じ周波数条件が適用されます。

表 2.13 High-speed モード、最大データ処理 (MVE 動作)、周辺クロック ON (外部 VDD モード) における電流

| 項目                                      | シンボル                                                   | Typ                    | Max   |        | 単位 | 測定条件 |
|-----------------------------------------|--------------------------------------------------------|------------------------|-------|--------|----|------|
|                                         |                                                        |                        | 95 °C | 105 °C |    |      |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | $I_{DD}^{(\text{注3})}$ | 364   | 856    | mA | (注4) |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | $I_{DD}^{(\text{注3})}$ | 301   | —      |    |      |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | $I_{DD}^{(\text{注3})}$ | 235   | 715    |    |      |
|                                         |                                                        |                        |       | 825    |    |      |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。式の中の ICLK 項は、CPU1 電流を含んでいます。  
 $I_{DD \text{ Typ.}} = 0.24 \times f_{CPUCLK0} + 0.41 \times f_{ICLK} + 21$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 1, } 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.49 \times f_{ICLK} + 505$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 1, } 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.49 \times f_{ICLK} + 587$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 2, } 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.62 \times f_{ICLK} + 491$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 2, } 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.62 \times f_{ICLK} + 571$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{ICLK}$  については MHz)

注 4. 極大条件下と同じ周波数条件が適用されます。

表 2.14 High-speed モード、最大データ処理 (MVE 動作)、CPU0 有効、CPU1 ディープスリープ、周辺クロック ON (DCDC モード) における電流

| 項目                                      | シンボル                                             | Typ                          | Max   |        | 単位 | 測定条件                                        |  |
|-----------------------------------------|--------------------------------------------------|------------------------------|-------|--------|----|---------------------------------------------|--|
|                                         |                                                  |                              | 95 °C | 105 °C |    |                                             |  |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}^{(\text{注4})}$ | 136   | 324    | mA | VCC_DCDC = 3.3 V<br>CPU1 = ディープスリープ<br>(注5) |  |
|                                         |                                                  | $I_{DD}^{(\text{注3})}$       | 349   | 833    |    |                                             |  |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}^{(\text{注4})}$ | 113   | —      |    |                                             |  |
|                                         |                                                  | $I_{DD}^{(\text{注3})}$       | 290   | 344    |    |                                             |  |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}^{(\text{注4})}$ | 86    | 267    |    |                                             |  |
|                                         |                                                  | $I_{DD}^{(\text{注3})}$       | 224   | 308    |    |                                             |  |
|                                         |                                                  |                              | 698   | 807    |    |                                             |  |

- 注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。
- 注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。
- 注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。  
 $I_{DD \text{ Typ.}} = 0.25 \times f_{\text{CPUCLK0}} + 0.35 \times f_{\text{fCLK}} + 21$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_1, } 95^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.40 \times f_{\text{fCLK}} + 502$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_1, } 105^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.40 \times f_{\text{fCLK}} + 584$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_2, } 95^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.52 \times f_{\text{fCLK}} + 488$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VSCR\_2, } 105^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.52 \times f_{\text{fCLK}} + 568$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)
- 注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。
- 注 5. 極大条件下と同じ周波数条件が適用されます。

**表 2.15 High-speed モード、最大データ処理 (MVE 動作)、CPU0 有効、CPU1 ディープスリープ、周辺クロック ON (外部 VDD モード) における電流**

| 項目                                      | シンボル                                                   | Typ                    | Max   |        | 単位  | 測定条件                               |
|-----------------------------------------|--------------------------------------------------------|------------------------|-------|--------|-----|------------------------------------|
|                                         |                                                        |                        | 95 °C | 105 °C |     |                                    |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | $I_{DD}^{(\text{注3})}$ | 349   | 833    | —   | CPU1 = ディープスリープ<br><sup>(注4)</sup> |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | $I_{DD}^{(\text{注3})}$ | 290   | —      | 883 |                                    |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | $I_{DD}^{(\text{注3})}$ | 224   | 698    | 807 |                                    |

- 注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。
- 注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。
- 注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。  
 $I_{DD \text{ Typ.}} = 0.25 \times f_{\text{CPUCLK0}} + 0.35 \times f_{\text{fCLK}} + 21$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 1, } 95^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.40 \times f_{\text{fCLK}} + 502$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 1, } 105^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.40 \times f_{\text{fCLK}} + 584$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 2, } 95^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.52 \times f_{\text{fCLK}} + 488$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)  
 $I_{DD \text{ Max.}} (\text{VCL = 電圧範囲 2, } 105^{\circ}\text{C}) = 0.27 \times f_{\text{CPUCLK0}} + 0.52 \times f_{\text{fCLK}} + 568$  (単位 : mA、ただし  $f_{\text{CPUCLK0}}$  および  $f_{\text{fCLK}}$  については MHz)
- 注 4. 極大条件下と同じ周波数条件が適用されます。

表 2.16 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック ON (DCDC モード) における電流

| 項目                                      |                                                  | シンボル                           | Typ | Max   |        | 単位 | 測定条件                                        |
|-----------------------------------------|--------------------------------------------------|--------------------------------|-----|-------|--------|----|---------------------------------------------|
|                                         |                                                  |                                |     | 95 °C | 105 °C |    |                                             |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}$ <sup>(注4)</sup> | 49  | 187   | —      | mA | VCC_DCDC = 3.3 V<br>CPU0 = ディープスリープ<br>(注3) |
|                                         |                                                  | $I_{DD}$                       | 126 | 479   | —      |    |                                             |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}$ <sup>(注4)</sup> | 43  | —     | 201    |    |                                             |
|                                         |                                                  | $I_{DD}$                       | 110 | —     | 517    |    |                                             |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}$ <sup>(注4)</sup> | 35  | 164   | 190    |    |                                             |
|                                         |                                                  | $I_{DD}$                       | 91  | 429   | 497    |    |                                             |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3. 極大条件下と同じ周波数条件が適用されます。

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

表 2.17 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック ON (外部 VDD モード) における電流

| 項目                                      |                                                        | シンボル     | Typ | Max   |        | 単位 | 測定条件                    |
|-----------------------------------------|--------------------------------------------------------|----------|-----|-------|--------|----|-------------------------|
|                                         |                                                        |          |     | 95 °C | 105 °C |    |                         |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | $I_{DD}$ | 126 | 479   | —      | mA | CPU0 = ディープスリープ<br>(注3) |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | $I_{DD}$ | 110 | —     | 517    |    |                         |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | $I_{DD}$ | 91  | 429   | 497    |    |                         |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 動作中の周辺機能にクロックが供給された状態で計測しました。BGO 動作は含まれません。

注 3. 極大条件下と同じ周波数条件が適用されます。

表 2.18 High-speed モード、最大データ処理 (MVE 動作)、周辺クロック OFF (DCDC モード) における電流

| 項目                                      | シンボル                                             | Typ                   | Max   |        | 単位  | 測定条件                             |
|-----------------------------------------|--------------------------------------------------|-----------------------|-------|--------|-----|----------------------------------|
|                                         |                                                  |                       | 95 °C | 105 °C |     |                                  |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}^{(注4)}$ | 125   | 323    | —   | VCC_DCDC = 3.3 V <sup>(注5)</sup> |
|                                         |                                                  | $I_{DD}^{(注3)}$       | 320   | 829    | —   |                                  |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}^{(注4)}$ | 100   | —      | 332 |                                  |
|                                         |                                                  | $I_{DD}^{(注3)}$       | 256   | —      | 852 |                                  |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}^{(注4)}$ | 75    | 263    | 299 |                                  |
|                                         |                                                  | $I_{DD}^{(注3)}$       | 198   | 689    | 783 |                                  |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。式の中の ICLK 項は、CPU1 電流を含んでいます。

$$I_{DD} \text{ Typ.} = 0.24 \times f_{CPUCLK0} + 0.22 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_1, 95 °C) = 0.27 \times f_{CPUCLK0} + 0.23 \times f_{ICLK} + 505 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_1, 105 °C) = 0.27 \times f_{CPUCLK0} + 0.23 \times f_{ICLK} + 587 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_2, 95 °C) = 0.27 \times f_{CPUCLK0} + 0.34 \times f_{ICLK} + 491 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_2, 105 °C) = 0.27 \times f_{CPUCLK0} + 0.34 \times f_{ICLK} + 571 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

注 5. 極大条件下と同じ周波数条件が適用されます。

表 2.19 High-speed モード、最大データ処理 (MVE 動作)、周辺クロック OFF (外部 VDD モード) における電流

| 項目                                      | シンボル                                                   | Typ             | Max   |        | 単位  | 測定条件 |
|-----------------------------------------|--------------------------------------------------------|-----------------|-------|--------|-----|------|
|                                         |                                                        |                 | 95 °C | 105 °C |     |      |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | $I_{DD}^{(注3)}$ | 320   | 829    | —   | (注4) |
|                                         |                                                        |                 |       |        |     |      |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | $I_{DD}^{(注3)}$ | 256   | —      | 852 |      |
|                                         |                                                        |                 |       |        |     |      |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | $I_{DD}^{(注3)}$ | 198   | 689    | 783 |      |
|                                         |                                                        |                 |       |        |     |      |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3.  $I_{DD}$  は、下記の式にしたがって  $f$  (CPUCLK0 および ICLK) に依存します。式の中の ICLK 項は、CPU1 電流を含んでいます。

$$I_{DD} \text{ Typ.} = 0.24 \times f_{CPUCLK0} + 0.22 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 1, 95 °C) = 0.27 \times f_{CPUCLK0} + 0.23 \times f_{ICLK} + 505 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 1, 105 °C) = 0.27 \times f_{CPUCLK0} + 0.23 \times f_{ICLK} + 587 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 2, 95 °C) = 0.27 \times f_{CPUCLK0} + 0.34 \times f_{ICLK} + 491 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 2, 105 °C) = 0.27 \times f_{CPUCLK0} + 0.34 \times f_{ICLK} + 571 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 極大条件下と同じ周波数条件が適用されます。

**表 2.20 High-speed モード、最大データ処理 (MVE 動作)、CPU0 有効、CPU1 ディープスリープ、周辺クロック OFF (DCDC モード) における電流**

| 項目                                      | シンボル                                             | Typ                                  | Max   |        | 単位 | 測定条件                                                    |
|-----------------------------------------|--------------------------------------------------|--------------------------------------|-------|--------|----|---------------------------------------------------------|
|                                         |                                                  |                                      | 95 °C | 105 °C |    |                                                         |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | I <sub>CC_DCDC</sub> <sup>(注4)</sup> | 115   | 314    | mA | V <sub>CC_DCDC</sub> = 3.3 V<br>CPU1 = ディープスリープ<br>(注5) |
|                                         |                                                  | I <sub>DD</sub> <sup>(注3)</sup>      | 296   | 806    |    |                                                         |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | I <sub>CC_DCDC</sub> <sup>(注4)</sup> | 95    | —      |    |                                                         |
|                                         |                                                  | I <sub>DD</sub> <sup>(注3)</sup>      | 245   | —      |    |                                                         |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | I <sub>CC_DCDC</sub> <sup>(注4)</sup> | 72    | 257    |    |                                                         |
|                                         |                                                  | I <sub>DD</sub> <sup>(注3)</sup>      | 188   | 672    |    |                                                         |
|                                         |                                                  |                                      |       | 765    |    |                                                         |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. I<sub>DD</sub> は、下記の式にしたがって f (CPUCLK0 および ICLK) に依存します。

$$I_{DD \text{ Typ.}} = 0.25 \times f_{CPUCLK0} + 0.13 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_1, 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.14 \times f_{ICLK} + 502 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_1, 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.14 \times f_{ICLK} + 584 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_2, 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.24 \times f_{ICLK} + 488 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_2, 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.24 \times f_{ICLK} + 568 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

注 5. 極大条件下と同じ周波数条件が適用されます。

**表 2.21 High-speed モード、最大データ処理 (MVE 動作)、CPU0 有効、CPU1 ディープスリープ、周辺クロック OFF (外部 VDD モード) における電流**

| 項目                                      | シンボル                                                   | Typ                             | Max   |        | 単位 | 測定条件                    |
|-----------------------------------------|--------------------------------------------------------|---------------------------------|-------|--------|----|-------------------------|
|                                         |                                                        |                                 | 95 °C | 105 °C |    |                         |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | I <sub>DD</sub> <sup>(注3)</sup> | 296   | 806    | mA | CPU1 = ディープスリープ<br>(注4) |
|                                         |                                                        |                                 |       | —      |    |                         |
|                                         | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | I <sub>DD</sub> <sup>(注3)</sup> | 245   | —      |    |                         |
|                                         | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | I <sub>DD</sub> <sup>(注3)</sup> | 188   | 672    |    |                         |
|                                         |                                                        |                                 |       | 765    |    |                         |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. I<sub>DD</sub> は、下記の式にしたがって f (CPUCLK0 および ICLK) に依存します。

$$I_{DD \text{ Typ.}} = 0.25 \times f_{CPUCLK0} + 0.13 \times f_{ICLK} + 21 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VCL = \text{電圧範囲 } 1, 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.14 \times f_{ICLK} + 502 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VCL = \text{電圧範囲 } 1, 105^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.14 \times f_{ICLK} + 584 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VCL = \text{電圧範囲 } 2, 95^{\circ}\text{C}) = 0.27 \times f_{CPUCLK0} + 0.24 \times f_{ICLK} + 488 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$I_{DD}$  Max. (VCL = 電圧範囲 2、105 °C) =  $0.27 \times f_{CPUCLK0} + 0.24 \times f_{CLK} + 568$  (単位 : mA、ただし  $f_{CPUCLK0}$  および  $f_{CLK}$  について MHz)

注 4. 極大条件下と同じ周波数条件が適用されます。

表 2.22 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック OFF (DCDC モード) における電流

| 項目                                      | シンボル                                                                             | Typ                            | Max   |        | 単位 | 測定条件                                                                         |
|-----------------------------------------|----------------------------------------------------------------------------------|--------------------------------|-------|--------|----|------------------------------------------------------------------------------|
|                                         |                                                                                  |                                | 95 °C | 105 °C |    |                                                                              |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | $f_{CPUCLK0} = 1\text{ GHz}$<br>$f_{CPUCLK1} = 250\text{ MHz}$<br>$V_{SCR\_1}$   | $I_{CC\_DCDC}$ <sup>(注4)</sup> | 29    | 163    | mA | $V_{CC\_DCDC} = 3.3\text{ V}$<br>$CPU0 = \text{ディープスリープ}$<br><sup>(注3)</sup> |
|                                         |                                                                                  | $I_{DD}$                       | 74    | 418    |    |                                                                              |
|                                         | $f_{CPUCLK0} = 800\text{ MHz}$<br>$f_{CPUCLK1} = 200\text{ MHz}$<br>$V_{SCR\_1}$ | $I_{CC\_DCDC}$ <sup>(注4)</sup> | 25    | —      |    |                                                                              |
|                                         |                                                                                  | $I_{DD}$                       | 65    | —      |    |                                                                              |
|                                         | $f_{CPUCLK0} = 600\text{ MHz}$<br>$f_{CPUCLK1} = 150\text{ MHz}$<br>$V_{SCR\_2}$ | $I_{CC\_DCDC}$ <sup>(注4)</sup> | 21    | 147    |    |                                                                              |
|                                         |                                                                                  | $I_{DD}$                       | 54    | 386    |    |                                                                              |
|                                         |                                                                                  |                                |       | 173    |    |                                                                              |
|                                         |                                                                                  |                                |       | 454    |    |                                                                              |
|                                         |                                                                                  |                                |       |        |    |                                                                              |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. 極大条件下と同じ周波数条件が適用されます。

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

表 2.23 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック OFF (外部 VDD モード) における電流

| 項目                                      | シンボル                                                                                          | Typ      | Max   |        | 単位 | 測定条件                                        |
|-----------------------------------------|-----------------------------------------------------------------------------------------------|----------|-------|--------|----|---------------------------------------------|
|                                         |                                                                                               |          | 95 °C | 105 °C |    |                                             |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)</sup> | $f_{CPUCLK0} = 1\text{ GHz}$<br>$f_{CPUCLK1} = 250\text{ MHz}$<br>$V_{CL} = \text{電圧範囲 } 1$   | $I_{DD}$ | 74    | 418    | mA | $CPU0 = \text{ディープスリープ}$<br><sup>(注3)</sup> |
|                                         |                                                                                               |          |       | —      |    |                                             |
|                                         | $f_{CPUCLK0} = 800\text{ MHz}$<br>$f_{CPUCLK1} = 200\text{ MHz}$<br>$V_{CL} = \text{電圧範囲 } 1$ | $I_{DD}$ | 65    | —      |    |                                             |
|                                         |                                                                                               |          |       | 473    |    |                                             |
|                                         | $f_{CPUCLK0} = 600\text{ MHz}$<br>$f_{CPUCLK1} = 150\text{ MHz}$<br>$V_{CL} = \text{電圧範囲 } 2$ | $I_{DD}$ | 54    | 386    |    |                                             |
|                                         |                                                                                               |          |       | 454    |    |                                             |
|                                         |                                                                                               |          |       |        |    |                                             |
|                                         |                                                                                               |          |       |        |    |                                             |
|                                         |                                                                                               |          |       |        |    |                                             |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. 極大条件下と同じ周波数条件が適用されます。

表 2.24 High-speed モード、CPU スリープモード (DCDC モード) における電流

| 項目                                          | シンボル                                             | Typ                   | Max   |        | 単位  | 測定条件                           |
|---------------------------------------------|--------------------------------------------------|-----------------------|-------|--------|-----|--------------------------------|
|                                             |                                                  |                       | 95 °C | 105 °C |     |                                |
| 消費電流 <sup>(注1)</sup><br><sup>(注3)(注4)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}^{(注5)}$ | 22    | 205    | —   | $V_{CC\_DCDC} = 3.3 \text{ V}$ |
|                                             |                                                  | $I_{DD}^{(注2)}$       | 57    | 527    | —   |                                |
|                                             | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}^{(注5)}$ | 20    | —      | 235 |                                |
|                                             |                                                  | $I_{DD}^{(注2)}$       | 51    | —      | 604 |                                |
|                                             | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}^{(注5)}$ | 16    | 190    | 226 |                                |
|                                             |                                                  | $I_{DD}^{(注2)}$       | 42    | 498    | 592 |                                |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2.  $I_{DD}$  は、下記の式にしたがって  $f$  (fCLK) に依存します。

$$I_{DD} \text{ Typ.} = 0.02 \times f_{CPUCLK0} + 0.06 \times f_{fCLK} + 57 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_1, 95 °C) = 0.02 \times f_{CPUCLK0} + 0.01 \times f_{fCLK} + 505 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_1, 105 °C) = 0.02 \times f_{CPUCLK0} + 0.01 \times f_{fCLK} + 587 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_2, 95 °C) = 0.02 \times f_{CPUCLK0} + 0.05 \times f_{fCLK} + 491 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.}(VSCR_2, 105 °C) = 0.02 \times f_{CPUCLK0} + 0.05 \times f_{fCLK} + 571 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

注 3. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 4. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、および BCLK は、64 分周に設定されています。

注 5. 標準 DCDC 効率と測定条件の電圧が適用されます。

表 2.25 High-speed モード、CPU スリープモード (外部 VDD モード) における電流

| 項目                                          | シンボル                                                   | Typ             | Max   |        | 単位  | 測定条件 |
|---------------------------------------------|--------------------------------------------------------|-----------------|-------|--------|-----|------|
|                                             |                                                        |                 | 95 °C | 105 °C |     |      |
| 消費電流 <sup>(注1)</sup><br><sup>(注3)(注4)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | $I_{DD}^{(注2)}$ | 57    | 527    | —   | —    |
|                                             |                                                        | $I_{DD}^{(注2)}$ | —     | 604    |     |      |
|                                             | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | $I_{DD}^{(注2)}$ | 51    | —      |     |      |
|                                             |                                                        | $I_{DD}^{(注2)}$ | —     | 604    |     |      |
|                                             | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | $I_{DD}^{(注2)}$ | 42    | 498    | 592 |      |
|                                             |                                                        | $I_{DD}^{(注2)}$ | —     | 592    |     |      |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2.  $I_{DD}$  は、下記の式にしたがって  $f$  (fCLK) に依存します。

$$I_{DD} \text{ Typ.} = 0.02 \times f_{CPUCLK0} + 0.06 \times f_{fCLK} + 57 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 1, 95 °C) = 0.02 \times f_{CPUCLK0} + 0.01 \times f_{fCLK} + 505 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 1, 105 °C) = 0.02 \times f_{CPUCLK0} + 0.01 \times f_{fCLK} + 587 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 2, 95 °C) = 0.02 \times f_{CPUCLK0} + 0.05 \times f_{fCLK} + 491 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

$$I_{DD} \text{ Max.} (VCL = \text{電圧範囲 } 2, 105 °C) = 0.02 \times f_{CPUCLK0} + 0.05 \times f_{fCLK} + 571 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{fCLK} \text{ については MHz})$$

注 3. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 4. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、およびBCLKは、64 分周に設定されています。

表 2.26 High-speed モード、CPU0 スリープ、CPU1 ディープスリープ (DCDC モード) における電流

| 項目                                          | シンボル                                             | Typ                   | Max   |        | 単位 | 測定条件                                              |
|---------------------------------------------|--------------------------------------------------|-----------------------|-------|--------|----|---------------------------------------------------|
|                                             |                                                  |                       | 95 °C | 105 °C |    |                                                   |
| 消費電流 <sup>(注1)</sup><br><sup>(注3)(注4)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}^{(注5)}$ | 21    | 202    | mA | $V_{CC\_DCDC} = 3.3 \text{ V}$<br>CPU1 = ディープスリープ |
|                                             |                                                  | $I_{DD}^{(注2)}$       | 55    | 518    |    |                                                   |
|                                             | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}^{(注5)}$ | 19    | —      |    |                                                   |
|                                             |                                                  | $I_{DD}^{(注2)}$       | 49    | —      |    |                                                   |
|                                             | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}^{(注5)}$ | 16    | 187    |    |                                                   |
|                                             |                                                  | $I_{DD}^{(注2)}$       | 41    | 490    |    |                                                   |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2.  $I_{DD}$  は、下記の式にしたがって  $f$  (ICLK) に依存します。

$$I_{DD \text{ Typ.}} = 0.02 \times f_{CPUCLK0} + 0.05 \times f_{ICLK} + 55 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_1, 95^\circ\text{C}) = 0.004 \times f_{CPUCLK0} + 0.03 \times f_{ICLK} + 502 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_1, 105^\circ\text{C}) = 0.004 \times f_{CPUCLK0} + 0.03 \times f_{ICLK} + 584 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_2, 95^\circ\text{C}) = 0.004 \times f_{CPUCLK0} + 0.09 \times f_{ICLK} + 488 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VSCR\_2, 105^\circ\text{C}) = 0.004 \times f_{CPUCLK0} + 0.09 \times f_{ICLK} + 568 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

注 3. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 4. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、およびBCLKは、64 分周に設定されています。

注 5. 標準 DCDC 効率と測定条件の電圧が適用されます。

表 2.27 High-speed モード、CPU0 スリープ、CPU1 ディープスリープ (外部 VDD モード) における電流

| 項目                                          | シンボル                                                 | Typ             | Max   |        | 単位 | 測定条件            |
|---------------------------------------------|------------------------------------------------------|-----------------|-------|--------|----|-----------------|
|                                             |                                                      |                 | 95 °C | 105 °C |    |                 |
| 消費電流 <sup>(注1)</sup><br><sup>(注3)(注4)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1 | $I_{DD}^{(注2)}$ | 55    | 518    | mA | CPU1 = ディープスリープ |
|                                             |                                                      | $I_{DD}^{(注2)}$ | 49    | —      |    |                 |
|                                             |                                                      | $I_{DD}^{(注2)}$ | 41    | 490    |    |                 |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2.  $I_{DD}$  は、下記の式にしたがって  $f$  (ICLK) に依存します。

$$I_{DD \text{ Typ.}} = 0.02 \times f_{CPUCLK0} + 0.05 \times f_{ICLK} + 55 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VCL = \text{電圧範囲 } 1, 95^\circ\text{C}) = 0.004 \times f_{CPUCLK0} + 0.03 \times f_{ICLK} + 502 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$$I_{DD \text{ Max.}}(VCL = \text{電圧範囲 } 1, 105^\circ\text{C}) = 0.004 \times f_{CPUCLK0} + 0.03 \times f_{ICLK} + 584 \quad (\text{単位 : mA, ただし } f_{CPUCLK0} \text{ および } f_{ICLK} \text{ については MHz})$$

$I_{DD}$  Max. (VCL = 電圧範囲 2、95 °C) =  $0.004 \times fCPUCLK0 + 0.09 \times fICLK + 488$  (単位 : mA、ただし  $fCPUCLK0$  および  $fICLK$  については MHz)

$I_{DD}$  Max. (VCL = 電圧範囲 2、105 °C) =  $0.004 \times fCPUCLK0 + 0.09 \times fICLK + 568$  (単位 : mA、ただし  $fCPUCLK0$  および  $fICLK$  については MHz)

注 3. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 4. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、および BCLK は、64 分周に設定されています。

表 2.28 High-speed モード、CPU0 ディープスリープ、CPU1 スリープ (DCDC モード) における電流

| 項目                                          | シンボル                                             | Typ                   | Max   |        | 単位  | 測定条件                                |
|---------------------------------------------|--------------------------------------------------|-----------------------|-------|--------|-----|-------------------------------------|
|                                             |                                                  |                       | 95 °C | 105 °C |     |                                     |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)(注3)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | $I_{CC\_DCDC}^{(注4)}$ | 13    | 150    | —   | VCC_DCDC = 3.3 V<br>CPU0 = ディープスリープ |
|                                             |                                                  | $I_{DD}$              | 33    | 385    | —   |                                     |
|                                             | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | $I_{CC\_DCDC}^{(注4)}$ | 12    | —      | 168 |                                     |
|                                             |                                                  | $I_{DD}$              | 30    | —      | 432 |                                     |
|                                             | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | $I_{CC\_DCDC}^{(注4)}$ | 10    | 138    | 164 |                                     |
|                                             |                                                  | $I_{DD}$              | 26    | 360    | 429 |                                     |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、および BCLK は、64 分周に設定されています。

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

表 2.29 High-speed モード、CPU0 ディープスリープ、CPU1 スリープ (外部 VDD モード) における電流

| 項目                                          | シンボル                                                   | Typ      | Max   |        | 単位  | 測定条件            |
|---------------------------------------------|--------------------------------------------------------|----------|-------|--------|-----|-----------------|
|                                             |                                                        |          | 95 °C | 105 °C |     |                 |
| 消費電流 <sup>(注1)</sup><br><sup>(注2)(注3)</sup> | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | $I_{DD}$ | 33    | 385    | —   | CPU0 = ディープスリープ |
|                                             |                                                        |          |       |        |     |                 |
|                                             | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | $I_{DD}$ | 30    | —      | 432 |                 |
|                                             | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VCL = 電圧範囲 2 | $I_{DD}$ | 26    | 360    | 429 |                 |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、および BCLK は、64 分周に設定されています。

表 2.30 High-speed モード、CPU ディープスリープモード (DCDC モード) における電流

| 項目                   | シンボル                                             | Typ                                  | Max   |        | 単位  | 測定条件             |
|----------------------|--------------------------------------------------|--------------------------------------|-------|--------|-----|------------------|
|                      |                                                  |                                      | 95 °C | 105 °C |     |                  |
| 消費電流(注1)<br>(注2)(注3) | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VSCR_1   | I <sub>CC_DCDC</sub> <sup>(注4)</sup> | 13    | 144    | —   | VCC_DCDC = 3.3 V |
|                      |                                                  | I <sub>DD</sub>                      | 33    | 369    | —   |                  |
|                      | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VSCR_1 | I <sub>CC_DCDC</sub> <sup>(注4)</sup> | 12    | —      | 165 |                  |
|                      |                                                  | I <sub>DD</sub>                      | 31    | —      | 423 |                  |
|                      | CPUCLK0 = 600 MHz<br>CPUCLK1 = 150 MHz<br>VSCR_2 | I <sub>CC_DCDC</sub> <sup>(注4)</sup> | 11    | 135    | 161 |                  |
|                      |                                                  | I <sub>DD</sub>                      | 28    | 353    | 421 |                  |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、およびBCLK は、64 分周に設定されています。

注 4. 標準 DCDC 効率と測定条件の電圧が適用されます。

表 2.31 High-speed モード、CPU ディープスリープモード (外部 VDD モード) における電流

| 項目                   | シンボル                                                   | Typ             | Max   |        | 単位  | 測定条件 |
|----------------------|--------------------------------------------------------|-----------------|-------|--------|-----|------|
|                      |                                                        |                 | 95 °C | 105 °C |     |      |
| 消費電流(注1)<br>(注2)(注3) | CPUCLK0 = 1 GHz<br>CPUCLK1 = 250 MHz<br>VCL = 電圧範囲 1   | I <sub>DD</sub> | 33    | 369    | —   | —    |
|                      |                                                        | I <sub>DD</sub> | 31    | —      | 423 |      |
|                      | CPUCLK0 = 800 MHz<br>CPUCLK1 = 200 MHz<br>VCL = 電圧範囲 1 | I <sub>DD</sub> | 28    | 353    | 421 |      |
|                      |                                                        | I <sub>DD</sub> | —     | —      | —   |      |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

注 3. NPUCLK、MRICLK、MRPCLK、ICLK、PCLKA、PCLKB、PCLKC、PCLKD、PCLKE、およびBCLK は、64 分周に設定されています。

表 2.32 BGO 動作時の増加分 (MRAM OTP のプログラミング) (DCDC モードおよび外部 VDD モード) における電流

| 項目       | シンボル        | Typ             | Max   |        | 単位   | 測定条件         |
|----------|-------------|-----------------|-------|--------|------|--------------|
|          |             |                 | 95 °C | 105 °C |      |              |
| 消費電流(注1) | 通常速度書き込みモード | I <sub>CC</sub> | —     | —      | 20   | VCC ≥ 1.62 V |
|          |             | I <sub>DD</sub> | —     | —      | 0.50 |              |
|          | 高速書き込みモード 0 | I <sub>CC</sub> | —     | —      | 25   |              |
|          |             | I <sub>DD</sub> | —     | —      | 0.5  |              |
|          | 高速書き込みモード 1 | I <sub>CC</sub> | —     | —      | 80   |              |
|          |             | I <sub>DD</sub> | —     | —      | 0.5  |              |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

表 2.33 スタンバイ電流 (DCDC モード) (1/3)

| 項目      | 消費電流<br>(注1) | ソフトウェアスタンバイモード           | シンボル                 | Typ  | Max   |        | 単位                                                                                           | 測定条件                                                                                         |
|---------|--------------|--------------------------|----------------------|------|-------|--------|----------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|
|         |              |                          |                      |      | 95 °C | 105 °C |                                                                                              |                                                                                              |
| SS2LP_0 | SVSCR_1      | SRAM と TCM のデータは保持されます。  | I <sub>CC</sub>      | 0.10 | 1.11  | 1.12   | mA                                                                                           | —                                                                                            |
|         |              |                          | I <sub>CC_DCDC</sub> | 2.67 | 54.24 | 62.23  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         | SVSCR_2      | SRAM と TCM のデータは保持されません。 | I <sub>CC_DCDC</sub> | 2.44 | 52.53 | 59.86  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         |              |                          | I <sub>CC_DCDC</sub> | 2.52 | 51.58 | 59.19  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         | SVSCR_3      | SRAM と TCM のデータは保持されます。  | I <sub>CC_DCDC</sub> | 2.33 | 50.03 | 57.09  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         |              |                          | I <sub>CC_DCDC</sub> | 1.68 | 37.85 | 43.60  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         | SVSCR_4      | SRAM と TCM のデータは保持されません。 | I <sub>CC_DCDC</sub> | 1.60 | 36.87 | 42.22  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         |              |                          | I <sub>CC_DCDC</sub> | 1.47 | 32.41 | 38.22  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         | SVSCR_5      | SRAM と TCM のデータは保持されます。  | I <sub>CC_DCDC</sub> | 1.42 | 31.61 | 37.07  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         |              |                          | I <sub>CC_DCDC</sub> | 1.28 | 29.69 | 34.28  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |
|         |              |                          | I <sub>CC_DCDC</sub> | 1.24 | 29.03 | 33.32  | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |

表 2.33 スタンバイ電流 (DCDC モード) (2/3)

| 項目           | 消費電流<br>(注1)         | ソフトウェアスタンバイモード | SS2LP_1 | SVSCR_2 | SRAM と TCM のデータは保持されます。<br>SRAM と TCM のデータは保持されません。 | I <sub>CC_DCDC</sub> | Typ               | Max   |        | 単位 | 測定条件                                                                                         |  |
|--------------|----------------------|----------------|---------|---------|-----------------------------------------------------|----------------------|-------------------|-------|--------|----|----------------------------------------------------------------------------------------------|--|
|              |                      |                |         |         |                                                     |                      |                   | 95 °C | 105 °C |    |                                                                                              |  |
| 消費電流<br>(注1) | ディープソフトウェアスタンバイモード 1 |                |         |         | SVSCR_3                                             | I <sub>CC_DCDC</sub> | 1.95              | 42.01 | 47.94  | mA | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) |  |
|              |                      |                |         |         | SVSCR_4                                             | I <sub>CC_DCDC</sub> | 1.40              | 31.70 | 36.52  |    | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |  |
|              |                      |                |         |         | SVSCR_5                                             | I <sub>CC_DCDC</sub> | 1.34              | 30.88 | 35.36  |    | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |  |
|              |                      |                |         |         | SVSCR_4                                             | I <sub>CC_DCDC</sub> | 1.22              | 26.41 | 31.14  |    | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 1<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 1<br>(n = 0, 1) |  |
|              |                      |                |         |         | SVSCR_5                                             | I <sub>CC_DCDC</sub> | 1.18              | 25.76 | 30.20  |    | VCC_DCDC = 3.3 V<br>PDRAMSCR0.RKEEPn = 0<br>(n = 0~12)<br>PDRAMSCR1.RKEEPn = 0<br>(n = 0, 1) |  |
|              |                      |                |         |         | 機能起動時に増加                                            | I <sub>CC</sub>      | 10.04             | 207   | 297    | μA | —                                                                                            |  |
|              |                      |                |         |         | PVDn (n = 0~2, 4, 5) またはバッテリ電源スイッチ                  | I <sub>CC_DCDC</sub> | 0.16              | 0.85  | 1.24   |    | —                                                                                            |  |
|              |                      |                |         |         | LOCO 使用時                                            | I <sub>CC</sub>      | 2.46              | —     | —      |    | —                                                                                            |  |
|              |                      |                |         |         | 水晶振動子および RTC                                        |                      | 表 2.36 を参照してください。 |       |        |    | —                                                                                            |  |
|              |                      |                |         |         | IWDT および ULPT (すべてのユニット) が動作中                       |                      | 1.58              | —     | —      |    | —                                                                                            |  |
|              |                      |                |         |         |                                                     |                      | 表 2.37 を参照してください。 |       |        |    | —                                                                                            |  |

表 2.33 スタンバイ電流 (DCDC モード) (3/3)

| 項目           |                                  | シンボル                 | Typ                   | Max      |        | 単位 | 測定条件                     |  |
|--------------|----------------------------------|----------------------|-----------------------|----------|--------|----|--------------------------|--|
|              |                                  |                      |                       | 95 °C    | 105 °C |    |                          |  |
| 消費電流<br>(注1) | ディープソ<br>フトウェア<br>スタンバイ<br>モード 2 | I <sub>CC</sub>      | 3.04                  | 98       | 122    | μA | —                        |  |
|              |                                  | I <sub>CC_DCDC</sub> | 0.16                  | 0.8<br>5 | 1.24   |    | —                        |  |
|              |                                  | I <sub>CC</sub>      | 表 2.36 を参照して<br>ください。 |          |        |    | —                        |  |
|              |                                  |                      | 表 2.37 を参照して<br>ください。 |          |        |    | —                        |  |
|              |                                  | I <sub>CC</sub>      | 2.78                  | 97       | 121    |    | —                        |  |
|              |                                  | I <sub>CC_DCDC</sub> | 0.16                  | 0.8<br>5 | 1.24   |    | —                        |  |
|              |                                  | I <sub>CC</sub>      | 表 2.37 を参照して<br>ください。 |          |        |    | —                        |  |
|              |                                  |                      | 表 2.37 を参照して<br>ください。 |          |        |    | —                        |  |
|              | ディープソ<br>フトウェア<br>スタンバイ<br>モード 3 | I <sub>VBAT</sub>    | 0.53                  | —        | —      | μA | VBATT = 1.8 V, VCC = 0 V |  |
|              |                                  |                      | 0.82                  | —        | —      |    | VBATT = 3.3 V, VCC = 0 V |  |
|              |                                  |                      | 0.63                  | —        | —      |    | VBATT = 1.8 V, VCC = 0 V |  |
|              |                                  |                      | 0.94                  | —        | —      |    | VBATT = 3.3 V, VCC = 0 V |  |
|              |                                  |                      | 0.73                  | —        | —      |    | VBATT = 1.8 V, VCC = 0 V |  |
|              |                                  |                      | 1.03                  | —        | —      |    | VBATT = 3.3 V, VCC = 0 V |  |
|              |                                  |                      | 0.99                  | —        | —      |    | VBATT = 1.8 V, VCC = 0 V |  |
|              |                                  |                      | 1.29                  | —        | —      |    | VBATT = 3.3 V, VCC = 0 V |  |
|              |                                  |                      | 0.30                  | —        | —      |    | VBATT = 1.8 V, VCC = 0 V |  |
|              |                                  |                      | 0.52                  | —        | —      |    | VBATT = 3.3 V, VCC = 0 V |  |
|              |                                  |                      | 0.01                  | —        | —      |    | VBATT = 1.8 V, VCC = 0 V |  |
|              |                                  |                      | 0.01                  | —        | —      |    | VBATT = 3.3 V, VCC = 0 V |  |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

表 2.34 Coremark および通常モード電流、CPU0 有効、CPU1 ディープスリープ (DCDC モードおよび外部 VDD モード)

| 項目                                          |                                             | シンボル     | Typ                | Max                                           |        | 単位 | 測定条件 |
|---------------------------------------------|---------------------------------------------|----------|--------------------|-----------------------------------------------|--------|----|------|
|                                             |                                             |          |                    | 95 °C                                         | 105 °C |    |      |
| 消費電流<br>(注1)(注2)                            | CPUCLK0 = 1 GHz<br>VSCR_1<br>VCL = 電圧範囲 1   | Coremark | キャッシュはオン           | I <sub>DD</sub>                               | 151    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、ITCM から実行 |                                               | 143    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、SRAM から実行 |                                               | 92     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、MRAM から実行 |                                               | 104    | —  | —    |
|                                             |                                             |          | 通常モード              | すべての周辺機能が無効、キャッシュはオン、While (1) コードはフラッシュから実行  | 118    | —  | —    |
|                                             |                                             |          | 通常モード              | すべての周辺機器が無効、キャッシュはオフ、While (1) コードは MRAM から実行 | 121    | —  | —    |
|                                             | CPUCLK0 = 800 MHz<br>VSCR_1<br>VCL = 電圧範囲 1 | Coremark | キャッシュはオン           |                                               | 157    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、ITCM から実行 |                                               | 149    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、SRAM から実行 |                                               | 98     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、MRAM から実行 |                                               | 111    | —  | —    |
|                                             |                                             |          | 通常モード              | すべての周辺機能が無効、キャッシュはオン、While (1) コードはフラッシュから実行  | 124    | —  | —    |
|                                             |                                             |          | 通常モード              | すべての周辺機器が無効、キャッシュはオフ、While (1) コードは MRAM から実行 | 127    | —  | —    |
| CPUCLK0 = 600 MHz<br>VSCR_2<br>VCL = 電圧範囲 2 | Coremark                                    | Coremark | キャッシュはオン           |                                               | 164    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、ITCM から実行 |                                               | 156    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、SRAM から実行 |                                               | 106    | —  | —    |
|                                             |                                             |          | キャッシュはオフ、MRAM から実行 |                                               | 119    | —  | —    |
|                                             |                                             |          | 通常モード              | すべての周辺機能が無効、キャッシュはオン、While (1) コードはフラッシュから実行  | 131    | —  | —    |
|                                             |                                             |          | 通常モード              | すべての周辺機器が無効、キャッシュはオフ、While (1) コードは MRAM から実行 | 135    | —  | —    |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

表 2.35 Coremark および通常モード電流、CPU0 ディープスリープ、CPU1 有効 (DCDC モードおよび外部 VDD モード)

| 項目                                          |                                             | シンボル     | Typ                                           | Max                                          |        | 単位 | 測定条件 |
|---------------------------------------------|---------------------------------------------|----------|-----------------------------------------------|----------------------------------------------|--------|----|------|
|                                             |                                             |          |                                               | 95 °C                                        | 105 °C |    |      |
| 消費電流<br>(注1)(注2)                            | CPUCLK1 = 250 MHz<br>VSCR_1<br>VCL = 電圧範囲 1 | Coremark | キャッシュはオン                                      | I <sub>DD</sub>                              | 54     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、ITCM から実行                            |                                              | 49     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、SRAM から実行                            |                                              | 49     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、MRAM から実行                            |                                              | 67     | —  | —    |
|                                             |                                             |          | 通常モード                                         | すべての周辺機能が無効、キャッシュはオン、While (1) コードはフラッシュから実行 | 50     | —  | —    |
|                                             |                                             |          | すべての周辺機器が無効、キャッシュはオフ、While (1) コードは MRAM から実行 |                                              | 66     | —  | —    |
|                                             | CPUCLK1 = 200 MHz<br>VSCR_1<br>VCL = 電圧範囲 1 | Coremark | キャッシュはオン                                      |                                              | 47     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、ITCM から実行                            |                                              | 44     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、SRAM から実行                            |                                              | 43     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、MRAM から実行                            |                                              | 60     | —  | —    |
|                                             |                                             |          | 通常モード                                         | すべての周辺機能が無効、キャッシュはオン、While (1) コードはフラッシュから実行 | 44     | —  | —    |
|                                             |                                             |          | すべての周辺機器が無効、キャッシュはオフ、While (1) コードは MRAM から実行 |                                              | 59     | —  | —    |
| CPUCLK1 = 150 MHz<br>VSCR_2<br>VCL = 電圧範囲 2 | Coremark                                    | Coremark | キャッシュはオン                                      |                                              | 40     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、ITCM から実行                            |                                              | 37     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、SRAM から実行                            |                                              | 37     | —  | —    |
|                                             |                                             |          | キャッシュはオフ、MRAM から実行                            |                                              | 49     | —  | —    |
|                                             |                                             |          | 通常モード                                         | すべての周辺機能が無効、キャッシュはオン、While (1) コードはフラッシュから実行 | 38     | —  | —    |
|                                             |                                             |          | すべての周辺機器が無効、キャッシュはオフ、While (1) コードは MRAM から実行 |                                              | 49     | —  | —    |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. この状態では、周辺機能へのクロック信号供給は停止されています。BGO 動作は含まれません。

表 2.36 ディープソフトウェアスタンバイモード1と2で PVD1、PWD2、PWD4、PWD5、またはバッテリ電源スイッチ有効時の増加

| 項目                                                                                                                                                         |                                                                                                                    | シンボル            | Typ  | Max   |        | 単位 | 測定条件 |
|------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------|-----------------|------|-------|--------|----|------|
|                                                                                                                                                            |                                                                                                                    |                 |      | 95 °C | 105 °C |    |      |
| 消費電流                                                                                                                                                       | ディープソフトウェアスタンバイモード1で PVDn (n=1, 2, 4, 5) を有効化、またはバッテリ電源スイッチ制御用の PVD0 の低消費電力機能 (OFS1(_SEC).PVDPSEL=1) を無効化するときの共通回路 | I <sub>CC</sub> | 4.00 | —     | —      | μA | —    |
|                                                                                                                                                            | ディープソフトウェアスタンバイモード2で PVDn (n=1, 2, 4, 5) を有効化、またはバッテリ電源スイッチ制御用の PVD0 の低消費電力機能 (OFS1(_SEC).PVDPSEL=1) を無効化するときの共通回路 |                 | 4.00 | —     | —      | —  | —    |
|                                                                                                                                                            | PVD1 有効                                                                                                            |                 | 2.00 | —     | —      | —  | —    |
|                                                                                                                                                            | PVD2 有効                                                                                                            |                 | 2.00 | —     | —      | —  | —    |
|                                                                                                                                                            | PVD4 有効                                                                                                            |                 | 2.00 | —     | —      | —  | —    |
|                                                                                                                                                            | PVD5 有効                                                                                                            |                 | 2.00 | —     | —      | —  | —    |
|                                                                                                                                                            | バッテリ電源スイッチが次の条件で有効：(注1)                                                                                            |                 | 2.00 | —     | —      | —  | —    |
| <ul style="list-style-type: none"> <li>バッテリ電源スイッチは有効 (VBTBPCR1.BPWSWSTP = 0)、およびディープソフトウェアスタンバイモードでの PVD0 の低消費電力機能選択は無効 (OFS1(_SEC).PVDPSEL=1)。</li> </ul> |                                                                                                                    |                 |      |       |        |    |      |

注 1. これ以外の条件で消費電力は増加しません。

表 2.37 ディープソフトウェアスタンバイモード1/2/3でサブクロック発振器およびRTCが有効のときの増加

| 項目   |           | シンボル            | Typ  | Max   |        | 単位 | 測定条件 |
|------|-----------|-----------------|------|-------|--------|----|------|
|      |           |                 |      | 95 °C | 105 °C |    |      |
| 消費電流 | 水晶振動子を使用時 | I <sub>CC</sub> | 0.31 | —     | —      | μA | —    |
|      |           |                 | 0.43 | —     | —      | —  | —    |
|      |           |                 | 0.52 | —     | —      | —  | —    |
|      |           |                 | 0.78 | —     | —      | —  | —    |
|      | RTC が動作中  |                 | 0.30 | —     | —      | —  | —    |

表 2.38 インラッシュカレント

| 項目   |                                     | シンボル              | Typ | Max   |        | 単位 | 測定条件 |
|------|-------------------------------------|-------------------|-----|-------|--------|----|------|
|      |                                     |                   |     | 95 °C | 105 °C |    |      |
| 消費電流 | コールドスタートでのインラッシュカレント                | I <sub>RUSH</sub> | —   | 1330  | 1330   | mA | —    |
|      | ディープソフトウェアスタンバイモードからの復帰時のインラッシュカレント |                   | —   | 1270  | 1270   |    | —    |
|      | DPSBYCR.DCS SMODE=1                 |                   | —   | 1170  | 1170   |    | —    |
|      | DPSBYCR.DCS SMODE=2                 |                   | —   | 1160  | 1160   |    | —    |
|      | DPSBYCR.DCS SMODE=3                 |                   | —   |       |        |    |      |

注 1. 参考値

表 2.39 動作電流（アナログ）(1/2)

| 項目                 |                            |                                       | シンボル                               | Typ                         | Max   |        | 単位   | 測定条件                        |
|--------------------|----------------------------|---------------------------------------|------------------------------------|-----------------------------|-------|--------|------|-----------------------------|
|                    |                            |                                       |                                    |                             | 95 °C | 105 °C |      |                             |
| 消費電流<br>(注1)       | 発振器                        | メインクロック発振器                            | I <sub>CC</sub>                    | 0.65                        | —     | —      | mA   | MOMCR.MODRV0[2:0]<br>= 000b |
|                    |                            |                                       |                                    | 0.76                        | —     | —      | mA   | MOMCR.MODRV0[2:0]<br>= 011b |
|                    |                            |                                       |                                    | 0.88                        | —     | —      | mA   | MOMCR.MODRV0[2:0]<br>= 101b |
|                    | アナログ電源電流                   | 16 ビット A/D 変換中                        | SAR モード、オーバーサンプリングモード、およびハイブリッドモード | A <sub>I<sub>CC</sub></sub> | 2.4   | 3.2    | 3.2  | mA                          |
|                    |                            | S/H アンプによる 16 ビット A/D 変換中             | SAR モードとハイブリッドモード                  |                             | 3.9   | 5.1    | 5.1  | mA                          |
|                    |                            | ACMPHS (1 ユニット)                       |                                    |                             | 99    | 192    | 192  | μA                          |
|                    |                            | 温度センサ                                 |                                    |                             | 0.1   | 0.2    | 0.2  | mA                          |
|                    |                            | D/A 変換中 (1 ユニット当り)                    |                                    |                             | 1.2   | 1.6    | 1.6  | mA                          |
|                    |                            | A/D、D/A 変換待機時 (全ユニット)                 |                                    |                             | 3.4   | 4.1    | 4.1  | mA                          |
|                    |                            | スタンバイモードの ADC16H、DAC12 (全ユニット) (注2)   |                                    |                             | 1     | 16.0   | 22.4 | μA                          |
| 基準電源電流<br>(VREFH0) | 16 ビット A/D 変換中<br>(ユニット 0) | SAR モード                               | A <sub>I<sub>REFH0</sub></sub>     | 70                          | 120   | 120    | μA   | —                           |
|                    |                            | オーバーサンプリングモードとハイブリッドモード               |                                    | 200                         | 310   | 310    | μA   | —                           |
|                    |                            | 12 ビット A/D 変換待機時 (ユニット 0)             |                                    | 8.21                        | 14.00 | 14.00  | μA   | —                           |
|                    |                            | スタンバイモードの ADC16H (ユニット 0)             |                                    | 0.01                        | 0.12  | 0.14   | μA   | —                           |
|                    | リファレンス電源電流 (VREFH)         | 16 ビット A/D 変換中<br>(ユニット 1)            | A <sub>I<sub>REFH</sub></sub>      | 70                          | 120   | 120    | μA   | —                           |
|                    |                            | オーバーサンプリングモードとハイブリッドモード               |                                    | 200                         | 310   | 310    | μA   | —                           |
|                    |                            | D/A 変換中 (1 ユニット当り)                    |                                    | 29                          | 41.0  | 41.0   | μA   | —                           |
|                    |                            | 16 ビット A/D (ユニット 1)、D/A (全ユニット) 変換待機時 |                                    | 8                           | 14    | 14     | μA   | —                           |
|                    |                            | スタンバイモードの ADC16H (ユニット 1)             |                                    | 0.1                         | 0.1   | 0.2    | μA   | —                           |

表 2.39 動作電流（アナログ）(2/2)

| 項目           | USB 動作電流<br>(注1) | ロースピード              | USBFS<br>USBHS<br>USBHS | I <sub>CCUSBLs</sub>  | Typ   | Max   |        | 単位 | 測定条件                                     |
|--------------|------------------|---------------------|-------------------------|-----------------------|-------|-------|--------|----|------------------------------------------|
|              |                  |                     |                         |                       |       | 95 °C | 105 °C |    |                                          |
| 消費電流<br>(注1) |                  | フルスピード              | USBFS                   |                       | 2.9   | 4.0   | 4.0    | mA | VCC_USB                                  |
|              |                  |                     | USBHS                   |                       | 11.51 | 14.6  | 14.6   | mA | VCC_USBHS = AVCC_USBHS (PHYSET.HSEB = 0) |
|              |                  |                     | USBHS                   |                       | 5.04  | 6.8   | 6.8    | mA | VCC_USBHS = AVCC_USBHS (PHYSET.HSEB = 1) |
|              |                  | ハイスピード              | USBFS                   | I <sub>CCUSBFS</sub>  | 4.0   | 4.7   | 4.7    | mA | VCC_USB                                  |
|              |                  |                     | USBHS                   |                       | 12.45 | 14.7  | 14.7   | mA | VCC_USBHS = AVCC_USBHS (PHYSET.HSEB = 0) |
|              |                  |                     | USBHS                   |                       | 5.98  | 6.9   | 6.9    | mA | VCC_USBHS = AVCC_USBHS (PHYSET.HSEB = 1) |
|              |                  | スタンバイ時(ダイレクトパワーダウン) | USBHS                   | I <sub>CCUSBHS</sub>  | 45.71 | 55.3  | 55.3   | mA | VCC_USBHS = AVCC_USBHS                   |
|              |                  | スタンバイ時(ダイレクトパワーダウン) | USBHS                   | I <sub>CCUSBSB</sub>  | 0.89  | 11.4  | 11.4   | μA | VCC_USBHS = AVCC_USBHS                   |
|              |                  | MIPI 動作電流           | CSI_ULP                 | I <sub>CC18MIPi</sub> | 0.02  | 0.04  | 0.04   | mA | 2 レーン PLL = OFF                          |
|              |                  |                     | CSI-LP                  |                       | 0.5   | 0.6   | 0.6    | mA | 2 レーン PLL = OFF                          |
|              |                  |                     | CSI-HS                  |                       | 2.7   | 4.0   | 4.1    | mA | 2 レーン 720 Mbps                           |
|              |                  |                     | DSI_ULP1                |                       | 4.4   | 5.9   | 6.7    | mA | 2 レーン PLL = OFF                          |
|              |                  |                     | DSI_ULP2                |                       | 4.4   | 5.9   | 6.7    | mA | 2 レーン PLL = ON                           |
|              |                  |                     | DSI-LP                  |                       | 4.7   | 6.5   | 7.2    | mA | 2 レーン CL = 60 pF                         |
|              |                  |                     | DSI-HS                  |                       | 13.3  | 18.3  | 18.6   | mA | 2 レーン 720 Mbps                           |
|              |                  |                     | スタンバイ                   |                       | 0.001 | 0.2   | 0.2    | mA | —                                        |
| 消費電流<br>(注1) |                  | CSI                 | CSI_ULP                 | I <sub>CCMIPi</sub>   | 5.5   | 6.3   | 6.7    | mA | 2 レーン PLL = OFF                          |
|              |                  |                     | CSI-LP                  |                       | 5.5   | 6.3   | 6.7    | mA | 2 レーン PLL = OFF                          |
|              |                  |                     | CSI-HS                  |                       | 13.2  | 15.3  | 18.2   | mA | 2 レーン 720 Mbps                           |
|              |                  |                     | DSI_ULP1                |                       | 5.4   | 5.7   | 6.8    | mA | 2 レーン PLL = OFF                          |
|              |                  |                     | DSI_ULP2                |                       | 6.9   | 7.9   | 9.7    | mA | 2 レーン PLL = ON                           |
|              |                  |                     | DSI-LP                  |                       | 6.9   | 9.1   | 9.7    | mA | 2 レーン                                    |
|              |                  |                     | DSI-HS                  |                       | 8.2   | 9.6   | 11.5   | mA | 2 レーン 720 Mbps                           |
|              |                  |                     | スタンバイ                   |                       | 0.001 | 0.1   | 0.1    | mA | —                                        |

注 1. 消費電流値はすべての出力端子を無負荷状態にして、さらにしてすべての入力プルアップ MOS をオフ状態にした場合の値です。

注 2. 本 MCU がソフトウェアスタンバイモードの場合または MSTPCRD.MSTPD21 (16 ビット A/D コンバータモジュールストップビット) がモジュールストップ状態の場合



図 2.3 ソフトウェアスタンバイモードにおける温度依存性 (ICC\_DCDC, SS2LP\_0, SVSCR\_1) (参考データ)



図 2.4 ソフトウェアスタンバイモードにおける温度依存性 (ICC\_DCDC, SS2LP\_0, SVSCR\_5) (参考データ)

図 2.5 ソフトウェアスタンバイモードにおける温度依存性 ( $ICC_{DCDC}$ , SS2LP\_1, SVSCR\_2) (参考データ)図 2.6 ソフトウェアスタンバイモードにおける温度依存性 ( $ICC_{DCDC}$ , SS2LP\_1, SVSCR\_5) (参考データ)



図 2.7 ディープソフトウェアスタンバイモード 1 における温度依存性（参考データ）



図 2.8 ディープソフトウェアスタンバイモード 2 における温度依存性（参考データ）



図 2.9 ディープソフトウェアスタンバイモード 3 における温度依存性（参考データ）



図 2.10 1 SRAM ステートあたりのソフトウェアスタンバイ電流 (ICC\_DCDC, SS2LP\_0, SVSCR\_1) (参考データ)



図 2.11 1 SRAM ステートあたりのソフトウェアスタンバイ電流 (ICC\_DCDC, SS2LP\_0, SVSCR\_2)(参考データ)



図 2.12 1 SRAM ステートあたりのソフトウェアスタンバイ電流 (ICC\_DCDC, SS2LP\_0, SVSCR\_3) (参考データ)



図 2.13 1 SRAM ステートあたりのソフトウェアスタンバイ電流 ( $ICC_{DCDC}$ ,  $SS2LP_0$ ,  $SVSCR_4$ ) (参考データ)



図 2.14 1 SRAM ステートあたりのソフトウェアスタンバイ電流 (ICC\_DCDC, SS2LP\_0, SVSCR\_5) (参考データ)



図 2.15 1 SRAM ステートあたりのソフトウェアスタンバイ電流 (ICC\_DCDC, SS2LP\_1, SVSCR\_2) (参考データ)



図 2.16 1 SRAM ステートあたりのソフトウェアスタンバイ電流 ( $ICC_{DCDC}$ , SS2LP\_1, SVSCR\_3) (参考データ)



図 2.17 1 SRAM ステートあたりのソフトウェアスタンバイ電流 (ICC\_DCDC, SS2LP\_1, SVSCR\_4) (参考データ)



図 2.18 1 SRAM ステートあたりのソフトウェアスタンバイ電流 ( $I_{CC\_DCDC}$ , SS2LP\_1, SVSCR\_5) (参考データ)

より実際に近い  $I_{CC\_DCDC}$  値は以下の式で求められます。

$$I_{CC\_DCDC} = (I_{DD} \times V_{CL}) / (V_{CC\_DCDC} \times \text{効率})$$

ここで、 $V_{CL}$  と  $V_{CC}$  はそれぞれ  $V_{CL}$  端子と  $V_{CC}$  端子の電圧であり、効率は以下の図に示されています。



図 2.19 High-speed モードおよびソフトウェアスタンバイモード (SSCR1.SS2LP = SS2LP\_1)、 $T_j = 25\text{ }^\circ\text{C}$  における標準 DCDC 効率 (%) と負荷電流 (A)



図 2.20 High-speed モードおよびソフトウェアスタンバイモード (SSCR1.SS2LP = SS2LP\_0)、 $T_j = 105\text{ }^\circ\text{C}$  における標準 DCDC 効率 (%) と負荷電流 (A)



図 2.21 ソフトウェアスタンバイモード (SSCR1.SS2LP = SS2LP\_1)、 $T_j = 25\text{ }^\circ\text{C}$  における標準 DCDC 効率 (%) と負荷電流 (A)



図 2.22 ソフトウェアスタンバイモード (SSCR1.SS2LP = SS2LP\_1)、 $T_j = 105\text{ }^\circ\text{C}$ 、 $T_j = 125\text{ }^\circ\text{C}$  における標準 DCDC 効率 (%) と負荷電流 (A)

## 2.2.6 VCC 立ち上がり／立ち下がり勾配とリップル周波数

表 2.40 パワーオン／オフ時の VCC 立ち上がり／立ち下がり勾配の特性

| 項目                                  | シンボル                | Min    | Typ | Max | 単位   | 測定条件 |
|-------------------------------------|---------------------|--------|-----|-----|------|------|
| パワーオン時の VCC 立ち上がり勾配 <sup>(注1)</sup> | S <sub>r</sub> VCC  | 0.0084 | —   | 20  | ms/V | —    |
| パワーオフ時の VCC<br>立ち下がり勾配              | S <sub>f</sub> VCC1 | 0.0084 | —   | —   | ms/V | —    |
| VBATT 機能は有効                         | S <sub>f</sub> VCC2 | 1.0000 | —   | —   | —    | —    |

注 1. VCC 電圧が VPOR1 を通過する場合

表 2.41 動作中の VCC リップル周波数特性と立ち上がり／立ち下がり勾配の特性

リップル電圧は、VCC 上限 (3.63 V) と下限 (1.62 V) の範囲内で、許容リップル周波数  $f_{r(VCC)}$  を満たす必要があります。VCC 変動が  $VCC \pm 10\%$  を超える場合は、許容電圧変動立ち上がり／立ち下がり勾配  $dt/dVCC$  を満たす必要があります。

| 項目                      | シンボル                    | Min | Typ | Max | 単位   | 測定条件                                      |
|-------------------------|-------------------------|-----|-----|-----|------|-------------------------------------------|
| 許容リップル周波数               | f <sub>r</sub> (VCC)    | —   | —   | 10  | kHz  | 図 2.23<br>$V_r(VCC) \leq VCC \times 0.2$  |
|                         |                         | —   | —   | 1   | MHz  | 図 2.23<br>$V_r(VCC) \leq VCC \times 0.08$ |
|                         |                         | —   | —   | 10  | MHz  | 図 2.23<br>$V_r(VCC) \leq VCC \times 0.06$ |
| 許容電圧変動立ち上がり／立<br>ち下がり勾配 | dt/dVCC <sup>(注1)</sup> | 1.0 | —   | —   | ms/V | VCC 変動が $VCC \pm 10\%$ を超<br>える場合         |

注 1. VCC 電圧が VPOR1 を通過しない場合



図 2.23 リップル波形



図 2.24 VCC 立ち上がり／立ち下がり波形

### 2.2.7 热特性

ジャンクション温度 ( $T_j$ ) の最大値は、「[2.2.1.  \$T\_j/T\_a\$  の定義](#)」の値を超えないようにしてください。

$T_j$  は、以下のいずれかの式で計算されます。

- $T_j = T_a + \theta_{ja} \times \text{総消費電力}$
- $T_j = T_t + \Psi_{jt} \times \text{総消費電力}$ 
  - $T_j$  : ジャンクション温度 (°C)
  - $T_a$  : 周囲温度 (°C)
  - $T_t$  : ケース上面中央部温度 (°C)
  - $\theta_{ja}$  : 「ジャンクション」 - 「周囲」 間の熱抵抗 (°C/W)
  - $\Psi_{jt}$  : 「ジャンクション」 - 「ケース上面中央部」 間の熱抵抗 (°C/W)
- 総消費電力 = 電圧 × (リーク電流 + ダイナミック電流)
- IO のリーク電流 =  $\sum (I_{OL} \times V_{OL}) / \text{電圧} + \sum (|I_{OH}| \times |VCC - V_{OH}|) / \text{電圧}$
- IO のダイナミック電流 =  $\sum IO (C_{in} + C_{load}) \times IO \text{ のスイッチング周波数} \times \text{電圧}$ 
  - $C_{in}$  : 入力容量
  - $C_{load}$  : 出力容量

$\theta_{ja}$  と  $\Psi_{jt}$  については、[表 2.42](#) を参照してください。

表 2.42 热抵抗

| 項目  | パッケージ                     | シンボル          | 値 <sup>(注1)</sup> | 単位   | 測定条件                        |
|-----|---------------------------|---------------|-------------------|------|-----------------------------|
| 热抵抗 | 224 ピン BGA (PLBG0224J?-A) | $\theta_{ja}$ | 21                | °C/W | JESD 51-2 および<br>51-9<br>準拠 |
|     | 289 ピン BGA (PLBG0289J?-A) |               | 20                |      |                             |
|     | 224 ピン BGA (PLBG0224J?-A) | $\Psi_{jt}$   | 0.3               | °C/W | JESD 51-2 および<br>51-9<br>準拠 |
|     | 289 ピン BGA (PLBG0289J?-A) |               | 0.3               |      |                             |

注 1. 値は、4 層基板使用時の基準値です。热抵抗は、基板の層数やサイズによって変わります。詳細は、JEDEC 規格を参照してください。

## 2.2.7.1 最大電流計算の手引き

表 2.43 各ユニットの消費電力 (DCDC モード) (1/3)

| ダイナミック<br>電流/<br>リーク電流 | MCU ドメイン | カテゴリ                     | 項目                           | シンボル            | 周波数<br>[MHz] | 電流<br>[μA/MHz] | 電流<br>[mA]                                                                                                              | 条件                              |
|------------------------|----------|--------------------------|------------------------------|-----------------|--------------|----------------|-------------------------------------------------------------------------------------------------------------------------|---------------------------------|
| リーク電流                  | アナログ     | レギュレータ<br>およびリーク<br>(注1) | T <sub>j</sub> = 75 °C       | I <sub>CC</sub> | —            | —              | 2.03                                                                                                                    | —                               |
|                        |          |                          | T <sub>j</sub> = 85 °C       |                 | —            | —              | 2.22                                                                                                                    |                                 |
|                        |          |                          | T <sub>j</sub> = 95 °C       |                 | —            | —              | 2.51                                                                                                                    |                                 |
|                        |          |                          | T <sub>j</sub> = 105 °C      |                 | —            | —              | 2.91                                                                                                                    |                                 |
|                        |          | T <sub>j</sub> = 75 °C   | I <sub>CC_DCDC</sub>         | —               | —            | 149            | VCC_DCDC =<br>3.3 V、High-<br>speed モード、<br>PDCTRGEN0.<br>PDDE = 0,<br>PDCTRGEN1.<br>PDDE = 0,<br>PDCTRGEN2.<br>PDDE = 0 |                                 |
|                        |          |                          | T <sub>j</sub> = 85 °C       | —               | —            | 172            |                                                                                                                         |                                 |
|                        |          |                          | T <sub>j</sub> = 95 °C       | —               | —            | 198            |                                                                                                                         |                                 |
|                        |          |                          | T <sub>j</sub> = 105 °C      | —               | —            | 230            |                                                                                                                         |                                 |
|                        |          | T <sub>j</sub> = 75 °C   | I <sub>DD</sub>              | —               | —            | 289            | VCC_DCDC =<br>1.8 V、High-<br>speed モード、<br>PDCTRGEN0.<br>PDDE = 0,<br>PDCTRGEN1.<br>PDDE = 0,<br>PDCTRGEN2.<br>PDDE = 0 |                                 |
|                        |          |                          | T <sub>j</sub> = 85 °C       | —               | —            | 334            |                                                                                                                         |                                 |
|                        |          |                          | T <sub>j</sub> = 95 °C       | —               | —            | 385            |                                                                                                                         |                                 |
|                        |          |                          | T <sub>j</sub> = 105 °C      | —               | —            | 448            |                                                                                                                         |                                 |
|                        |          | T <sub>j</sub> = 75 °C   | I <sub>DD</sub>              | —               | —            | 380            | VSCR_1<br>PDCTRGEN0.<br>PDDE = 0,<br>PDCTRGEN1.<br>PDDE = 0,<br>PDCTRGEN2.<br>PDDE = 0                                  |                                 |
|                        |          |                          | T <sub>j</sub> = 85 °C       | —               | —            | 439            |                                                                                                                         |                                 |
|                        |          |                          | T <sub>j</sub> = 95 °C       | —               | —            | 505            |                                                                                                                         |                                 |
|                        |          |                          | T <sub>j</sub> = 105 °C      | —               | —            | 587            |                                                                                                                         |                                 |
| ダイナミック<br>電流           | CPU0     | キャッシュあ<br>り動作            | CoreMark                     | I <sub>DD</sub> | 1000         | 145            | 144                                                                                                                     | CPUCLK0 =<br>1000 MHz<br>VSCR_1 |
|                        | CPU1     | キャッシュあ<br>り動作            | CoreMark                     |                 | 250          | 166            | 41                                                                                                                      | CPUCLK1 =<br>250 MHz<br>VSCR_1  |
|                        | 周辺ユニット   | タイマ                      | RTC                          |                 | 62.5         | 1.229          | 0.077                                                                                                                   | VSCR_1                          |
|                        |          |                          | GPT32 (14ch) <sup>(注2)</sup> |                 | 125          | 65.123         | 8.140                                                                                                                   |                                 |
|                        |          |                          | POEG (4 グループ)<br>(注2)        |                 | 62.5         | 1.539          | 0.096                                                                                                                   |                                 |
|                        |          |                          | PDG (4ch) <sup>(注2)</sup>    |                 | 125          | 47.465         | 5.933                                                                                                                   |                                 |
|                        |          |                          | AGT (2ch) <sup>(注2)</sup>    |                 | 62.5         | 1.518          | 0.095                                                                                                                   |                                 |
|                        |          |                          | ULPT (2ch) <sup>(注2)</sup>   |                 | 62.5         | 2.373          | 0.148                                                                                                                   |                                 |
|                        |          |                          | WDT0                         |                 | 62.5         | 0.437          | 0.027                                                                                                                   |                                 |
|                        |          |                          | WDT1                         |                 | 62.5         | 0.446          | 0.028                                                                                                                   |                                 |
|                        |          |                          | IWDT                         |                 | 62.5         | 0.014          | 0.001                                                                                                                   |                                 |

表 2.43 各ユニットの消費電力 (DCDC モード) (2/3)

| ダイナミック電流／リーコ電流 | MCU ドメイン | カテゴリ             | 項目                                     | シンボル            | 周波数 [MHz] | 電流 [ $\mu$ A/MHz] | 電流 [mA] | 条件     |
|----------------|----------|------------------|----------------------------------------|-----------------|-----------|-------------------|---------|--------|
| ダイナミック電流       | 周辺ユニット   | 通信インターフェース       | ESWM                                   | I <sub>DD</sub> | 125       | 294.026           | 36.753  | VSCR_1 |
|                |          |                  | USBFS                                  |                 | 62.5      | 7.495             | 0.468   |        |
|                |          |                  | USBHS                                  |                 | 125       | 67.424            | 8.428   |        |
|                |          |                  | SCI (10ch) <sup>(注2)</sup>             |                 | 125       | 32.336            | 4.042   |        |
|                |          |                  | I <sub>C</sub> C (3ch) <sup>(注2)</sup> |                 | 62.5      | 3.722             | 0.233   |        |
|                |          |                  | I <sub>2</sub> C                       |                 | 125       | 9.883             | 1.235   |        |
|                |          |                  | CANFD (2ch) <sup>(注2)</sup>            |                 | 125       | 6.025             | 0.753   |        |
|                |          |                  | SPI (2ch) <sup>(注2)</sup>              |                 | 125       | 11.36             | 1.420   |        |
|                |          |                  | OSPI (2ch) <sup>(注2)</sup>             |                 | 62.5      | 100.8             | 6.300   |        |
|                |          |                  | SSIE (2ch) <sup>(注2)</sup>             |                 | 62.5      | 7.89              | 0.493   |        |
|                |          |                  | SDHI (2ch) <sup>(注2)</sup>             |                 | 62.5      | 9.858             | 0.616   |        |
|                |          |                  | PDMIF                                  |                 | 62.5      | 1.939             | 0.121   |        |
|                |          | アナログ             | ADC16H (2 ユニット) <sup>(注2)</sup>        | VSCR_1          | 125       | 66.267            | 8.283   | VSCR_1 |
|                |          |                  | DAC12 (2ch) <sup>(注2)</sup>            |                 | 62.5      | 0.325             | 0.020   |        |
|                |          |                  | TSN                                    |                 | 62.5      | 0.115             | 0.007   |        |
|                |          |                  | ACMPHS (4ch) <sup>(注2)</sup>           |                 | 62.5      | 0.173             | 0.011   |        |
|                |          | ヒューマンマシンインターフェース | GLCDC                                  | VSCR_1          | 125       | 24.865            | 3.108   | VSCR_1 |
|                |          |                  | DRW                                    |                 | 250       | 25.962            | 6.490   |        |
|                |          |                  | MIPi DSI                               |                 | 125       | 32.939            | 4.117   |        |
|                |          |                  | MIPi CSI                               |                 | 125       | 49.055            | 6.132   |        |
|                |          |                  | VIN                                    |                 | 125       | 68.358            | 8.545   |        |
|                |          |                  | CEU                                    |                 | 125       | 18.383            | 2.298   |        |
|                |          | イベントリンク          | ELC                                    | VSCR_1          | 62.5      | 5.075             | 0.317   | VSCR_1 |
|                |          | セキュリティ           | RSIP-E50D                              |                 | 125       | 302.444           | 37.806  |        |
|                |          |                  | DOTF (2ch) <sup>(注2)</sup>             | VSCR_1          | 62.5      | 131.817           | 8.239   |        |
|                |          | ニューラル処理          | NPU                                    | VSCR_1          | 500       | 163.258           | 81.629  | VSCR_1 |
|                |          | データ処理            | CRC                                    |                 | 125       | 1.455             | 0.182   |        |
|                |          |                  | DOC                                    | VSCR_1          | 125       | 0.241             | 0.030   |        |
|                |          | システム             | CAC                                    | VSCR_1          | 62.5      | 0.946             | 0.059   |        |
|                |          | DMA              | DMAC0 (1ch あたり)                        |                 | 250       | 7.278             | 1.819   | VSCR_1 |
|                |          |                  | DMAC1 (1ch あたり)                        | VSCR_1          | 250       | 6.858             | 1.715   |        |
|                |          |                  | DTC0                                   |                 | 250       | 9.077             | 2.269   |        |
|                |          |                  | DTC1                                   |                 | 250       | 8.716             | 2.179   |        |

表 2.43 各ユニットの消費電力 (DCDC モード) (3/3)

| ダイナミック電流／リーク電流 | MCU ドメイン | カテゴリ | 項目 | シンボル     | 周波数 [MHz] | 電流 [ $\mu$ A/MHz] | 電流 [mA] | 条件                 |
|----------------|----------|------|----|----------|-----------|-------------------|---------|--------------------|
| ダイナミック電流       | FSBL 動作  |      |    | $I_{DD}$ | 250       | —                 | 81.1    | FSBLCLK[2:0] = 111 |
|                |          |      |    |          | 200       | —                 | 67.0    | FSBLCLK[2:0] = 110 |
|                |          |      |    |          | 150       | —                 | 51.7    | FSBLCLK[2:0] = 101 |
|                |          |      |    |          | 133       | —                 | 47.2    | FSBLCLK[2:0] = 100 |

注 1. 「レギュレータ」、「リーク」はそれぞれ内部電圧レギュレータの電流と MCU のリーク電流を意味します。

$T_j$  の温度に応じていずれかが選択されます。

注 2. チャネルごとまたはユニットごとの消費電流を求めるには、電流[mA]をチャネル数、グループ数、またはユニット数で割ります。

表 2.44 各ユニットの消費電力 (外部 VDD モード) (1/3)

| ダイナミック電流／リーク電流 | MCU ドメイン | カテゴリ                                                  | 項目                        | シンボル     | 周波数 [MHz] | 電流 [ $\mu$ A/MHz] | 電流 [mA] | 条件                                                                                            |
|----------------|----------|-------------------------------------------------------|---------------------------|----------|-----------|-------------------|---------|-----------------------------------------------------------------------------------------------|
| リーク電流          | アナログ     | レギュレータおよびリーク<br>(注1)                                  | $T_j = 75^\circ\text{C}$  | $I_{CC}$ | —         | —                 | 2.03    | —                                                                                             |
|                |          |                                                       | $T_j = 85^\circ\text{C}$  |          | —         | —                 | 2.22    |                                                                                               |
|                |          |                                                       | $T_j = 95^\circ\text{C}$  |          | —         | —                 | 2.51    |                                                                                               |
|                |          |                                                       | $T_j = 105^\circ\text{C}$ |          | —         | —                 | 2.91    |                                                                                               |
|                |          | Tj = 75 °C<br>Tj = 85 °C<br>Tj = 95 °C<br>Tj = 105 °C | $T_j = 75^\circ\text{C}$  | $I_{DD}$ | —         | —                 | 380     | VCL = 電圧範囲 1、<br>PDCTRGEN0.<br>PDDE = 0、<br>PDCTRGEN1.<br>PDDE = 0、<br>PDCTRGEN2.<br>PDDE = 0 |
|                |          |                                                       | $T_j = 85^\circ\text{C}$  |          | —         | —                 | 439     |                                                                                               |
|                |          |                                                       | $T_j = 95^\circ\text{C}$  |          | —         | —                 | 505     |                                                                                               |
|                |          |                                                       | $T_j = 105^\circ\text{C}$ |          | —         | —                 | 587     |                                                                                               |
| ダイナミック電流       | CPU0     | キャッシュあり動作                                             | CoreMark                  | $I_{DD}$ | 1000      | 145               | 144     | CPUCLK0 = 1000 MHz、VCL = 電圧範囲 1                                                               |
|                | CPU1     | キャッシュあり動作                                             | CoreMark                  |          | 250       | 166               | 41      | CPUCLK1 = 250 MHz、VCL = 電圧範囲 1                                                                |

表 2.44 各ユニットの消費電力（外部 VDD モード）(2/3)

| ダイナミック電流／リード電流 | MCU ドメイン | カテゴリ       | 項目                           | シンボル     | 周波数 [MHz] | 電流 [ $\mu$ A/MHz] | 電流 [mA] | 条件           |
|----------------|----------|------------|------------------------------|----------|-----------|-------------------|---------|--------------|
| ダイナミック電流       | 周辺ユニット   | タイマ        | RTC                          | $I_{DD}$ | 62.5      | 1.229             | 0.077   | VCL = 電圧範囲 1 |
|                |          |            | GPT32 (14ch) <sup>(注2)</sup> |          | 125       | 65.123            | 8.140   |              |
|                |          |            | POEG (4 グループ)<br>(注2)        |          | 62.5      | 1.539             | 0.096   |              |
|                |          |            | PDG (4ch) (注2)               |          | 125       | 47.465            | 5.933   |              |
|                |          |            | AGT (2ch) <sup>(注2)</sup>    |          | 62.5      | 1.518             | 0.095   |              |
|                |          |            | ULPT (2ch) <sup>(注2)</sup>   |          | 62.5      | 2.373             | 0.148   |              |
|                |          |            | WDT0                         |          | 62.5      | 0.437             | 0.027   |              |
|                |          |            | WDT1                         |          | 62.5      | 0.446             | 0.028   |              |
|                |          |            | IWDT                         |          | 62.5      | 0.014             | 0.001   |              |
|                |          | 通信インターフェース | ESWM                         | $I_{DD}$ | 125       | 294.026           | 36.753  | VCL = 電圧範囲 1 |
|                |          |            | USBFS                        |          | 62.5      | 7.495             | 0.468   |              |
|                |          |            | USBHS                        |          | 125       | 67.424            | 8.428   |              |
|                |          |            | SCI (10ch) <sup>(注2)</sup>   |          | 125       | 32.336            | 4.042   |              |
|                |          |            | IIC (3ch) <sup>(注2)</sup>    |          | 62.5      | 3.722             | 0.233   |              |
|                |          |            | I3C                          |          | 125       | 9.883             | 1.235   |              |
|                |          |            | CANFD (2ch) <sup>(注2)</sup>  |          | 125       | 6.025             | 0.753   |              |
|                |          |            | SPI (2ch) <sup>(注2)</sup>    |          | 125       | 11.36             | 1.420   |              |
|                |          |            | OSPI (2ch) (注2)              |          | 62.5      | 100.8             | 6.300   |              |
|                |          |            | SSIE (2ch) <sup>(注2)</sup>   |          | 62.5      | 7.89              | 0.493   |              |
|                |          |            | SDHI (2ch) <sup>(注2)</sup>   |          | 62.5      | 9.858             | 0.616   |              |
|                |          |            | PDMIF                        |          | 62.5      | 1.939             | 0.121   |              |

表 2.44 各ユニットの消費電力（外部 VDD モード）(3/3)

| ダイナミック電流／リーク電流 | MCU ドメイン | カテゴリ             | 項目                     | シンボル     | 周波数 [MHz] | 電流 [ $\mu$ A/MHz] | 電流 [mA] | 条件                 |  |
|----------------|----------|------------------|------------------------|----------|-----------|-------------------|---------|--------------------|--|
| ダイナミック電流       | 周辺ユニット   | アナログ             | ADC16H(2 ユニット)<br>(注2) | $I_{DD}$ | 125       | 66.267            | 8.283   | VCL = 電圧範囲 1       |  |
|                |          |                  | DAC12 (2ch)(注2)        |          | 62.5      | 0.325             | 0.020   |                    |  |
|                |          |                  | TSN                    |          | 62.5      | 0.115             | 0.007   |                    |  |
|                |          |                  | ACMPHS (4ch)(注2)       |          | 62.5      | 0.173             | 0.011   |                    |  |
|                |          | ヒューマンマシンインターフェース | GLCDC                  | $I_{DD}$ | 125       | 24.865            | 3.108   | VCL = 電圧範囲 1       |  |
|                |          |                  | DRW                    |          | 250       | 25.962            | 6.490   |                    |  |
|                |          |                  | MIPI DSI               |          | 125       | 32.939            | 4.117   |                    |  |
|                |          |                  | MIPI CSI               |          | 125       | 49.055            | 6.132   |                    |  |
|                |          |                  | VIN                    |          | 125       | 68.358            | 8.545   |                    |  |
|                |          |                  | CEU                    |          | 125       | 18.383            | 2.298   |                    |  |
|                |          | イベントリンク          | ELC                    | $I_{DD}$ | 62.5      | 5.075             | 0.317   | VCL = 電圧範囲 1       |  |
|                |          | セキュリティ           | RSIP-E50D              | $I_{DD}$ | 125       | 302.444           | 37.806  | VCL = 電圧範囲 1       |  |
|                |          |                  | DOTF (2ch)(注2)         |          | 62.5      | 131.817           | 8.239   |                    |  |
|                |          | ニューラル処理          | NPU                    | $I_{DD}$ | 500       | 163.258           | 81.629  | VCL = 電圧範囲 1       |  |
|                |          | データ処理            | CRC                    | $I_{DD}$ | 125       | 1.455             | 0.182   | VCL = 電圧範囲 1       |  |
|                |          |                  | DOC                    |          | 125       | 0.241             | 0.030   |                    |  |
|                |          | システム             | CAC                    | $I_{DD}$ | 62.5      | 0.946             | 0.059   | VCL = 電圧範囲 1       |  |
|                |          | DMA              | DMAC0 (1ch あたり)        | $I_{DD}$ | 250       | 7.278             | 1.819   | VCL = 電圧範囲 1       |  |
|                |          |                  | DMAC1 (1ch あたり)        |          | 250       | 6.858             | 1.715   |                    |  |
|                |          |                  | DTC0                   |          | 250       | 9.077             | 2.269   |                    |  |
|                |          |                  | DTC1                   |          | 250       | 8.716             | 2.179   |                    |  |
| ダイナミック電流       | FSBL 動作  |                  |                        | $I_{DD}$ | 250       | —                 | 81.1    | FSBLCLK[2:0] = 111 |  |
|                |          |                  |                        |          | 200       | —                 | 67.0    | FSBLCLK[2:0] = 110 |  |
|                |          |                  |                        |          | 150       | —                 | 51.7    | FSBLCLK[2:0] = 101 |  |
|                |          |                  |                        |          | 133       | —                 | 47.2    | FSBLCLK[2:0] = 100 |  |

注 1. 「レギュレータ」、「リーク」はそれぞれ内部電圧レギュレータの電流と MCU のリーク電流を意味します。

$T_j$  の温度に応じていずれかが選択されます。

注 2. チャネルごとまたはユニットごとの消費電流を求めるには、電流[mA]をチャネル数、グループ数、またはユニット数で割ります。

表 2.45 各ユニットの動作の概要 (1/3)

| 周辺機能 | 動作の概要                                               |
|------|-----------------------------------------------------|
| RTC  | RTC が LOCO で動作しています。                                |
| GPT  | 動作モードが、のこぎり波 PWM モードに設定されています。GPT が PCLKD で動作しています。 |
| POEG | モジュールストップビットのクリアのみを行います。                            |
| PDG  | PDG が GTCLK 周期の 1/128 倍の遅延を適用しています。                 |

表 2.45 各ユニットの動作の概要 (2/3)

| 周辺機能      | 動作の概要                                                                                                                         |
|-----------|-------------------------------------------------------------------------------------------------------------------------------|
| AGT       | AGT が PCLKB で動作しています。                                                                                                         |
| ULPT      | ULPT が LOCO で動作しています。                                                                                                         |
| WDT       | WDT が PCLKB で動作しています。                                                                                                         |
| IWDT      | IWDT が IWDTCLK で動作しています。                                                                                                      |
| ESWM      | 通信モードが 1 Gbps、MAC ループバックに設定されています。<br>gPTP タイマが有効です。<br>ESWM が 2 つのポートで連続送信と連続受信を同時に実行しています。                                  |
| USBFS     | 転送タイプがパルク転送に設定されています。USBFS がフルスピード転送 (12 Mbps) を使用して動作しています。                                                                  |
| USBHS     | 転送タイプがパルク転送に設定されています。USBHS がハイスピード転送を使用して動作しています。                                                                             |
| SCI       | SCI がクロック同期式モードでデータを送信しています。                                                                                                  |
| IIC       | 通信フォーマットは I2C パスフォーマットになります。IIC がマスタモードでデータを送信しています。                                                                          |
| I3C       | 通信フォーマットは I3C SDR フォーマットになります。I3C がマスタモードでデータを送信しています (12.5 MHz)。                                                             |
| CANFD     | CANFD がセルフテストモード 1 でデータを送受信しています。                                                                                             |
| SPI       | SPI モードが SPI 動作 (4 線式) に設定されています。<br>SPI マスター/スレーブモードがマスタモードに設定されています。<br>SPI が 32 ビット幅のデータを送信しています。                          |
| OSPI      | OSPI が HyperRAM にメモリ書き込みコマンドを発行しています。                                                                                         |
| SSIE      | 通信モードがマスターに設定されています。システムワード長が 32 ビットに設定されています。<br>データワード長が 20 ビットに設定されています。SSIE が I2S フォーマットを使用してデータを送信しています。                 |
| SDHI      | 転送バスモードがワイドバスモード (8 ビット) に設定されています。SDHI が CMD24 (シングルブロックライト) を発行しています。                                                       |
| PDMIF     | PDMIF が 3 チャネルのサウンドアクティビティを検出しています。                                                                                           |
| ADC16H    | 分解能は 16 ビット精度に設定されます。<br>変換データ演算コントロール B レジスタは 16 倍の平均モードに設定されます。<br>ADC がアナログ入力を連続スキヤンモードで変換しています。<br>ADC が ADCCLK で動作しています。 |
| DAC12     | DAC12 が変換結果の出力とデータレジスタ値の更新を行っています。                                                                                            |
| TSN       | TSN が動作しています。                                                                                                                 |
| ACMPHS    | ACMPHS が動作しています。                                                                                                              |
| GLCDC     | CLUT へのデータ書き込み後に GLCDC が動作しています。                                                                                              |
| DRW       | SDRAM からのデータ送信後に DRW がレンダリング動作を行っています。                                                                                        |
| MIPI DSI  | MIPI DSI が 2 レーンを使って HS モードで動作しています。GLCDC 経由でデータが入力されます。                                                                      |
| MIPI CSI  | MIPI CSI が 2 レーンで画像データを受信中に VIN にデータを転送しています。                                                                                 |
| VIN       | VIN が MIPI CSI から受信した画像データのフォーマットを変換中に SRAM にデータを転送しています。                                                                     |
| CEU       | CEU がデータをキャプチャし SRAM へ転送しています。                                                                                                |
| ELC       | モジュールリストップビットのクリアのみを行います。                                                                                                     |
| RSIP-E50D | RSIP はセルフテスト動作を実行しています。                                                                                                       |
| DOTF      | DOTF が AES を使用して復号処理を実行しています。                                                                                                 |
| NPU       | NPU が -128~127 の範囲にある値を使用して一様分布の後のランダムデータに対してコンボリューションを実行します。                                                                 |
| CRC       | CRC が 32 ビット CRC32-C 多項式を使用して CRC コードを生成しています。                                                                                |
| DOC       | DOC がデータ比較モードで動作しています。                                                                                                        |
| CAC       | 測定対象クロックが PCLKB に設定されています。測定基準クロックが PCLKB に設定されています。<br>CAC がクロック周波数精度を測定しています。                                               |
| DMAC      | 転送データのビット長が 32 ビットに設定されています。転送モードがブロック転送モードに設定されています。<br>DMAC が SRAM0 から SRAM0 にデータを転送しています。                                  |

表 2.45 各ユニットの動作の概要 (3/3)

| 周辺機能 | 動作の概要                                                                                       |
|------|---------------------------------------------------------------------------------------------|
| DTC  | 転送データのビット長が 32 ビットに設定されています。転送モードがブロック転送モードに設定されています。<br>DTC が SRAM0 から SRAM0 にデータを転送しています。 |

### 2.2.7.2 $T_j$ の計算例

前提事項 :

- パッケージ 289 ピン BGA :  $\theta_{ja} = 20 \text{ }^{\circ}\text{C/W}$
- $T_a = 65 \text{ }^{\circ}\text{C}$
- $I_{CC} + I_{CC\_DCDC} = 320 \text{ mA}$
- $VCC = 3.5 \text{ V}$  ( $VCC = VCC2 = AVCC0 = AVCC\_USBHS = VCC\_USB = VCC\_USBHS$ )
- $I_{OH} = 1 \text{ mA}$ 、 $V_{OH} = VCC - 0.5 \text{ V}$ 、12 出力
- $I_{OL} = 20 \text{ mA}$ 、 $V_{OL} = 1.0 \text{ V}$ 、8 出力
- $I_{OL} = 1 \text{ mA}$ 、 $V_{OL} = 0.5 \text{ V}$ 、12 出力
- $C_{in} = 8 \text{ pF}$ 、32 ピン、入力周波数 = 10 MHz
- $C_{load} = 30 \text{ pF}$ 、32 ピン、出力周波数 = 10 MHz

$$\begin{aligned} \text{IO のスタティック電流} &= \Sigma (V_{OL} \times I_{OL}) / \text{電圧} + \Sigma ((VCC - V_{OH}) \times I_{OH}) / \text{電圧} \\ &= (20 \text{ mA} \times 1 \text{ V}) \times 8 / 3.5 \text{ V} + (1 \text{ mA} \times 0.5 \text{ V}) \times 12 / 3.5 \text{ V} + ((VCC - (VCC - 0.5 \text{ V})) \times 1 \text{ mA}) \times 12 / 3.5 \text{ V} \\ &= 45.7 \text{ mA} + 1.71 \text{ mA} + 1.71 \text{ mA} \\ &= 49.1 \text{ mA} \end{aligned}$$

$$\begin{aligned} \text{IO のダイナミック電流} &= \Sigma IO (C_{in} + C_{load}) \times IO \text{ のスイッチング周波数} \times \text{電圧} \\ &= ((8 \text{ pF} \times 32) \times 10 \text{ MHz} + (30 \text{ pF} \times 32) \times 10 \text{ MHz}) \times 3.5 \text{ V} \\ &= 42.6 \text{ mA} \end{aligned}$$

$$\begin{aligned} \text{総消費電力} &= \text{電圧} \times (\text{スタティック電流} + \text{ダイナミック電流}) \\ &= (320 \text{ mA} \times 3.5 \text{ V}) + (49.1 \text{ mA} + 42.6 \text{ mA}) \times 3.5 \text{ V} \\ &= 1441 \text{ mW} (1.441 \text{ W}) \end{aligned}$$

$$\begin{aligned} T_j &= T_a + \theta_{ja} \times \text{総消費電力} \\ &= 65 \text{ }^{\circ}\text{C} + 20 \text{ }^{\circ}\text{C/W} \times 1.441 \text{ W} \\ &= 93.82 \text{ }^{\circ}\text{C} \end{aligned}$$

## 2.3 AC 特性

### 2.3.1 周波数

表 2.46 High-speed モードにおける動作周波数の値 (1/7)

| 項目    |                                                     |                                                                                                                     | シンボル | Min | Typ | Max  | 単位  |
|-------|-----------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|------|-----|-----|------|-----|
| 動作周波数 | PLL1 出力クロック P<br>(PLL1P)                            | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 1000 | MHz |
|       |                                                     | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 800  |     |
|       |                                                     | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 600  |     |
|       |                                                     | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 600  |     |
|       | その他の PLL 出力クロック (PLL1Q, PLL1R, PLL2P, PLL2Q, PLL2R) | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    |      | —   | —   | 1200 |     |
|       |                                                     | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 1200 |     |
|       |                                                     | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 1200 |     |
|       |                                                     | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 1200 |     |

表 2.46 High-speed モードにおける動作周波数の値 (2/7)

| 項目    |                        |                                                                                                                     | シンボル | Min | Typ | Max  | 単位  |
|-------|------------------------|---------------------------------------------------------------------------------------------------------------------|------|-----|-----|------|-----|
| 動作周波数 | CPU0 クロック<br>(CPUCLK0) | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 1000 | MHz |
|       |                        | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 800  |     |
|       |                        | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 600  |     |
|       |                        | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 600  |     |
|       | CPU1 クロック<br>(CPUCLK1) | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    |      | —   | —   | 250  |     |
|       |                        | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 200  |     |
|       |                        | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 150  |     |
|       |                        | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 150  |     |
| 動作周波数 | NPU クロック<br>(NPUCLK)   | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 500  | MHz |
|       |                        | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 400  |     |
|       |                        | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 300  |     |
|       |                        | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 300  |     |

表 2.46 High-speed モードにおける動作周波数の値 (3/7)

| 項目    |                         |                                                                                                                     | シンボル | Min | Typ | Max | 単位  |
|-------|-------------------------|---------------------------------------------------------------------------------------------------------------------|------|-----|-----|-----|-----|
| 動作周波数 | システムクロック<br>(ICLK)      | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 250 | MHz |
|       |                         | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 200 |     |
|       |                         | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 150 |     |
|       |                         | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 150 |     |
| 動作周波数 | MRAM バスクロック<br>(MRICLK) | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 250 | MHz |
|       |                         | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 200 |     |
|       |                         | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 150 |     |
|       |                         | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 150 |     |
|       | MRAM クロック<br>(MRPCLK)   | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 125 | MHz |
|       |                         | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 100 |     |
|       |                         | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 75  |     |
|       |                         | BGA パッケージ、 $-40^{\circ}\text{C} \leq T_j \leq 105^{\circ}\text{C}$ (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 75  |     |

表 2.46 High-speed モードにおける動作周波数の値 (4/7)

| 項目    |                     | シンボル | Min | Typ | Max  | 単位  |
|-------|---------------------|------|-----|-----|------|-----|
| 動作周波数 | 周辺モジュールクロック (PCLKA) | f    | —   | —   | 125  | MHz |
|       |                     |      | —   | —   | 100  |     |
|       |                     |      | —   | —   | 75   |     |
|       |                     |      | —   | —   | 75   |     |
|       | 周辺モジュールクロック (PCLKB) | f    | —   | —   | 62.5 |     |
|       |                     |      | —   | —   | 50   |     |
|       |                     |      | —   | —   | 37.5 |     |
|       |                     |      | —   | —   | 37.5 |     |

表 2.46 High-speed モードにおける動作周波数の値 (5/7)

| 項目    |                     | シンボル                                                                                                             | Min | Typ | Max | 単位  |
|-------|---------------------|------------------------------------------------------------------------------------------------------------------|-----|-----|-----|-----|
| 動作周波数 | 周辺モジュールクロック (PCLKD) | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) | f   | —   | —   | 250 |
|       |                     |                                                                                                                  |     | —   | —   | 200 |
|       |                     |                                                                                                                  |     | —   | —   | 150 |
|       |                     |                                                                                                                  |     | —   | —   | 150 |
|       | 周辺モジュールクロック (PCLKE) | BGA パッケージ、 $0^{\circ}\text{C} \leq T_j \leq 95^{\circ}\text{C}$ (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) | f   | —   | —   | 250 |
|       |                     |                                                                                                                  |     | —   | —   | 200 |
|       |                     |                                                                                                                  |     | —   | —   | 150 |
|       |                     |                                                                                                                  |     | —   | —   | 150 |

表 2.46 High-speed モードにおける動作周波数の値 (6/7)

| 項目         |                    |                   |                                                                                                       | シンボル | Min | Typ | Max | 単位  |
|------------|--------------------|-------------------|-------------------------------------------------------------------------------------------------------|------|-----|-----|-----|-----|
| 動作周波数      | 外部バスクロック<br>(BCLK) | VCC $\geq$ 2.7 V  | BGA パッケージ、0 °C $\leq$ T <sub>j</sub> $\leq$ 95 °C (製品グループ A)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード)    | f    | —   | —   | 125 | MHz |
|            |                    |                   | BGA パッケージ、-40 °C $\leq$ T <sub>j</sub> $\leq$ 105 °C (製品グループ B)、VSCR_1 (DCDC モード)、電圧範囲 1 (外部 VDD モード) |      | —   | —   | 100 |     |
|            |                    |                   | BGA パッケージ、0 °C $\leq$ T <sub>j</sub> $\leq$ 95 °C (製品グループ A)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード)    |      | —   | —   | 75  |     |
|            |                    |                   | BGA パッケージ、-40 °C $\leq$ T <sub>j</sub> $\leq$ 105 °C (製品グループ B)、VSCR_2 (DCDC モード)、電圧範囲 2 (外部 VDD モード) |      | —   | —   | 75  |     |
|            |                    | VCC $\geq$ 1.62 V |                                                                                                       |      | —   | —   | 60  |     |
| EBCLK 端子出力 |                    | VCC $\geq$ 2.7 V  |                                                                                                       |      | —   | —   | 60  |     |
|            |                    | VCC $\geq$ 1.62 V |                                                                                                       |      | —   | —   | 30  |     |
| SDCLK 端子出力 |                    | VCC $\geq$ 3.0 V  |                                                                                                       |      | —   | —   | 133 |     |

表 2.46 High-speed モードにおける動作周波数の値 (7/7)

| 項目                                | シンボル | Min  | Typ | Max | 単位  |
|-----------------------------------|------|------|-----|-----|-----|
| 動作周波数                             | f    | —    | —   | 120 | MHz |
| SCI クロック (SCICLK)                 |      | —    | —   | 333 |     |
| SPI クロック (SPICLK)                 |      | —    | —   | 333 |     |
| Octal-SPI クロック (OCTACLK)          |      | —    | —   | 333 |     |
| CANFD コアクロック (CANFDCLK)           |      | —    | —   | 80  |     |
| ADC クロック (ADCCLK)                 |      | 25   | —   | 120 |     |
| GPT クロック (GPTCLK)                 |      | (注1) | —   | 300 |     |
| LCD クロック (LCDCLK)                 |      | —    | —   | 240 |     |
| USB クロック (USBCLK)                 |      | —    | —   | 48  |     |
| USB クロック (USB60CLK)               |      | —    | —   | 60  |     |
| I3C クロック (I3CCLK)                 |      | —    | —   | 200 |     |
| 非同期外部バスクロック (BCLKA)               |      | —    | —   | 133 |     |
| EtherSW クロック (ESWCLK)   BGA パッケージ |      | —    | —   | 250 |     |
| EtherSW-PHY クロック (ESWPHYCLK)      |      | —    | —   | 500 |     |

注 1. A/D 変換クロックに GPTCLK を使用するときは、GPTCLK の周波数は 25 MHz 以上にしてください。

### 2.3.2 クロックタイミング

表 2.47 サブクロック発振器以外のクロックタイミング (1/2)

| 項目                          | シンボル               | Min   | Typ | Max | 単位  | 測定条件   |
|-----------------------------|--------------------|-------|-----|-----|-----|--------|
| EBCLK 端子出力サイクル時間            | t <sub>Bcyc</sub>  | 16.6  | —   | —   | ns  | 図 2.25 |
| VCC = 1.62 V 以上             |                    | 33.3  | —   | —   | —   |        |
| EBCLK 端子出力 High レベルパルス幅     | t <sub>CH</sub>    | 3.3   | —   | —   | ns  |        |
| VCC = 2.70 V 以上             |                    | 9.6   | —   | —   | —   |        |
| EBCLK 端子出力 Low レベルパルス幅      | t <sub>CL</sub>    | 3.3   | —   | —   | ns  |        |
| VCC = 1.62 V 以上             |                    | 9.6   | —   | —   | —   |        |
| EBCLK 端子出力立ち上がり時間           | t <sub>Cr</sub>    | —     | —   | 5.0 | ns  |        |
| VCC = 2.70 V 以上             |                    | —     | —   | 7.0 | —   |        |
| EBCLK 端子出力立ち下がり時間           | t <sub>Cf</sub>    | —     | —   | 5.0 | ns  |        |
| VCC = 1.62 V 以上             |                    | —     | —   | 7.0 | —   |        |
| SDCLK 端子出力サイクル時間            | t <sub>SDcyc</sub> | 7.52  | —   | —   | ns  |        |
| SDCLK 端子出力 High レベルパルス幅     | t <sub>CH</sub>    | 1.0   | —   | —   | ns  |        |
| SDCLK 端子出力 Low レベルパルス幅      | t <sub>CL</sub>    | 1.0   | —   | —   | ns  |        |
| SDCLK 端子出力立ち上がり時間           | t <sub>Cr</sub>    | —     | —   | 2.7 | ns  |        |
| SDCLK 端子出力立ち下がり時間           | t <sub>Cf</sub>    | —     | —   | 2.7 | ns  |        |
| EXTAL 外部クロック入力サイクル時間        | t <sub>Excyc</sub> | 20.80 | —   | —   | ns  | 図 2.26 |
| EXTAL 外部クロック入力 High レベルパルス幅 | t <sub>ExH</sub>   | 5.30  | —   | —   | ns  |        |
| EXTAL 外部クロック入力 Low レベルパルス幅  | t <sub>ExL</sub>   | 5.30  | —   | —   | ns  |        |
| EXTAL 外部クロック立ち上がり時間         | t <sub>Exr</sub>   | —     | —   | 3.0 | ns  |        |
| EXTAL 外部クロック立ち下がり時間         | t <sub>Exf</sub>   | —     | —   | 3.0 | ns  |        |
| メインクロック発振器周波数               | f <sub>MAIN</sub>  | 8     | —   | 48  | MHz | —      |

表 2.47 サブクロック発振器以外のクロックタイミング (2/2)

| 項目                             | シンボル                  | Min                 | Typ    | Max     | 単位     | 測定条件                                                      |
|--------------------------------|-----------------------|---------------------|--------|---------|--------|-----------------------------------------------------------|
| メインクロック発振安定待機時間 (水晶) (注1)<br>T | t <sub>MAINOSCW</sub> | —                   | —      | —(注1)   | ms     | 図 2.27                                                    |
| LOCO クロック発振周波数                 | f <sub>LOCO</sub>     | 29.4912             | 32.768 | 36.0448 | kHz    | —                                                         |
| LOCO クロック発振安定待機時間              | t <sub>LOCOWT</sub>   | —                   | —      | 26.0    | μs     | 図 2.28                                                    |
| MOCO クロック発振周波数                 | f <sub>MOCO</sub>     | 7.2                 | 8.0    | 8.8     | MHz    | —                                                         |
| MOCO クロック発振安定待機時間              | t <sub>MOCOWT</sub>   | —                   | —      | 3.5     | μs     | —                                                         |
| HOCO クロック発振器発振周波数              | FLL なし                | f <sub>HOCO16</sub> | 15.776 | 16.000  | 16.224 | MHz<br>-20 ≤ T <sub>j</sub> ≤ 105 °C                      |
|                                |                       | f <sub>HOCO18</sub> | 17.748 | 18.000  | 18.252 |                                                           |
|                                |                       | f <sub>HOCO20</sub> | 19.720 | 20.000  | 20.280 |                                                           |
|                                |                       | f <sub>HOCO32</sub> | 31.552 | 32.000  | 32.448 |                                                           |
|                                |                       | f <sub>HOCO48</sub> | 47.328 | 48.000  | 48.672 |                                                           |
|                                |                       | f <sub>HOCO16</sub> | 15.712 | 16.000  | 16.288 | MHz<br>-40 ≤ T <sub>j</sub> ≤ 105 °C                      |
|                                |                       | f <sub>HOCO18</sub> | 17.676 | 18.000  | 18.324 |                                                           |
|                                |                       | f <sub>HOCO20</sub> | 19.640 | 20.000  | 20.360 |                                                           |
|                                |                       | f <sub>HOCO32</sub> | 31.424 | 32.000  | 32.576 |                                                           |
|                                |                       | f <sub>HOCO48</sub> | 47.136 | 48.000  | 48.864 |                                                           |
|                                | FLL あり                | f <sub>HOCO16</sub> | 15.960 | 16.000  | 16.040 | -40 ≤ T <sub>j</sub> ≤ 105 °C<br>サブクロック周波数精度は、±50 ppm です。 |
|                                |                       | f <sub>HOCO18</sub> | 17.955 | 18.000  | 18.045 |                                                           |
|                                |                       | f <sub>HOCO20</sub> | 19.950 | 20.000  | 20.050 |                                                           |
|                                |                       | f <sub>HOCO32</sub> | 31.920 | 32.000  | 32.080 |                                                           |
|                                |                       | f <sub>HOCO48</sub> | 47.880 | 48.000  | 48.120 |                                                           |
| HOCO クロック発振安定待機時間(注2)          | t <sub>HOCOWT</sub>   | —                   | —      | 15.0    | μs     | —                                                         |
| HOCO 停止幅時間                     | t <sub>HOCOSTP</sub>  | 1                   | —      | —       | μs     | 図 2.31                                                    |
| HOCO ピリオドジッタ                   | —                     | -3                  | —      | 3       | ps     | —                                                         |
| FLL 安定待機時間                     | t <sub>FLLWT</sub>    | —                   | —      | 1.92    | ms     | —                                                         |
| PLL1/PLL2 クロック周波数              | f <sub>PLL</sub>      | 60                  | —      | 1200    | MHz    | —                                                         |
| PLL1/PLL2 クロック発振安定待機時間         | t <sub>PLLWT</sub>    | —                   | —      | 50      | μs     | 図 2.29                                                    |
| PLL1/PLL2 ピリオドジッタ              | —                     | —                   | ±52    | —       | ps     | —                                                         |
| PLL1/PLL2 ロングタームジッタ            | —                     | —                   | ±300   | —       | ps     | 期間 : 1 μs、10 μs                                           |

注 1. メインクロック発振器を設定する場合、発振器メーカーに発振評価を確認し、その結果を推奨発振安定時間として使用してください。MOSCWTCR レジスタを、推奨値以上に設定してください。

メインクロック動作を開始するために MOSCCR.MOSTP ビット設定を変更したら、OSCSF.MOSCSF フラグが 1 であることを確認してからメインクロック発振器の使用を開始してください。

注 2. リセット状態の解除から HOCO 発振周波数 (f<sub>HOCO</sub>) が動作保証範囲に達するまでの時間です。

表 2.48 サブクロック発振器のクロックタイミング

| 項目             | シンボル                  | Min | Typ    | Max   | 単位  | 測定条件   |
|----------------|-----------------------|-----|--------|-------|-----|--------|
| サブクロック周波数      | f <sub>SUB</sub>      | —   | 32.768 | —     | kHz | —      |
| サブクロック発振安定待機時間 | t <sub>SUBOSCWT</sub> | —   | —      | —(注1) | s   | 図 2.30 |

注 1. サブクロック発振器を設定する場合、発振器メーカーに発振評価を確認し、その結果を推奨発振安定時間として使用してください。サブクロック動作を開始するために SOSCCR.SOSTP ビット設定を変更したら、必ずサブクロック発振安定時間が十分に経過してからサブクロック発振器の使用を開始してください。示された時間の 2 倍を推奨します。



図 2.25 EBCLK および SDCLK の出力タイミング



図 2.26 EXTAL 外部クロック入力タイミング



図 2.27 メインクロック発振開始タイミング



図 2.28 LOCO クロック発振開始タイミング



図 2.29 PLL1/PLL2 クロック発振開始タイミング



図 2.30 サブクロック発振開始タイミング



図 2.31 HOCO 停止幅時間

## 2.3.3 リセットタイミング

表 2.49 リセットタイミング

| 項目                                                                                                                       |                             | シンボル                  | Min         | Typ  | Max  | 単位 | 測定条件                         |
|--------------------------------------------------------------------------------------------------------------------------|-----------------------------|-----------------------|-------------|------|------|----|------------------------------|
| RES パルス幅                                                                                                                 | パワーオン                       | —                     | $t_{RESWP}$ | 2.4  | —    | —  | ms<br><a href="#">図 2.32</a> |
|                                                                                                                          | ディープソフトウェアスタンバイモード 1        | DPSBYCR.DCSSMODE = 00 | $t_{RESWD}$ | 0.43 | —    | —  | ms<br><a href="#">図 2.33</a> |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 01 |             | 0.51 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 10 |             | 0.67 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 11 |             | 1.00 | —    | —  |                              |
|                                                                                                                          | ディープソフトウェアスタンバイモード 2        | DPSBYCR.DCSSMODE = 00 |             | 0.43 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 01 |             | 0.51 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 10 |             | 0.67 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 11 |             | 1.00 | —    | —  |                              |
|                                                                                                                          | ディープソフトウェアスタンバイモード 3        | DPSBYCR.DCSSMODE = 00 |             | 0.60 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 01 |             | 0.68 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 10 |             | 0.84 | —    | —  |                              |
|                                                                                                                          |                             | DPSBYCR.DCSSMODE = 11 |             | 1.20 | —    | —  |                              |
|                                                                                                                          | ソフトウェアスタンバイモード              | $t_{RESWS}$           | 0.55        | —    | —    | ms |                              |
|                                                                                                                          | CPU ディープスリープモード (Subosc 動作) | $t_{RESWSODS}$        | 0.16        | —    | —    | ms |                              |
|                                                                                                                          | CPU ディープスリープモード (SOSC 動作以外) | $t_{RESWDS}$          | 0.04        | —    | —    | ms |                              |
| SOSC 動作                                                                                                                  | PGSCR.PGS = 1               | $t_{RESWSO}$          | 0.27        | —    | —    | ms |                              |
|                                                                                                                          | PGSCR.PGS = 0               |                       | 0.30        | —    | —    |    |                              |
| 上記以外                                                                                                                     | PGSCR.PGS = 1               | $t_{RESW}$            | 0.15        | —    | —    | ms |                              |
|                                                                                                                          | PGSCR.PGS = 0               |                       | 0.18        | —    | —    |    |                              |
| RES 解除後の待機時間                                                                                                             |                             | $t_{RESWT}$           | —           | 78.7 | 79.1 | μs | <a href="#">図 2.32</a>       |
| 内部リセット (IWDT リセット、WDT0/1 リセット、CPU0/1 ロックアップリセット、バスエラーリセット、共通メモリエラーリセット、ソフトウェアリセット、ローカルメモリ 0/1 エラーリセット、温度監視リセット) 解除後の待機時間 |                             | $t_{RESW2}$           | —           | 78.7 | 79.1 | μs | —                            |

図 2.32 VCC が  $V_{POR}$  電圧しきい値を超える条件下での RES 端子入力タイミング

図 2.33 リセット入力タイミング

### 2.3.4 ウエイクアップタイミング

表 2.50 低消費電力モードからの復帰タイミング (1/3)

| 項目                                 | 高速復帰機能<br>(注9)   | シンボル                        | Min | Typ  | Max   | 単位      | 測定条件 |
|------------------------------------|------------------|-----------------------------|-----|------|-------|---------|------|
| CPU ディープ<br>スリープモー<br>ドからの復帰<br>時間 | CPU0 ディープスリープモード | $t_{DSLP}$ <sup>(注11)</sup> | —   | 6.14 | 9.45  | $\mu s$ | —    |
|                                    | CPU1 ディープスリープモード |                             | —   | 7.71 | 15.66 | $\mu s$ |      |

表 2.50 低消費電力モードからの復帰タイミング (2/3)

| 項目                                     |                              | 高速復帰機能<br>(注9)                                                | シンボル | Min                | Typ | Max  | 単位   | 測定条件 |
|----------------------------------------|------------------------------|---------------------------------------------------------------|------|--------------------|-----|------|------|------|
| ソフトウェア<br>スタンバイモ<br>ードからの復<br>帰時間(注12) | メインクロック<br>発振器に水晶振<br>動子を接続  | システムクロックソースはメインクロック発振器(注1)<br>MOSCSCR.MOSCSCOKP = 0           | 有効   | $t_{SBYMC}$ (注10)  | —   | 2.09 | 2.14 | ms   |
|                                        |                              | システムクロックソースはメインクロック発振器(注1)<br>MOSCSCR.MOSCSCOKP = 1           | 有効   |                    | —   | 44.9 | 94.6 | μs   |
|                                        |                              | システムクロックソースはメインクロック発振器を使用したPLL1P(注2)<br>MOSCSCR.MOSCSCOKP = 0 | 有効   | $t_{SBYP_C}$ (注10) | —   | 2.21 | 2.27 | ms   |
|                                        |                              | システムクロックソースはメインクロック発振器を使用したPLL1P(注2)<br>MOSCSCR.MOSCSCOKP = 1 | 有効   |                    | —   | 135  | 197  | μs   |
|                                        | メインクロック<br>発振器に外部ク<br>ロックを入力 | システムクロックソースはメインクロック発振器(注3)                                    | 有効   | $t_{SBYEX}$ (注10)  | —   | 44.9 | 94.6 | μs   |
|                                        |                              | システムクロックソースはメインクロック発振器を使用したPLL1P(注4)                          | 有効   | $t_{SBYPE}$ (注10)  | —   | 135  | 197  |      |
|                                        |                              | システムクロックソースはサブクロック発振器(注5)                                     | 有効   | $t_{SBYSC}$ (注10)  | —   | 480  | 481  | μs   |
|                                        |                              | システムクロックソースはHOCOクロック発振器(注6)                                   | 有効   | $t_{SBYHO}$ (注10)  | —   | 46.3 | 96.0 | μs   |
|                                        |                              | システムクロックソースはHOCOを使用したPLL1P(注7)                                | 有効   | $t_{SBYP_H}$ (注10) | —   | 146  | 208  | μs   |
|                                        |                              | システムクロックソースはMOCOクロック発振器(注8)                                   | 有効   | $t_{SBYMO}$ (注10)  | —   | 44.6 | 87.5 | μs   |

図 2.34  
全発振器の分  
周比は 1 です。

表 2.50 低消費電力モードからの復帰タイミング (3/3)

| 項目                        | 高速復帰機能<br>(注9)       |                             | シンボル       | Min | Typ  | Max  | 単位 | 測定条件   |
|---------------------------|----------------------|-----------------------------|------------|-----|------|------|----|--------|
| ディープソフトウェアスタンバイモードからの復帰時間 | ディープソフトウェアスタンバイモード 1 | DPSBYCR.DC SSMODE[1:0] = 00 | $t_{DSBY}$ | —   | 216  | 266  | μs | 図 2.35 |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 01 |            | —   | 296  | 346  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 10 |            | —   | 456  | 506  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 11 |            | —   | 776  | 826  | μs |        |
|                           | ディープソフトウェアスタンバイモード 2 | DPSBYCR.DC SSMODE[1:0] = 00 |            | —   | 216  | 266  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 01 |            | —   | 296  | 346  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 10 |            | —   | 456  | 506  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 11 |            | —   | 776  | 826  | μs |        |
|                           | ディープソフトウェアスタンバイモード 3 | DPSBYCR.DC SSMODE[1:0] = 00 |            | —   | 403  | 524  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 01 |            | —   | 483  | 604  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 10 |            | —   | 643  | 764  | μs |        |
|                           |                      | DPSBYCR.DC SSMODE[1:0] = 11 |            | —   | 963  | 1084 | μs |        |
| ディープソフトウェアスタンバイモード解除後待機時間 | —                    | $t_{DSBYWT}$                | 22.2       | —   | 33.6 | μs   |    |        |

- 注 1. 水晶の周波数が 48 MHz (メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) が 0x05) で、かつ内部クロックの分周設定のうち最も大きな値が 1 の場合
- 注 2. PLL1P の周波数が 1 GHz (メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) が 0x05) で、かつ内部クロックの分周設定のうち最も大きな値が 16 の場合
- 注 3. 外部クロックの周波数が 48 MHz (メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) が 0x00) で、かつ内部クロックの分周設定のうち最も大きな値が 1 の場合
- 注 4. PLL1P の周波数が 1 GHz (メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) が 0x00) で、かつ内部クロックの分周設定のうち最も大きな値が 16 の場合
- 注 5. サブクロック発振器の周波数が 32.768 kHz で、かつ内部クロックの分周設定のうち最も大きな値が 1 の場合
- 注 6. HOCO 周波数が 20 MHz で、かつ内部クロックの分周設定のうち最も大きな値が 1 の場合
- 注 7. PLL 周波数が 1 GHz で、かつ内部クロックの分周設定のうち最も大きな値が 16 の場合
- 注 8. MOCO 周波数が 8 MHz で、かつ内部クロックの分周設定のうち最も大きな値が 1 の場合
- 注 9. 詳細は、SSCR1.SS2FR ビットを参照してください。
- 注 10. 復帰時間は次の式により計算できます:  $t_{Common} + \max(t_{OSCSTB}, t_{PG1}, t_{PGCK}) + \max(t_{PG2}, t_{LPW})$ 。式の各変数は下表の値および式により求めることができます。表中の変数 n については、内部クロック (CPUCLK0, CPUCLK1, NPUCLK, ICLK, MRICLK, MRPCLK, PCLKM, FCLK, BCLK, EBCLK) の分周設定 ( $m = A \sim E$ ) のうち最も大きな値が選択されます。
- 下表の  $t_{OSCSTB}$  は、各発振器が有効になっている時間を意味します。複数の発振器が有効になっているときの  $t_{OSCSTB}$  は、有効になっている発振器のうちで最長の  $t_{OSCSTB}$  となります。
- 注 11. ICLK 周波数は 250 MHz です。この復帰時間は  $t_{PG2}$  に対応します。
- 注 12. Ccyc が 27 の場合。表 2.52 を参照してください。

表 2.51 復帰時間を構成する要素

| モード            | ウェイクアップ時間          | 発振保持   | 高速復帰機能 | Typ                                                        |                                        |                                                                                        |                                                                                                      |                                                       |                                                                                | Max                                                        |                                         |                                                                                        |                                                                                                      |                                                       |                                                                                | 単位 |
|----------------|--------------------|--------|--------|------------------------------------------------------------|----------------------------------------|----------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|-------------------------------------------------------|--------------------------------------------------------------------------------|------------------------------------------------------------|-----------------------------------------|----------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|-------------------------------------------------------|--------------------------------------------------------------------------------|----|
|                |                    |        |        | t <sub>Commom</sub>                                        | t <sub>OSCSTB</sub><br>(注1)            | t <sub>PG1</sub>                                                                       | t <sub>PGCK</sub>                                                                                    | t <sub>PG2</sub>                                      | t <sub>L PW</sub>                                                              | t <sub>Commom</sub>                                        | t <sub>OSCSTB</sub><br>(注1)             | t <sub>PG1</sub>                                                                       | t <sub>PGCK</sub>                                                                                    | t <sub>PG2</sub>                                      | t <sub>L PW</sub>                                                              |    |
| ソフトウェアスタンバイモード | t <sub>SBYMC</sub> | MOSC無効 | 有効     | Cyc<br>(注2)/<br>f <sub>MOCO</sub> +<br>2/f <sub>ICLK</sub> | t <sub>MAINOS</sub><br>CWT             | t <sub>OSC</sub><br>STB/<br>f <sub>MOC</sub><br>o +<br>208/<br>f <sub>MOC</sub><br>o + | (10.5 +<br>2.5n)/<br>f <sub>MOCO</sub><br>+ 2.5/<br>f <sub>SRCC</sub><br>K + 2/<br>f <sub>ICLK</sub> | 18/<br>f <sub>MOCO</sub><br>+ 9/<br>f <sub>ICLK</sub> | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>MOSC</sub><br>+ 2/<br>f <sub>ICLK</sub> | Cyc<br>(注2)/<br>f <sub>MOCO</sub> +<br>2/f <sub>ICLK</sub> | t <sub>MAINOS</sub><br>CWT +<br>11/0.23 | t <sub>OSC</sub><br>STB/<br>f <sub>MOC</sub><br>o +<br>208/<br>f <sub>MOC</sub><br>o + | (10.5 +<br>2.5n)/<br>f <sub>MOCO</sub><br>+ 2.5/<br>f <sub>SRCC</sub><br>K + 2/<br>f <sub>ICLK</sub> | 18/<br>f <sub>MOCO</sub><br>+ 9/<br>f <sub>ICLK</sub> | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>MOSC</sub><br>+ 2/<br>f <sub>ICLK</sub> | μs |
|                |                    | MOSC有効 | 有効     |                                                            | 3/0.262                                | 11.6                                                                                   | 208/<br>f <sub>MOC</sub><br>o +                                                                      | 14/0.23                                               | 6                                                                              |                                                            | 51.0                                    | 208/<br>f <sub>MOC</sub><br>o +                                                        | 14/0.23                                                                                              | 6                                                     | μs                                                                             |    |
|                | t <sub>SBYPC</sub> | MOSC無効 | 有効     |                                                            | t <sub>MAINOS</sub><br>CWT<br>+ 31/0.2 | 62                                                                                     | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | t <sub>MAINOS</sub><br>CWT +<br>42/0.23               | 6                                                                              |                                                            | (14 +<br>31)/<br>0.236                  | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>              | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | μs                                                    |                                                                                |    |
|                |                    | MOSC有効 | 有効     |                                                            | 34/0.26                                | 2                                                                                      | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | 14/0.23                                               | 6                                                                              |                                                            | 45/0.23                                 | 6                                                                                      | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | μs                                                    |                                                                                |    |
|                | t <sub>SBYEX</sub> | —      | 有効     |                                                            | 3/0.262                                | 34/0.26                                                                                | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>MOSC</sub><br>+ 2/<br>f <sub>ICLK</sub>                       | 14/0.23                                               | 6                                                                              |                                                            | 0                                       | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>SOSC</sub><br>+ 2/<br>f <sub>ICLK</sub>         | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>SOSC</sub><br>+ 2/<br>f <sub>ICLK</sub>                       | μs                                                    |                                                                                |    |
|                | t <sub>SBYPE</sub> | —      | 有効     |                                                            | 34/0.26                                | 2                                                                                      | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | 45/0.23                                               | 6                                                                              |                                                            | 67                                      | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>HOCO</sub><br>+ 2/<br>f <sub>ICLK</sub>         | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>HOCO</sub><br>+ 2/<br>f <sub>ICLK</sub>                       | μs                                                    |                                                                                |    |
|                | t <sub>SBYSC</sub> | —      | 有効     |                                                            | 0                                      | 20                                                                                     | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | 202                                                   | 0                                                                              |                                                            | 202                                     | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>              | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>PLL</sub><br>+ 2/f <sub>ICLK</sub>                            | μs                                                    |                                                                                |    |
|                | t <sub>SBYHO</sub> | —      | 有効     |                                                            | 140                                    | 0                                                                                      | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>MOCO</sub><br>+ 2/<br>f <sub>ICLK</sub>                       | 0                                                     | 0                                                                              |                                                            | 0                                       | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>MOCO</sub><br>+ 2/<br>f <sub>ICLK</sub>         | 2/f <sub>ICLK</sub><br>+ 2n/<br>f <sub>MOCO</sub><br>+ 2/<br>f <sub>ICLK</sub>                       | μs                                                    |                                                                                |    |
|                | t <sub>SBYPH</sub> | —      | 有効     |                                                            | 0                                      |                                                                                        |                                                                                                      |                                                       |                                                                                |                                                            |                                         |                                                                                        |                                                                                                      |                                                       |                                                                                |    |
|                | t <sub>SBYMO</sub> | —      | 有効     |                                                            |                                        |                                                                                        |                                                                                                      |                                                       |                                                                                |                                                            |                                         |                                                                                        |                                                                                                      |                                                       |                                                                                |    |

注. 周波数の単位は MHz

注 1. 複数の発振器が動作している場合、この列の動作発振器の最大値が適用されます。

注 2. Cycについては、表 2.52 を参照してください。

表 2.52 Ccyc 値

| SSCR1.SS2LP[1:0] | VSCR.VSCM[2:0] | SVSCR.SVSCM[2:0] | {PLL1LDOCR.LDOSTP,<br>PLL2LDOCR.LDOSTP,<br>PLL1LDOCR.SKEEP,<br>PLL2LDOCR.SKEEP} | {HOCOLDOCR.LDOSTP,<br>HOCOLDOCR.SKKEEP} | Ccyc | 単位   |
|------------------|----------------|------------------|---------------------------------------------------------------------------------|-----------------------------------------|------|------|
| 00: SS2LP_0      | 001: VSCR_1    | 001: SVSCR_1     | {1, 1, x, x}または{x, x, 1, 1}                                                     | {0, 0}                                  | 56   | サイクル |
|                  |                |                  | 上記以外                                                                            | 27                                      | サイクル |      |
|                  |                |                  | 上記以外                                                                            | Don't care                              | 237  | サイクル |
|                  |                | 010: SVSCR_2     | Don't care                                                                      | Don't care                              | 379  | サイクル |
|                  |                | 011: SVSCR_3     | Don't care                                                                      | Don't care                              | 591  | サイクル |
|                  | 010: VSCR_2    | 100: SVSCR_4     | Don't care                                                                      | Don't care                              | 696  | サイクル |
|                  |                | 101: SVSCR_5     | Don't care                                                                      | Don't care                              | 802  | サイクル |
|                  |                | 001: SVSCR_1     | Don't care                                                                      | Don't care                              | 379  | サイクル |
|                  |                | 010: SVSCR_2     | {1, 1, x, x}または{x, x, 1, 1}                                                     | {0, 0}                                  | 56   | サイクル |
|                  |                |                  | 上記以外                                                                            | 27                                      | サイクル |      |
| 01: SS2LP_1      | 001: VSCR_1    | 011: SVSCR_3     | Don't care                                                                      | Don't care                              | 538  | サイクル |
|                  |                | 100: SVSCR_4     | Don't care                                                                      | Don't care                              | 643  | サイクル |
|                  |                | 101: SVSCR_5     | Don't care                                                                      | Don't care                              | 749  | サイクル |
|                  | 010: VSCR_2    | 010: SVSCR_2     | {1, 1, x, x}または{x, x, 1, 1}                                                     | Don't care                              | 514  | サイクル |
|                  |                | 上記以外             | 726                                                                             | サイクル                                    |      |      |
|                  |                | 011: SVSCR_3     | Don't care                                                                      | Don't care                              | 831  | サイクル |
|                  |                | 100: SVSCR_4     | Don't care                                                                      | Don't care                              | 937  | サイクル |
|                  |                | 101: SVSCR_5     | Don't care                                                                      | Don't care                              | 162  | サイクル |
|                  |                | 011: SVSCR_3     | Don't care                                                                      | Don't care                              | 327  | サイクル |
|                  |                |                  | 上記以外                                                                            | 673                                     | サイクル |      |
|                  |                |                  | 100: SVSCR_4                                                                    | Don't care                              | 778  | サイクル |
|                  |                | 101: SVSCR_5     | Don't care                                                                      | Don't care                              | 884  | サイクル |

注. x: Don't care



システムクロックの発振安定待機時間が長い場合



システムクロック以外の発振安定待機時間が長い場合

図 2.34 ソフトウェアスタンバイモード解除タイミング



図 2.35 ディープソフトウェアスタンバイモード解除タイミング

## 2.3.5 NMI/IRQ ノイズフィルタ

表 2.53 NMI/IRQ ノイズフィルタ

| 項目       | シンボル       | Min                         | Typ | Max | 単位 | 測定条件           |                                          |
|----------|------------|-----------------------------|-----|-----|----|----------------|------------------------------------------|
| NMI パルス幅 | $t_{NMIW}$ | 200                         | —   | —   | ns | NMI デジタルフィルタ無効 | $t_{PCyc} \times 2 \leq 200 \text{ ns}$  |
|          |            | $t_{PCyc} \times 2$ (注1)    | —   | —   |    |                | $t_{PCyc} \times 2 > 200 \text{ ns}$     |
|          |            | 200                         | —   | —   |    | NMI デジタルフィルタ有効 | $t_{NMICK} \times 3 \leq 200 \text{ ns}$ |
|          |            | $t_{NMICK} \times 3.5$ (注2) | —   | —   |    |                | $t_{NMICK} \times 3 > 200 \text{ ns}$    |
| IRQ パルス幅 | $t_{IRQW}$ | 200                         | —   | —   | ns | IRQ デジタルフィルタ無効 | $t_{PCyc} \times 2 \leq 200 \text{ ns}$  |
|          |            | $t_{PCyc} \times 2$ (注1)    | —   | —   |    |                | $t_{PCyc} \times 2 > 200 \text{ ns}$     |
|          |            | 200                         | —   | —   |    | IRQ デジタルフィルタ有効 | $t_{IRQCK} \times 3 \leq 200 \text{ ns}$ |
|          |            | $t_{IRQCK} \times 3.5$ (注3) | —   | —   |    |                | $t_{IRQCK} \times 3 > 200 \text{ ns}$    |

注： ソフトウェアスタンバイモード時は最小 200 ns です。

注： システムクロックソースを切り替える場合、切り替えるクロックソースの 4 クロックサイクルを足します。

注 1.  $t_{PCyc}$  は PCLKB の周期を示します。

注 2.  $t_{NMICK}$  は、NMI デジタルフィルタサンプリングクロックの周期を示します。

注 3.  $t_{IRQCK}$  は、IRQi デジタルフィルタサンプリングクロックの周期を示します。



図 2.36 NMI 割り込み入力タイミング



図 2.37 IRQ 割り込み入力タイミング

### 2.3.6 バスタイミング

**表 2.54 バスタイミング (1/3)**

条件 1 : CS 領域コントローラ (CSC) 使用時

VCC = VCC\_DCDC = VBATT = 1.62 V~3.6 V, VCC2 = 1.62 V~3.63 V

BCLK = 8~120 MHz, BCLKA = 8~120 MHz, EBCLK = 8~60 MHz (VCC = VCC\_USB = VBATT = 2.70~3.63 V の場合)

BCLK = BCLKA = 8~60 MHz, EBCLK = 8~30 MHz (VCC = VCC\_USB = VBATT = 1.62~3.63 V の場合)

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 30 pF

EBCLK : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

条件 2 : SDRAM 領域コントローラ (SDRAMC) 使用時

BCLK = SDCLK = 8~125 MHz, BCLKA = SDCLK = 8~133 MHz

VCC = VCC\_DCDC = VBATT = 3.0~3.63 V, VCC2 = 1.62 V~3.63 V

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 15 pF

SDCLK : PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

条件 3 : SDRAM 領域コントローラ (SDRAMC) および CS 領域コントローラ (CSC) 同時使用時

BCLK = SDCLK = 8~66 MHz, BCLKA = SDCLK = 8~66 MHz

VCC = VCC\_DCDC = VBATT = 3.0~3.63 V, VCC2 = 1.62 V~3.63 V

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 15 pF

EBCLK/SDCLK : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

| 項目                 | 条件   | VCC/VCC2  | シンボル       | Min  | Max  | 単位 | 測定条件          |
|--------------------|------|-----------|------------|------|------|----|---------------|
| アドレス遅延時間           | 条件 1 | 2.70 V 以上 | $t_{AD}$   | 1.0  | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 1.0  | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |
| バイトコントロール<br>遅延時間  | 条件 1 | 2.70 V 以上 | $t_{BCD}$  | 1.0  | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 1.0  | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |
| CS 遅延時間            | 条件 1 | 2.70 V 以上 | $t_{CSD}$  | 1.0  | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 1.0  | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |
| ALE 遅延時間           | 条件 1 | 2.70 V 以上 | $t_{ALED}$ | 1.0  | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 1.0  | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |
| RD 遅延時間            | 条件 1 | 2.70 V 以上 | $t_{RSD}$  | 1.0  | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 1.0  | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |
| リードデータセット<br>アップ時間 | 条件 1 | 2.70 V 以上 | $t_{RDS}$  | 12.5 | —    | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 20.5 | —    | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 10.8 | —    | ns |               |
| リードデータホール<br>ド時間   | 条件 1 | 2.70 V 以上 | $t_{RDH}$  | 0    | —    | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 0    | —    | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 0    | —    | ns |               |
| WR/WRn 遅延時間        | 条件 1 | 2.70 V 以上 | $t_{WRD}$  | 1.0  | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | 1.0  | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |
| ライトデータ遅延時<br>間     | 条件 1 | 2.70 V 以上 | $t_{WDD}$  | —    | 12.5 | ns | 図 2.38~図 2.44 |
|                    |      | 1.62 V 以上 |            | —    | 12.5 | ns |               |
|                    | 条件 3 | 3.0 V 以上  |            | 1.0  | 10.8 | ns |               |

**表 2.54 バスタイミング (2/3)**

条件 1 : CS 領域コントローラ (CSC) 使用時

VCC = VCC\_DCDC = VBATT = 1.62 V~3.6 V, VCC2 = 1.62 V~3.63 V

BCLK = 8~120 MHz, BCLKA = 8~120 MHz, EBCLK = 8~60 MHz (VCC = VCC\_USB = VBATT = 2.70~3.63 V の場合)

BCLK = BCLKA = 8~60 MHz, EBCLK = 8~30 MHz (VCC = VCC\_USB = VBATT = 1.62~3.63 V の場合)

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 30 pF

EBCLK : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

条件 2 : SDRAM 領域コントローラ (SDRAMC) 使用時

BCLK = SDCLK = 8~125 MHz, BCLKA = SDCLK = 8~133 MHz

VCC = VCC\_DCDC = VBATT = 3.0~3.63 V, VCC2 = 1.62 V~3.63 V

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 15 pF

SDCLK : PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

条件 3 : SDRAM 領域コントローラ (SDRAMC) および CS 領域コントローラ (CSC) 同時使用時

BCLK = SDCLK = 8~66 MHz, BCLKA = SDCLK = 8~66 MHz

VCC = VCC\_DCDC = VBATT = 3.0~3.63 V, VCC2 = 1.62 V~3.63 V

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 15 pF

EBCLK/SDCLK : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

| 項目            | 条件   | VCC/VCC2  | シンボル             | Min  | Max  | 単位 | 測定条件          |
|---------------|------|-----------|------------------|------|------|----|---------------|
| ライトデータホールド時間  | 条件 1 | 2.70 V 以上 | t <sub>WDH</sub> | 1.0  | —    | ns | 図 2.38~図 2.44 |
|               |      | 1.62 V 以上 |                  | 1.0  | —    | ns |               |
|               | 条件 3 | 3.0 V 以上  |                  | 1.0  | 10.8 | ns |               |
| WAIT セットアップ時間 | 条件 1 | 2.70 V 以上 | t <sub>WTS</sub> | 12.5 | —    | ns |               |
|               |      | 1.62 V 以上 |                  | 20.5 | —    | ns |               |
|               | 条件 3 | 3.0 V 以上  |                  | 10.8 | —    | ns |               |
| WAIT ホールド時間   | 条件 1 | 2.70 V 以上 | t <sub>WTH</sub> | 0    | —    | ns |               |
|               |      | 1.62 V 以上 |                  | 0    | —    | ns |               |
|               | 条件 3 | 3.0 V 以上  |                  | 0    | —    | ns |               |

表 2.54 バスタイミング (3/3)

条件 1 : CS 領域コントローラ (CSC) 使用時

VCC = VCC\_DCDC = VBATT = 1.62 V~3.6 V, VCC2 = 1.62 V~3.63 V

BCLK = 8~120 MHz, BCLKA = 8~120 MHz, EBCLK = 8~60 MHz (VCC = VCC\_USB = VBATT = 2.70~3.63 V の場合)

BCLK = BCLKA = 8~60 MHz, EBCLK = 8~30 MHz (VCC = VCC\_USB = VBATT = 1.62~3.63 V の場合)

出力負荷条件 : VOH = VCC × 0.5, VOL = VCC × 0.5, C = 30 pF

EBCLK : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

条件 2 : SDRAM 領域コントローラ (SDRAMC) 使用時

BCLK = SDCLK = 8~125 MHz, BCLKA = SDCLK = 8~133 MHz

VCC = VCC\_DCDC = VBATT = 3.0~3.63 V, VCC2 = 1.62 V~3.63 V

出力負荷条件 : VOH = VCC × 0.5、VOL = VCC × 0.5、C = 15 pF

SDCLK : PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

条件 3 : SDRAM 領域コントローラ (SDRAMC) および CS 領域コントローラ (CSC) 同時使用時

BCLK = SDCLK = 8~66 MHz, BCLKA = SDCLK = 8~66 MHz

VCC = VCC\_DCDC = VBATT = 3.0~3.63 V, VCC2 = 1.62 V~3.63 V

出力負荷条件 : VOH = VCC × 0.5、VOL = VCC × 0.5、C = 15 pF

EBCLK/SDCLK : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

その他 : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

| 項目                              | 条件   | VCC/VCC2 | シンボル       | Min | Max | 単位 | 測定条件          |
|---------------------------------|------|----------|------------|-----|-----|----|---------------|
| アドレス遅延 2<br>(SDRAM)             | 条件 2 | 3.0 V 以上 | $t_{AD2}$  | 0.8 | 6.0 | ns | 図 2.45~図 2.51 |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |
| CS 遅延 2 (SDRAM)                 | 条件 2 | 3.0 V 以上 | $t_{CSD2}$ | 0.8 | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |
| DQM 遅延 (SDRAM)                  | 条件 2 | 3.0 V 以上 | $t_{DQMD}$ | 0.8 | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |
| CKE 遅延 (SDRAM)                  | 条件 2 | 3.0 V 以上 | $t_{CKED}$ | 0.8 | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |
| リードデータセット<br>アップ時間 2<br>(SDRAM) | 条件 2 | 3.0 V 以上 | $t_{RDS2}$ | 2.1 | —   | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 6.1 | —   |    |               |
| リードデータホール<br>ド時間 2 (SDRAM)      | 条件 2 | 3.0 V 以上 | $t_{RDH2}$ | 1.5 | —   | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 1.5 | —   |    |               |
| ライトデータ遅延 2<br>(SDRAM)           | 条件 2 | 3.0 V 以上 | $t_{WDD2}$ | —   | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | —   | 10  |    |               |
| ライトデータホール<br>ド時間 2 (SDRAM)      | 条件 2 | 3.0 V 以上 | $t_{WDH2}$ | 0.8 | —   | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | —   |    |               |
| WE 遅延 (SDRAM)                   | 条件 2 | 3.0 V 以上 | $t_{WED}$  | 0.8 | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |
| RAS 遅延 (SDRAM)                  | 条件 2 | 3.0 V 以上 | $t_{RASD}$ | 0.8 | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |
| CAS 遅延 (SDRAM)                  | 条件 2 | 3.0 V 以上 | $t_{CASD}$ | 0.8 | 6.0 | ns |               |
|                                 | 条件 3 | 3.0 V 以上 |            | 0.8 | 10  |    |               |





図 2.40 バスロック同期を使用したノーマルリードサイクルの外部バスタイミング



図 2.41 バスクロック同期を使用したノーマルライトサイクルの外部バスタイミング



図 2.42 バスロック同期を使用したページリードサイクルの外部バスタイミング



注 1. WDON と WDOFF は、常に 1 EBCLK サイクル以上に指定してください。

図 2.43 バスロック同期を使用したページライトサイクルの外部バスタイミング



図 2.44 外部ウェイト制御の外部バスタイミング



図 2.45 SDRAM シングルリードのタイミング



図 2.46 SDRAM シングルライトのタイミング



図 2.47 SDRAM マルチリードのタイミング



図 2.48 SDRAM マルチライトのタイミング



図 2.49 SDRAM マルチリードの行またぎのタイミング



図 2.50 SDRAM モードレジスタの設定のタイミング



図 2.51 SDRAM セルフリフレッシュのタイミング

### 2.3.7 I/O ポート、POEG、GPT、AGT、ULPT、ADC のトリガタイミング

表 2.55 I/O ポート、POEG、GPT、AGT、ULPT、ADC のトリガタイミング (1/3)

GPT32 条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されていること。

VCC I/O と VCC2 I/O に GPT 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

AGT 条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されていること。

| 項目      |                                  | シンボル         | Min   | Max | 単位            | 測定条件                   |
|---------|----------------------------------|--------------|-------|-----|---------------|------------------------|
| I/O ポート | 入力データパルス幅                        | $t_{PRW}$    | 5.5   | —   | $t_{l_{cyc}}$ | <a href="#">図 2.52</a> |
|         | EXCIN 入力周波数                      | $t_{EXCIN}$  | —     | 36  | kHz           |                        |
|         | RTCICn ( $n = 0 \sim 2$ ) 入力パルス幅 | $t_{RTCICW}$ | 13.89 | —   | $\mu s$       | <a href="#">図 2.53</a> |

表 2.55 I/O ポート、POEG、GPT、AGT、ULPT、ADC のトリガタイミング (2/3)

GPT32 条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されていること。

VCC I/O と VCC2 I/O に GPT 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

AGT 条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されていること。

| 項目     |                                                      | シンボル                 | Min | Max             | 単位 | 測定条件                                                                                                   |
|--------|------------------------------------------------------|----------------------|-----|-----------------|----|--------------------------------------------------------------------------------------------------------|
| POEG   | POEG 入力トリガパルス幅                                       | t <sub>POEW</sub>    | 3   | —               | —  | <a href="#">図 2.54</a>                                                                                 |
| 出力禁止時間 | GTETRGn 端子の入力レベル検出 (フラグ経由)                           | t <sub>POEGDI</sub>  | —   | 2 PCLK B + 0.34 | μs | <a href="#">図 2.55</a><br>デジタルノイズフィルタを使用していない場合<br>(POEGGn.NFEN = 0 (n = A~D))                         |
|        | GPT からの出力停止信号の検出 (デッドタイムエラー、同時 High 出力、または同時 Low 出力) | t <sub>POEGDE</sub>  | —   | 0.5             | μs | <a href="#">図 2.56</a>                                                                                 |
|        | コンパレータからのエッジ検出信号                                     | t <sub>POEGDC</sub>  | —   | 3 PCLK B + 0.5  | μs | <a href="#">図 2.57</a><br>ACMPHS 用ノイズフィルタを使用しておらず<br>(CMPCTL.CDFS[1:0] = 00b)、ACMPHSによる検出時間を除外する場合の時間。 |
|        | レジスタ設定                                               | t <sub>POEGDS</sub>  | —   | 0.3             | μs | <a href="#">図 2.58</a><br>レジスタへのアクセス時間を含まない。                                                           |
|        | 発振停止検出                                               | t <sub>POEGDOS</sub> | —   | 1.3             | μs | <a href="#">図 2.59</a>                                                                                 |
|        | コンパレータからのレベル検出信号                                     | t <sub>POEGDDC</sub> | —   | 0.5             | μs | <a href="#">図 2.60</a><br>ACMPHS 用ノイズフィルタを使用しておらず<br>(CMPCTL.CDFS[1:0] = 00b)、ACMPHSによる検出時間を除外する場合の時間。 |

表 2.55 I/O ポート、POEG、GPT、AGT、ULPT、ADC のトリガタイミング (3/3)

GPT32 条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されていること。

VCC I/O と VCC2 I/O に GPT 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

AGT 条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されていること。

| 項目               |                                                                  |           | シンボル                     | Min       | Max | 単位          | 測定条件   |  |
|------------------|------------------------------------------------------------------|-----------|--------------------------|-----------|-----|-------------|--------|--|
| GPT              | インプットキャプチャパルス幅 (サイクル)                                            | 単エッジ      | $t_{GTICW}$ (注1)         | 1.5       | —   | $t_{PDcyc}$ | 図 2.61 |  |
|                  |                                                                  | 両エッジ      |                          | 2.5       | —   |             |        |  |
|                  | インプットキャプチャパルス幅 (回数)                                              | 2.70 V 以上 | $t_{GTICW}$ (注1)         | 8.3       | —   | ns          |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | 10.0      | —   |             |        |  |
|                  | GTIOCxY 出力スキューム (x = 0~3、Y = A または B)                            | 中駆動出力     | $t_{GTISK}$              | —         | 4   | ns          | 図 2.62 |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 6   |             |        |  |
|                  |                                                                  | 高駆動出力     |                          | 2.70 V 以上 | 3.5 |             |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 4.5 |             |        |  |
|                  | GTIOCxY 出力スキューム (x = 4~13、Y = A または B)                           | 中駆動出力     | $t_{GTISK}$              | 2.70 V 以上 | —   | ns          |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 4   |             |        |  |
|                  |                                                                  | 高駆動出力     |                          | 2.70 V 以上 | —   |             |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 3.5 |             |        |  |
|                  | GTIOCxY 出力スキューム (x = 0~13、Y = A または B)                           | 中駆動出力     | $t_{GTISK}$              | 2.70 V 以上 | —   | ns          | 図 2.62 |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 6   |             |        |  |
|                  |                                                                  | 高駆動出力     |                          | 2.70 V 以上 | —   |             |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 7   |             |        |  |
|                  | OPS 出力スキューム<br>GTOUUP、GTOULO、<br>GTOVUP、GTOVLO、<br>GTOWUP、GTOWLO | 中駆動出力     | $t_{GTOSK}$              | 2.70 V 以上 | —   | ns          | 図 2.63 |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 5   |             |        |  |
|                  |                                                                  | —         |                          | —         | 6   |             |        |  |
| GPT (PWM 遅延生成回路) | GTIOCxY 出力スキューム (x = 0~3、Y = A または B)                            | 中駆動出力     | $t_{HRSK}$               | 2.70 V 以上 | —   | ns          | 図 2.64 |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 4   |             |        |  |
|                  |                                                                  | 高駆動出力     |                          | 2.70 V 以上 | —   |             |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | —         | 5   |             |        |  |
| AGT              | AGTIO、AGTEE 入力サイクル                                               | 2.70 V 以上 | $t_{ACYC}$ (注2)          | 100       | —   | ns          | 図 2.65 |  |
|                  |                                                                  | 1.62 V 以上 |                          | 100       | —   |             |        |  |
|                  | AGTIO、AGTEE 入力 High レベル幅、<br>Low レベル幅                            | 2.70 V 以上 | $t_{ACKWH}, t_{ACKWL}$   | 40        | —   | ns          |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | 40        | —   |             |        |  |
| ULPT             | AGTIO、AGTO、AGTOA、AGTOB 出力<br>サイクル                                | 2.70 V 以上 | $t_{ACYC2}$              | 62.5      | —   | ns          |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | 62.5      | —   |             |        |  |
|                  | ULPTEE、ULPTEVI 入力サイクル                                            | 2.70 V 以上 | $t_{ULCYC}$ (注3)         | 32        | —   | $\mu s$     | 図 2.66 |  |
|                  |                                                                  | 1.62 V 以上 |                          | 32        | —   |             |        |  |
|                  | ULPTEE、ULPTVI 入力 High レベル幅、<br>Low レベル幅                          | 2.70 V 以上 | $t_{ULCKWH}, t_{ULCKWL}$ | 12        | —   | $\mu s$     |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | 12        | —   |             |        |  |
|                  | ULPTO、ULPTOA、ULPTOB 出力サイクル                                       | 2.70 V 以上 | $t_{ULCYC2}$             | 64        | —   | $\mu s$     |        |  |
|                  |                                                                  | 1.62 V 以上 |                          | 64        | —   |             |        |  |
| ADC              | ADC トリガ入力パルス幅                                                    | 2.70 V 以上 | $t_{TRGW}$               | 1.5       | —   | $t_{ADcyc}$ | 図 2.67 |  |
|                  |                                                                  | 1.62 V 以上 |                          | 3.0       | —   |             |        |  |

注.  $t_{Icyc}$ : ICLK の周期、 $t_{Pcyc}$ : PCLKB の周期、 $t_{PDcyc}$ : GTCLK の周期、 $t_{ULPTLCLK}$ : ULPTLCLK の周期、 $t_{ADcyc}$ : ADCLK の周期

注 1. 「周期」と「回数」については、時間が長い方の特性が適用されます。

注 2. 入力サイクルの制限 :

ソースクロックを切り替え中でない場合 :  $t_{Pcyc} \times 2 < t_{ACYC}$  を満たす必要があります。  
 ソースクロックを切り替え中の場合 :  $t_{Pcyc} \times 6 < t_{ACYC}$  を満たす必要があります。

## 注 3. 入力サイクルの制限 :

ULPTEVI:  $t_{Pcyc} \times 2 < t_{ULCYC}$  を満たす必要があります。

ULPTEE:  $t_{ULPTLCLK} \times 2 < t_{ULCYC}$  を満たす必要があります。



図 2.52 I/O ポート入力タイミング



図 2.53 RTCICn 入力タイミング



図 2.54 POEG 入力トリガタイミング



図 2.55 GTETRGn 端子の入力レベル検出に対応した検出フラグによる POEG の出力禁止時間



注 1. GPT32n.GTST.DTEF (デッドタイムエラーフラグ)、GPT32n.GTST.OABLFF (同時 Low 出力フラグ)、または GPT32n.GTST.OABHF (同時 High 出力フラグ)

図 2.56 GPT からの出力停止信号の検出に対応した POEG の出力禁止時間



図 2.57 コンパレータからのエッジ検出信号に対応した POEG の出力禁止時間



図 2.58 レジスタ設定に対応した POEG の出力禁止時間



図 2.59 発振停止検出に対応した POEG の出力禁止時間



図 2.60 コンパレータからのレベル検出信号に対応した POEG の出力禁止時間



図 2.61 GPT インプットキャプチャタイミング



図 2.62 GPT 出力遅延スキー



図 2.63 OPS の GPT 出力遅延スキー



図 2.64 GPT (PDG) 出力遅延スキューム



図 2.65 AGT 入出力タイミング



図 2.66 ULPT 入出力タイミング



図 2.67 ADC トリガ入力タイミング

### 2.3.8 CAC タイミング

表 2.56 CAC タイミング

| 項目  |               |                                          | シンボル         | Min                                       | Typ | Max | 単位 | 測定条件 |
|-----|---------------|------------------------------------------|--------------|-------------------------------------------|-----|-----|----|------|
| CAC | CACREF 入力パルス幅 | $t_{PBcyc} \leq t_{cac}$ <sup>(注1)</sup> | $t_{CACREF}$ | $4.5 \times t_{cac} + 3 \times t_{PBcyc}$ | —   | —   | ns | —    |
|     |               | $t_{PBcyc} > t_{cac}$ <sup>(注1)</sup>    |              | $5 \times t_{cac} + 6.5 \times t_{PBcyc}$ | —   | —   | ns |      |

注.  $t_{PBcyc}$  : PCLKB の周期

注 1.  $t_{cac}$  : CAC カウントクロックソースの周期

## 2.3.9 SCI タイミング

表 2.57 SCI タイミング (調歩同期式モード)

条件:

PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目            | VCC/VCC2  | シンボル       | Min | Max     | 単位         | 備考     |  |
|---------------|-----------|------------|-----|---------|------------|--------|--|
| 入力クロックサイクル    | 1.62 V 以上 | $t_{Scyc}$ | 4.0 | —       | $t_{Tcyc}$ | 図 2.68 |  |
| 入力クロックパルス幅    | 1.62 V 以上 | $t_{SCKW}$ | 0.4 | 0.6     | $t_{Scyc}$ |        |  |
| 入力クロック立ち上がり時間 | 1.62 V 以上 | $t_{SCKr}$ | —   | 0.1(注1) | $t_{Scyc}$ |        |  |
| 入力クロック立ち下がり時間 | 1.62 V 以上 | $t_{SCKf}$ | —   | 0.1(注1) | $t_{Scyc}$ |        |  |
| 出力クロックサイクル    | 1.62 V 以上 | $t_{Scyc}$ | 6.0 | —       | $t_{Tcyc}$ |        |  |
| 出力クロックパルス幅    | 1.62 V 以上 | $t_{SCKW}$ | 0.4 | 0.6     | $t_{Scyc}$ |        |  |
| 出力クロック立ち上がり時間 | 2.70 V 以上 | $t_{SCKr}$ | —   | 3.3     | ns         |        |  |
|               | 1.62 V 以上 |            | —   | 6.6     |            |        |  |
| 出力クロック立ち下がり時間 | 2.70 V 以上 | $t_{SCKf}$ | —   | 3.3     | ns         |        |  |
|               | 1.62 V 以上 |            | —   | 6.6     |            |        |  |

注.  $t_{Tcyc}$ : TCLK の周期。注 1. 最長 1  $\mu$ s注.  $n = 0 \sim 4, 9$ 

図 2.68 SCK クロック入出力タイミング

表 2.58 SCI タイミング (簡易 SPI) (1/3)

条件 1: VCC/VCC2 = 2.70 V 以上

PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

条件 2: VCC/VCC2 = 1.62 V 以上

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : SCK1\_A, SCK1\_C, SCK3\_A, SCK4\_A, SCK4\_B, SCK4\_C, SCK6\_B

その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目                    |      | 高速/デフォルト | VCC/VCC2  | シンボル                   | Min                                                                                                     | Max         | 単位          | 備考     |
|-----------------------|------|----------|-----------|------------------------|---------------------------------------------------------------------------------------------------------|-------------|-------------|--------|
| SCK クロックサイクル出力        | マスター | —        | 2.70 V 以上 | $t_{SPcyc}$            | 2 ( $TCLK \leq 120 \text{ MHz}$ )<br>4 ( $TCLK > 120 \text{ MHz}$ )                                     | 65536       | $t_{SPcyc}$ | 図 2.69 |
|                       |      |          | 1.62 V 以上 |                        | 2 ( $TCLK \leq 60 \text{ MHz}$ )<br>4 ( $TCLK \leq 120 \text{ MHz}$ )<br>8 ( $TCLK > 120 \text{ MHz}$ ) | 65536       |             |        |
| SCK クロックサイクル入力        | スレーブ | —        | 2.70 V 以上 |                        | 2                                                                                                       | —           | $t_{SPcyc}$ |        |
|                       |      |          | 1.62 V 以上 |                        | 2 ( $TCLK \leq 100 \text{ MHz}$ )<br>4 ( $TCLK > 100 \text{ MHz}$ )                                     | —           |             |        |
| SCK クロック High レベルパルス幅 | マスター | —        | 1.62 V 以上 | $t_{SPCKWH}$           | 0.4                                                                                                     | —           | $t_{SPcyc}$ |        |
|                       | スレーブ | —        |           |                        | —                                                                                                       | —           |             |        |
| SCK クロック Low レベルパルス幅  | マスター | —        | 1.62 V 以上 | $t_{SPCKWL}$           | 0.4                                                                                                     | —           | $t_{SPcyc}$ |        |
|                       | スレーブ | —        |           |                        | —                                                                                                       | —           |             |        |
| SCK クロック立ち上がり/立ち下がり時間 | 出力   | —        | 2.70 V 以上 | $t_{SPCKr}, t_{SPCKf}$ | —                                                                                                       | 3.3         | ns          |        |
|                       |      |          | 1.62 V 以上 |                        | —                                                                                                       | 6.6         |             |        |
|                       | 入力   | —        | 2.70 V 以上 |                        | —                                                                                                       | 0.1<br>(注3) | $t_{SPcyc}$ |        |
|                       |      |          | 1.62 V 以上 |                        | —                                                                                                       | 0.1<br>(注3) |             |        |

表 2.58 SCI タイミング (簡易 SPI) (2/3)

条件 1: VCC/VCC2 = 2.70 V 以上

PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

条件 2: VCC/VCC2 = 1.62 V 以上

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : SCK1\_A, SCK1\_C, SCK3\_A, SCK4\_A, SCK4\_B, SCK4\_C, SCK6\_B

その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目                 |      | 高速/デフォルト  | VCC/VCC2             | シンボル             | Min  | Max     | 単位          | 備考             |
|--------------------|------|-----------|----------------------|------------------|------|---------|-------------|----------------|
| データ入力セットアップ時間      | マスター | 高速(注1)    | 2.70 V 以上            | $t_{SU}$         | -1.5 | —       | ns          | 図 2.70, 図 2.71 |
|                    |      |           | 1.62 V 以上            |                  | -1.5 | —       |             |                |
|                    |      | デフォルト(注2) | 2.70 V 以上            |                  | 2.0  | —       |             |                |
|                    |      |           | 1.62 V 以上            |                  | 2.0  | —       |             |                |
|                    | スレーブ | デフォルト(注2) | 2.70 V 以上            |                  | 2.5  | —       |             |                |
|                    |      |           | 1.62 V 以上            |                  | 4.5  | —       |             |                |
| データ入力ホールド時間        | マスター | 高速(注1)    | 2.70 V 以上            |                  | 7.5  | —       | ns          |                |
|                    |      |           | 1.62 V 以上            |                  | 9.5  | —       |             |                |
|                    |      | デフォルト(注2) | 2.70 V 以上            |                  | 7.5  | —       |             |                |
|                    |      |           | 1.62 V 以上            |                  | 9.5  | —       |             |                |
|                    | スレーブ | デフォルト(注2) | 2.70 V 以上            |                  | 2.5  | —       |             |                |
|                    |      |           | 1.62 V 以上            |                  | 4.5  | —       |             |                |
| データ出力遅延時間          | マスター | 高速(注1)    | 2.70 V 以上            | $t_{OD}$         | —    | 3.0     | ns          |                |
|                    |      |           | 1.62 V 以上            |                  | —    | 4.5     |             |                |
|                    |      | デフォルト(注2) | 2.70 V 以上            |                  | —    | 3.5     |             |                |
|                    |      |           | 1.62 V 以上            |                  | —    | 5.5     |             |                |
|                    | スレーブ | 高速(注1)    | 2.70 V 以上            |                  | —    | 12.5    |             |                |
|                    |      |           | 1.62 V 以上            |                  | —    | 20.5    |             |                |
|                    |      | デフォルト(注2) | 2.70 V 以上            |                  | —    | 18.5    |             |                |
|                    |      |           | 1.62 V 以上            |                  | —    | 26.5    |             |                |
| データ出力ホールド時間        | マスター | 高速(注1)    | 2.70 V 以上            | $t_{OH}$         | -3.0 | —       | ns          |                |
|                    |      |           | 1.62 V 以上            |                  | -4.5 | —       |             |                |
|                    |      | デフォルト(注2) | 2.70 V 以上            |                  | -3.5 | —       |             |                |
|                    |      |           | 1.62 V 以上            |                  | -5.5 | —       |             |                |
|                    | スレーブ | デフォルト(注2) | 2.70 V 以上            |                  | 0.0  | —       |             |                |
|                    |      |           | 1.62 V 以上            |                  | 0.0  | —       |             |                |
| データ立ち上がり／立ち下がり時間   | 出力   | —         | 2.70 V 以上            | $t_{Dr}, t_{Df}$ | —    | 3.3     | ns          |                |
|                    |      | —         | 1.62 V 以上            |                  | —    | 6.6     |             |                |
|                    | 入力   | —         | 2.70 V 以上            |                  | —    | 1       |             |                |
|                    |      | —         | 1.62 V 以上            |                  | —    | 1       |             |                |
|                    |      | —         | 1.62 V 以上            |                  | —    | —       |             |                |
| SS 入力セットアップ時間      | —    | 1.62 V 以上 | $t_{LEAD}$           | 1.0              | —    | —       | $t_{SPcyc}$ | 図 2.72, 図 2.73 |
| SS 入力ホールド時間        | —    | 1.62 V 以上 | $t_{LAG}$            | 1.0              | —    | —       | $t_{SPcyc}$ |                |
| SS 入力立ち上がり／立ち下がり時間 | —    | 1.62 V 以上 | $t_{SSLr}, t_{SSLf}$ | —                | 1    | $\mu s$ | —           | —              |

表 2.58 SCI タイミング (簡易 SPI) (3/3)

条件 1: VCC/VCC2 = 2.70 V 以上

PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

条件 2: VCC/VCC2 = 1.62 V 以上

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : SCK1\_A, SCK1\_C, SCK3\_A, SCK4\_A, SCK4\_B, SCK4\_C, SCK6\_B

その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目         | 高速/デフォルト | VCC/VCC2  | シンボル      | Min | Max                      | 単位 | 備考             |
|------------|----------|-----------|-----------|-----|--------------------------|----|----------------|
| スレーブアクセス時間 | —        | 2.70 V 以上 | $t_{SA}$  | —   | $3 \times t_{Tcyc} + 25$ | ns | 図 2.72, 図 2.73 |
|            |          | 1.62 V 以上 |           | —   | $3 \times t_{Tcyc} + 32$ |    |                |
| スレーブ出力解放時間 | —        | 2.70 V 以上 | $t_{REL}$ | —   | $3 \times t_{Tcyc} + 25$ | ns |                |
|            |          | 1.62 V 以上 |           | —   | $3 \times t_{Tcyc} + 32$ |    |                |

注.  $t_{Tcyc}$ : TCLK の周期。

注 1. 所属グループを示すため、\_A、\_B、\_C などのように端子名の後ろに文字を付加した端子を使用してください。SCI0、SCI1、SCI2、SCI3、および SCI9 は\_A の例に該当し、SCI4 と SCI5 は\_B の例に該当し、SCI6、SCI7、および SCI8 は\_C の例に該当します。

注 2. 所属グループのすべての端子を使用できます。

注 3. 最長 1  $\mu$ s

表 2.59 SCI タイミング (クロック同期式モード) (1/2)

条件 1: VCC/VCC2 = 2.70 V 以上

PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

条件 2: VCC/VCC2 = 1.62 V 以上

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : SCK1\_A, SCK1\_C, SCK3\_A, SCK4\_A, SCK4\_B, SCK4\_C, SCK6\_B

その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目                    | 高速/デフォルト | VCC/VCC2 | シンボル        | Min                                                                          | Max | 単位         | 備考 |
|-----------------------|----------|----------|-------------|------------------------------------------------------------------------------|-----|------------|----|
| SCK クロックサイクル出力        | マスタ      | —        | $t_{Scyc}$  | 2 ( $TCLK \leq 120$ MHz)<br>4 ( $TCLK > 120$ MHz)                            | —   | $t_{Tcyc}$ |    |
|                       |          |          |             | 2 ( $TCLK \leq 60$ MHz)<br>4 ( $TCLK \leq 120$ MHz)<br>8 ( $TCLK > 120$ MHz) | —   |            |    |
| SCK クロックサイクル入力        | スレーブ     | —        |             | 2                                                                            | —   |            |    |
|                       |          |          |             | 2 ( $TCLK \leq 100$ MHz)<br>4 ( $TCLK > 100$ MHz)                            | —   |            |    |
| SCK クロック High レベルパルス幅 | マスタ      | —        | $t_{SCKWH}$ | 0.4                                                                          | 0.6 | $t_{Scyc}$ |    |
|                       | スレーブ     |          |             | 1.62 V 以上                                                                    | —   |            |    |
| SCK クロック Low レベルパルス幅  | マスタ      | —        | $t_{SCKWL}$ | 0.4                                                                          | 0.6 | $t_{Scyc}$ |    |
|                       | スレーブ     |          |             | 1.62 V 以上                                                                    | —   |            |    |

表 2.59 SCI タイミング (クロック同期式モード) (2/2)

条件 1: VCC/VCC2 = 2.70 V 以上

PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

条件 2: VCC/VCC2 = 1.62 V 以上

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：SCK1\_A, SCK1\_C, SCK3\_A, SCK4\_A, SCK4\_B, SCK4\_C, SCK6\_B

その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目                    |      | 高速／デフォルト      | VCC/VCC2  | シンボル                                  | Min | Max         | 単位                | 備考 |
|-----------------------|------|---------------|-----------|---------------------------------------|-----|-------------|-------------------|----|
| SCK クロック立ち上がり／立ち下がり時間 | 出力   | —             | 2.70 V 以上 | t <sub>SCKr</sub> , t <sub>SCKf</sub> | —   | 3.3         | ns                |    |
|                       |      |               | 1.62 V 以上 |                                       | —   | 6.6         |                   |    |
|                       | 入力   | —             | 1.62 V 以上 |                                       | —   | 0.1<br>(注3) | t <sub>Scyc</sub> |    |
| データ入力セットアップ時間         | マスター | 高速(注1)        | 2.70 V 以上 | t <sub>su</sub>                       | 2.6 | —           | ns                |    |
|                       |      |               | 1.62 V 以上 |                                       | 2.6 | —           |                   |    |
|                       |      | デフォルト<br>(注2) | 2.70 V 以上 |                                       | 2.8 | —           |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | 2.8 | —           |                   |    |
|                       | スレーブ | デフォルト<br>(注2) | 2.70 V 以上 |                                       | 3.3 | —           |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | 5.3 | —           |                   |    |
| データ入力ホールド時間           | マスター | 高速(注1)        | 2.70 V 以上 | t <sub>H</sub>                        | 7.5 | —           | ns                |    |
|                       |      |               | 1.62 V 以上 |                                       | 9.5 | —           |                   |    |
|                       |      | デフォルト<br>(注2) | 2.70 V 以上 |                                       | 7.5 | —           |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | 9.5 | —           |                   |    |
|                       | スレーブ | デフォルト<br>(注2) | 2.70 V 以上 |                                       | 3.0 | —           |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | 5.0 | —           |                   |    |
| データ出力遅延時間             | マスター | 高速(注1)        | 2.70 V 以上 | t <sub>OD</sub>                       | —   | 5           | ns                |    |
|                       |      |               | 1.62 V 以上 |                                       | —   | 5           |                   |    |
|                       |      | デフォルト<br>(注2) | 2.70 V 以上 |                                       | —   | 7.3         |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | —   | 7.3         |                   |    |
|                       | スレーブ | 高速(注1)        | 2.70 V 以上 |                                       | —   | 12.5        |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | —   | 20.5        |                   |    |
|                       |      | デフォルト<br>(注2) | 2.70 V 以上 |                                       | —   | 18.5        |                   |    |
|                       |      |               | 1.62 V 以上 |                                       | —   | 26.5        |                   |    |
| データ立ち上がり／立ち下がり時間      | 出力   | —             | 2.70 V 以上 | t <sub>Dr</sub> , t <sub>Df</sub>     | —   | 3.3         | ns                |    |
|                       |      |               | 1.62 V 以上 |                                       | —   | 6.6         |                   |    |
|                       | 入力   | —             | 1.62 V 以上 |                                       | —   | 1           | μs                |    |

注. t<sub>Scyc</sub>: TCLK の周期。

注 1. 所属グループを示すため、\_A、\_B、\_C などのように端子名の後に文字を付加した端子を使用してください。SCI0、SCI1、SCI2、SCI3、および SCI9 は\_A の例に該当し、SCI4 と SCI5 は\_B の例に該当し、SCI6、SCI7、および SCI8 は\_C の例に該当します。

注 2. 所属グループのすべての端子を使用できます。

注 3. 最長 1 μs



図 2.69 SCI 簡易 SPI モードクロックタイミング



図 2.70 SCI 簡易 SPI モードタイミング (マスタ、CPHA = 0)



図 2.71 SCI 簡易 SPI モードタイミング (マスタ、CPHA = 1)



図 2.72 SCI 簡易 SPI モードタイミング (スレーブ、CPHA = 0)



図 2.73 SCI 簡易 SPI モードタイミング (スレーブ、CPHA = 1)

表 2.60 SCI タイミング (簡易 IIC モード)

条件 :

PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

VCC/VCC2: 1.62 V 以上

VCC I/O と VCC2 I/O に SCI 端子が指定されている場合、VCC = VCC2 のときに限って下記の特性が保証されます。

| 項目               |                       | シンボル                             | Min | Max                   | 単位 | 備考 |
|------------------|-----------------------|----------------------------------|-----|-----------------------|----|----|
| 簡易 IIC (標準モード)   | SCL、SDA 入力立ち上がり時間     | t <sub>SR</sub>                  | —   | 1000                  | ns |    |
|                  | SCL、SDA 入力立ち下がり時間     | t <sub>SF</sub>                  | —   | 300                   | ns |    |
|                  | SCL、SDA 入力スパイクパルス除去時間 | t <sub>SP</sub>                  | 0   | 4 × t <sub>Tcyc</sub> | ns |    |
|                  | データ入力セットアップ時間         | t <sub>SDAS</sub>                | 250 | —                     | ns |    |
|                  | データ入力ホールド時間           | t <sub>SDAH</sub>                | 0   | —                     | ns |    |
|                  | SCL、SDA の負荷容量         | C <sub>b</sub> ( <sup>注1</sup> ) | —   | 400                   | pF |    |
| 簡易 IIC (ファストモード) | SCL、SDA 入力立ち上がり時間     | t <sub>SR</sub>                  | —   | 300                   | ns |    |
|                  | SCL、SDA 入力立ち下がり時間     | t <sub>SF</sub>                  | —   | 300                   | ns |    |
|                  | SCL、SDA 入力スパイクパルス除去時間 | t <sub>SP</sub>                  | 0   | 4 × t <sub>Tcyc</sub> | ns |    |
|                  | データ入力セットアップ時間         | t <sub>SDAS</sub>                | 100 | —                     | ns |    |
|                  | データ入力ホールド時間           | t <sub>SDAH</sub>                | 0   | —                     | ns |    |
|                  | SCL、SDA の負荷容量         | C <sub>b</sub> ( <sup>注1</sup> ) | —   | 400                   | pF |    |

注. t<sub>Tcyc</sub>: TCLK の周期。注 1. C<sub>b</sub> はバスラインの容量総計を意味します。



図 2.74 SCI 簡易 IIC モードタイミング

## 2.3.10 SPI タイミング

表 2.61 SPI タイミング (1/6)

条件 :

1. 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：  
RSPCLKA\_B, RSPCLKB\_B。  
その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。
2. 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を附加した端子を使用してください。
3. VCC/VCC2 の条件「3.00 V 以上」に、負荷容量 C = 15 pF が印加されます。

| 項目             |      | 高速／デフォルト  | VCC/VCC2  | シンボル   | Min                                                                                  | Max  | 単位    | 備考     |
|----------------|------|-----------|-----------|--------|--------------------------------------------------------------------------------------|------|-------|--------|
| RSPCK クロックサイクル | マスター | 高速(注1)    | 3.00 V 以上 | tSPcyc | 2                                                                                    | 4096 | tTcyc | 図 2.75 |
|                |      | 高速(注1)    | 2.70 V 以上 |        | 2 (TCLK ≤ 166.6 MHz)<br>4 (TCLK > 166.6 MHz)                                         | 4096 |       |        |
|                |      | 高速(注1)    | 1.62 V 以上 |        | 2 (TCLK ≤ 83.3 MHz)<br>4 (TCLK ≤ 166.6 MHz)<br>8 (TCLK > 166.6 MHz)                  | 4096 |       |        |
|                |      | デフォルト(注2) | 3.00 V 以上 |        | 2 (TCLK ≤ 166.6 MHz)<br>4 (TCLK > 166.6 MHz)                                         | 4096 |       |        |
|                |      | デフォルト(注2) | 2.70 V 以上 |        | 2 (TCLK ≤ 120 MHz)<br>4 (TCLK ≤ 240 MHz)<br>8 (TCLK > 240 MHz)                       | 4096 |       |        |
|                |      | デフォルト(注2) | 1.62 V 以上 |        | 2 (TCLK ≤ 60 MHz)<br>4 (TCLK ≤ 120 MHz)<br>8 (TCLK ≤ 240 MHz)<br>16 (TCLK > 240 MHz) | 4096 |       |        |
|                | スレーブ | 高速(注1)    | 3.00 V 以上 |        | 2 (TCLK ≤ 266 MHz)<br>4 (TCLK > 266 MHz)                                             | —    |       |        |
|                |      | 高速(注1)    | 2.70 V 以上 |        | 2 (TCLK ≤ 166.6 MHz)<br>4 (TCLK > 166.6 MHz)                                         | —    |       |        |
|                |      | 高速(注1)    | 1.62 V 以上 |        | 2 (TCLK ≤ 83.3 MHz)<br>4 (TCLK ≤ 166.6 MHz)<br>8 (TCLK > 166.6 MHz)                  | —    |       |        |
|                |      | デフォルト(注2) | 3.00 V 以上 |        | 2 (TCLK ≤ 166.6 MHz)<br>4 (TCLK > 166.6 MHz)                                         | —    |       |        |
|                |      | デフォルト(注2) | 2.70 V 以上 |        | 2 (TCLK ≤ 120 MHz)<br>4 (TCLK ≤ 240 MHz)<br>8 (TCLK > 240 MHz)                       | —    |       |        |
|                |      | デフォルト(注2) | 1.62 V 以上 |        | 2 (TCLK ≤ 60 MHz)<br>4 (TCLK ≤ 120 MHz)<br>8 (TCLK ≤ 240 MHz)<br>16 (TCLK > 240 MHz) | —    |       |        |

表 2.61 SPI タイミング (2/6)

条件 :

- 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：  
RSPCLKA\_B、RSPCLKB\_B。  
その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。
- 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。
- VCC/VCC2 の条件「3.00 V 以上」に、負荷容量 C = 15 pF が印加されます。

| 項目                      |      | 高速／デフォルト              | VCC/VCC2  | シンボル                                       | Min                                                                     | Max                 | 単位                 | 備考     |
|-------------------------|------|-----------------------|-----------|--------------------------------------------|-------------------------------------------------------------------------|---------------------|--------------------|--------|
| RSPCK クロック High レベルパルス幅 | マスター | —                     | 3.00 V 以上 | t <sub>SPCKWH</sub>                        | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 1 | —                   | ns                 | 図 2.75 |
|                         |      | —                     | 2.70 V 以上 |                                            | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 2 | —                   |                    |        |
|                         |      | —                     | 1.62 V 以上 |                                            | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 3 | —                   |                    |        |
|                         | スレーブ | —                     | 1.62 V 以上 |                                            | 0.4                                                                     | —                   | t <sub>SPcyc</sub> |        |
| RSPCK クロック Low レベルパルス幅  | マスター | —                     | 3.00 V 以上 | t <sub>SPCKWL</sub>                        | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 1 | —                   | ns                 | 図 2.75 |
|                         |      | —                     | 2.70 V 以上 |                                            | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 2 | —                   |                    |        |
|                         |      | —                     | 1.62 V 以上 |                                            | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 3 | —                   |                    |        |
|                         | スレーブ | —                     | 1.62 V 以上 |                                            | 0.4                                                                     | —                   | t <sub>SPcyc</sub> |        |
| RSPCK クロック立ち上がり／立ち下がり時間 | 出力   | 高速 <sup>(注1)</sup>    | 3.00 V 以上 | t <sub>SPCKr</sub> ,<br>t <sub>SPCKf</sub> | —                                                                       | 0.80                | ns                 | 図 2.75 |
|                         |      | 高速 <sup>(注1)</sup>    | 2.70 V 以上 |                                            | —                                                                       | 1.40                |                    |        |
|                         |      | 高速 <sup>(注1)</sup>    | 1.62 V 以上 |                                            | —                                                                       | 2.50                |                    |        |
|                         |      | デフォルト <sup>(注2)</sup> | 3.00 V 以上 |                                            | —                                                                       | 1.66                |                    |        |
|                         |      | デフォルト <sup>(注2)</sup> | 2.70 V 以上 |                                            | —                                                                       | 3.30                |                    |        |
|                         |      | デフォルト <sup>(注2)</sup> | 1.62 V 以上 |                                            | —                                                                       | 6.60                |                    |        |
|                         | 入力   | —                     | 3.00 V 以上 |                                            | —                                                                       | 0.1 <sup>(注3)</sup> | μs                 | 図 2.75 |
|                         |      | —                     | 2.70 V 以上 |                                            | —                                                                       | 0.1 <sup>(注3)</sup> |                    |        |
|                         |      | —                     | 1.62 V 以上 |                                            | —                                                                       | 0.1 <sup>(注3)</sup> |                    |        |

表 2.61 SPI タイミング (3/6)

条件 :

1. 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：  
RSPCLKA\_B、RSPCLKB\_B。  
その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。
2. 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。
3. VCC/VCC2 の条件「3.00 V 以上」に、負荷容量 C = 15 pF が印加されます。

| 項目            |      | 高速／デフォルト  | VCC/VCC2  | シンボル            | Min  | Max | 単位 | 備考             |
|---------------|------|-----------|-----------|-----------------|------|-----|----|----------------|
| データ入力セットアップ時間 | マスター | —         | 3.00 V 以上 | t <sub>SU</sub> | -2.5 | —   | ns | 図 2.76, 図 2.77 |
|               |      | —         | 2.70 V 以上 |                 | 0.0  | —   |    |                |
|               |      | —         | 1.62 V 以上 |                 | 0.0  | —   |    |                |
|               | スレーブ | 高速(注1)    | 3.00 V 以上 |                 | 1.5  | —   |    |                |
|               |      | 高速(注1)    | 2.70 V 以上 |                 | 1.5  | —   |    |                |
|               |      | 高速(注1)    | 1.62 V 以上 |                 | 1.5  | —   |    |                |
|               |      | デフォルト(注2) | 3.00 V 以上 |                 | 2.5  | —   |    |                |
|               |      | デフォルト(注2) | 2.70 V 以上 |                 | 2.5  | —   |    |                |
|               |      | デフォルト(注2) | 1.62 V 以上 |                 | 2.5  | —   |    |                |
| データ入力ホールド時間   | マスター | —         | 3.00 V 以上 | t <sub>H</sub>  | 7.5  | —   | ns |                |
|               |      | —         | 2.70 V 以上 |                 | 7.5  | —   |    |                |
|               |      | —         | 1.62 V 以上 |                 | 9.5  | —   |    |                |
|               | スレーブ | 高速(注1)    | 3.00 V 以上 |                 | 1.5  | —   |    |                |
|               |      | 高速(注1)    | 2.70 V 以上 |                 | 1.5  | —   |    |                |
|               |      | 高速(注1)    | 1.62 V 以上 |                 | 1.5  | —   |    |                |
|               |      | デフォルト(注2) | 3.00 V 以上 |                 | 2.5  | —   |    |                |
|               |      | デフォルト(注2) | 2.70 V 以上 |                 | 2.5  | —   |    |                |
|               |      | デフォルト(注2) | 1.62 V 以上 |                 | 5.5  | —   |    |                |

表 2.61 SPI タイミング (4/6)

条件 :

- 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：  
RSPCLKA\_B、RSPCLKB\_B。  
その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。
- 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。
- VCC/VCC2 の条件「3.00 V 以上」に、負荷容量 C = 15 pF が印加されます。

| 項目                   | 高速／デフォルト | VCC/VCC2  | シンボル         | Min                                         | Max                       | 単位         | 備考             |  |
|----------------------|----------|-----------|--------------|---------------------------------------------|---------------------------|------------|----------------|--|
| SSL セットアップ時間         | マスター     | —         | $t_{LEAD}$   | $1 \times t_{SPcyc} - 10$                   | $8 \times t_{SPcyc} + 10$ | ns         | 図 2.76, 図 2.77 |  |
|                      |          | 2.70 V 以上 |              | $1 \times t_{SPcyc} - 10$                   | $8 \times t_{SPcyc} + 10$ |            |                |  |
|                      |          | 1.62 V 以上 |              | $1 \times t_{SPcyc} - 10$                   | $8 \times t_{SPcyc} + 10$ |            |                |  |
|                      | スレーブ     | 3.00 V 以上 |              | 5.0                                         | —                         | $t_{Tcyc}$ |                |  |
|                      |          | 2.70 V 以上 |              | 5.0                                         | —                         |            |                |  |
|                      |          | 1.62 V 以上 |              | 5.0                                         | —                         |            |                |  |
| SSL ホールド時間           | マスター     | 3.00 V 以上 | $t_{LAG}$    | $1 \times t_{SPcyc} - 10$                   | $8 \times t_{SPcyc} + 10$ | ns         |                |  |
|                      |          | 2.70 V 以上 |              | $1 \times t_{SPcyc} - 10$                   | $8 \times t_{SPcyc} + 10$ |            |                |  |
|                      |          | 1.62 V 以上 |              | $1 \times t_{SPcyc} - 10$                   | $8 \times t_{SPcyc} + 10$ |            |                |  |
|                      | スレーブ     | 3.00 V 以上 |              | 5.0                                         | —                         | $t_{Tcyc}$ |                |  |
|                      |          | 2.70 V 以上 |              | 5.0                                         | —                         |            |                |  |
|                      |          | 1.62 V 以上 |              | 5.0                                         | —                         |            |                |  |
| TI SSP SS 入力セットアップ時間 | スレーブ     | 3.00 V 以上 | $t_{TISS}$   | 2.5                                         | —                         | ns         | 図 2.81         |  |
|                      |          | 2.70 V 以上 |              | 2.5                                         | —                         |            |                |  |
|                      |          | 1.62 V 以上 |              | 2.5                                         | —                         |            |                |  |
| TI SSP SS 入力ホールド時間   | スレーブ     | 3.00 V 以上 | $t_{TISH}$   | 2.5                                         | —                         | ns         |                |  |
|                      |          | 2.70 V 以上 |              | 2.5                                         | —                         |            |                |  |
|                      |          | 1.62 V 以上 |              | 5.5                                         | —                         |            |                |  |
| TI SSP 次アクセス時間       | スレーブ     | 3.00 V 以上 | $t_{TIND}$   | $2 \times t_{Tcyc} + SLNDL \times t_{Tcyc}$ | —                         | ns         |                |  |
|                      |          | 2.70 V 以上 |              | $2 \times t_{Tcyc} + SLNDL \times t_{Tcyc}$ | —                         |            |                |  |
|                      |          | 1.62 V 以上 |              | $2 \times t_{Tcyc} + SLNDL \times t_{Tcyc}$ | —                         |            |                |  |
| TI SSP マスター SS 出力遅延  | マスター     | 3.00 V 以上 | $t_{TISSOD}$ | —                                           | 4.0                       | ns         | 図 2.78         |  |
|                      |          | 2.70 V 以上 |              | —                                           | 8.0                       |            |                |  |
|                      |          | 1.62 V 以上 |              | —                                           | 8.0                       |            |                |  |

表 2.61 SPI タイミング (5/6)

条件 :

- 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：  
RSPCLKA\_B、RSPCLKB\_B。  
その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。
- 所属グループを示すため、"\_A"や"\_B"などのように端子名の後に文字を付加した端子を使用してください。
- VCC/VCC2 の条件「3.00 V 以上」に、負荷容量 C = 15 pF が印加されます。

| 項目          |      | 高速／デフォルト  | VCC/VCC2  | シンボル      | Min  | Max  | 単位 | 備考             |
|-------------|------|-----------|-----------|-----------|------|------|----|----------------|
| データ出力遅延時間   | マスター | —         | 3.00 V 以上 | $t_{OD1}$ | —    | 2.0  | ns | 図 2.76, 図 2.77 |
|             |      | —         | 2.70 V 以上 |           | —    | 3.0  |    |                |
|             |      | —         | 1.62 V 以上 |           | —    | 6.0  |    |                |
|             |      | 高速(注1)    | 3.00 V 以上 |           | —    | 1.5  |    |                |
|             |      | 高速(注1)    | 2.70 V 以上 | $t_{OD2}$ | —    | 2.5  |    |                |
|             |      | 高速(注1)    | 1.62 V 以上 |           | —    | 4.5  |    |                |
|             |      | デフォルト(注2) | 3.00 V 以上 |           | —    | 2.5  |    |                |
|             |      | デフォルト(注2) | 2.70 V 以上 |           | —    | 2.5  |    |                |
|             |      | デフォルト(注2) | 1.62 V 以上 |           | —    | 4.5  |    |                |
|             | スレーブ | —         | 3.00 V 以上 | $t_{OD}$  | —    | 10.0 |    |                |
|             |      | —         | 2.70 V 以上 |           | —    | 13.5 |    |                |
|             |      | —         | 1.62 V 以上 |           | —    | 21.5 |    |                |
| データ出力ホールド時間 | マスター | 高速(注1)    | 3.00 V 以上 | $t_{OH}$  | -1.5 | —    | ns |                |
|             |      | 高速(注1)    | 2.70 V 以上 |           | -2.5 | —    |    |                |
|             |      | 高速(注1)    | 1.62 V 以上 |           | -4.5 | —    |    |                |
|             |      | デフォルト(注2) | 3.00 V 以上 |           | -2.5 | —    |    |                |
|             |      | デフォルト(注2) | 2.70 V 以上 |           | -2.5 | —    |    |                |
|             |      | デフォルト(注2) | 1.62 V 以上 |           | -4.5 | —    |    |                |
|             | スレーブ | —         | 3.00 V 以上 |           | 0.0  | —    |    |                |
|             |      | —         | 2.70 V 以上 |           | 0.0  | —    |    |                |
|             |      | —         | 1.62 V 以上 |           | 0.0  | —    |    |                |

表 2.61 SPI タイミング (6/6)

条件 :

- 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：  
RSPCLKA\_B、RSPCLKB\_B。  
その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。
- 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。
- VCC/VCC2 の条件「3.00 V 以上」に、負荷容量 C = 15 pF が印加されます。

| 項目                      | 高速／デフォルト | VCC/VCC2  | シンボル                                     | Min                                        | Max                                            | 単位 | 備考             |
|-------------------------|----------|-----------|------------------------------------------|--------------------------------------------|------------------------------------------------|----|----------------|
| 連続送信遅延時間                | マスター     | —         | t <sub>TD</sub>                          | t <sub>SPcyc</sub> + 2 × t <sub>Tcyc</sub> | 8 × t <sub>SPcyc</sub> + 2 × t <sub>Tcyc</sub> | ns | 図 2.76, 図 2.77 |
|                         |          | 2.70 V 以上 |                                          | t <sub>SPcyc</sub> + 2 × t <sub>Tcyc</sub> | 8 × t <sub>SPcyc</sub> + 2 × t <sub>Tcyc</sub> |    |                |
|                         |          | 1.62 V 以上 |                                          | t <sub>SPcyc</sub> + 2 × t <sub>Tcyc</sub> | 8 × t <sub>SPcyc</sub> + 2 × t <sub>Tcyc</sub> |    |                |
|                         | スレーブ     | 3.00 V 以上 |                                          | t <sub>Tcyc</sub>                          | —                                              | ns |                |
|                         |          | 2.70 V 以上 |                                          | t <sub>Tcyc</sub>                          | —                                              |    |                |
|                         |          | 1.62 V 以上 |                                          | t <sub>Tcyc</sub>                          | —                                              |    |                |
| MOSI、MISO 立ち上がり／立ち下がり時間 | 出力       | 3.00 V 以上 | t <sub>Dr</sub> 、t <sub>Df</sub>         | —                                          | 1.66                                           | ns | 図 2.76, 図 2.77 |
|                         |          | 2.70 V 以上 |                                          | —                                          | 3.30                                           |    |                |
|                         |          | 1.62 V 以上 |                                          | —                                          | 6.60                                           |    |                |
|                         | 入力       | 3.00 V 以上 |                                          | —                                          | 1.0                                            | μs |                |
|                         |          | 2.70 V 以上 |                                          | —                                          | 1.0                                            |    |                |
|                         |          | 1.62 V 以上 |                                          | —                                          | 1.0                                            |    |                |
| SSL 立ち上がり／立ち下がり時間       | 出力       | 3.00 V 以上 | t <sub>SSLr</sub> 、<br>t <sub>SSLf</sub> | —                                          | 1.66                                           | ns | 図 2.79, 図 2.80 |
|                         |          | 2.70 V 以上 |                                          | —                                          | 3.30                                           |    |                |
|                         |          | 1.62 V 以上 |                                          | —                                          | 6.60                                           |    |                |
|                         | 入力       | 3.00 V 以上 |                                          | —                                          | 1.0                                            | μs |                |
|                         |          | 2.70 V 以上 |                                          | —                                          | 1.0                                            |    |                |
|                         |          | 1.62 V 以上 |                                          | —                                          | 1.0                                            |    |                |
| スレーブアクセス時間              | スレーブ     | 3.00 V 以上 | t <sub>SA</sub>                          | —                                          | 20.0                                           | ns | 図 2.79, 図 2.80 |
|                         |          | 2.70 V 以上 |                                          | —                                          | 20.0                                           |    |                |
|                         |          | 1.62 V 以上 |                                          | —                                          | 25.0                                           |    |                |
| スレーブ出力解放時間              | スレーブ     | 3.00 V 以上 | t <sub>REL</sub>                         | —                                          | 20.0                                           | ns | 図 2.79, 図 2.80 |
|                         |          | 2.70 V 以上 |                                          | —                                          | 20.0                                           |    |                |
|                         |          | 1.62 V 以上 |                                          | —                                          | 25.0                                           |    |                |

- 注 1. 所属グループを示すため、\_A や\_B などのように端子名の後ろに文字を付加した端子を使用してください。SPI0 と SPI1 は\_B の例です。
- 注 2. 所属グループのすべての端子を使用できます。
- 注 3. 最長 1 μs



図 2.75 SPI クロックタイミング



図 2.76 CPHA = 0 の場合におけるモトローラ SPI マスターの SPI タイミング



図 2.77 CPHA = 1 の場合におけるモトローラ SPI マスターの SPI タイミング



図 2.78 SPI タイミング (TI SSP マスター)



図 2.79 CPHA = 0 の場合におけるモトローラ SPI スレーブの SPI タイミング



図 2.80 CPHA = 1 の場合におけるモトローラ SPI スレーブの SPI タイミング



図 2.81 フレーム間の遅延がある送信における TI SSP スレーブの SPI タイミング



図 2.82 フレーム間の遅延がない送信における TI SSP スレーブの SPI タイミング

## 2.3.11 OSPI タイミング

表 2.62 OSPI タイミング (1/6)

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています：OM\_n\_SCLK、OM\_n\_SCLKN、OM\_n\_SI07-0、OM\_n\_DQS。

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています：OM\_n\_CS0、OM\_n\_CS1。

負荷容量 C = 15 pF

| 項目               |                      | シンボル                | VCC/VCC2      | VDD           | Min   | Max   | 単位   | 備考     |  |  |  |  |
|------------------|----------------------|---------------------|---------------|---------------|-------|-------|------|--------|--|--|--|--|
| サイクルタイム          | OM_DQS 端子なしの SDR     | t <sub>PERIOD</sub> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 16.67 | —     | ns   | 図 2.83 |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 |       |       |      |        |  |  |  |  |
|                  |                      |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | 20.00 | —     |      |        |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 |       |       |      |        |  |  |  |  |
|                  | OM_DQS 端子ありの SDR/DDR | t <sub>PERIOD</sub> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 6.00  | —     | ns   |        |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 | 7.50  | —     |      |        |  |  |  |  |
|                  |                      |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 |       |       |      |        |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 |       |       |      |        |  |  |  |  |
| クロック出力スルーレート     |                      | t <sub>SRck</sub>   | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0.94  | —     | V/ns | 図 2.83 |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 | 0.75  | —     |      |        |  |  |  |  |
|                  |                      |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 |       |       |      |        |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 |       |       |      |        |  |  |  |  |
| クロックデューティーサイクル歪み |                      | t <sub>CKDCD</sub>  | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0     | 0.3   | ns   | 図 2.83 |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 | 0     | 0.375 |      |        |  |  |  |  |
|                  |                      |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 |       |       |      |        |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 |       |       |      |        |  |  |  |  |
| クロック最小パルス幅       |                      | t <sub>CKMPW</sub>  | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 2.7   | —     | ns   | 図 2.83 |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 | 3.375 | —     |      |        |  |  |  |  |
|                  |                      |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 |       |       |      |        |  |  |  |  |
|                  |                      |                     |               | VSCR_2、電圧範囲 2 |       |       |      |        |  |  |  |  |

表 2.62 OSPI タイミング (2/6)

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : OM\_n\_SCLK、OM\_n\_SCLKN、OM\_n\_SIO7-0、OM\_n\_DQS。

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : OM\_n\_CS0、OM\_n\_CS1。

負荷容量 C = 15 pF

| 項目                                                 | シンボル                 | VCC/VCC2          | VDD               | Min               | Max        | 単位   | 備考     |  |  |  |
|----------------------------------------------------|----------------------|-------------------|-------------------|-------------------|------------|------|--------|--|--|--|
| 差動クロック交差電圧                                         | V <sub>ox</sub> (AC) | 2.70 V 以上         | VSCR_1、<br>電圧範囲 1 | 0.2 × VCC2        | 0.6 × VCC2 | V    | 図 2.83 |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 |                   |            |      |        |  |  |  |
|                                                    |                      | 1.62 V～<br>2.00 V | VSCR_1、<br>電圧範囲 1 | 0                 | 0.24       |      |        |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 |                   |            |      |        |  |  |  |
|                                                    |                      | DS デューティーサイクル歪み   | 2.70 V 以上         | VSCR_1、<br>電圧範囲 1 | 0          | 0.24 |        |  |  |  |
| DS 最小パルス幅                                          | t <sub>DSDPW</sub>   |                   | VSCR_2、<br>電圧範囲 2 | 0                 | 0.3        | ns   | 図 2.83 |  |  |  |
|                                                    |                      |                   | 1.62 V～<br>2.00 V | VSCR_1、<br>電圧範囲 1 | 2.46       | —    |        |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 | 3.075             | —          |      |        |  |  |  |
|                                                    |                      |                   | 1.62 V～<br>2.00 V | VSCR_1、<br>電圧範囲 1 |            |      |        |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 |                   |            |      |        |  |  |  |
| データ入出力スルーレート                                       | t <sub>SR</sub>      | 2.70 V 以上         | VSCR_1、<br>電圧範囲 1 | 1.72              | —          | ns   | 図 2.83 |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 | 3.075             | —          |      |        |  |  |  |
|                                                    |                      | 1.62 V～<br>2.00 V | VSCR_1、<br>電圧範囲 1 | 0.75              | —          |      |        |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 | 0.75              | —          |      |        |  |  |  |
|                                                    |                      |                   | VSCR_1、<br>電圧範囲 1 |                   |            |      |        |  |  |  |
| データ入力セットアップ時間<br>(OM_SCLK/<br>OM_SCLKN に<br>対して)   | t <sub>SU</sub>      | 2.70 V 以上         | VSCR_1、<br>電圧範囲 1 | 8.17              | —          | ns   | 図 2.84 |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 | 13.0              | —          |      |        |  |  |  |
|                                                    |                      | 1.62 V～<br>2.00 V | VSCR_1、<br>電圧範囲 1 |                   |            |      |        |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 |                   |            |      |        |  |  |  |
| データ入力ホー<br>ルド時間<br>(OM_SCLK/<br>OM_SCLKN に<br>対して) | t <sub>H</sub>       | 2.70 V 以上         | VSCR_1、<br>電圧範囲 1 | 0.5               | —          | ns   | 図 2.84 |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 | 0.5               | —          |      |        |  |  |  |
|                                                    |                      | 1.62 V～<br>2.00 V | VSCR_1、<br>電圧範囲 1 |                   |            |      |        |  |  |  |
|                                                    |                      |                   | VSCR_2、<br>電圧範囲 2 |                   |            |      |        |  |  |  |

表 2.62 OSPI タイミング (3/6)

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : OM\_n\_SCLK、OM\_n\_SCLKN、OM\_n\_SIO7-0、OM\_n\_DQS。

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : OM\_n\_CS0、OM\_n\_CS1。

負荷容量 C = 15 pF

| 項目                             |                     | シンボル                            | VCC/VCC2      | VDD           | Min   | Max | 単位 | 備考                             |  |  |
|--------------------------------|---------------------|---------------------------------|---------------|---------------|-------|-----|----|--------------------------------|--|--|
| データ出力有効時間                      | OM_DQS なしの SDR      | t <sub>OV</sub> <sup>(注2)</sup> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | —     | 5.4 | ns | <a href="#">図 2.84</a>         |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 |       |     |    |                                |  |  |
|                                |                     | t <sub>OH</sub>                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —     | 6.9 |    |                                |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 |       |     |    |                                |  |  |
|                                | データ出力ホールド時間         | t <sub>BOFF</sub>               | 2.70 V 以上     | VSCR_1、電圧範囲 1 | -5.4  | —   |    |                                |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 |       |     |    |                                |  |  |
|                                |                     | t <sub>U</sub>                  | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | -6.9  | —   |    |                                |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 |       |     |    |                                |  |  |
| データ入力セットアップ時間<br>(OM_DQS に対して) | OM_DQS/DDR 端子付き SDR | t <sub>SU</sub>                 | 2.70 V 以上     | VSCR_1、電圧範囲 1 | -0.58 | —   | ns | <a href="#">図 2.85, 図 2.86</a> |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 | -0.7  | —   |    |                                |  |  |
|                                |                     |                                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —     | —   |    |                                |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 |       |     |    |                                |  |  |
| データ入力ホールド時間<br>(OM_DQS に対して)   |                     | t <sub>H</sub>                  | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 1.88  | —   | ns |                                |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 | 2.375 | —   |    |                                |  |  |
|                                |                     |                                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 |       |     |    |                                |  |  |
|                                |                     |                                 |               | VSCR_2、電圧範囲 2 |       |     |    |                                |  |  |

表 2.62 OSPI タイミング (4/6)

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : OM\_n\_SCLK、OM\_n\_SCLKN、OM\_n\_SIO7-0、OM\_n\_DQS。

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : OM\_n\_CS0、OM\_n\_CS1。

負荷容量 C = 15 pF

| 項目            |                     | シンボル            | VCC/VCC2      | VDD           | Min | Max                  | 単位 | 備考             |  |
|---------------|---------------------|-----------------|---------------|---------------|-----|----------------------|----|----------------|--|
| データ出力有効時間     | OM_DQS/DDR 端子付き SDR | $t_{OV}^{(注2)}$ | 2.70 V 以上     | VSCR_1、電圧範囲 1 | —   | $t_{PERIOD}/4 + 0.5$ | ns | 図 2.85, 図 2.86 |  |
|               |                     |                 |               | VSCR_2、電圧範囲 2 | —   | $t_{PERIOD}/4 + 0.6$ |    |                |  |
|               |                     |                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —                    | ns |                |  |
|               |                     |                 |               | VSCR_2、電圧範囲 2 | —   | —                    |    |                |  |
| データ出力ホールド時間   |                     | $t_{OH}$        | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0.7 | —                    | ns |                |  |
|               |                     |                 |               | VSCR_2、電圧範囲 2 | 0.9 | —                    |    |                |  |
|               |                     |                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —                    |    |                |  |
|               |                     |                 |               | VSCR_2、電圧範囲 2 | —   | —                    |    |                |  |
| データ出力バッファオフ時間 |                     | $t_{BOFF}$      | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0.7 | —                    | ns |                |  |
|               |                     |                 |               | VSCR_2、電圧範囲 2 | 0.9 | —                    |    |                |  |
|               |                     |                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —                    |    |                |  |
|               |                     |                 |               | VSCR_2、電圧範囲 2 | —   | —                    |    |                |  |

表 2.62 OSPI タイミング (5/6)

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : OM\_n\_SCLK、OM\_n\_SCLKN、OM\_n\_SIO7-0、OM\_n\_DQS。

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : OM\_n\_CS0、OM\_n\_CS1。

負荷容量 C = 15 pF

| 項目                | シンボル            | VCC/VCC2      | VDD           | Min | Max | 単位 | 備考                   |
|-------------------|-----------------|---------------|---------------|-----|-----|----|----------------------|
| クロック Low～CS Low   | tCKLCSL         | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 4.8 | —   | ns | 図 2.84、図 2.85、図 2.86 |
|                   |                 |               | VSCR_2、電圧範囲 2 | 6   | —   |    |                      |
|                   |                 | 1.65 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —   |    |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | —   | —   |    |                      |
| CS Low～クロック High  | tCSLCKH<br>(注3) | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 4.8 | —   | ns |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | 6   | —   |    |                      |
|                   |                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —   |    |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | —   | —   |    |                      |
| CS Low～CS High    | tCKLCSH         | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 4.8 | —   | ns |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | 6   | —   |    |                      |
|                   |                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —   |    |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | —   | —   |    |                      |
| CS High～クロック High | tCSHCKH         | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 4.8 | —   | ns |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | 6   | —   |    |                      |
|                   |                 | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —   | —   |    |                      |
|                   |                 |               | VSCR_2、電圧範囲 2 | —   | —   |    |                      |

表 2.62 OSPI タイミング (6/6)

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています : OM\_n\_SCLK、OM\_n\_SCLKN、OM\_n\_SIO7-0、OM\_n\_DQS。

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : OM\_n\_CS0、OM\_n\_CS1。

負荷容量 C = 15 pF

| 項目                                    | シンボル                | VCC/VCC2      | VDD           | Min                       | Max                 | 単位 | 備考     |
|---------------------------------------|---------------------|---------------|---------------|---------------------------|---------------------|----|--------|
| DS Low 出力～CS High                     | t <sub>CSHCKH</sub> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0.8 × t <sub>PERIOD</sub> | —                   | ns | 図 2.87 |
|                                       |                     |               | VSCR_2、電圧範囲 2 | 0.8 × t <sub>PERIOD</sub> | —                   |    |        |
|                                       |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —                         | —                   |    |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | —                         | —                   |    |        |
| CS High～DS トライステート                    | t <sub>CSHDST</sub> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | —                         | t <sub>PERIOD</sub> | ns |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | —                         | t <sub>PERIOD</sub> |    |        |
|                                       |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —                         | —                   |    |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | —                         | —                   |    |        |
| CS Low～DS Low 入力 <sup>(注1)</sup> (注3) | t <sub>CSLDSL</sub> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0                         | 12.5                | ns |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | 0                         | 20                  |    |        |
|                                       |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | 0                         | 12.5                |    |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | —                         | —                   |    |        |
| DS トライステート～CS Low                     | t <sub>DSTCSL</sub> | 2.70 V 以上     | VSCR_1、電圧範囲 1 | 0                         | —                   | ns |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | 0                         | —                   |    |        |
|                                       |                     | 1.62 V～2.00 V | VSCR_1、電圧範囲 1 | —                         | —                   |    |        |
|                                       |                     |               | VSCR_2、電圧範囲 2 | —                         | —                   |    |        |

注. n = 0, 1

注 1. OM\_DQS 端子に接続された外部プルダウンで JESD251 プロファイル 1.0 メモリを使用する場合はこの制限に従う必要はありません。

注 2. 条件 : COMCFG.OEASTEX = 1

注 3. 条件 : LIOCFGCSx.CASTEX = 1



図 2.83 OSPI クロック/DS タイミング



図 2.84 SDR 送受信タイミング (1S-1S-1S, 1S-2S-2S, 2S-2S-2S, 1S-4S-4S, 4S-4S-4S)



図 2.85 DDR 送受信タイミング (4S-4D-4D、8D-8D-8D)



図 2.86 DDR 送受信タイミング (HyperRAM 書き込み)



図 2.87 DS～CS 信号タイミング

## 2.3.12 IIC タイミング

表 2.63 IIC タイミング (1) (1/2)

条件 :

- 以下の端子の PmnPFS レジスタのポート駆動能力ビットにおいて、VCC が 2.70 V 以上の時は中駆動出力が選択され、1.62~1.95 V の時は高駆動出力が選択されます。SDA0\_B, SCL0\_B, SDA1\_B, SCL1\_B, SDA2\_B, SCL2\_B
- 以下の端子の設定は必要ありません : SCL0\_A, SDA0\_A, SCL1\_A, SDA1\_A, SCL2\_A, SDA2\_A。
- 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。

IIC インタフェースについては、電気的特性の AC タイミングを各グループで測定しています。

| 項目                                         | シンボル                                | VCC               | Min         | Max                                                       | 単位                          | 測定条件   |
|--------------------------------------------|-------------------------------------|-------------------|-------------|-----------------------------------------------------------|-----------------------------|--------|
| IIC<br>(標準モード、<br>SMBus)<br>ICFER.FMPE = 0 | SCL 入力サイクル時間                        | t <sub>SCL</sub>  | 2.70 V 以上   | 6 (12) × t <sub>IICcyc</sub> + 1300                       | —                           | 図 2.88 |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | SCL 入力 High レベルパルス幅                 | t <sub>SCLH</sub> | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 300                         | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | SCL 入力 Low レベルパルス幅                  | t <sub>SCLL</sub> | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 300                         | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | SCL、SDA 立ち上がり時間                     | t <sub>Sr</sub>   | 2.70 V 以上   | —                                                         | 1000                        |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | SCL、SDA 立ち下がり時間                     | t <sub>Sf</sub>   | 2.70 V 以上   | —                                                         | 300                         |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | SCL、SDA 入力スパイクパルス除去時間               | t <sub>SP</sub>   | 2.70 V 以上   | 0                                                         | 1 (4) × t <sub>IICcyc</sub> |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | ウェイクアップ機能が無効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>  | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 300                         | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | ウェイクアップ機能が有効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>  | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 4 × t <sub>Pcyc</sub> + 300 | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | ウェイクアップ機能が無効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub> | 2.70 V 以上   | t <sub>IICcyc</sub> + 300                                 | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | ウェイクアップ機能が有効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub> | 2.70 V 以上   | 1 (5) × t <sub>IICcyc</sub> + t <sub>Pcyc</sub> + 300     | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | リスタートコンディション入力セットアップ時間              | t <sub>STAS</sub> | 2.70 V 以上   | 1000                                                      | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | ストップコンディション入力セットアップ時間               | t <sub>STOS</sub> | 2.70 V 以上   | 1000                                                      | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | データ入力セットアップ時間                       | t <sub>SDAS</sub> | 2.70 V 以上   | t <sub>IICcyc</sub> + 50                                  | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | データ入力ホールド時間                         | t <sub>SDAH</sub> | 2.70 V 以上   | 0                                                         | —                           |        |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |
|                                            | SCL、SDA の負荷容量                       | C <sub>b</sub>    | 2.70 V 以上   | —                                                         | 400                         | pF     |
|                                            |                                     |                   | 1.62~1.95 V |                                                           | —                           |        |

表 2.63 IIC タイミング (1) (2/2)

条件 :

- 以下の端子の PmnPFS レジスタのポート駆動能力ビットにおいて、VCC が 2.70 V 以上の時は中駆動出力が選択され、1.62~1.95 V の時は高駆動出力が選択されます。SDA0\_B, SCL0\_B, SDA1\_B, SCL1\_B, SDA2\_B, SCL2\_B
- 以下の端子の設定は必要ありません : SCL0\_A, SDA0\_A, SCL1\_A, SDA1\_A, SCL2\_A, SDA2\_A。
- 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。

IIC インタフェースについては、電気的特性の AC タイミングを各グループで測定しています。

| 項目                                 |                                     | シンボル              | VCC         | Min                                                       | Max                         | 単位 | 測定条件   |  |
|------------------------------------|-------------------------------------|-------------------|-------------|-----------------------------------------------------------|-----------------------------|----|--------|--|
| IIC<br>(ファストモード)<br>ICFER.FMPE = 0 | SCL 入力サイクル時間                        | t <sub>SCL</sub>  | 2.70 V 以上   | 6 (12) × t <sub>IICcyc</sub> + 600                        | —                           | ns | 図 2.88 |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | SCL 入力 High レベルパルス幅                 | t <sub>SCLH</sub> | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 300                         | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | SCL 入力 Low レベルパルス幅                  | t <sub>SCLL</sub> | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 300                         | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | SCL、SDA 立ち上がり時間                     | t <sub>sr</sub>   | 2.70 V 以上   | 20                                                        | 300                         | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | SCL、SDA 立ち下がり時間                     | t <sub>sf</sub>   | 2.70 V 以上   | 20 × (外付けプルアップ電圧 / 5.5 V) (注1)                            | 300                         | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | SCL、SDA 入力スパイクパルス除去時間               | t <sub>SP</sub>   | 2.70 V 以上   | 0                                                         | 1 (4) × t <sub>IICcyc</sub> | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | ウェイクアップ機能が無効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>  | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 300                         | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | ウェイクアップ機能が有効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>  | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 4 × t <sub>Pcyc</sub> + 300 | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | ウェイクアップ機能が無効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub> | 2.70 V 以上   | t <sub>IICcyc</sub> + 300                                 | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | ウェイクアップ機能が有効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub> | 2.70 V 以上   | 1 (5) × t <sub>IICcyc</sub> + t <sub>Pcyc</sub> + 300     | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | リスタートコンディション入力セットアップ時間              | t <sub>STAS</sub> | 2.70 V 以上   | 300                                                       | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | ストップコンディション入力セットアップ時間               | t <sub>STOS</sub> | 2.70 V 以上   | 300                                                       | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | データ入力セットアップ時間                       | t <sub>SDAS</sub> | 2.70 V 以上   | t <sub>IICcyc</sub> + 50                                  | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | データ入力ホールド時間                         | t <sub>SDAH</sub> | 2.70 V 以上   | 0                                                         | —                           | ns |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                    | SCL、SDA の負荷容量                       | C <sub>b</sub>    | 2.70 V 以上   | —                                                         | 400                         | pF |        |  |
|                                    |                                     |                   | 1.62~1.95 V |                                                           |                             |    |        |  |

注. t<sub>IICcyc</sub> : IIC 内部基準クロック (IICφ) サイクル、t<sub>Pcyc</sub> : PCLKB サイクル

注. ICFER.NFE が 1 でデジタルフィルタが有効な場合、ICMR3.NF[1:0]が 11b であると ( ) 内の値が適用されます。

注. 所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。IIC インタフェースについては、電気的特性の AC タイミングを各グループで測定しています。

注 1. SCL0\_A、SDA0\_A、SCL1\_A、SDA1\_A、SCL2\_A、および SDA2\_A に限りサポートされています。

表 2.64 IIC タイミング (2)

SCL0\_A、SDA0\_A、SCL1\_A、SDA1\_A の設定。PmnPFS レジスタのポート駆動能力ビットでは、SCL2\_A 端子、SDA2\_A 端子は必要ありません。

| 項目                                  |                                     | シンボル                           | VCC         | Min                                                       | Max                         | 単位 | 測定条件   |  |
|-------------------------------------|-------------------------------------|--------------------------------|-------------|-----------------------------------------------------------|-----------------------------|----|--------|--|
| IIC<br>(ファストモード+)<br>ICFER.FMPE = 1 | SCL 入力サイクル時間                        | t <sub>SCL</sub>               | 2.70 V 以上   | 6 (12) × t <sub>IICcyc</sub> + 240                        | —                           | ns | 図 2.88 |  |
|                                     |                                     |                                | 1.62~1.95 V | —                                                         | —                           | —  |        |  |
|                                     | SCL 入力 High レベルパルス幅                 | t <sub>SCLH</sub>              | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 120                         | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | SCL 入力 Low レベルパルス幅                  | t <sub>SCLL</sub>              | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 120                         | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | SCL、SDA 立ち上がり時間                     | t <sub>SR</sub>                | 2.70 V 以上   | —                                                         | 120                         | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | SCL、SDA 立ち下がり時間                     | t <sub>SF</sub>                | 2.70 V 以上   | 20 × (外付けプルアップ電圧 / 5.5 V)                                 | 120                         | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | SCL、SDA 入力スパイクパルス除去時間               | t <sub>SP</sub>                | 2.70 V 以上   | 0                                                         | 1 (4) × t <sub>IICcyc</sub> | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           |                             |    |        |  |
|                                     | ウェイクアップ機能が無効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>               | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 120                         | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | ウェイクアップ機能が有効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>               | 2.70 V 以上   | 3 (6) × t <sub>IICcyc</sub> + 4 × t <sub>Pcyc</sub> + 120 | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | ウェイクアップ機能が無効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub>              | 2.70 V 以上   | t <sub>IICcyc</sub> + 120                                 | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | ウェイクアップ機能が有効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub>              | 2.70 V 以上   | 1 (5) × t <sub>IICcyc</sub> + t <sub>Pcyc</sub> + 120     | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | リスタートコンディション入力セットアップ時間              | t <sub>STAS</sub>              | 2.70 V 以上   | 120                                                       | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | ストップコンディション入力セットアップ時間               | t <sub>STOS</sub>              | 2.70 V 以上   | 120                                                       | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | データ入力セットアップ時間                       | t <sub>SDAS</sub>              | 2.70 V 以上   | t <sub>IICcyc</sub> + 30                                  | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | データ入力ホールド時間                         | t <sub>SDAH</sub>              | 2.70 V 以上   | 0                                                         | —                           | ns |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |
|                                     | SCL、SDA の負荷容量                       | C <sub>b</sub> <sup>(注1)</sup> | 2.70 V 以上   | —                                                         | 550                         | pF |        |  |
|                                     |                                     |                                | 1.62~1.95 V |                                                           | —                           | —  |        |  |

注. t<sub>IICcyc</sub> : IIC 内部基準クロック (IICφ) サイクル、t<sub>Pcyc</sub> : PCLKB サイクル

注. ICFER.NFE が 1 でデジタルフィルタが有効な場合、ICMR3.NF[1:0]が 11b であると ( ) 内の値が適用されます。

注 1. C<sub>b</sub> はバスラインの容量総計を意味します。

図 2.88 I<sup>2</sup>C バスインタフェース入出力タイミング

## 2.3.13 I3C タイミング

表 2.65 IIC タイミング (1)-1

PmnPFS レジスタのポート駆動能力ビットでは、I3C\_SCL0 端子、I3C\_SDA0 端子の設定は必要ありません。

| パラメータ                               | シンボル                                | VCC                 | Min                       | Max                                                      | 単位                          |    |
|-------------------------------------|-------------------------------------|---------------------|---------------------------|----------------------------------------------------------|-----------------------------|----|
| IIC (標準モード、SMBus)<br>BFCTL.FMPE = 0 | SCL 入力サイクル時間                        | t <sub>SCL</sub>    | 2.70 V 以上、<br>1.65~1.95 V | 10 (18) × t <sub>I3Ccyc</sub> + 1300                     | —                           | ns |
|                                     | SCL 入力 High レベルパルス幅                 | t <sub>SCLH</sub>   | 2.70 V 以上、<br>1.65~1.95 V | 5 (9) × t <sub>I3Ccyc</sub> + 300                        | —                           | ns |
|                                     | SCL 入力 Low レベルパルス幅                  | t <sub>SCLL</sub>   | 2.70 V 以上、<br>1.65~1.95 V | 5 (9) × t <sub>I3Ccyc</sub> + 300                        | —                           | ns |
|                                     | SCL、SDA 立ち上がり時間                     | t <sub>Sr</sub>     | 2.70 V 以上、<br>1.65~1.95 V | —                                                        | 1000                        | ns |
|                                     | SCL、SDA 立ち下がり時間                     | t <sub>Sf</sub>     | 2.70 V 以上、<br>1.65~1.95 V | —                                                        | 300                         | ns |
|                                     | SCL、SDA 入力スパイクパルス除去時間               | t <sub>SP</sub>     | 2.70 V 以上、<br>1.65~1.95 V | 0                                                        | 1 (4) × t <sub>I3Ccyc</sub> | ns |
|                                     | ウェイクアップ機能が無効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>    | 2.70 V 以上、<br>1.65~1.95 V | 5(9) × t <sub>I3Ccyc</sub> + 300                         | —                           | ns |
|                                     | ウェイクアップ機能が有効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>    | 2.70 V 以上、<br>1.65~1.95 V | 5(9) × t <sub>I3Ccyc</sub> + 4 × t <sub>Tcyc</sub> + 300 | —                           | ns |
|                                     | ウェイクアップ機能が無効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub>   | 2.70 V 以上、<br>1.65~1.95 V | t <sub>I3Ccyc</sub> + 300                                | —                           | ns |
|                                     | ウェイクアップ機能が有効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub>   | 2.70 V 以上、<br>1.65~1.95 V | 1(5) × t <sub>I3Ccyc</sub> + t <sub>Tcyc</sub> + 300     | —                           | ns |
|                                     | リスタートコンディション入力セットアップ時間              | t <sub>STAS</sub>   | 2.70 V 以上、<br>1.65~1.95 V | 1000                                                     | —                           | ns |
|                                     | ストップコンディション入力セットアップ時間               | t <sub>STOS</sub>   | 2.70 V 以上、<br>1.65~1.95 V | 1000                                                     | —                           | ns |
|                                     | データ入力セットアップ時間                       | t <sub>SDAS</sub>   | 2.70 V 以上、<br>1.65~1.95 V | t <sub>I3Ccyc</sub> + 50                                 | —                           | ns |
|                                     | データ入力ホールド時間                         | t <sub>SDAH</sub>   | 2.70 V 以上、<br>1.65~1.95 V | 0                                                        | —                           | ns |
|                                     | SCL、SDA の負荷容量                       | C <sub>b</sub> (注1) | 2.70 V 以上、<br>1.65~1.95 V | —                                                        | 400                         | pF |

注. t<sub>I3Ccyc</sub> : I3C 内部基準クロック (I3Cp) サイクル、t<sub>Tcyc</sub> : TCLK の周期。

注. INCTL.DNFE が 1 でデジタルフィルタが有効な場合、INCTL.DNFS[3:0]が 0011b であると括弧内の値が適用されます。

注 1. C<sub>b</sub> はバスラインの容量総計を意味します。

表 2.66 IIC タイミング (1)-2

PmnPFS レジスタのポート駆動能力ビットでは、I3C\_SCL0 端子、I3C\_SDA0 端子の設定は必要ありません。

| パラメータ            | シンボル                                | VCC                   | Min                       | Max                                                | 単位                       |    |
|------------------|-------------------------------------|-----------------------|---------------------------|----------------------------------------------------|--------------------------|----|
| IIC<br>(ファストモード) | SCL 入力サイクル時間                        | $t_{SCL}$             | 2.70 V 以上、<br>1.65~1.95 V | $10(18) \times t_{I3Ccyc} + 600$                   | —                        | ns |
|                  | SCL 入力 High レベルパルス幅                 | $t_{SCLH}$            | 2.70 V 以上、<br>1.65~1.95 V | $5(9) \times t_{I3Ccyc} + 300$                     | —                        | ns |
|                  | SCL 入力 Low レベルパルス幅                  | $t_{SCLL}$            | 2.70 V 以上、<br>1.65~1.95 V | $5(9) \times t_{I3Ccyc} + 300$                     | —                        | ns |
|                  | SCL、SDA 立ち上がり時間                     | $t_{Sr}$              | 2.70 V 以上、<br>1.65~1.95 V | 20                                                 | 300                      | ns |
|                  | SCL、SDA 立ち下がり時間                     | $t_{Sf}$              | 2.70 V 以上、<br>1.65~1.95 V | $20 \times (\text{外付けプルアップ電圧}/3.6 V)$              | 300                      | ns |
|                  | SCL、SDA 入力スパイクパルス除去時間               | $t_{SP}$              | 2.70 V 以上、<br>1.65~1.95 V | 0                                                  | $1(4) \times t_{I3Ccyc}$ | ns |
|                  | ウェイクアップ機能が無効な場合の SDA 入力バスフリー時間      | $t_{BUF}$             | 2.70 V 以上、<br>1.65~1.95 V | $5(9) \times t_{I3Ccyc} + 300$                     | —                        | ns |
|                  | ウェイクアップ機能が有効な場合の SDA 入力バスフリー時間      |                       | 2.70 V 以上、<br>1.65~1.95 V | $5(9) \times t_{I3Ccyc} + 4 \times t_{Tcyc} + 300$ | —                        | ns |
|                  | ウェイクアップ機能が無効な場合のスタートコンディション入力ホールド時間 | $t_{STAH}$            | 2.70 V 以上、<br>1.65~1.95 V | $t_{I3Ccyc} + 300$                                 | —                        | ns |
|                  | ウェイクアップ機能が有効な場合のスタートコンディション入力ホールド時間 |                       | 2.70 V 以上、<br>1.65~1.95 V | $1(5) \times t_{I3Ccyc} + t_{Tcyc} + 300$          | —                        | ns |
|                  | リスタートコンディション入力セットアップ時間              | $t_{STAS}$            | 2.70 V 以上、<br>1.65~1.95 V | 300                                                | —                        | ns |
|                  | ストップコンディション入力セットアップ時間               | $t_{STOS}$            | 2.70 V 以上、<br>1.65~1.95 V | 300                                                | —                        | ns |
|                  | データ入力セットアップ時間                       | $t_{SDAS}$            | 2.70 V 以上、<br>1.65~1.95 V | $t_{I3Ccyc} + 50$                                  | —                        | ns |
|                  | データ入力ホールド時間                         | $t_{SDAH}$            | 2.70 V 以上、<br>1.65~1.95 V | 0                                                  | —                        | ns |
|                  | SCL、SDA の負荷容量                       | $C_b$ <sup>(注1)</sup> | 2.70 V 以上、<br>1.65~1.95 V | —                                                  | 400                      | pF |

注.  $t_{I3Ccyc}$  : I3C 内部基準クロック (I3C $\phi$ ) サイクル、 $t_{Tcyc}$  : TCLK の周期。

注. INCTL.DNFE が 1 でデジタルフィルタが有効な場合、INCTL.DNFS[3:0]が 0011b であると括弧内の値が適用されます。

注 1.  $C_b$  はバスラインの容量総計を意味します。

表 2.67 IIC タイミング (1)-3

PmnPFS レジスタのポート駆動能力ビットでは、I3C\_SCL0 端子、I3C\_SDA0 端子の設定は必要ありません。

| 項目                                      |                                     | シンボル                           | VCC                       | Min                                                      | Max                         | 単位 |
|-----------------------------------------|-------------------------------------|--------------------------------|---------------------------|----------------------------------------------------------|-----------------------------|----|
| IIC<br>(ファストモード<br>+)<br>BFCTL.FMPE = 1 | SCL 入力サイクル時間                        | t <sub>SCL</sub>               | 2.70 V 以上、<br>1.65~1.95 V | 10 (18) × t <sub>I3Ccyc</sub> + 240                      | —                           | ns |
|                                         | SCL 入力 High レベルパルス幅                 | t <sub>SCLH</sub>              | 2.70 V 以上、<br>1.65~1.95 V | 5 (9) × t <sub>I3Ccyc</sub> + 120                        | —                           | ns |
|                                         | SCL 入力 Low レベルパルス幅                  | t <sub>SCLL</sub>              | 2.70 V 以上、<br>1.65~1.95 V | 5 (9) × t <sub>I3Ccyc</sub> + 120                        | —                           | ns |
|                                         | SCL、SDA 立ち上がり時間                     | t <sub>SR</sub>                | 2.70 V 以上、<br>1.65~1.95 V | —                                                        | 120                         | ns |
|                                         | SCL、SDA 立ち下がり時間                     | t <sub>SF</sub>                | 2.70 V 以上、<br>1.65~1.95 V | 20 × (外付けプルアップ電圧/3.3 V)                                  | 120                         | ns |
|                                         | SCL、SDA 入力スパイクパルス除去時間               | t <sub>SP</sub>                | 2.70 V 以上、<br>1.65~1.95 V | 0                                                        | 1 (4) × t <sub>I3Ccyc</sub> | ns |
|                                         | ウェイクアップ機能が無効な場合の SDA 入力バスフリー時間      | t <sub>BUF</sub>               | 2.70 V 以上、<br>1.65~1.95 V | 5 (9) × t <sub>I3Ccyc</sub> + 120                        | —                           | ns |
|                                         | ウェイクアップ機能が有効な場合の SDA 入力バスフリー時間      |                                |                           | 5(9) × t <sub>I3Ccyc</sub> + 4 × t <sub>Tcyc</sub> + 120 | —                           | ns |
|                                         | ウェイクアップ機能が無効な場合のスタートコンディション入力ホールド時間 | t <sub>STAH</sub>              | 2.70 V 以上、<br>1.65~1.95 V | t <sub>I3Ccyc</sub> + 120                                | —                           | ns |
|                                         | ウェイクアップ機能が有効な場合のスタートコンディション入力ホールド時間 |                                |                           | 1(5) × t <sub>I3Ccyc</sub> + t <sub>Tcyc</sub> + 120     | —                           | ns |
|                                         | リスタートコンディション入力セットアップ時間              | t <sub>STAS</sub>              | 2.70 V 以上、<br>1.65~1.95 V | 120                                                      | —                           | ns |
|                                         | ストップコンディション入力セットアップ時間               | t <sub>STOS</sub>              | 2.70 V 以上、<br>1.65~1.95 V | 120                                                      | —                           | ns |
|                                         | データ入力セットアップ時間                       | t <sub>SDAS</sub>              | 2.70 V 以上、<br>1.65~1.95 V | t <sub>I3Ccyc</sub> + 30                                 | —                           | ns |
|                                         | データ入力ホールド時間                         | t <sub>SDAH</sub>              | 2.70 V 以上、<br>1.65~1.95 V | 0                                                        | —                           | ns |
|                                         | SCL、SDA の負荷容量                       | C <sub>b</sub> <sup>(注1)</sup> | 2.70 V 以上、<br>1.65~1.95 V | —                                                        | 550                         | pF |

注. t<sub>I3Ccyc</sub> : I3C 内部基準クロック (I3Cφ) サイクル、t<sub>Tcyc</sub> : TCLK の周期。

注. INCTL.DNFE が 1 でデジタルフィルタが有効な場合、INCTL.DNFS[3:0]が 0011b であると括弧内の値が適用されます。

注 1. C<sub>b</sub> はバスラインの容量総計を意味します。

図 2.89 I<sup>2</sup>C バスインタフェース入出力タイミング

表 2.68 IIC タイミング (2)

PmnPFS レジスタのポート駆動能力ビットでは、I3C\_SCL0 端子、I3C\_SDA0 端子の設定は必要ありません。

| パラメータ                                 |                        |             | シンボル                | VCC         | Min                           | Max                         | 単位 |  |
|---------------------------------------|------------------------|-------------|---------------------|-------------|-------------------------------|-----------------------------|----|--|
| IIC<br>(Hs モード)<br>BFCTL.HS<br>ME = 1 | SCL 入力サイクル時間           |             | t <sub>SCL</sub>    | 3.00 V 以上   | 46 (48) × t <sub>I3Ccyc</sub> | —                           | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 46 (48) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       | SCL 入力 High レベルパルス幅    | Cb = 400 pF | t <sub>SCLH</sub>   | 3.00 V 以上   | 29 (30) × t <sub>I3Ccyc</sub> | —                           | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 29 (30) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | 13 (14) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | 13 (14) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       | SCL 入力 Low レベルパルス幅     | Cb = 400 pF | t <sub>SCLL</sub>   | 3.00 V 以上   | 69 (70) × t <sub>I3Ccyc</sub> | —                           | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 69 (70) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | 33 (34) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | 33 (34) × t <sub>I3Ccyc</sub> | —                           |    |  |
|                                       | SCL 立ち上がり時間            | Cb = 400 pF | t <sub>SrCL</sub>   | 3.00 V 以上   | —                             | 80                          | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 80                          |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | —                             | 40                          |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 40                          |    |  |
|                                       | SDA 立ち上がり時間            | Cb = 400 pF | t <sub>SrDA</sub>   | 3.00 V 以上   | —                             | 160                         | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 160                         |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | —                             | 80                          |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 80                          |    |  |
|                                       | SCL 立ち下がり時間            | Cb = 400 pF | t <sub>SfCL</sub>   | 3.00 V 以上   | —                             | 80                          | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 80                          |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | —                             | 40                          |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 40                          |    |  |
|                                       | SDA 立ち下がり時間            | Cb = 400 pF | t <sub>SfDA</sub>   | 3.00 V 以上   | —                             | 160                         | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 160                         |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | —                             | 80                          |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 80                          |    |  |
|                                       | SCL、SDA 入力スパイクパルス除去時間  |             | t <sub>SP</sub>     | 3.00 V 以上   | 0                             | 1 (1) × t <sub>I3Ccyc</sub> | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 0                             | 1 (1) × t <sub>I3Ccyc</sub> |    |  |
|                                       | リスタートコンディション入力セットアップ時間 |             | t <sub>STAS</sub>   | 3.00 V 以上   | 40                            | —                           | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 40                            | —                           |    |  |
|                                       | ストップコンディション入力セットアップ時間  |             | t <sub>STOS</sub>   | 3.00 V 以上   | 40                            | —                           | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 40                            | —                           |    |  |
|                                       | データ入力セットアップ時間          |             | t <sub>SDAS</sub>   | 3.00 V 以上   | 10                            | —                           | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 10                            | —                           |    |  |
|                                       | データ入力ホールド時間            | Cb = 400 pF | t <sub>SDAH</sub>   | 3.00 V 以上   | 0                             | 150                         | ns |  |
|                                       |                        |             |                     | 1.65~1.95 V | 0                             | 150                         |    |  |
|                                       |                        | Cb = 100 pF |                     | 3.00 V 以上   | 0                             | 70                          |    |  |
|                                       |                        |             |                     | 1.65~1.95 V | 0                             | 70                          |    |  |
|                                       | SCL、SDA の負荷容量          |             | C <sub>b</sub> (注1) | 3.00 V 以上   | —                             | 400                         | pF |  |
|                                       |                        |             |                     | 1.65~1.95 V | —                             | 400                         |    |  |

注.  $t_{I3C_{cyc}}$ : I<sup>2</sup>C 内部基準クロック (I<sup>2</sup>C $\varphi$ ) サイクル。

注. INCTL.DNFE が 1 でデジタルフィルタが有効な場合、INCTL.DNFS[3:0]が 0011b であると括弧内の値が適用されます。

注 1.  $C_b$  はバスラインの容量総計を意味します。



図 2.90 I<sup>2</sup>C バスインターフェース入出力タイミング (Hs モード)

表 2.69 I<sup>2</sup>C タイミング (オープンドレインタイミングパラメータ)

PmnPFS レジスタのポート駆動能力ビットでは、I<sup>2</sup>C\_SCL0 端子、I<sup>2</sup>C\_SDA0 端子の設定は必要ありません。

| パラメータ                                              | シンボル                                                               | VCC                                                    | Min         | Max                                             | 単位                                                        | 測定条件                          |
|----------------------------------------------------|--------------------------------------------------------------------|--------------------------------------------------------|-------------|-------------------------------------------------|-----------------------------------------------------------|-------------------------------|
| I <sup>2</sup> C<br>オープンド<br>レインタイ<br>ミングパラ<br>メータ | SCL クロッ<br>ク Low 期間                                                | t <sub>LOW_OD</sub> <sup>(注1)</sup><br><sup>(注2)</sup> | 3.00 V 以上   | 200                                             | —                                                         | ns<br><a href="#">図 2.93</a>  |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | 200                                             | —                                                         |                               |
|                                                    |                                                                    | t <sub>DIG_OD_L</sub>                                  | 3.00 V 以上   | t <sub>LOW_ODmin</sub> + t <sub>fDA_ODmin</sub> | —                                                         | ns<br><a href="#">図 2.93</a>  |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | t <sub>LOW_ODmin</sub> + t <sub>fDA_ODmin</sub> | —                                                         |                               |
|                                                    | SCL クロッ<br>ク High 期間                                               | t <sub>HIGH</sub> <sup>(注3)</sup><br><sup>(注4)</sup>   | 3.00 V 以上   | —                                               | 41                                                        | ns<br><a href="#">図 2.91</a>  |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | —                                               | 41                                                        |                               |
|                                                    |                                                                    | t <sub>DIG_H</sub>                                     | 3.00 V 以上   | —                                               | t <sub>HIGH</sub> + t <sub>CF</sub>                       | ns<br><a href="#">図 2.91</a>  |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | —                                               | t <sub>HIGH</sub> + t <sub>CF</sub>                       |                               |
|                                                    | SDA 信号立<br>ち下がり時<br>間                                              | t <sub>fDA_OD</sub>                                    | 3.00 V 以上   | t <sub>CF</sub>                                 | 12                                                        | ns<br><a href="#">図 2.93</a>  |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | t <sub>CF</sub>                                 | 12                                                        |                               |
|                                                    | SDA データ<br>セットアッ<br>プ時間オー<br>ブンドレイ<br>ンモード                         | t <sub>SU_OD</sub> <sup>(注1)</sup>                     | 3.00 V 以上   | 12                                              | —                                                         | ns<br><a href="#">図 2.92</a>  |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | 18                                              | —                                                         |                               |
|                                                    | スタート (S)<br>コンディシ<br>ョン後クロ<br>ック                                   | t <sub>CAS</sub> <sup>(注5)</sup><br><sup>(注6)</sup>    | 3.00 V 以上   | 38.4 ナノ                                         | ENAS0: 1 μ<br>ENAS1: 100 μ<br>ENAS2: 2 ミリ<br>ENAS3: 50 ミリ | 秒<br><a href="#">図 2.93</a>   |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | 38.4 ナノ                                         | ENAS0: 1 μ<br>ENAS1: 100 μ<br>ENAS2: 2 ミリ<br>ENAS3: 50 ミリ |                               |
|                                                    |                                                                    |                                                        | 3.00 V 以上   | t <sub>CASmin</sub> / 2                         | —                                                         | 秒<br><a href="#">図 2.94</a>   |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | t <sub>CASmin</sub> / 2                         | —                                                         |                               |
|                                                    | ストップ (P)<br>コンディシ<br>ョン前クロ<br>ック                                   | t <sub>CBP</sub>                                       | 3.00 V 以上   | t <sub>CASmin</sub> / 2                         | —                                                         | 秒<br><a href="#">図 2.94</a>   |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | t <sub>CASmin</sub> / 2                         | —                                                         |                               |
|                                                    | ハンドオフ<br>中のカレン<br>トマスターか<br>らセカンダ<br>リマスターま<br>でのオーバ<br>ーラップ時<br>間 | t <sub>MMOverlap</sub>                                 | 3.00 V 以上   | t <sub>DIG_OD_Lmin</sub>                        | —                                                         | ns<br><a href="#">図 2.100</a> |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | t <sub>DIG_OD_Lmin</sub>                        | —                                                         |                               |
|                                                    | バス使用可<br>能条件                                                       | t <sub>AVAL</sub> <sup>(注7)</sup>                      | 3.00 V 以上   | 1                                               | —                                                         | μs<br>—                       |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | 1                                               | —                                                         |                               |
|                                                    | バスアイド<br>ル条件                                                       | t <sub>IDLE</sub>                                      | 3.00 V 以上   | 1                                               | —                                                         | ms<br>—                       |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | 1                                               | —                                                         |                               |
|                                                    | SDA Low 駆<br>動していな<br>い新マスター<br>の内部時間                              | t <sub>MMLock</sub>                                    | 3.00 V 以上   | t <sub>AVALmin</sub>                            | —                                                         | μs<br><a href="#">図 2.100</a> |
|                                                    |                                                                    |                                                        | 1.65~1.95 V | t <sub>AVALmin</sub>                            | —                                                         |                               |

注 1. t<sub>LOWmin</sub> + t<sub>DS\_ODmin</sub> + t<sub>rDA\_ODtyp</sub> + t<sub>SU\_Odmin</sub> と近似的に同じです。

注 2. 安全な場合、すなわち SDA がすでに VIH を上回っている場合、マスターは短い Low 期間を使用する可能性があります。

注 3. t<sub>SPIKE</sub>、立ち上がり／立ち下がり時間、インターフェクトに基づきます。

注 4. この最大 High 期間は、レガシイ I<sup>2</sup>C デバイスで信号を安全に確認できる場合や、インターフェクトを考慮した上で（バスが短い場合など）、超過する場合があります。

製品仕様上、この最大値を保証できない場合、この最大値を変更し、ミックスバスで使用できないように指定してください。

注 5. I<sup>2</sup>C デバイスがスタートを確認する必要があるレガシーバス上

注 6. オプションの ENtasx CCC をサポートしていないスレーブは、ENTAS3 に示されている  $t_{CAS}$  最大値を使用します。

注 7. Fm レガシー I<sup>2</sup>C デバイスのミックスバス上で、 $t_{AVAL}$  は Fm バスフリー条件時間 ( $t_{BUF}$ ) より 300 ns 短いです。

**表 2.70 I<sup>2</sup>C タイミング (SDR モードおよび HDR-DDR モード用プッシュプルタイミングパラメータ)**

PmnPFS レジスタのポート駆動能力ビットでは、I<sup>2</sup>C\_SCL0 端子、I<sup>2</sup>C\_SDA0 端子の設定は必要ありません。

| パラメータ                                               |                              | シンボル                                                   | VCC              | Min                      | Max                              | 単位     | 測定条件   |
|-----------------------------------------------------|------------------------------|--------------------------------------------------------|------------------|--------------------------|----------------------------------|--------|--------|
| SDR モードと DDR モードの I <sup>2</sup> C プッシュプルタイミングパラメータ | SCL クロック周波数                  | $f_{SCL}$ <sup>(注1)</sup>                              | 3.00 V 以上        | 0.01                     | 12.5                             | MHz    | —      |
|                                                     |                              |                                                        | 1.65~1.95 V      | 0.01                     | 12.5                             |        |        |
|                                                     | SCL クロック Low 期間              | $t_{LOW}$                                              | 3.00 V 以上        | 27                       | —                                | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 32                       | —                                |        |        |
|                                                     |                              | $t_{DIG\_L}$ <sup>(注2)</sup><br><sup>(注4)</sup>        | 3.00 V 以上        | 35                       | —                                | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 40                       | —                                |        |        |
|                                                     | ミックスバスにおける SCL クロックの High 期間 | $t_{HIGH\_MIXED}$                                      | 3.00 V 以上        | 24                       | —                                | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 27                       | —                                |        |        |
|                                                     |                              | $t_{DIG\_H\_MIXED}$ <sup>(注2)</sup><br><sup>(注3)</sup> | 3.00 V 以上        | 32                       | 45                               | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 35                       | 45                               |        |        |
|                                                     | SCL クロック High 期間             | $t_{HIGH}$                                             | 3.00 V 以上        | 24                       | —                                | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 27                       | —                                |        |        |
|                                                     |                              | $t_{DIG\_H}$ <sup>(注2)</sup>                           | 3.00 V 以上        | 32                       | —                                | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 35                       | —                                |        |        |
|                                                     | スレーブ用データ出力クロック               | $t_{SCO}$                                              | 3.00 V 以上        | —                        | 12                               | ns     | 図 2.96 |
|                                                     |                              |                                                        | 1.65~1.95 V      | —                        | 12                               |        |        |
|                                                     | SCL クロック立ち上がり時間              | $t_{CR}$                                               | 3.00 V 以上        | —                        | $150 \times 1 / f_{SCL}$ (上限 60) | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | —                        | $150 \times 1 / f_{SCL}$ (上限 60) |        |        |
|                                                     | SCL クロック立ち下がり時間              | $t_{CF}$                                               | 3.00 V 以上        | —                        | $150 \times 1 / f_{SCL}$ (上限 60) | ns     | 図 2.91 |
|                                                     |                              |                                                        | 1.65~1.95 V      | —                        | $150 \times 1 / f_{SCL}$ (上限 60) |        |        |
| プッシュプルモードの SDA 信号データホールド                            | マスター                         | $t_{HD\_PP}$ <sup>(注4)</sup><br><sup>(注5)</sup>        | 3.00 V 以上        | $t_{CR} + 3, t_{CF} + 3$ | —                                | —      | 図 2.95 |
|                                                     |                              |                                                        | 1.65~1.95 V      | $t_{CR} + 3, t_{CF} + 3$ | —                                |        |        |
|                                                     | スレーブ                         | $t_{HD\_PP}$ <sup>(注5)</sup>                           | 3.00 V 以上        | 0                        | —                                | —      | 図 2.95 |
|                                                     |                              |                                                        | 1.65~1.95 V      | 0                        | —                                |        |        |
| プッシュプルモードの SDA 信号データセットアップ                          | $t_{SU\_PP}$                 | 3.00 V 以上                                              | 12               | N/A                      | ns                               | 図 2.97 |        |
|                                                     |                              | 1.65~1.95 V                                            | 18               | N/A                      |                                  |        |        |
| 繰り返しのスタート (Sr) 後クロック                                | $t_{CASr}$                   | 3.00 V 以上                                              | $t_{CASmin}$     | N/A                      | ns                               | 図 2.99 |        |
|                                                     |                              | 1.65~1.95 V                                            | $t_{CASmin}$     | N/A                      |                                  |        |        |
| 繰り返しのスタート (Sr) 前クロック                                | $t_{CBSr}$                   | 3.00 V 以上                                              | $t_{CASmin} / 2$ | N/A                      | ns                               | 図 2.99 |        |
|                                                     |                              | 1.65~1.95 V                                            | $t_{CASmin} / 2$ | N/A                      |                                  |        |        |
| バスライン (SDA/SCL) ごとの負荷容量                             | $C_b$                        | 3.00 V 以上                                              | —                | 50                       | pF                               | —      |        |
|                                                     |                              | 1.65~1.95 V                                            | —                | 50                       |                                  |        |        |

注 1.  $f_{SCL} = 1 / (t_{DIG\_L} + t_{DIG\_H})$

注 2.  $t_{DIG\_L}$  および  $t_{DIG\_H}$  は、 $V_{IL}$ 、 $V_{IH}$  を使用した I<sup>2</sup>C バスのレシーバー終了時の Low および High 期間クロックです。

注 3. ミックスバス上で I<sup>2</sup>C デバイスと通信する際は、I<sup>2</sup>C デバイスが I<sup>2</sup>C シグナリングを有効な I<sup>2</sup>C シグナリングと解釈しないようにするため、 $t_{DIG\_H\_MIXED}$  期間に制約を設ける必要があります。

注 4. 両エッジが使用されているとき、ホールド時間はそれぞれのエッジを満たす必要があります。すなわち、立ち下がりエッジクロックに対して  $t_{CF} + 3$ 、立ち上がりエッジクロックに対して  $t_{CR} + 3$  です。

注 5. ホールド時間パラメータは、SDR モードでは「 $t_{HD\_SDR}$ 」と表され、DDR モードでは「 $t_{HD\_DDR}$ 」と表されます。

**表 2.71 I3C タイミング (HDR-TSP モードおよび HDR-TSL モード用プッシュプルタイミングパラメータ)**

PmnPFS レジスタのポート駆動能力ビットでは、I3C\_SCL0 端子、I3C\_SDA0 端子の設定は必要ありません。

| 項目                                               | シンボル                             | VCC         | Min                        | Max | 単位 | 測定条件    |
|--------------------------------------------------|----------------------------------|-------------|----------------------------|-----|----|---------|
| HDR-TSP モードおよび HDR-TSL モード用 I3C プッシュプルタイミングパラメータ | エッジ間期間<br>$t_{EDGE}$ (注1) (注2)   | 3.00 V 以上   | $t_{DIG\_H}$               | —   | ns | 図 2.101 |
|                                                  |                                  | 1.65~1.95 V | $t_{DIG\_H}$               | —   | ns |         |
|                                                  | “同時”変更信号の間で許容される差異<br>$t_{SKEW}$ | 3.00 V 以上   | —                          | 11  | ns |         |
|                                                  |                                  | 1.65~1.95 V | —                          | 11  | ns |         |
|                                                  | シンボル間の安定した状態<br>$t_{EYE}$        | 3.00 V 以上   | 12                         | —   | ns |         |
|                                                  |                                  | 1.65~1.95 V | 12                         | —   | ns |         |
|                                                  | 連続するシンボル間の時間<br>$t_{SYMBOL}$     | 3.00 V 以上   | $t_{EDGE \text{ Min}}$     | —   | ns |         |
|                                                  |                                  | 1.65~1.95 V | $t_{EDGE \text{ Min}}$     | —   | ns |         |
|                                                  | シンボルクロック<br>$t_{CLOCK}$          | 3.00 V 以上   | $1 / f_{SCL} (\text{Max})$ | —   | —  |         |
|                                                  |                                  | 1.65~1.95 V | $1 / f_{SCL} (\text{Max})$ | —   | —  |         |

注 1.  $1 / (t_{EDGE} \times 2)$  の割合でエッジ発生

注 2. ミックスバスでは、HDR-TSL は図 2.94 に示す最大  $t_{DIG\_H\_MIXED}$  に従うこととします。



図 2.91  $t_{DIG\_H}$ 、 $t_{DIG\_L}$



図 2.92 I3C データ転送 - スレーブによる ACK



図 2.93 I3C スタートコンディションタイミング



図 2.94 I3C ストップコンディションタイミング

図 2.95 I<sup>2</sup>C マスタ出力タイミング



図 2.96 I3C スレーブ出力タイミング



図 2.97 マスタ SDR タイミング



図 2.98 マスタ DDR タイミング



注. Sr のすぐ後に P が続くことは I<sup>2</sup>C デバイスでは不正ですが、多くのデバイスはそれによって悪影響を受けません。この条件は、I<sup>3</sup>C デバイスでは不正ではありません。



図 2.100 マスター間のバス移管



## 設計条件

- 図のようにSDAラインとSCLラインの間の負荷の大きさと駆動力の差異によって異なるスローブとなる。
- $0.3 \times V_{DD}$ と $0.7 \times V_{DD}$ の間では、それぞれマスク期間 ( $\geq$  最大 $t_{SKew}$  + 最大立ち上がり時間／立ち下がり時間) はヒステリシスウィンドウを横断する時間だけ短縮する。

## 前提の単純化

- $t_{SKew}$ は両エッジともに同一。
- ベースクロック（例：12.5 MHz）は非対称。
- 立ち下がりエッジは立ち上がりエッジに等しい。
- マスクは可能な最後の瞬間からの開始として示される。ただし、ヒステリシスウィンドウ分の遅延により実際には左へ（開始点方向へ）ずれる可能性がある。

図 2.101 Ternary プロトコルタイミング

## 2.3.14 SSIE タイミング

表 2.72 SSIE タイミング

(1) PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

(2) 属するグループを示すため、例えば\_A、\_B、\_C といった文字が端子名に付加されています。同じ文字が付加された端子を使用してください。SSIE インタフェースについては、電気的特性の AC タイミングを各グループで測定しています。

| 項目                                                     |                                        | シンボル | VCC               | Min       | Max  | 単位      | 注記                 |  |
|--------------------------------------------------------|----------------------------------------|------|-------------------|-----------|------|---------|--------------------|--|
| SSIBCK                                                 | サイクル                                   | マスタ  | $t_O$             | 2.70 V 以上 | 80   | —       | 図 2.102            |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 80   | —       |                    |  |
|                                                        | High レベル/<br>Low レベル                   | スレーブ | $t_I$             | 2.70 V 以上 | 80   | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 80   | —       |                    |  |
|                                                        |                                        | マスタ  | $t_{HC}/t_{LC}$   | 2.70 V 以上 | 0.35 | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 0.35 | —       |                    |  |
|                                                        | 立ち上がり/立<br>ち下がり時間                      | スレーブ |                   | 2.70 V 以上 | 0.35 | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 0.35 | —       |                    |  |
|                                                        |                                        | マスタ  | $t_{RC}/t_{FC}$   | 2.70 V 以上 | —    | 0.15    |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | —    | 0.15    |                    |  |
| SSILRCK/<br>SSIFS,<br>SSITXD0,<br>SSIRXD0,<br>SSIDATA1 | 入力セットアップ時間                             | マスタ  | $t_{SR}$          | 2.70 V 以上 | 12   | —       | 図 2.104 図<br>2.105 |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 20   | —       |                    |  |
|                                                        |                                        | スレーブ |                   | 2.70 V 以上 | 12   | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 12   | —       |                    |  |
|                                                        | 入力ホールド時間                               | マスタ  | $t_{HR}$          | 2.70 V 以上 | 8    | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 8    | —       |                    |  |
|                                                        |                                        | スレーブ |                   | 2.70 V 以上 | 15   | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 15   | —       |                    |  |
|                                                        | 出力遅延時間                                 | マスタ  | $t_{DTR}$         | 2.70 V 以上 | -10  | 5       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | -10  | 7       |                    |  |
|                                                        |                                        | スレーブ |                   | 2.70 V 以上 | 0    | 20      |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 0    | 25      |                    |  |
|                                                        | SSILRCK/<br>SSIFS 変化時か<br>らの出力遅延時<br>間 | スレーブ | $t_{DTRW}$        | 2.70 V 以上 | —    | 20      | 図 2.106(注1)        |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | —    | 25      |                    |  |
| GTIOC2A,<br>AUDIO_CLK                                  | サイクル                                   |      | $t_{EXcyc}$       | 2.70 V 以上 | 20   | —       | 図 2.103            |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 40   | —       |                    |  |
|                                                        | High レベル/Low レベル                       |      | $t_{EXL}/t_{EXH}$ | 2.70 V 以上 | 0.4  | —       |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | 0.4  | —       |                    |  |
|                                                        | 立ち上がり時間／立ち下がり時間                        |      | $t_{EXf}/t_{Exr}$ | 2.70 V 以上 | —    | 0.1(注2) |                    |  |
|                                                        |                                        |      |                   | 1.62 V 以上 | —    | 0.1(注2) |                    |  |

注 1. SSIE はスレーブモード送信用に 1 本の経路を備え、その経路により SSILRCK/SSIFS 端子からの信号入力が送信データの生成に使用され、送信データが SSITXD0 端子または SSIDATA1 端子へ論理出力されます。

注 2. 最長 1  $\mu$ s。



図 2.102 SSIE クロック入出力タイミング



図 2.103 クロック入力タイミング



図 2.104 SSICR.BCKP = 0 の場合の SSIE データ送受信タイミング



図 2.105 SSICR.BCKP = 1 の場合の SSIE データ送受信タイミング



図 2.106 SSILRCK0/SSIIFSO 変化時からの SSIE データ出力遅延

### 2.3.15 SD/MMC ホストインターフェースタイミング

**表 2.73 SD/MMC ホストインターフェース信号タイミング**

条件 :

以下の端子は、PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています :

SD0CLK\_A, SD0CLK\_B, SD0CLK\_C, SD1CLK\_A, SD1CLK\_B

その他の端子は、PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

クロックデューティー比は 50%です。

| 項目                      | シンボル         | VCC/VCC2                    | Min   | Max  | 単位 | 測定条件    |
|-------------------------|--------------|-----------------------------|-------|------|----|---------|
| SDCLK クロックサイクル          | $t_{SDCYC}$  | 2.70 V 以上                   | 20    | —    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | 20    | —    | ns |         |
|                         |              | 1.70~1.95 V                 | 40    | —    | ns |         |
| SDCLK クロック High レベルパルス幅 | $t_{SDWH}$   | 2.70 V 以上                   | 6.5   | —    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | 6.5   | —    | ns |         |
|                         |              | 1.70~1.95 V                 | 13.0  | —    | ns |         |
| SDCLK クロック Low レベルパルス幅  | $t_{SDWL}$   | 2.70 V 以上                   | 6.5   | —    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | 6.5   | —    | ns |         |
|                         |              | 1.70~1.95 V                 | 13.0  | —    | ns |         |
| SDCLK クロック立ち上がり時間       | $t_{SDLH}$   | 2.70 V 以上                   | —     | 3    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | —     | 4    | ns |         |
|                         |              | 1.70~1.95 V                 | —     | 8    | ns |         |
| SDCLK クロック立ち下がり時間       | $t_{SDHL}$   | 2.70 V 以上                   | —     | 3    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | —     | 4    | ns |         |
|                         |              | 1.70~1.95 V                 | —     | 8    | ns |         |
| SDCMD/SDDAT 出力データ遅延     | $t_{SDODLY}$ | 2.70 V 以上                   | -7.0  | 4.0  | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | -7.0  | 7.0  | ns |         |
|                         |              | 1.70~1.95 V                 | -15.0 | 15.0 | ns |         |
| SDCMD/SDDAT 入力データセットアップ | $t_{SDDIS}$  | 2.70 V 以上                   | 4.5   | —    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V <sup>(注1)</sup> | 4.5   | —    | ns |         |
|                         |              | 1.70~1.95 V                 | 20.0  | —    | ns |         |
| SDCMD/SDDAT 入力データホールド   | $t_{SDIH}$   | 2.70 V 以上                   | 1.5   | —    | ns | 図 2.107 |
|                         |              | 1.70~1.95 V                 | 1.5   | —    | ns |         |

注. 属するグループを示すため、例えば\_A、\_Bといった文字が端子名に付加されています。同じ文字が付加された端子を使用してください。SD/MMC ホストインターフェースについては、電気的特性の AC タイミングを各グループで測定しています。

注. SD1DAT4\_A~SD1DAT7\_A 使用時、VCC = VCC2 のときに限って上記の特性が保証されます。

注 1. Ch0 グループ B ("SD0\*\_B") および Ch1 グループ A ("SD1\*\_A") にのみ対応



図 2.107 SD/MMC ホストインターフェース信号タイミング

## 2.3.16 CEU タイミング

表 2.74 キャプチャエンジンユニット信号タイミング

| 項目                                          | シンボル       | VCC       | Min                   | Max | 単位 | 測定条件               |
|---------------------------------------------|------------|-----------|-----------------------|-----|----|--------------------|
| 垂直同期 (VIO_VD) セットアップ時間 (カメラクロック立ち上がり)       | $t_{VVDS}$ | 2.70 V 以上 | 2.0                   | —   | ns | 図 2.108<br>図 2.109 |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| 垂直同期 (VIO_VD) セットアップ時間 (カメラクロック立ち下がり)       | $t_{VVDS}$ | 2.70 V 以上 | 2.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| 垂直同期 (VIO_VD) ホールド時間                        | $t_{VVDH}$ | 2.70 V 以上 | 3.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 5.5                   | —   |    |                    |
| 水平同期 (VIO_HD) セットアップ時間 (カメラクロック立ち上がり)       | $t_{VHDS}$ | 2.70 V 以上 | 2.0                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| 水平同期 (VIO_HD) セットアップ時間 (カメラクロック立ち下がり)       | $t_{VHDS}$ | 2.70 V 以上 | 2.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| 水平同期 (VIO_HD) ホールド時間                        | $t_{VHDH}$ | 2.70 V 以上 | 3.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 5.5                   | —   |    |                    |
| キャプチャ画像データ (VIO_D) セットアップ時間 (カメラクロック立ち上がり)  | $t_{VDTS}$ | 2.70 V 以上 | 2.0                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| キャプチャ画像データ (VIO_D) セットアップ時間 (カメラクロック立ち下がり)  | $t_{VDTS}$ | 2.70 V 以上 | 2.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| キャプチャ画像データ (VIO_D) ホールド時間                   | $t_{VDTH}$ | 2.70 V 以上 | 3.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 5.5                   | —   |    |                    |
| カメラクロックサイクル                                 | $t_{VCYC}$ | 2.70 V 以上 | 11.5                  | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 23.0                  | —   |    |                    |
| カメラクロック High レベル幅                           | $t_{VHW}$  | 2.70 V 以上 | $0.4 \times t_{VCYC}$ | —   | ns |                    |
|                                             |            | 1.62 V 以上 | $0.4 \times t_{VCYC}$ | —   |    |                    |
| カメラクロック Low レベル幅                            | $t_{VLW}$  | 2.70 V 以上 | $0.4 \times t_{VCYC}$ | —   | ns |                    |
|                                             |            | 1.62 V 以上 | $0.4 \times t_{VCYC}$ | —   |    |                    |
| フィールド識別信号 (VIO_FLD) セットアップ時間 (カメラクロック立ち上がり) | $t_{VFDS}$ | 2.70 V 以上 | 2.0                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| フィールド識別信号 (VIO_FLD) セットアップ時間 (カメラクロック立ち下がり) | $t_{VFDS}$ | 2.70 V 以上 | 2.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 4.5                   | —   |    |                    |
| フィールド識別信号 (VIO_FLD) ホールド時間                  | $t_{VFDH}$ | 2.70 V 以上 | 3.5                   | —   | ns |                    |
|                                             |            | 1.62 V 以上 | 5.5                   | —   |    |                    |



図 2.108 VIO\_CLK の立ち上がりエッジによるデータキャプチャのキャプチャエンジンユニットモジュール信号タイミング



図 2.109 VIO\_CLK の立ち下がりエッジによるデータキャプチャのキャプチャエンジンユニットモジュール信号タイミング

## 2.3.17 GLCDC タイミング

表 2.75 GLCDC タイミング

条件 :

LCD\_CLK : PmnPFS レジスタのポート駆動能力ビットで VCC が 2.70 V 以上のときは高駆動出力が選択され、VCC が 1.62~2.70 V のときは高速高駆動が選択されます。

LCD\_DATA : PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

| 項目                             | シンボル         | Vcc       | Min  | Max    | 単位         | 測定条件    |
|--------------------------------|--------------|-----------|------|--------|------------|---------|
| LCD_EXTCLK 入力クロック周波数           | $t_{Ecyc}$   | 2.70 V 以上 | —    | 60(注1) | MHz        | 図 2.110 |
|                                |              | 1.62 V 以上 | —    | 30(注2) |            |         |
| LCD_EXTCLK 入力クロック Low レベルパルス幅  | $t_{WL}$     | 2.70 V 以上 | 0.45 | —      | $t_{Ecyc}$ |         |
|                                |              | 1.62 V 以上 | 0.45 | —      |            |         |
| LCD_EXTCLK 入力クロック High レベルパルス幅 | $t_{WH}$     | 2.70 V 以上 | 0.45 | —      |            |         |
|                                |              | 1.62 V 以上 | 0.45 | —      |            |         |
| LCD_CLK 出力クロック周波数              | $1/t_{Lcyc}$ | 2.70 V 以上 | —    | 60(注1) | MHz        | 図 2.111 |
|                                |              | 1.62 V 以上 | —    | 30(注2) |            |         |
| LCD_CLK 出力クロック Low レベルパルス幅     | $t_{LOL}$    | 2.70 V 以上 | 0.4  | 0.6    | $t_{Lcyc}$ |         |
|                                |              | 1.62 V 以上 | 0.4  | 0.6    |            |         |
| LCD_CLK 出力クロック High レベルパルス幅    | $t_{LOH}$    | 2.70 V 以上 | 0.4  | 0.6    | $t_{Lcyc}$ |         |
|                                |              | 1.62 V 以上 | 0.4  | 0.6    |            |         |
| LCD データ出力遅延<br>タイミング           | $t_{DD}$     | 2.70 V 以上 | -3.5 | 4.0    | ns         | 図 2.112 |
|                                |              | 1.62 V 以上 | -5.5 | 10.0   |            |         |
|                                |              | 2.70 V 以上 | -5.0 | 5.5    |            |         |
|                                |              | 1.62 V 以上 | -7.0 | 11.5   |            |         |

注 1. パラレル RGB888/666/565 : 最高 54 MHz

シリアル RGB888 : 最高 60 MHz (4 倍速)

注 2. パラレル RGB888、666、565 : 最高 27 MHz

シリアル RGB888 : 最高 30 MHz (4 倍速)

注 3. グループ"A"とグルーブ"B"のいずれかの端子を使用した場合

注 4. グループ"A"とグルーブ"B"の端子を使用した場合



図 2.110 LCD\_EXTCLK クロックタイミング



図 2.111 LCD\_CLK クロック出力タイミング



図 2.112 表示出力タイミング

### 2.3.18 CANFD タイミング

表 2.76 CANFD インタフェースタイミング

条件 : VCC が 2.70 V 以上の場合、低駆動出力が選択されます。VCC が 1.62 V 以上の場合、中駆動出力が選択されます。

| 項目     | シンボル       | VCC/VCC2  | Min | Max | 単位   | 測定条件    |
|--------|------------|-----------|-----|-----|------|---------|
| 内部遅延時間 | $t_{node}$ | 2.70 V 以上 | —   | 50  | ns   | 図 2.113 |
|        |            | 1.62 V 以上 | —   | 50  |      |         |
| 通信速度   |            | 2.70 V 以上 | —   | 8   | Mbps |         |
|        |            | 1.62 V 以上 | —   | 8   |      |         |

注. 内部遅延時間 ( $t_{node}$ ) = 内部転送遅延時間 ( $t_{output}$ ) + 内部受信遅延時間 ( $t_{input}$ )



図 2.113 CANFD インタフェース条件

## 2.3.19 PDG タイミング

表 2.77 PDG タイミング

| 項目                  | Min | Typ  | Max | 単位  | 測定条件                                          |
|---------------------|-----|------|-----|-----|-----------------------------------------------|
| 動作周波数               | 80  | —    | 300 | MHz | —                                             |
| 分解能                 | —   | 48.8 | —   | ps  | GTDLYCR.FRANGE[1:0] = 00 および GPTCLK = 300 MHz |
|                     | —   | 52.1 | —   | ps  | GTDLYCR.FRANGE[1:0] = 01 および GPTCLK = 300 MHz |
| DNL <sup>(注1)</sup> | —   | ±2.0 | —   | LSB | —                                             |

注 1. この値は、1 LSB 分解能の行間の差異を正規化します。

### 2.3.20 ESWM タイミング

表 2.78 ESWM タイミング (RMII)

条件 :

1. 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : ETn\_MDC、ETn\_MDIO。
2. ETn\_MDC、ETn\_MDIO 以外の端子の駆動能力の選択と電圧範囲。

- RMII の使用 : 高駆動の選択、VCC = 2.7~3.6

| 項目          | シンボル                                                      | VCC      | Min       | Max | 単位           | 測定条件 |
|-------------|-----------------------------------------------------------|----------|-----------|-----|--------------|------|
| ESWM (RMII) | RMII <sub>n</sub> _REF50CK サイクル時間                         | Tck      | 2.70 V 以上 | 20  | —            | ns   |
|             | RMII <sub>n</sub> _REF50CK 周波数、Typ. 50 MHz                | —        |           | —   | 50 + 100 ppm | MHz  |
|             | RMII <sub>n</sub> _REF50CK デューティー                         | —        |           | 35  | 65           | %    |
|             | RMII <sub>n</sub> _REF50CK 立ち上がり／立ち下がり時間                  | Tckr/ckf |           | 0.5 | 3.5          | ns   |
|             | RMII <sub>n</sub> _xxxx <sup>(注1)</sup> 出力遅延時間            | Tco      |           | 2.5 | 12           | ns   |
|             | RMII <sub>n</sub> _xxxx <sup>(注2)</sup> セットアップ時間          | Tsu      |           | 3   | —            | ns   |
|             | RMII <sub>n</sub> _xxxx <sup>(注2)</sup> ホールド時間            | Thd      |           | 1   | —            | ns   |
|             | RMII <sub>n</sub> _xxxx <sup>(注1)</sup> (注2)立ち上がり／立ち下がり時間 | Tr/Tf    |           | 0.5 | 4            | ns   |

注 1. RMII<sub>n</sub>\_TX\_EN、RMII<sub>n</sub>\_TXD1、RMII<sub>n</sub>\_TXD0。

注 2. RMII<sub>n</sub>\_CRS\_DV、RMII<sub>n</sub>\_RXD1、RMII<sub>n</sub>\_RXD0、RMII<sub>n</sub>\_RX\_ER。



注 1. RMII<sub>n</sub>\_TX\_EN、RMII<sub>n</sub>\_TXD1、RMII<sub>n</sub>\_TXD0、RMII<sub>n</sub>\_CRS\_DV、RMII<sub>n</sub>\_RXD1、RMII<sub>n</sub>\_RXD0、RMII<sub>n</sub>\_RX\_ER

図 2.115 RMII<sub>n</sub>\_REF50CK、RMII の信号タイミング

表 2.79 ESWM タイミング (MII)

条件 :

1. 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています : ETn\_MDC、ETn\_MDIO。

2. ETn\_MDC、ETn\_MDIO 以外の端子の駆動能力の選択と電圧範囲。

- MII の使用のみ : 中駆動の選択、VCC = 2.7~3.6
- GMII と MII の使用 : RGMII 2.50 V 駆動の選択、VCC = 2.3~2.7
- GMII と MII の使用 : RGMII 3.30 V 駆動の選択、VCC = 3.0~3.6

| 項目         | シンボル                            | VCC                | Min       | Max | 単位 | 測定条件 |
|------------|---------------------------------|--------------------|-----------|-----|----|------|
| ESWM (MII) | ETn_TX_CLK サイクル時間               | t <sub>Tcyc</sub>  | 2.30 V 以上 | 40  | —  | ns   |
|            | ETn_TX_EN 出力遅延時間                | t <sub>TENd</sub>  |           | 1   | 20 | ns   |
|            | ETn_ETXD0~ETn_ETXD3<br>出力遅延時間   | t <sub>MTDd</sub>  |           | 1   | 20 | ns   |
|            | ETn_RX_CLK サイクル時間               | t <sub>TRcyc</sub> |           | 40  | —  | ns   |
|            | ETn_RX_DV セットアップ時間              | t <sub>RDVs</sub>  |           | 10  | —  | ns   |
|            | ETn_RX_DV ホールド時間                | t <sub>RDVh</sub>  |           | 10  | —  | ns   |
|            | ETn_ERXD0~ETn_ERXD3<br>セットアップ時間 | t <sub>MRDs</sub>  |           | 10  | —  | ns   |
|            | ETn_ERXD0~ETn_ERXD3<br>ホールド時間   | t <sub>MRDh</sub>  |           | 10  | —  | ns   |
|            | ETn_RX_ER セットアップ時間              | t <sub>RERs</sub>  |           | 10  | —  | ns   |
|            | ETn_RX_ER ホールド時間                | t <sub>RESh</sub>  |           | 10  | —  | ns   |



図 2.116 通常動作時の MII 送信タイミング



図 2.117 通常動作時の MII 受信タイミング

表 2.80 ESWM タイミング (GMII)

条件 :

1. 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています： ETn\_MDC、ETn\_MDIO。
2. ETn\_MDC、ETn\_MDIO 以外の端子の駆動能力の選択と電圧範囲。
  - 2.5 V での GMII の使用 : RGMII 2.50 V 駆動の選択、VCC = 2.3~2.7
  - 3.3 V での GMII の使用 : RGMII 3.30 V 駆動の選択、VCC = 3.0~3.6

| 項目          | シンボル                                                                                                  | VCC                      | Min             | Max           | 単位            | 測定条件 |
|-------------|-------------------------------------------------------------------------------------------------------|--------------------------|-----------------|---------------|---------------|------|
| ESWM (GMII) | ETn_GTX_CLK 周波数                                                                                       | t <sub>FREQ</sub>        | 2.30 V ~ 3.60 V | 125 - 100 ppm | 125 + 100 ppm | MHz  |
|             | ETn_GTX_CLK 周期                                                                                        | t <sub>PERIOD</sub>      |                 | 7.5           | 8.5           | ns   |
|             | ETn_RX_CLK 周期                                                                                         | t <sub>PERIOD</sub>      |                 | 7.5           | —             | ns   |
|             | ETn_GTX_CLK、ETn_RX_CLK 時間 High                                                                        | t <sub>HIGH</sub>        |                 | 2.5           | —             | ns   |
|             | ETn_GTX_CLK、ETn_RX_CLK 時間 Low                                                                         | t <sub>LOW</sub>         |                 | 2.5           | —             | ns   |
|             | ETn_GTX_CLK、ETn_RX_CLK 立ち上がり時間                                                                        | t <sub>R</sub>           |                 | —             | 1             | ns   |
|             | ETn_GTX_CLK、ETn_RX_CLK 立ち下り時間                                                                         | t <sub>F</sub>           |                 | —             | 1             | ns   |
|             | ETn_GTX_CLK、ETn_RX_CLK スルーレートの大きさ (立ち上がり) (注1)                                                        | —                        |                 | 0.6           | —             | V/ns |
|             | ETn_GTX_CLK、ETn_RX_CLK スルーレートの大きさ (立ち下がり) (注1)                                                        | —                        |                 | 0.6           | —             | V/ns |
|             | ↑ETn_GTX_CLK への ETn_TXD、ETn_TX_EN、ETn_TX_ER セットアップと ↑ETn_RX_CLK への ETn_RXD、ETn_RX_DV、ETn_RX_ER セットアップ | t <sub>SETUP</sub>       |                 | 2.5           | —             | ns   |
|             | ↑ETn_GTX_CLK からの ETn_TXD、ETn_TX_EN、ETn_TX_ER ホールドと ↑ETn_RX_CLK からの ETn_RXD、ETn_RX_DV、ETn_RX_ER ホールド   | t <sub>HOLD</sub>        |                 | 0.5           | —             | ns   |
|             | ↑ETn_GTX_CLK への ETn_TXD、ETn_TX_EN、ETn_TX_ER セットアップと ↑ETn_RX_CLK への ETn_RXD、ETn_RX_DV、ETn_RX_ER セットアップ | t <sub>SETUP(RCVR)</sub> |                 | 2             | —             | ns   |
|             | ↑GTX_CLK からの TXD、TX_EN、TX_ER、ETn_TX_ER ホールドと ↑RX_CLK からの RXD、RX_DV、RX_ER ホールド                         | t <sub>HOLD(RCVR)</sub>  |                 | 0             | —             | ns   |

注 1. クロックスキューレートは、立ち上がり／立ち下がり時間間隔全体の平均値ではなく、時間に関するクロック電位の変更の瞬時のレート ( $dV/dt$ ) です。この仕様に従うと、クロック信号は、切り替え領域を経由して単調に立ち上がるか、または立ち下がることが保証されます。



図 2.118 GMII タイミング



図 2.119 GMII 出力タイミング計測条件

表 2.81 ESWM タイミング (RGMII)

条件 :

- 以下の端子は、PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています：ETn\_MDC、ETn\_MDIO。
- ETn\_MDC、ETn\_MDIO 以外の端子の駆動能力の選択と電圧範囲。

- 2.5 V での RGMII の使用 : RGMII 2.50 V 駆動の選択、VCC = 2.3~2.7
- 3.3 V での RGMII の使用 : RGMII 3.30 V 駆動の選択、VCC = 3.0~3.6

| 項目              |                             | シンボル         | VCC                | Min  | Max  | 単位 | 測定条件                          |
|-----------------|-----------------------------|--------------|--------------------|------|------|----|-------------------------------|
| ESWM<br>(RGMII) | クロック出力スキューへのデータ（送信部で）(注1)   | $T_{skewT}$  | 2.30 V ~<br>3.60 V | -500 | 500  | ps | 図 2.120 図<br>2.121 図<br>2.122 |
|                 | クロック入力スキューへのデータ（受信部で）(注1)   | $T_{skewR}$  |                    | 1    | 2.6  | ns |                               |
|                 | クロック出力セットアップへのデータ（送信部統合遅延で） | $T_{setupT}$ |                    | 1.2  | —    | ns |                               |
|                 | データ出力ホールドへのクロック（送信部統合遅延で）   | $T_{holdT}$  |                    | 1.2  | —    | ns |                               |
|                 | クロック入力セットアップへのデータ（受信部統合遅延で） | $T_{setupR}$ |                    | 1    | —    | ns |                               |
|                 | クロック入力ホールドへのデータ（受信部統合遅延で）   | $T_{holdR}$  |                    | 1    | —    | ns |                               |
|                 | クロックサイクル期間(注2)              | $T_{cyc}$    |                    | 7.2  | 8.8  | ns |                               |
|                 | ギガビットのデューティーサイクル(注3)        | Duty_G       |                    | 45   | 55   | %  |                               |
|                 | 10/100T のデューティーサイクル(注3)     | Duty_T       |                    | 40   | 60   | %  |                               |
|                 | 立ち上がり／立ち下がり時間 (20~80%)      | $T_r / T_f$  |                    | —    | 0.75 | ns |                               |

- 注 1. これは、PC ボードの設計では、対応するクロック信号に 1.5 ns より長く、2.0 ns より短い追加のトレース遅延が追加されるようにクロックをルーティングする必要があることを意味します。
- 注 2. 10 Mbps と 100 Mbps の場合、Tcyc はそれぞれ 400 ns  $\pm$  40 ns と 40 ns  $\pm$  4 ns に拡張されます。
- 注 3. デューティーサイクルは、最小デューティーサイクルが侵害されず、かつストレッチが最小遷移速度の 3 Tcyc 以下で発生しているかぎり、速度変更中または受信したパケットのクロックドメインへの遷移中にストレッチまたは縮小できます。



図 2.120 RGMII タイミング



図 2.121 RGMII タイミング (RGMII-ID)



図 2.122 RGMII 出力タイミング計測条件

表 2.82 ESWM タイミング (ETn\_MDIO, ETn\_MDC)

条件 :

1. PmnPFS レジスタのポート駆動能力ビットで中駆動出力が選択されています。

| 項目                             | シンボル                                 | VCC                | Min       | Max | 単位 | 測定条件 |
|--------------------------------|--------------------------------------|--------------------|-----------|-----|----|------|
| ESWM<br>(ETn_MDIO,<br>ETn_MDC) | ETHn_MDC 出力サイクル                      | t <sub>MDC</sub>   | 2.70 V 以上 | 80  | —  | ns   |
|                                |                                      |                    | 2.30 V 以上 | 160 | —  | ns   |
|                                | ETHn_MDIO セットアップ時間<br>(ETHn_MDC↑に関連) | t <sub>SMDIO</sub> | 2.70 V 以上 | 20  | —  | ns   |
|                                |                                      |                    | 2.30 V 以上 | 40  | —  | ns   |
|                                | ETHn_MDIO ホールド時間<br>(ETHn_MDC↑に関連)   | t <sub>HMDIO</sub> | 2.70 V 以上 | 0   | —  | ns   |
|                                |                                      |                    | 2.30 V 以上 | 0   | —  | ns   |
|                                | ETHn_MDIO 出力遅延時間<br>(ETHn_MDC↑に関連)   | t <sub>DMDIO</sub> | 2.70 V 以上 | 0   | 20 | ns   |
|                                |                                      |                    | 2.30 V 以上 | 0   | 40 | ns   |

図 2.123



図 2.123 ETn\_MDIO、ETn\_MDC タイミング

## 2.3.21 PDMIF タイミング

表 2.83 PDMIF タイミング

条件 : PmnPFS レジスタのポート駆動能力ビットで高駆動出力が選択されています。

| 項目              | シンボル         | VCC       | Min                     | Max                     | 単位 | 測定条件                                            |
|-----------------|--------------|-----------|-------------------------|-------------------------|----|-------------------------------------------------|
| クロック周期          | $t_{PSYNC}$  | 2.70 V 以上 | 250                     | 4000                    | ns | <a href="#">図 2.123</a>                         |
|                 |              | 1.62 V 以上 | 500                     | 4000                    | ns |                                                 |
| クロック High レベル期間 | $t_{PDCKWH}$ | 2.70 V 以上 | $t_{PSYNC} \times 0.45$ | $t_{PSYNC} \times 0.55$ | ns | <a href="#">図 2.123</a>                         |
|                 |              | 1.62 V 以上 | $t_{PSYNC} \times 0.45$ | $t_{PSYNC} \times 0.55$ | ns |                                                 |
| クロック Low レベル期間  | $t_{PDCKWL}$ | 2.70 V 以上 | $t_{PSYNC} \times 0.45$ | $t_{PSYNC} \times 0.55$ | ns | <a href="#">図 2.123</a>                         |
|                 |              | 1.62 V 以上 | $t_{PSYNC} \times 0.45$ | $t_{PSYNC} \times 0.55$ | ns |                                                 |
| クロック立ち上がり時間     | $t_{PDCKr}$  | 2.70 V 以上 | —                       | 3                       | ns | <a href="#">図 2.123</a>                         |
|                 |              | 1.62 V 以上 | —                       | 5                       | ns |                                                 |
| クロック立ち下がり時間     | $t_{PDCKf}$  | 2.70 V 以上 | —                       | 3                       | ns | <a href="#">図 2.124</a> <a href="#">図 2.125</a> |
|                 |              | 1.62 V 以上 | —                       | 5                       | ns |                                                 |
| セットアップ時間        | $t_{SU}$     | 2.70 V 以上 | 15                      | —                       | ns | <a href="#">図 2.124</a> <a href="#">図 2.125</a> |
|                 |              | 1.62 V 以上 | 30                      | —                       | ns |                                                 |
| ホールド時間          | $t_H$        | 2.70 V 以上 | 0                       | —                       | ns | <a href="#">図 2.124</a> <a href="#">図 2.125</a> |
|                 |              | 1.62 V 以上 | 0                       | —                       | ns |                                                 |



図 2.123 クロック出力のタイミング (PDM\_CLKn)



図 2.124 受信タイミング (PDM\_CLKn の立ち上がりに同期)



図 2.125 受信タイミング (PDM\_CLKn の立ち下がりに同期)

## 2.4 USB 特性

### 2.4.1 USBFS タイミング

表 2.84 ホストに限定した USBFS 低速特性 (USB\_DP 端子および USB\_DM 端子特性)

条件 : VCC = VCC\_USB = 3.0~3.6 V、USCLK = 48 MHz

| 項目                |                                            | シンボル              | Min   | Typ | Max   | 単位 | 測定条件                  |
|-------------------|--------------------------------------------|-------------------|-------|-----|-------|----|-----------------------|
| 入力特性              | 入力 High レベル電圧                              | $V_{IH}$          | 2.0   | —   | —     | V  | —                     |
|                   | 入力 Low レベル電圧                               | $V_{IL}$          | —     | —   | 0.8   | V  | —                     |
|                   | 差動入力感度                                     | $V_{DI}$          | 0.2   | —   | —     | V  | USB_DP - USB_DM       |
|                   | 差動コモンモードレンジ                                | $V_{CM}$          | 0.8   | —   | 2.5   | V  | —                     |
| 出力特性              | 出力 High レベル電圧                              | $V_{OH}$          | 2.8   | —   | 3.6   | V  | $I_{OH} = -200 \mu A$ |
|                   | 出力 Low レベル電圧                               | $V_{OL}$          | 0.0   | —   | 0.3   | V  | $I_{OL} = 2 mA$       |
|                   | クロスオーバー電圧                                  | $V_{CRS}$         | 1.3   | —   | 2.0   | V  | 図 2.126               |
|                   | 立ち上がり時間                                    | $t_{LR}$          | 75    | —   | 300   | ns |                       |
|                   | 立ち下がり時間                                    | $t_{LF}$          | 75    | —   | 300   | ns |                       |
|                   | 立ち上がり / 立ち下がり時間比                           | $t_{LR} / t_{LF}$ | 80    | —   | 125   | %  | $t_{LR} / t_{LF}$     |
| プルアップ／<br>プルダウン特性 | ホストコントローラモードにおける<br>USB_DP、USB_DM のプルダウン抵抗 | $R_{pd}$          | 14.25 | —   | 24.80 | kΩ | —                     |



図 2.126 Low-speed モードにおける USB\_DP、USB\_DM の出力タイミング



図 2.127 Low-speed モードにおける測定回路

表 2.85 USBFS フルスピード特性 (USB\_DP 端子および USB\_DM 端子特性)

条件 : VCC = VCC\_USB = 3.0~3.6 V, USBCLK = 48 MHz

| 項目                |                                            | シンボル              | Min   | Typ | Max    | 単位        | 測定条件                          |
|-------------------|--------------------------------------------|-------------------|-------|-----|--------|-----------|-------------------------------|
| 入力特性              | 入力 High レベル電圧                              | $V_{IH}$          | 2.0   | —   | —      | V         | —                             |
|                   | 入力 Low レベル電圧                               | $V_{IL}$          | —     | —   | 0.8    | V         | —                             |
|                   | 差動入力感度                                     | $V_{DI}$          | 0.2   | —   | —      | V         | $ V_{USB\_DP} - V_{USB\_DM} $ |
|                   | 差動コモンモードレンジ                                | $V_{CM}$          | 0.8   | —   | 2.5    | V         | —                             |
| 出力特性              | 出力 High レベル電圧                              | $V_{OH}$          | 2.8   | —   | 3.6    | V         | $I_{OH} = -200 \mu A$         |
|                   | 出力 Low レベル電圧                               | $V_{OL}$          | 0.0   | —   | 0.3    | V         | $I_{OL} = 2 mA$               |
|                   | クロスオーバー電圧                                  | $V_{CRS}$         | 1.3   | —   | 2.0    | V         | 図 2.128                       |
|                   | 立ち上がり時間                                    | $t_{LR}$          | 4     | —   | 20     | ns        |                               |
|                   | 立ち下がり時間                                    | $t_{LF}$          | 4     | —   | 20     | ns        |                               |
|                   | 立ち上がり / 立ち下がり時間比                           | $t_{LR} / t_{LF}$ | 90    | —   | 111.11 | %         | $t_{FR} / t_{FF}$             |
|                   | 出力抵抗                                       | $Z_{DRV}$         | 28    | —   | 44     | $\Omega$  | USBFS: $R_s = 27 \Omega$ 含む   |
| プルアップ／<br>プルダウン特性 | デバイスコントローラモードにおける<br>DM プルアップ抵抗            | $R_{pu}$          | 0.900 | —   | 1.575  | $k\Omega$ | アイドル状態の間                      |
|                   |                                            |                   | 1.425 | —   | 3.090  | $k\Omega$ | 送受信中                          |
|                   | ホストコントローラモードにおける<br>USB_DP、USB_DM のプルダウン抵抗 | $R_{pd}$          | 14.25 | —   | 24.80  | $k\Omega$ | —                             |



図 2.128 フルスピードモードにおける USB\_DP、USB\_DM の出力タイミング



図 2.129 フルスピードモードにおける測定回路

## 2.4.2 USBHS タイミング

表 2.86 ホストに限定した USBHS 低速特性 (USB\_DP 端子および USB\_DM 端子特性)

条件 : USBHS\_RREF = 2.2 kΩ ± 1%、USBMCLK = 12/20/24/48 MHz、USBCLK = 48 MHz、USB60CLK = 60 MHz

| 項目            |                                         | シンボル              | Min   | Typ | Max   | 単位 | 測定条件                  |
|---------------|-----------------------------------------|-------------------|-------|-----|-------|----|-----------------------|
| 入力特性          | 入力 High レベル電圧                           | $V_{IH}$          | 2.0   | —   | —     | V  | —                     |
|               | 入力 Low レベル電圧                            | $V_{IL}$          | —     | —   | 0.8   | V  | —                     |
|               | 差動入力感度                                  | $V_{DI}$          | 0.2   | —   | —     | V  | USB_DP - USB_DM       |
|               | 差動コモンモードレンジ                             | $V_{CM}$          | 0.8   | —   | 2.5   | V  | —                     |
| 出力特性          | 出力 High レベル電圧                           | $V_{OH}$          | 2.8   | —   | 3.6   | V  | $I_{OH} = -200 \mu A$ |
|               | 出力 Low レベル電圧                            | $V_{OL}$          | 0.0   | —   | 0.3   | V  | $I_{OL} = 2 mA$       |
|               | クロスオーバー電圧                               | $V_{CRS}$         | 1.3   | —   | 2.0   | V  | 図 2.130               |
|               | 立ち上がり時間                                 | $t_{LR}$          | 75    | —   | 300   | ns |                       |
|               | 立ち下がり時間                                 | $t_{LF}$          | 75    | —   | 300   | ns |                       |
|               | 立ち上がり／立ち下がり時間比                          | $t_{LR} / t_{LF}$ | 80    | —   | 125   | %  | $t_{LR} / t_{LF}$     |
| プルアップ／プルダウン特性 | ホストコントローラモードにおける USB_DP、USB_DM のプルダウン抵抗 | $R_{pd}$          | 14.25 | —   | 24.80 | kΩ | —                     |



図 2.130 Low-speed モードにおける USB\_DP、USB\_DM の出力タイミング



図 2.131 Low-speed モードにおける測定回路

表 2.87 USBHS フルスピード特性 (USB\_DP 端子および USB\_DM 端子特性)

条件 : USBHS\_RREF = 2.2 kΩ ± 1%、USBMCLK = 12/20/24/48 MHz、USBCLK = 48 MHz、USB60CLK = 60 MHz

| 項目                    |                                            | シンボル              | Min   | Typ | Max    | 単位 | 測定条件                                                          |
|-----------------------|--------------------------------------------|-------------------|-------|-----|--------|----|---------------------------------------------------------------|
| 入力特性                  | 入力 High レベル電圧                              | $V_{IH}$          | 2.0   | —   | —      | V  | —                                                             |
|                       | 入力 Low レベル電圧                               | $V_{IL}$          | —     | —   | 0.8    | V  | —                                                             |
|                       | 差動入力感度                                     | $V_{DI}$          | 0.2   | —   | —      | V  | USB_DP - USB_DM                                               |
|                       | 差動コモンモードレンジ                                | $V_{CM}$          | 0.8   | —   | 2.5    | V  | —                                                             |
| 出力特性                  | 出力 High レベル電圧                              | $V_{OH}$          | 2.8   | —   | 3.6    | V  | $I_{OH} = -200 \mu A$                                         |
|                       | 出力 Low レベル電圧                               | $V_{OL}$          | 0.0   | —   | 0.3    | V  | $I_{OL} = 2 mA$                                               |
|                       | クロスオーバー電圧                                  | $V_{CRS}$         | 1.3   | —   | 2.0    | V  | 図 2.132                                                       |
|                       | 立ち上がり時間                                    | $t_{LR}$          | 4     | —   | 20     | ns |                                                               |
|                       | 立ち下がり時間                                    | $t_{LF}$          | 4     | —   | 20     | ns |                                                               |
|                       | 立ち上がり／立ち下がり時間比                             | $t_{LR} / t_{LF}$ | 90    | —   | 111.11 | %  | $t_{FR} / t_{FF}$                                             |
|                       | 出力抵抗                                       | $Z_{DRV}$         | 40.5  | —   | 49.5   | Ω  | $R_s$ 未使用<br>(PHYSET.REPSEL[1:0] = 01b<br>かつ PHYSET.HSEB = 0) |
| プルアップ／<br>プルダウン特<br>性 | デバイスコントローラモードにおける<br>DM プルアップ抵抗            | $R_{pu}$          | 0.900 | —   | 1.575  | kΩ | アイドル状態の間                                                      |
|                       |                                            |                   | 1.425 | —   | 3.090  | kΩ | 送受信中                                                          |
|                       | ホストコントローラモードにおける<br>USB_DP、USB_DM のプルダウン抵抗 | $R_{pd}$          | 14.25 | —   | 24.80  | kΩ | —                                                             |



図 2.132 フルスピードモードにおける USB\_DP、USB\_DM の出力タイミング



図 2.133 フルスピードモードにおける測定回路

表 2.88 USB 高速特性 (USB\_DP 端子および USB\_DM 端子特性)

条件 : USBHS\_RREF = 2.2 kΩ ± 1%、USBMCLK = 12/20/24/48 MHz

| 項目    |                   | シンボル         | Min  | Typ | Max  | 単位 | 測定条件                    |
|-------|-------------------|--------------|------|-----|------|----|-------------------------|
| 入力特性  | Squelch 検出感度      | $V_{HSSQ}$   | 100  | —   | 150  | mV | <a href="#">図 2.134</a> |
|       | 切断検出感度            | $V_{HSDSC}$  | 525  | —   | 648  | mV | <a href="#">図 2.135</a> |
|       | コモンモード電圧          | $V_{HSCM}$   | -50  | —   | 500  | mV | —                       |
| 出力特性  | アイドル時             | $V_{HSOI}$   | -10  | —   | 10   | mV | —                       |
|       | 出力 High レベル電圧     | $V_{HSOH}$   | 360  | —   | 440  | mV | —                       |
|       | 出力 Low レベル電圧      | $V_{HSOL}$   | -10  | —   | 10   | mV | —                       |
|       | Chirp J 出力電圧 (差分) | $V_{CHIRPJ}$ | 700  | —   | 1100 | mV | —                       |
|       | Chirp K 出力電圧 (差分) | $V_{CHIRPK}$ | -900 | —   | -500 | mV | —                       |
| AC 特性 | 立ち上がり時間           | $t_{HSR}$    | 500  | —   | —    | ps | —                       |
|       | 立ち下がり時間           | $t_{HSF}$    | 500  | —   | —    | ps | <a href="#">図 2.136</a> |
|       | 出力抵抗              | $Z_{HSDRV}$  | 40.5 | —   | 49.5 | Ω  | —                       |



図 2.134 High-speed モードにおける USB\_DP、USB\_DM の Squelch 検出感度



図 2.135 High-speed モードにおける USB\_DP、USB\_DM の切断検出感度



図 2.136 High-speed モードにおける USB\_DP、USB\_DM の出力タイミング



図 2.137 High-speed モードにおける測定回路

表 2.89 USBHS 高速特性 (USB\_DP 端子および USB\_DM 端子特性)

条件 : USBHS\_RREF = 2.2 kΩ ± 1%、USBMCLK = 12/20/24/48 MHz

| 項目           | シンボル                 | Min  | Typ | Max | 単位 | 測定条件          |
|--------------|----------------------|------|-----|-----|----|---------------|
| バッテリチャージング規格 | I <sub>DP_SINK</sub> | 25   | —   | 175 | μA | —             |
|              | I <sub>DM_SINK</sub> | 25   | —   | 175 | μA | —             |
|              | I <sub>DP_SRC</sub>  | 7    | —   | 13  | μA | —             |
|              | V <sub>DAT_REF</sub> | 0.25 | —   | 0.4 | V  | —             |
|              | V <sub>DP_SRC</sub>  | 0.5  | —   | 0.7 | V  | 出力電流 = 250 μA |
|              | V <sub>DM_SRC</sub>  | 0.5  | —   | 0.7 | V  | 出力電流 = 250 μA |

## 2.5 MIPI D-PHY 特性

表 2.90 端子特性

| 項目       | シンボル               | Min  | Typ | Max  | 単位 | 備考 |
|----------|--------------------|------|-----|------|----|----|
| 端子リーク電流  | I <sub>LEAK</sub>  | -100 | —   | 100  | μA |    |
| 端子信号電圧範囲 | V <sub>PIN</sub>   | -50  | —   | 1350 | mV |    |
| グランドシフト  | V <sub>GNDSH</sub> | -50  | —   | 50   | mV |    |

表 2.91 HS-TX 特性 (1/2)

| 項目                                           | シンボル                    | Min | Typ | Max  | 単位 | 備考 |
|----------------------------------------------|-------------------------|-----|-----|------|----|----|
| HS 送信スタティックコモンモード電圧                          | V <sub>CMTX</sub>       | 150 | 200 | 250  | mV |    |
| 出力が差動 1 または差動 0 のときの V <sub>cmtx</sub> ミスマッチ | ΔV <sub>CMTX(1,0)</sub> | —   | —   | 5.0  | mV |    |
| HS 送信差動電圧                                    | V <sub>O</sub>          | 140 | 200 | 270  | mV |    |
| 出力が差動 1 または差動 0 のときの V <sub>O</sub> ミスマッチ    | ΔV <sub>O</sub>         | —   | —   | 14.0 | mV |    |
| HS 出力 High レベル電圧                             | V <sub>OHHS</sub>       | —   | —   | 360  | mV |    |

表 2.91 HS-TX 特性 (2/2)

| 項目                    | シンボル                  | Min         | Typ  | Max  | 単位       | 備考    |
|-----------------------|-----------------------|-------------|------|------|----------|-------|
| シングルエンド出力インピーダンス      | $Z_{OS}$              | 40.0        | 50.0 | 62.5 | $\Omega$ |       |
| シングルエンド出力インピーダンスマッチ   | $\Delta Z_{OS}$       | —           | —    | 20   | %        |       |
| データレート                | —                     | 40          | —    | 720  | Mbps     | 1 レーン |
| クロックスキューへの TX データ     | $T_{SKEW[TX]}$        | -0.15       | —    | 0.15 | UIhs     |       |
| 450 MHz 以上の共通レベル変動    | $\Delta V_{CMTX(HF)}$ | —           | —    | 15.0 | mVrms    |       |
| 50~450 MHz 間の共通レベル変動  | $\Delta V_{CMTX(LF)}$ | —           | —    | 25.0 | mVpeak   |       |
| 20~80%立ち上がり時間および立下り時間 | $t_R$                 | —           | —    | 0.3  | UIhs     |       |
|                       |                       | 100         | —    | —    | ps       |       |
|                       | $t_F$                 | —           | —    | 0.3  | UIhs     |       |
|                       |                       | 100         | —    | —    | ps       |       |
| クロック UI (瞬時)          | $UI_{INST}$           | —           | —    | 12.5 | ns       |       |
| クロック UI 変動量           | $\Delta UI$           | -10 %       | —    | 10 % | UIhs     |       |
| 差動リターンロス              | $f_{hMIN}$            | $S_{dd,TX}$ | —    | —    | -15.00   | dB    |
|                       | $f_{hMIN}$            |             | —    | —    | -4.50    |       |
|                       | $f_{MAX}$             |             | —    | —    | -2.50    |       |
| コモンモードリターンロス          | $1/4f_{INT\ MIN}$     | $S_{cc,TX}$ | —    | —    | 0.00     | dB    |
|                       | $f_{INT\ MIN}$        |             | —    | —    | -6.00    |       |
|                       | $f_{MAX}$             |             | —    | —    | -6.00    |       |

表 2.92 LP-TX 特性 (1/2)

| 項目                    | シンボル                                         | Min               | Typ  | Max  | 単位 | 備考       |
|-----------------------|----------------------------------------------|-------------------|------|------|----|----------|
| テブナン出力 High レベル       | $V_{OH}$                                     | 1.10              | 1.20 | 1.30 | V  |          |
| テブナン出力 Low レベル        | $V_{OL}$                                     | -50               | —    | 50   | mV |          |
| LP 送信部の出力インピーダンス      | High 入力                                      | $Z_{OLP}$         | 110  | —    | —  | $\Omega$ |
|                       | Low 入力                                       | $Z_{OLP}$         | 110  | —    | —  | $\Omega$ |
| 15~85%立ち上がり時間および立下り時間 | $T_{RLP}$                                    | —                 | —    | 25.0 | ns |          |
|                       | $T_{FLP}$                                    | —                 | —    | 25.0 | ns |          |
| 30~85%立ち上がり時間および立下り時間 | $T_{REOT}$                                   | —                 | —    | 35.0 | ns |          |
| LP 排他的 OR クロックのパルス幅   | 停止状態の後の最初の LP 排他的 OR クロックパルスまたは停止状態の前の最後のパルス | $T_{LP-PULSE-TX}$ | 40   | —    | —  | ns       |
|                       | 他の全てのパルス                                     |                   | 20   | —    | —  | ns       |
| LP 排他的 OR クロックの期間     | $T_{LP-PER-TX}$                              | 90                | —    | —    | ns |          |

表 2.92 LP-TX 特性 (2/2)

| 項目                                    | シンボル              | Min                                      | Typ | Max | 単位    | 備考                                        |
|---------------------------------------|-------------------|------------------------------------------|-----|-----|-------|-------------------------------------------|
| C <sub>LOAD</sub> = 0 pF 時のスルーレート     | 立ち上がり             | $\delta V/\delta t_{SR}$                 | —   | 500 | mV/ns |                                           |
|                                       | 立ち下がり             |                                          | —   | 500 | mV/ns |                                           |
| C <sub>LOAD</sub> = 5 pF 時のスルーレート     | 立ち上がり             | —                                        | —   | 300 | mV/ns |                                           |
|                                       | 立ち下がり             |                                          | —   | 300 | mV/ns |                                           |
| C <sub>LOAD</sub> = 20 pF 時のスルーレート    | 立ち上がり             | —                                        | —   | 250 | mV/ns |                                           |
|                                       | 立ち下がり             |                                          | —   | 250 |       |                                           |
| C <sub>LOAD</sub> = 70 pF 時のスルーレート    | 立ち上がり             | —                                        | —   | 150 | mV/ns |                                           |
|                                       | 立ち下がり             |                                          | —   | 150 | mV/ns |                                           |
| CLOAD = 0~70 pF 時のスルーレート (立ち下がりエッジのみ) |                   | 30                                       | —   | —   | mV/ns |                                           |
| CLOAD = 0~70 pF 時のスルーレート (立ち上がりエッジのみ) |                   | 30                                       | —   | —   | mV/ns |                                           |
| CLOAD = 0~70 pF 時のスルーレート (立ち上がりエッジのみ) |                   | 30 - 0.075 × (V <sub>o,inst</sub> - 700) | —   | —   | mV/ns | 「V <sub>o,inst</sub> 」は瞬間出力電圧 (mV 単位) です。 |
| 負荷容量                                  | C <sub>LOAD</sub> | 0                                        | —   | 70  | pF    |                                           |

表 2.93 HS-RX 特性

| 項目                           | シンボル                    | Min               | Typ   | Max | 単位   | 備考   |
|------------------------------|-------------------------|-------------------|-------|-----|------|------|
| コモンモード電圧 HS レシーバモード          | V <sub>CMRX (DC)</sub>  | mV                | 70    | —   | 330  |      |
| 差動入カインピーダンス                  | Z <sub>ID</sub>         | Ω                 | 80    | 100 | 125  |      |
| 未終端処理モードでの差動入カインピーダンス        | Z <sub>ID_OPEN</sub>    | kΩ                | 10k   | —   | —    |      |
| クロックセットアップ時間の許容範囲に対する RX データ | T <sub>SETUP[RX]</sub>  | UIhs              | -0.15 | —   | 0.15 |      |
|                              | T <sub>HOLD[RX]</sub>   | UIhs              | -0.15 | —   | 0.15 |      |
| 450 MHz 超でのコモンモード干渉          | V <sub>CMRX (HF)</sub>  | mV                | —     | —   | 100  |      |
| 50 MHz~450 MHz でのコモンモード干渉    | V <sub>CMRX (LF)</sub>  | mV                | -50   | —   | 50   |      |
| 差動入力 High 側しきい値              | V <sub>IDTH</sub>       | mV                | —     | —   | 70   |      |
| 差動入力 Low 側しきい値               | V <sub>IDTL</sub>       | mV                | -70   | —   | —    |      |
| シングルエンド入力 High レベル電圧         | V <sub>IHHS</sub>       | mV                | —     | —   | 460  |      |
| シングルエンド入力 Low レベル電圧          | V <sub>ILHS</sub>       | mV                | -40   | —   | —    |      |
| シングルエンドしきい値 HS 終端の有効化        | V <sub>TERM-EN</sub>    | mV                | —     | —   | 450  |      |
| コモンモード終端                     | C <sub>CM</sub>         | pF                | —     | —   | 60   |      |
| データレート                       | D <sub>atarate</sub>    | Mbps              | 80    | —   | 720  |      |
| 差動リターンロス                     | f <sub>hMIN</sub>       | Sdd <sub>RX</sub> | dB    | —   | —    | -15  |
|                              | f <sub>hMIN</sub>       |                   | dB    | —   | —    | -8.5 |
|                              | f <sub>MAX</sub>        |                   | dB    | —   | —    | -2.9 |
| コモンモードリターンロス                 | 1/4f <sub>INT MIN</sub> | Scc <sub>RX</sub> | dB    | —   | —    | 0    |
|                              | f <sub>INT MIN</sub>    |                   | dB    | —   | —    | -6   |
|                              | f <sub>MAX</sub>        |                   | dB    | —   | —    | -6   |
| モード変換制限                      | Sdc <sub>RX</sub>       | dB                | —     | —   | -26  |      |

表 2.94 LP-RX 特性

| 項目                   | シンボル          | Min  | Typ | Max | 単位  | 備考 |
|----------------------|---------------|------|-----|-----|-----|----|
| 論理 1 入力電圧            | $V_{IH}$      | 740  | —   | —   | mV  |    |
| 論理 0 入力電圧 (ULP 状態以外) | $V_{IL}$      | —    | —   | 550 | mV  |    |
| 論理 0 入力電圧 (ULP 状態)   | $V_{IL-ULPS}$ | —    | —   | 300 | mV  |    |
| 入力ヒステリシス             | $V_{HYST}$    | 25.0 | —   | —   | mV  |    |
| 入力パルス除去              | $eSPIKE$      | —    | —   | 300 | Vps |    |
| 最小パルス幅応答             | $T_{MIN-RX}$  | 20   | —   | —   | ns  |    |
| ピーク干渉振幅              | $V_{INT}$     | —    | —   | 200 | mV  |    |
| 干渉周波数                | $f_{INT}$     | 450  | —   | —   | MHz |    |

表 2.95 LP-CD 特性

| 項目          | シンボル       | Min | Typ | Max | 単位  | 備考 |
|-------------|------------|-----|-----|-----|-----|----|
| 論理 1 競合しきい値 | $V_{IHCD}$ | 450 | —   | —   | mV  |    |
| 論理 0 競合しきい値 | $V_{ILCD}$ | —   | —   | 200 | mV  |    |
| 入力パルス除去     | $eSPIKE$   | —   | —   | 300 | Vps |    |
| ピーク干渉振幅     | $V_{INT}$  | —   | —   | 200 | mV  |    |
| 干渉周波数       | $f_{INT}$  | 450 | —   | —   | MHz |    |

## 2.6 ADC 特性

表 2.96 A/D 変換特性 (共通) (1/3)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目                    | Min | Typ | Max | 単位  | 測定条件                                                               |
|-----------------------|-----|-----|-----|-----|--------------------------------------------------------------------|
| A/D 変換クロック周波数 (ADCLK) | 25  | 50  | 60  | MHz | AVCC: 2.7~3.63 V<br>VCC: 2.7~3.63 V<br>VREFH0/VREFH:<br>2.7 V~AVCC |
| 逐次比較時間                | 100 | —   | 200 | ns  |                                                                    |

表 2.96 A/D 変換特性（共通）(2/3)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目                   |        |        |                       |                                | Min                                | Typ                             | Max     | 単位                         | 測定条件 |   |    |  |
|----------------------|--------|--------|-----------------------|--------------------------------|------------------------------------|---------------------------------|---------|----------------------------|------|---|----|--|
| A/D サンプリング時間(通常モード)  | 自己校正   |        |                       |                                | SAR モード                            | $1 \times t_{ADcyc} + 40$       | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | オーバーサンプリングモード                      | $1 \times t_{ADcyc} + 40$       | —       | —                          | ns   |   |    |  |
|                      | 自己診断   |        |                       |                                | SAR モード                            | $1 \times t_{ADcyc} + 40$       | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | オーバーサンプリングモード                      | $1 \times t_{ADcyc} + 40$       | —       | —                          | ns   |   |    |  |
|                      | A/D 変換 | 高速チャネル | チャネル専用サンプル&ホールド回路不使用時 | (AN000~AN005)<br>(AN006~AN011) | SAR モード                            | $1 \times t_{ADcyc} + 40$       | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | オーバーサンプリングモード<br>(1 チャネル連続スキャンモード) | 40                              | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | オーバーサンプリングモード<br>(シングル／連続スキャンモード)  | $1 \times t_{ADcyc} + 40$       | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | チャネル専用サンプル&ホールド回路使用時               | (AN000~AN005)<br>(AN006~AN011)  | SAR モード | $1 \times t_{ADcyc} + 160$ | —    | — | ns |  |
|                      | A/D 変換 | 中速チャネル |                       | (AN012~AN015)                  | ハイブリッドモード                          | $1 \times t_{ADcyc} + 160$      | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | 180                             | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | オーバーサンプリングモード                      | 200                             | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | 400                             | —       | —                          | ns   |   |    |  |
| A/D サンプリング時間(高精度モード) | 自己校正   |        |                       |                                | オーバーサンプリングモード                      | 400                             | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | $1 \times t_{ADcyc} + 140$ (注1) | —       | —                          | ns   |   |    |  |
|                      | 自己診断   |        |                       |                                | ハイブリッドモード                          | $1 \times t_{ADcyc} + 140$ (注1) | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | $1 \times t_{ADcyc} + 140$ (注1) | —       | —                          | ns   |   |    |  |
|                      | A/D 変換 | 高速チャネル | チャネル専用サンプル&ホールド回路不使用時 | (AN000~AN005)<br>(AN006~AN011) | ハイブリッドモード                          | $1 \times t_{ADcyc} + 140$ (注1) | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | $1 \times t_{ADcyc} + 140$ (注1) | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | ハイブリッドモード                          | $1 \times t_{ADcyc} + 320$      | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | $1 \times t_{ADcyc} + 320$      | —       | —                          | ns   |   |    |  |
|                      | A/D 変換 | 中速チャネル |                       | (AN012~AN015)                  | ハイブリッドモード                          | 400                             | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | 440                             | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | ハイブリッドモード                          | 840                             | —       | —                          | ns   |   |    |  |
|                      |        |        |                       |                                | SAR モード                            | 840                             | —       | —                          | ns   |   |    |  |
|                      | A/D 変換 | 低速チャネル |                       | (AN016~AN022)                  | ハイブリッドモード                          | 840                             | —       | —                          | ns   |   |    |  |

表 2.96 A/D 変換特性（共通）(3/3)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目                |                        |        |                              | Min     | Typ | Max     | 単位 | 測定条件                                                            |
|-------------------|------------------------|--------|------------------------------|---------|-----|---------|----|-----------------------------------------------------------------|
| チャネル専用サンプル&ホールド回路 | サンプリング時間               | 自己校正   |                              | 400     | —   | —       | ns | AVCC: 2.7~3.63 V<br>VCC: 2.7~3.63 V<br>VREFH0/VREFH: 2.7 V~AVCC |
|                   |                        | A/D 変換 |                              | 400     | —   | —       | ns |                                                                 |
|                   | ホールドモード切り替え時間          |        |                              | 40      | —   | —       | ns |                                                                 |
|                   | ホールド時間                 |        |                              | —       | —   | 5       | μs |                                                                 |
| 動作安定時間            | A/D 起動時間               |        |                              | 2       | —   | —       | μs |                                                                 |
|                   | チャネル専用サンプル&ホールド回路起動時間  |        |                              | 2       | —   | —       | μs |                                                                 |
|                   | A/D 遮断時間               |        |                              | 1       | —   | —       | μs |                                                                 |
| アナログ入力電圧範囲        | シングルエンド入力電圧            | ユニット 0 | AN000~AN005,<br>AN012, AN014 | VREFL0  | —   | VREFH0  | V  | —                                                               |
|                   |                        |        | AN016~AN018                  | VREFL0  | —   | VREFH0  | V  | VCC ≥ VREFH0                                                    |
|                   |                        |        |                              | VREFL0  | —   | VCC     | V  | VCC < VREFH0                                                    |
|                   |                        |        | AN019~AN022                  | VREFL0  | —   | VREFH0  | V  | VCC2 ≥ VREFH0                                                   |
|                   |                        |        |                              | VREFL0  | —   | VCC2    | V  | VCC2 < VREFH0                                                   |
|                   | ユニット 1                 |        | AN006~AN011,<br>AN013, AN015 | VREFL   | —   | VREFH   | V  | —                                                               |
|                   |                        |        | AN016~AN018                  | VREFL   | —   | VREFH   | V  | VCC ≥ VREFH                                                     |
|                   |                        |        |                              | VREFL   | —   | VCC     | V  | VCC < VREFH                                                     |
|                   |                        |        | AN019~AN022                  | VREFL   | —   | VREFH   | V  | VCC2 ≥ VREFH                                                    |
|                   |                        |        |                              | VREFL   | —   | VCC2    | V  | VCC2 < VREFH                                                    |
|                   | 差動入力電圧 <sup>(注2)</sup> | ユニット 0 | AN000~AN005                  | -VREFH0 | —   | +VREFH0 | V  | —                                                               |
|                   |                        | ユニット 1 | AN006~AN011                  | -VREFH  | —   | +VREFH  | V  | —                                                               |

注. t<sub>ADcyc</sub>: ADCLK サイクル注. t<sub>Cmp</sub>: 逐次比較時間注 1. t<sub>Cmp</sub> が 100 ns よりも大きい場合、A/D サンプリング時間は以下の式よりも長くする必要があります。

$$1 \times t_{ADcyc} + 1.6 \times t_{Cmp}$$

注 2. 差動入力電圧は (A<sub>INP</sub> - A<sub>INN</sub>) です。

A/D コンバータユニット 0:

- A<sub>INP</sub> は A<sub>Nx</sub> の入力電圧であり、VREFL0 ≤ A<sub>INP</sub> ≤ VREFH0 です。
- A<sub>INN</sub> は A<sub>Ny</sub> の入力電圧であり、VREFL0 ≤ A<sub>INN</sub> ≤ VREFH0 です。

A/D コンバータユニット 1:

- A<sub>INP</sub> は A<sub>Nx</sub> の入力電圧であり、VREFL ≤ A<sub>INP</sub> ≤ VREFH です。
- A<sub>INN</sub> は A<sub>Ny</sub> の入力電圧であり、VREFL ≤ A<sub>INN</sub> ≤ VREFH です。

(x = 2i, y = 2i + 1, i = 0, 1, 2, ... (任意の整数))

表 2.97 A/D 変換特性（共通）(1/2)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目                    |          |        |        |                                | Min                           | Typ                        | Max | 単位  | 測定条件                                                                                 |  |  |  |
|-----------------------|----------|--------|--------|--------------------------------|-------------------------------|----------------------------|-----|-----|--------------------------------------------------------------------------------------|--|--|--|
| A/D 変換クロック周波数 (ADCLK) |          |        |        |                                | 25                            | 50                         | 60  | MHz | AVCC: 1.62~2.7 V<br>VCC: 1.62~2.7 V<br>VREFH0/VREFH:<br>1.62 V~AVCC<br>tCmp = 200 ns |  |  |  |
| 逐次比較時間                |          |        |        |                                | 200                           | —                          | 200 | ns  |                                                                                      |  |  |  |
| A/D サンプリング時間(通常モード)   | 自己校正     |        |        |                                | SAR モード                       | $1 \times t_{ADcyc} + 420$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | オーバーサンプリングモード                 | $1 \times t_{ADcyc} + 420$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | SAR モード                       | $1 \times t_{ADcyc} + 420$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | オーバーサンプリングモード                 | $1 \times t_{ADcyc} + 420$ | —   | —   |                                                                                      |  |  |  |
|                       | 自己診断     | A/D 変換 | 高速チャネル | (AN000~AN005)<br>(AN006~AN011) | SAR モード                       | $1 \times t_{ADcyc} + 420$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | オーバーサンプリングモード(1チャネル連続スキャンモード) | 440                        | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | オーバーサンプリングモード(シングル/連続スキャンモード) | $1 \times t_{ADcyc} + 420$ | —   | —   |                                                                                      |  |  |  |
|                       |          | 中速チャネル |        | (AN012~AN015)                  | SAR モード                       | 560                        | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | オーバーサンプリングモード                 | 560                        | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | SAR モード                       | 800                        | —   | —   |                                                                                      |  |  |  |
| A/D サンプリング時間(高精度モード)  |          |        |        |                                | オーバーサンプリングモード                 | 800                        | —   | —   |                                                                                      |  |  |  |
|                       | 自己校正     |        |        |                                | SAR モード                       | $1 \times t_{ADcyc} + 780$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | ハイブリッドモード                     | $1 \times t_{ADcyc} + 780$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | SAR モード                       | $1 \times t_{ADcyc} + 780$ | —   | —   |                                                                                      |  |  |  |
|                       | 自己診断     | A/D 変換 | 高速チャネル | (AN000~AN005)<br>(AN006~AN011) | ハイブリッドモード                     | $1 \times t_{ADcyc} + 780$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | SAR モード                       | $1 \times t_{ADcyc} + 780$ | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | ハイブリッドモード                     | $1 \times t_{ADcyc} + 780$ | —   | —   |                                                                                      |  |  |  |
|                       |          | 中速チャネル |        | (AN012~AN015)                  | SAR モード                       | 1200                       | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | ハイブリッドモード                     | 1200                       | —   | —   |                                                                                      |  |  |  |
|                       |          |        |        |                                | SAR モード                       | 1680                       | —   | —   |                                                                                      |  |  |  |
| 動作                    | A/D 起動時間 |        |        |                                | 2                             | —                          | —   | ns  | AVCC: 1.62~2.7 V<br>VCC: 1.62~2.7 V<br>VREFH0/VREFH:<br>1.62 V~AVCC                  |  |  |  |
|                       | A/D 遮断時間 |        |        |                                | 1                             | —                          | —   | ns  |                                                                                      |  |  |  |

表 2.97 A/D 変換特性（共通）(2/2)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |                        |        |                                 | Min     | Typ | Max              | 単位 | 測定条件          |
|------------|------------------------|--------|---------------------------------|---------|-----|------------------|----|---------------|
| アナログ入力電圧範囲 | シングルエンド入力電圧            | ユニット 0 | AN000~AN005,<br>AN012,<br>AN014 | VREFL0  | —   | VREFH0           | V  | —             |
|            |                        |        |                                 | VREFL0  | —   | VREFH0           | V  | VCC ≥ VREFH0  |
|            |                        |        |                                 | VREFL0  | —   | VC <sub>C</sub>  | V  | VCC < VREFH0  |
|            |                        |        | AN019~AN022                     | VREFL0  | —   | VREFH0           | V  | VCC2 ≥ VREFH0 |
|            |                        |        |                                 | VREFL0  | —   | VC <sub>C2</sub> | V  | VCC2 < VREFH0 |
|            |                        | ユニット 1 | AN006~AN011,<br>AN013,<br>AN015 | VREFL   | —   | VREFH            | V  | —             |
|            |                        |        |                                 | VREFL   | —   | VREFH            | V  | VCC ≥ VREFH   |
|            |                        |        | AN019~AN022                     | VREFL   | —   | VC <sub>C</sub>  | V  | VCC < VREFH   |
|            |                        |        |                                 | VREFL   | —   | VREFH            | V  | VCC2 ≥ VREFH  |
|            |                        |        |                                 | VREFL   | —   | VC <sub>C2</sub> | V  | VCC2 < VREFH  |
|            | 差動入力電圧 <sup>(注1)</sup> | ユニット 0 | AN000~AN005                     | -VREFH0 | —   | +VREFH0          | V  | —             |
|            |                        | ユニット 1 | AN006~AN011                     | -VREFH  | —   | +VREFH           | V  | —             |

注. t<sub>ADcyc</sub>: ADCLK サイクル注. t<sub>Cmp</sub>: 逐次比較時間注 1. 差動入力電圧は ( $A_{INP} - A_{INN}$ ) です。

A/D コンバータユニット 0:

- $A_{INP}$  は  $A_{Nx}$  の入力電圧であり、 $VREFL0 \leq A_{INP} \leq VREFH0$  です。
- $A_{INN}$  は  $A_{Ny}$  の入力電圧であり、 $VREFL0 \leq A_{INN} \leq VREFH0$  です。

A/D コンバータユニット 1:

- $A_{INP}$  は  $A_{Nx}$  の入力電圧であり、 $VREFL \leq A_{INP} \leq VREFH$  です。
- $A_{INN}$  は  $A_{Ny}$  の入力電圧であり、 $VREFL \leq A_{INN} \leq VREFH$  です。

(x = 2i, y = 2i + 1, i = 0, 1, 2... (任意の整数))

表 2.98 A/D 変換特性 (SAR モード : DCDC モード) (1/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目      |            |       |                                        |                       | Min                                    | Typ                  | Max      | 単位      | 測定条件       |            |    |
|---------|------------|-------|----------------------------------------|-----------------------|----------------------------------------|----------------------|----------|---------|------------|------------|----|
| SAR モード | 分解能        |       |                                        |                       | —                                      | —                    | 12       | ビット     | —          |            |    |
| SAR モード | シングルエンジン入力 | 通常モード | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)                               | 0.16                 | —        | —       | μs         |            |    |
|         |            |       |                                        |                       | オフセット誤差                                | —                    | ±3       | ±6.5    | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | フルスケール誤差                               | —                    | ±3       | ±7.5    | LSB        | LQFP パッケージ |    |
|         |            |       |                                        |                       | 絶対精度                                   | —                    | ±4       | ±11     | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | —                                      | ±4                   | ±14      | LSB     | LQFP パッケージ |            |    |
|         |            |       |                                        |                       | DNL 微分非直線性誤差(注3)                       | —                    | ±1       | -1~+1.5 | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | —                                      | ±1                   | -1~+2.0  | LSB     | LQFP パッケージ |            |    |
|         |            |       |                                        |                       | INL 積分非直線性誤差                           | —                    | ±2       | ±3      | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | —                                      | ±2                   | ±5       | LSB     | LQFP パッケージ |            |    |
|         |            |       |                                        |                       | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路使用時 | 変換時間(注2) | 1.00    | —          | —          | μs |
|         |            |       |                                        |                       | オフセット誤差                                | —                    | ±1.5     | ±6.75   | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | フルスケール誤差                               | —                    | ±1.5     | ±6.75   | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | 絶対精度                                   | —                    | ±5       | ±10.5   | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | —                                      | ±5                   | ±11.5    | LSB     | LQFP パッケージ |            |    |
|         |            |       |                                        |                       | DNL 微分非直線性誤差(注3)                       | —                    | ±1       | -1~+1.5 | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | —                                      | ±1                   | -1~+2.0  | LSB     | LQFP パッケージ |            |    |
|         |            |       |                                        |                       | INL 積分非直線性誤差                           | —                    | ±2.5     | ±3.5    | LSB        | BGA パッケージ  |    |
|         |            |       |                                        |                       | —                                      | ±2.5                 | ±5.5     | LSB     | LQFP パッケージ |            |    |

表 2.98 A/D 変換特性 (SAR モード : DCDC モード) (2/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |               |        |                                                    |                                   |                          | Min  | Typ  | Max         | 単位  | 測定条件                                                                                                                                                                                                |
|------------|---------------|--------|----------------------------------------------------|-----------------------------------|--------------------------|------|------|-------------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | シングルエン<br>ド入力 | 高精度モード | 高精度チャネ<br>ル (AN000~<br>AN005)<br>(AN006~<br>AN011) | チャネル専用<br>サンプル&ホ<br>ールド回路不<br>使用時 | 変換時間(注1)                 | 0.26 | —    | —           | μs  | ● ADCLK: 50 MHz<br>● サンプリング時間 : 8 ADCLK<br>● 逐次比較時間 : 5 ADCLK<br>● 信号源インピーダンス : 50 Ω 以<br>下                                                                                                         |
|            |               |        |                                                    |                                   |                          | —    | ±1.5 | ±4.5        | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±1.5 | ±5.5        | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | フルスケール<br>誤差             | —    | ±1.5 | ±4.5        | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±1.5 | ±5.5        | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | 絶対精度                     | —    | ±4   | ±7          | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±4   | ±10         | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±1   | -1~<br>+2.0 | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±2   | ±5          | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        | 高精度チャネ<br>ル (AN000~<br>AN005)<br>(AN006~<br>AN011) | チャネル専用<br>サンプル&ホ<br>ールド回路使<br>用時  | 変換時間(注2)                 | 1.72 | —    | —           | μs  | ● ADCLK: 50 MHz<br>● チャネル専用サンプル&ホール<br>ド回路のサンプリング時間 :<br>63 ADCLK<br>● チャネル専用サンプル&ホール<br>ド回路のホールドモード遷移時<br>間 : 2 ADCLK<br>● サンプリング時間 : 16 ADCLK<br>● 逐次比較時間 : 5 ADCLK<br>● 信号源インピーダンス : 50 Ω 以<br>下 |
|            |               |        |                                                    |                                   |                          | —    | ±1.5 | ±6.75       | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±1.5 | ±7.5        | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | フルスケール<br>誤差             | —    | ±1.5 | ±6.75       | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±1.5 | ±7.5        | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | 絶対精度                     | —    | ±4.5 | ±9          | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±4.5 | ±9.5        | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±1   | -1~<br>+2.0 | LSB | LQFP パッケージ                                                                                                                                                                                          |
|            |               |        |                                                    |                                   | INL 積分非直<br>線性誤差         | —    | ±2.5 | ±3.5        | LSB | BGA パッケージ                                                                                                                                                                                           |
|            |               |        |                                                    |                                   |                          | —    | ±2.5 | ±4.5        | LSB | LQFP パッケージ                                                                                                                                                                                          |

表 2.98 A/D 変換特性 (SAR モード : DCDC モード) (3/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |               |       |                          | Min                      | Typ  | Max  | 単位          | 測定条件       |
|------------|---------------|-------|--------------------------|--------------------------|------|------|-------------|------------|
| SAR<br>モード | シングルエン<br>ド入力 | 通常モード | 中速チャネル (AN012~<br>AN015) | 変換時間(注1)                 | 0.28 | —    | —           | μs         |
|            |               |       |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          |                          | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          |                          | —    | ±1.5 | ±6.5        | LQFP パッケージ |
|            |               |       |                          | 絶対精度                     | —    | ±4   | ±11         | LSB        |
|            |               |       |                          |                          | —    | ±4   | ±15         | LQFP パッケージ |
|            |               |       |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB        |
|            |               |       |                          |                          | —    | ±1   | -1~<br>+2.0 | LQFP パッケージ |
|            |               |       |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB        |
|            |               |       |                          |                          | —    | ±2   | ±3          | LQFP パッケージ |
|            |               |       | 低速チャネル (AN016~<br>AN022) | 変換時間(注1)                 | 0.5  | —    | —           | μs         |
|            |               |       |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          | 絶対精度                     | —    | ±5.5 | ±11         | LSB        |
|            |               |       |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB        |
|            |               |       |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±4          | LSB        |

表 2.98 A/D 変換特性 (SAR モード : DCDC モード) (4/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |               |        |                          | Min                      | Typ  | Max  | 単位          | 測定条件       |
|------------|---------------|--------|--------------------------|--------------------------|------|------|-------------|------------|
| SAR<br>モード | シングルエン<br>ド入力 | 高精度モード | 中速チャネル (AN012~<br>AN015) | 変換時間(注1)                 | 0.5  | —    | —           | μs         |
|            |               |        |                          | オフセット誤<br>差              | —    | ±1.5 | ±4.5        | LSB        |
|            |               |        |                          |                          | —    | ±1.5 | ±4.5        | LSB        |
|            |               |        |                          | フルスケール<br>誤差             | —    | ±1.5 | ±4.5        | LSB        |
|            |               |        |                          |                          | —    | ±1.5 | ±4.5        | LQFP パッケージ |
|            |               |        |                          | 絶対精度                     | —    | ±4   | ±7          | LSB        |
|            |               |        |                          |                          | —    | ±4   | ±11         | LSB        |
|            |               |        |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB        |
|            |               |        |                          |                          | —    | ±1   | -1~<br>+2.0 | LQFP パッケージ |
|            |               |        |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB        |
|            |               |        |                          |                          | —    | ±2   | ±4.5        | LQFP パッケージ |
|            |               |        | 低速チャネル (AN016~<br>AN022) | 変換時間(注1)                 | 0.94 | —    | —           | μs         |
|            |               |        |                          | オフセット誤<br>差              | —    | ±1.5 | ±4.5        | LSB        |
|            |               |        |                          | フルスケール<br>誤差             | —    | ±1.5 | ±4.5        | LSB        |
|            |               |        |                          | 絶対精度                     | —    | ±5.5 | ±8          | LSB        |
|            |               |        |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB        |
|            |               |        |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±4          | LSB        |

表 2.98 A/D 変換特性 (SAR モード : DCDC モード) (5/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |                                                                 |                       |          |                  | Min | Typ   | Max     | 単位  | 測定条件                                                                                                                                                                                                                                                        |
|------------|-----------------------------------------------------------------|-----------------------|----------|------------------|-----|-------|---------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | 差動入力<br><br>通常モード<br><br>高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1) | 0.16             | —   | —     | —       | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 3 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul>                                                                                                         |
|            |                                                                 |                       |          | オフセット誤差          | —   | ±2    | ±3.5    | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | フルスケール誤差         | —   | ±2    | ±3.5    | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | 絶対精度             | —   | ±3    | ±6      | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | DNL 微分非直線性誤差(注3) | —   | ±0.75 | ±1      | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | INL 積分非直線性誤差     | —   | ±1.5  | ±2      | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       | 変換時間(注2) | 1.00             | —   | —     | —       | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>チャネル専用サンプル&amp;ホールド回路のサンプリング時間 : 35 ADCLK</li> <li>チャネル専用サンプル&amp;ホールド回路のホールドモード遷移時間 : 2 ADCLK</li> <li>サンプリング時間 : 8 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |
|            |                                                                 |                       |          | オフセット誤差          | —   | ±1.5  | ±6.75   | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | フルスケール誤差         | —   | ±1.5  | ±6.75   | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | 絶対精度             | —   | ±3.5  | ±10.5   | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | DNL 微分非直線性誤差(注3) | —   | ±1    | -1~+1.5 | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | INL 積分非直線性誤差     | —   | ±2.5  | ±3.5    | LSB | —                                                                                                                                                                                                                                                           |

表 2.98 A/D 変換特性 (SAR モード : DCDC モード) (6/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |                                                          |                       |                      |      | Min   | Typ     | Max | 単位 | 測定条件                                                                                                                                                                                                                                                         |
|------------|----------------------------------------------------------|-----------------------|----------------------|------|-------|---------|-----|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | 差動入力<br>高精度モード<br>高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)             | 0.26 | —     | —       | —   | μs | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 8 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul>                                                                                                          |
|            |                                                          |                       | オフセット誤差              | —    | ±1    | ±2.5    | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | フルスケール誤差             | —    | ±1    | ±2.5    | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | 絶対精度                 | —    | ±2    | ±4      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | DNL 微分非直線性誤差<br>(注3) | —    | ±0.75 | ±1      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | INL 積分非直線性誤差         | —    | ±1.5  | ±2      | LSB | —  |                                                                                                                                                                                                                                                              |
|            | 高精度チャネル (AN000~AN005)<br>(AN006~AN011)                   | チャネル専用サンプル&ホールド回路使用時  | 変換時間(注2)             | 1.72 | —     | —       | —   | μs | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>チャネル専用サンプル&amp;ホールド回路のサンプリング時間 : 63 ADCLK</li> <li>チャネル専用サンプル&amp;ホールド回路のホールドモード遷移時間 : 2 ADCLK</li> <li>サンプリング時間 : 16 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |
|            |                                                          |                       | オフセット誤差              | —    | ±1.5  | ±6.75   | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | フルスケール誤差             | —    | ±1.5  | ±6.75   | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | 絶対精度                 | —    | ±3.5  | ±9      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | DNL 微分非直線性誤差<br>(注3) | —    | ±1    | -1~+1.5 | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                          |                       | INL 積分非直線性誤差         | —    | ±2.5  | ±3.5    | LSB | —  |                                                                                                                                                                                                                                                              |

注. これらの仕様値は、1つのADC16Hだけが動作中で、DAC12とACMPHSが動作しておらず、かつA/D変換中に外部バスへのアクセスがない場合に適用されます。

他のADCユニット、DAC12、またはACMPHSが動作中である、またはA/D変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H使用時は、ポート0をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、およびADC16Hの入力電圧が安定しているときの特性です。

注 1. チャネル専用サンプル&ホールド回路不使用時：変換時間は、サンプリング時間と逐次比較時間の合計です。測定条件には、上記の各ステートが示されています。

注 2. チャネル専用サンプル&ホールド回路使用時：変換時間は、チャネル専用サンプル&ホールド回路のサンプリング時間、ホールドモード切り替え時間、サンプリング時間、逐次比較時間の合計です。測定条件には、上記の各ステートが示されています。

注 3. DNLはヒストグラム法を使用して計測されるため、下限値は-1になります。

表 2.99 A/D 変換特性 (SAR モード : 外部 VDD モード) (1/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目                                     |            |       |                                        |                       | Min              | Typ  | Max  | 単位      | 測定条件 |  |  |  |  |
|----------------------------------------|------------|-------|----------------------------------------|-----------------------|------------------|------|------|---------|------|--|--|--|--|
| SAR モード                                | 分解能        |       |                                        |                       | —                | —    | 12   | ビット     | —    |  |  |  |  |
| SAR モード                                | シングルエンジン入力 | 通常モード | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 0.16 | —    | —       | μs   |  |  |  |  |
|                                        |            |       |                                        |                       | オフセット誤差          | —    | ±3   | ±6.5    | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | フルスケール誤差         | —    | ±3   | ±6.5    | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | 絶対精度             | —    | ±4   | ±11     | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | DNL 微分非直線性誤差(注3) | —    | ±1   | -1~+1.5 | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3      | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | 変換時間(注2)         | 1.00 | —    | —       | μs   |  |  |  |  |
|                                        |            |       |                                        |                       | オフセット誤差          | —    | ±1.5 | ±6.75   | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | フルスケール誤差         | —    | ±1.5 | ±6.75   | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | 絶対精度             | —    | ±5   | ±10.5   | LSB  |  |  |  |  |
| 高精度チャネル (AN000~AN005)<br>(AN006~AN011) |            |       |                                        |                       | DNL 微分非直線性誤差(注3) | —    | ±1   | -1~+1.5 | LSB  |  |  |  |  |
|                                        |            |       |                                        |                       | INL 積分非直線性誤差     | —    | ±2.5 | ±3.5    | LSB  |  |  |  |  |

表 2.99 A/D 変換特性 (SAR モード : 外部 VDD モード) (2/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |               |                                                    |                                                    |                                   | Min                                               | Typ  | Max  | 単位          | 測定条件 |                                                                                                                                                          |
|------------|---------------|----------------------------------------------------|----------------------------------------------------|-----------------------------------|---------------------------------------------------|------|------|-------------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | シングルエン<br>ド入力 | 高精度モード                                             | 高精度チャネ<br>ル (AN000~<br>AN005)<br>(AN006~<br>AN011) | チャネル専用<br>サンプル&ホ<br>ールド回路不<br>使用時 | 変換時間(注1)                                          | 0.26 | —    | —           | μs   | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 8 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以<br/>下</li> </ul> |
|            |               |                                                    |                                                    |                                   | オフセット誤<br>差                                       | —    | ±1.5 | ±4.5        | LSB  | —                                                                                                                                                        |
|            |               |                                                    |                                                    |                                   | フルスケール<br>誤差                                      | —    | ±1.5 | ±4.5        | LSB  | —                                                                                                                                                        |
|            |               |                                                    |                                                    |                                   | 絶対精度                                              | —    | ±4   | ±7          | LSB  | —                                                                                                                                                        |
|            |               |                                                    |                                                    |                                   | DNL 微分非<br>直線性誤差<br>(注3)                          | —    | ±1   | -1~<br>+1.5 | LSB  | —                                                                                                                                                        |
|            |               | 高精度チャネ<br>ル (AN000~<br>AN005)<br>(AN006~<br>AN011) | チャネル専用<br>サンプル&ホ<br>ールド回路使<br>用時                   | 変換時間(注2)                          | INL 積分非直<br>線性誤差                                  | —    | ±2   | ±3          | LSB  | —                                                                                                                                                        |
|            |               |                                                    |                                                    |                                   | ● ADCLK: 50 MHz                                   |      |      |             |      |                                                                                                                                                          |
|            |               |                                                    |                                                    |                                   | ● チャネル専用サンプル&ホー<br>ルド回路のサンプリング時間 :<br>63 ADCLK    |      |      |             |      |                                                                                                                                                          |
|            |               |                                                    |                                                    |                                   | ● チャネル専用サンプル&ホー<br>ルド回路のホールドモード遷移時<br>間 : 2 ADCLK |      |      |             |      |                                                                                                                                                          |
|            |               |                                                    |                                                    |                                   | ● サンプリング時間 : 16 ADCLK                             |      |      |             |      |                                                                                                                                                          |

表 2.99 A/D 変換特性 (SAR モード : 外部 VDD モード) (3/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |               |                          |                          |                          | Min  | Typ  | Max         | 単位  | 測定条件                                                                                                                                                      |
|------------|---------------|--------------------------|--------------------------|--------------------------|------|------|-------------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | シングルエン<br>ド入力 | 通常モード                    | 中速チャネル (AN012~<br>AN015) | 変換時間(注1)                 | 0.28 | —    | —           | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 9 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以<br/>下</li> </ul>  |
|            |               |                          |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | 絶対精度                     | —    | ±4   | ±11         | LSB | —                                                                                                                                                         |
|            |               |                          |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB | —                                                                                                                                                         |
|            |               | 低速チャネル (AN016~<br>AN022) | 低速チャネル (AN016~<br>AN022) | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB | —                                                                                                                                                         |
|            |               |                          |                          | 変換時間(注1)                 | 0.5  | —    | —           | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 20 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以<br/>下</li> </ul> |
|            |               |                          |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | 絶対精度                     | —    | ±5.5 | ±11         | LSB | —                                                                                                                                                         |
|            |               |                          |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB | —                                                                                                                                                         |
|            |               |                          |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±4          | LSB | —                                                                                                                                                         |

表 2.99 A/D 変換特性 (SAR モード : 外部 VDD モード) (4/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |               |                          |                          |                          | Min  | Typ  | Max         | 単位  | 測定条件                                                                                                                                                      |
|------------|---------------|--------------------------|--------------------------|--------------------------|------|------|-------------|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | シングルエン<br>ド入力 | 高精度モード                   | 中速チャネル (AN012~<br>AN015) | 変換時間(注1)                 | 0.5  | —    | —           | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 20 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以<br/>下</li> </ul> |
|            |               |                          |                          | オフセット誤<br>差              | —    | ±1.5 | ±4.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | フルスケール<br>誤差             | —    | ±1.5 | ±4.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | 絶対精度                     | —    | ±4   | ±7          | LSB | —                                                                                                                                                         |
|            |               |                          |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB | —                                                                                                                                                         |
|            |               | 低速チャネル (AN016~<br>AN022) | 低速チャネル (AN016~<br>AN022) | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB | —                                                                                                                                                         |
|            |               |                          |                          | 変換時間(注1)                 | 0.94 | —    | —           | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 42 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以<br/>下</li> </ul> |
|            |               |                          |                          | オフセット誤<br>差              | —    | ±1.5 | ±4.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | フルスケール<br>誤差             | —    | ±1.5 | ±4.5        | LSB | —                                                                                                                                                         |
|            |               |                          |                          | 絶対精度                     | —    | ±5.5 | ±8          | LSB | —                                                                                                                                                         |
|            |               |                          |                          | DNL 微分非<br>直線性誤差<br>(注3) | —    | ±1   | -1~<br>+1.5 | LSB | —                                                                                                                                                         |
|            |               |                          |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±4          | LSB | —                                                                                                                                                         |

表 2.99 A/D 変換特性 (SAR モード : 外部 VDD モード) (5/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |                                                                 |                       |          |                  | Min | Typ   | Max     | 単位  | 測定条件                                                                                                                                                                                                                                                        |
|------------|-----------------------------------------------------------------|-----------------------|----------|------------------|-----|-------|---------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | 差動入力<br><br>通常モード<br><br>高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1) | 0.16             | —   | —     | —       | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 3 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul>                                                                                                         |
|            |                                                                 |                       |          | オフセット誤差          | —   | ±2    | ±3.5    | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | フルスケール誤差         | —   | ±2    | ±3.5    | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | 絶対精度             | —   | ±3    | ±6      | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | DNL 微分非直線性誤差(注3) | —   | ±0.75 | ±1      | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | INL 積分非直線性誤差     | —   | ±1.5  | ±2      | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       | 変換時間(注2) | 1.00             | —   | —     | —       | μs  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>チャネル専用サンプル&amp;ホールド回路のサンプリング時間 : 35 ADCLK</li> <li>チャネル専用サンプル&amp;ホールド回路のホールドモード遷移時間 : 2 ADCLK</li> <li>サンプリング時間 : 8 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |
|            |                                                                 |                       |          | オフセット誤差          | —   | ±1.5  | ±6.75   | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | フルスケール誤差         | —   | ±1.5  | ±6.75   | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | 絶対精度             | —   | ±3.5  | ±10.5   | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | DNL 微分非直線性誤差(注3) | —   | ±1    | -1~+1.5 | LSB | —                                                                                                                                                                                                                                                           |
|            |                                                                 |                       |          | INL 積分非直線性誤差     | —   | ±2.5  | ±3.5    | LSB | —                                                                                                                                                                                                                                                           |

表 2.99 A/D 変換特性 (SAR モード : 外部 VDD モード) (6/6)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目         |                                                                  |                       |                  |      | Min   | Typ     | Max | 単位 | 測定条件                                                                                                                                                                                                                                                         |
|------------|------------------------------------------------------------------|-----------------------|------------------|------|-------|---------|-----|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | 差動入力<br><br>高精度モード<br><br>高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 0.26 | —     | —       | —   | μs | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 8 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul>                                                                                                          |
|            |                                                                  |                       | オフセット誤差          | —    | ±1    | ±2.5    | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | フルスケール誤差         | —    | ±1    | ±2.5    | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | 絶対精度             | —    | ±2    | ±4      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | DNL 微分非直線性誤差(注3) | —    | ±0.75 | ±1      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | INL 積分非直線性誤差     | —    | ±1.5  | ±2      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  | チャネル専用サンプル&ホールド回路使用時  | 変換時間(注2)         | 1.72 | —     | —       | —   | μs | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>チャネル専用サンプル&amp;ホールド回路のサンプリング時間 : 63 ADCLK</li> <li>チャネル専用サンプル&amp;ホールド回路のホールドモード遷移時間 : 2 ADCLK</li> <li>サンプリング時間 : 16 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |
|            |                                                                  |                       | オフセット誤差          | —    | ±1.5  | ±6.75   | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | フルスケール誤差         | —    | ±1.5  | ±6.75   | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | 絶対精度             | —    | ±3.5  | ±9      | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | DNL 微分非直線性誤差(注3) | —    | ±1    | -1~+1.5 | LSB | —  |                                                                                                                                                                                                                                                              |
|            |                                                                  |                       | INL 積分非直線性誤差     | —    | ±2.5  | ±3.5    | LSB | —  |                                                                                                                                                                                                                                                              |

注. これらの仕様値は、1つの ADC16H だけが動作中で、DAC12 と ACMPHS が動作しておらず、かつ A/D 変換中に外部バスへのアクセスがない場合に適用されます。

他の ADC ユニット、DAC12、または ACMPHS が動作中である、または A/D 変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H 使用時は、ポート 0 をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、および ADC16H の入力電圧が安定しているときの特性です。

注 1. チャネル専用サンプル&ホールド回路不使用時 : 変換時間は、サンプリング時間と逐次比較時間の合計です。測定条件には、上記の各ステートが示されています。

注 2. チャネル専用サンプル&ホールド回路使用時 : 変換時間は、チャネル専用サンプル&ホールド回路のサンプリング時間、ホールドモード切り替え時間、サンプリング時間、逐次比較時間の合計です。測定条件には、上記の各ステートが示されています。

注 3. DNL はヒストグラム法を使用して計測されるため、下限値は-1 になります。

表 2.100 A/D 変換特性 (SAR モード : DCDC モード) (1/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目      |            |        |                                        |                       | Min              | Typ  | Max  | 単位      | 測定条件 |
|---------|------------|--------|----------------------------------------|-----------------------|------------------|------|------|---------|------|
| SAR モード | 分解能        |        |                                        |                       | —                | —    | 12   | ビット     | —    |
| SAR モード | シングルエンジン入力 | 通常モード  | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 0.64 | —    | —       | μs   |
|         |            |        |                                        |                       | オフセット誤差          | —    | ±3   | ±6.5    | LSB  |
|         |            |        |                                        |                       | オフセット誤差          | —    | ±3   | ±8      | LSB  |
|         |            |        |                                        |                       | フルスケール誤差         | —    | ±3   | ±6.5    | LSB  |
|         |            |        |                                        |                       | フルスケール誤差         | —    | ±3   | ±8      | LSB  |
|         |            |        |                                        |                       | 絶対精度             | —    | ±5.5 | ±11     | LSB  |
|         |            |        |                                        |                       | 絶対精度             | —    | ±5.5 | ±15     | LSB  |
|         |            |        |                                        |                       | DNL 微分非直線性誤差(注2) | —    | ±1   | -1~+1.5 | LSB  |
|         |            |        |                                        |                       | DNL 微分非直線性誤差(注2) | —    | ±1   | -1~+2.0 | LSB  |
|         |            |        |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3      | LSB  |
|         |            |        |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3.5    | LSB  |
| SAR モード | シングルエンジン入力 | 高精度モード | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 1    | —    | —       | μs   |
|         |            |        |                                        |                       | オフセット誤差          | —    | ±1.5 | ±4.5    | LSB  |
|         |            |        |                                        |                       | オフセット誤差          | —    | ±1.5 | ±5      | LSB  |
|         |            |        |                                        |                       | フルスケール誤差         | —    | ±1.5 | ±4.5    | LSB  |
|         |            |        |                                        |                       | フルスケール誤差         | —    | ±1.5 | ±5      | LSB  |
|         |            |        |                                        |                       | 絶対精度             | —    | ±5.0 | ±8      | LSB  |
|         |            |        |                                        |                       | 絶対精度             | —    | ±5.0 | ±11     | LSB  |
|         |            |        |                                        |                       | DNL 微分非直線性誤差(注2) | —    | ±1   | -1~+1.5 | LSB  |
|         |            |        |                                        |                       | DNL 微分非直線性誤差(注2) | —    | ±1   | -1~+1.5 | LSB  |
|         |            |        |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3      | LSB  |
|         |            |        |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3.5    | LSB  |

表 2.100 A/D 変換特性 (SAR モード : DCDC モード) (2/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |               |       |                          | Min                      | Typ  | Max  | 単位          | 測定条件       |
|------------|---------------|-------|--------------------------|--------------------------|------|------|-------------|------------|
| SAR<br>モード | シングルエン<br>ド入力 | 通常モード | 中速チャネル (AN012~<br>AN015) | 変換時間(注1)                 | 0.76 | —    | —           | μs         |
|            |               |       |                          | オフセット誤<br>差              | —    | —    | ±6.5        | LSB        |
|            |               |       |                          |                          | —    | ±1.5 | ±7          | LSB        |
|            |               |       |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          |                          | —    | ±1.5 | ±7          | LQFP パッケージ |
|            |               |       |                          | 絶対精度                     | —    | ±4   | ±11         | LSB        |
|            |               |       |                          |                          | —    | ±4   | ±15         | LQFP パッケージ |
|            |               |       |                          | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±1   | -1~<br>+1.5 | LSB        |
|            |               |       |                          |                          | —    | ±1   | -1~<br>+2.0 | LQFP パッケージ |
|            |               |       |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB        |
|            |               |       |                          |                          | —    | ±2   | ±4          | LQFP パッケージ |
|            |               |       | 低速チャネル (AN016~<br>AN022) | 変換時間(注1)                 | 1    | —    | —           | μs         |
|            |               |       |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB        |
|            |               |       |                          | 絶対精度                     | —    | ±5.5 | ±11         | LSB        |
|            |               |       |                          | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±1   | -1~<br>+1.5 | LSB        |
|            |               |       |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±4          | LSB        |

表 2.100 A/D 変換特性 (SAR モード : DCDC モード) (3/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |               |        |                                         | Min                      | Typ  | Max   | 単位          | 測定条件       |
|------------|---------------|--------|-----------------------------------------|--------------------------|------|-------|-------------|------------|
| SAR<br>モード | シングルエン<br>ド入力 | 高精度モード | 中速チャネル (AN012~<br>AN015)                | 変換時間(注1)                 | 1.4  | —     | —           | μs         |
|            |               |        |                                         | オフセット誤<br>差              | —    | ±1.5  | ±4.5        | LSB        |
|            |               |        |                                         |                          | —    | ±1.5  | ±5          | LSB        |
|            |               |        |                                         | フルスケール<br>誤差             | —    | ±1.5  | ±4.5        | LSB        |
|            |               |        |                                         |                          | —    | ±1.5  | ±5          | LQFP パッケージ |
|            |               |        |                                         | 絶対精度                     | —    | ±4    | ±8          | LSB        |
|            |               |        |                                         |                          | —    | ±4    | ±13         | LQFP パッケージ |
|            |               |        |                                         | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±1    | -1~<br>+1.5 | LSB        |
|            |               |        |                                         |                          | —    | ±1    | -1~<br>+2.0 | LQFP パッケージ |
|            |               |        |                                         | INL 積分非直<br>線性誤差         | —    | ±2    | ±3          | LSB        |
|            |               |        |                                         |                          | —    | ±2    | ±4          | LQFP パッケージ |
|            |               |        | 低速チャネル (AN016~<br>AN022)                | 変換時間(注1)                 | 1.88 | —     | —           | μs         |
|            |               |        |                                         | オフセット誤<br>差              | —    | ±1.5  | ±4.5        | LSB        |
|            |               |        |                                         | フルスケール<br>誤差             | —    | ±1.5  | ±4.5        | LSB        |
|            |               |        |                                         | 絶対精度                     | —    | ±5.5  | ±8          | LSB        |
|            |               |        |                                         | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±1    | -1~<br>+1.5 | LSB        |
|            |               |        |                                         | INL 積分非直<br>線性誤差         | —    | ±2    | ±4          | LSB        |
| SAR<br>モード | 差動入力          | 通常モード  | 高精度チャネル (AN000~<br>AN005) (AN006~AN011) | 変換時間(注1)                 | 0.64 | —     | —           | μs         |
|            |               |        |                                         | オフセット誤<br>差              | —    | ±2    | ±3.5        | LSB        |
|            |               |        |                                         | フルスケール<br>誤差             | —    | ±2    | ±3.5        | LSB        |
|            |               |        |                                         | 絶対精度                     | —    | ±4.5  | ±6          | LSB        |
|            |               |        |                                         | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±0.75 | ±1          | LSB        |
|            |               |        |                                         | INL 積分非直<br>線性誤差         | —    | ±1.5  | ±2          | LSB        |

表 2.100 A/D 変換特性 (SAR モード : DCDC モード) (4/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |      |        |                                        |                       | Min              | Typ | Max   | 単位   | 測定条件 |                                                                                                                                                       |
|------------|------|--------|----------------------------------------|-----------------------|------------------|-----|-------|------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | 差動入力 | 高精度モード | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 1   | —     | —    | μs   | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 40 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |
|            |      |        |                                        |                       | オフセット誤差          | —   | ±1    | ±2.5 | LSB  | —                                                                                                                                                     |
|            |      |        |                                        |                       | フルスケール誤差         | —   | ±1    | ±2.5 | LSB  | —                                                                                                                                                     |
|            |      |        |                                        |                       | 絶対精度             | —   | ±3.5  | ±4.5 | LSB  | —                                                                                                                                                     |
|            |      |        |                                        |                       | DNL 微分非直線性誤差(注2) | —   | ±0.75 | ±1   | LSB  | —                                                                                                                                                     |
|            |      |        |                                        |                       | INL 積分非直線性誤差     | —   | ±1.5  | ±2   | LSB  | —                                                                                                                                                     |

注. これらの仕様値は、1つのADC16Hだけが動作中で、DAC12とACMPHSが動作しておらず、かつA/D変換中に外部バスへのアクセスがない場合に適用されます。

他のADCユニット、DAC12、またはACMPHSが動作中である、またはA/D変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H使用時は、ポート0をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、およびADC16Hの入力電圧が安定しているときの特性です。

注 1. チャネル専用サンプル&ホールド回路不使用時：変換時間は、サンプリング時間と逐次比較時間の合計です。測定条件には、上記の各ステートが示されています。

注 2. DNLはヒストグラム法を使用して計測されるため、下限値は-1になります。

表 2.101 A/D 変換特性 (SAR モード : 外部 VDD モード) (1/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目      |            |        |                                        |                       | Min              | Typ  | Max  | 単位      | 測定条件 |
|---------|------------|--------|----------------------------------------|-----------------------|------------------|------|------|---------|------|
| SAR モード | 分解能        |        |                                        |                       | —                | —    | 12   | ビット     | —    |
| SAR モード | シングルエンジン入力 | 通常モード  | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 0.64 | —    | —       | μs   |
|         |            |        |                                        |                       | オフセット誤差          | —    | ±3   | ±6.5    | LSB  |
|         |            |        |                                        |                       | フルスケール誤差         | —    | ±3   | ±6.5    | LSB  |
|         |            |        |                                        |                       | 絶対精度             | —    | ±5.5 | ±11     | LSB  |
|         |            |        |                                        |                       | DNL 微分非直線性誤差(注2) | —    | ±1   | -1~+1.5 | LSB  |
|         |            |        |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3      | LSB  |
| SAR モード | シングルエンジン入力 | 高精度モード | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 1    | —    | —       | μs   |
|         |            |        |                                        |                       | オフセット誤差          | —    | ±1.5 | ±4.5    | LSB  |
|         |            |        |                                        |                       | フルスケール誤差         | —    | ±1.5 | ±4.5    | LSB  |
|         |            |        |                                        |                       | 絶対精度             | —    | ±5.0 | ±8      | LSB  |
|         |            |        |                                        |                       | DNL 微分非直線性誤差(注2) | —    | ±1   | -1~+1.5 | LSB  |
|         |            |        |                                        |                       | INL 積分非直線性誤差     | —    | ±2   | ±3      | LSB  |

表 2.101 A/D 変換特性 (SAR モード : 外部 VDD モード) (2/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |               |       |                          | Min                      | Typ  | Max  | 単位          | 測定条件 |
|------------|---------------|-------|--------------------------|--------------------------|------|------|-------------|------|
| SAR<br>モード | シングルエン<br>ド入力 | 通常モード | 中速チャネル (AN012~<br>AN015) | 変換時間(注1)                 | 0.76 | —    | —           | μs   |
|            |               |       |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB  |
|            |               |       |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB  |
|            |               |       |                          | 絶対精度                     | —    | ±4   | ±11         | LSB  |
|            |               |       |                          | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±1   | -1~<br>+1.5 | LSB  |
|            |               |       |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±3          | LSB  |
|            |               |       | 低速チャネル (AN016~<br>AN022) | 変換時間(注1)                 | 1    | —    | —           | μs   |
|            |               |       |                          | オフセット誤<br>差              | —    | ±1.5 | ±6.5        | LSB  |
|            |               |       |                          | フルスケール<br>誤差             | —    | ±1.5 | ±6.5        | LSB  |
|            |               |       |                          | 絶対精度                     | —    | ±5.5 | ±11         | LSB  |
|            |               |       |                          | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±1   | -1~<br>+1.5 | LSB  |
|            |               |       |                          | INL 積分非直<br>線性誤差         | —    | ±2   | ±4          | LSB  |

表 2.101 A/D 変換特性 (SAR モード : 外部 VDD モード) (3/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |               |        |                                                |                                   | Min                      | Typ  | Max         | 単位   | 測定条件                                                                                                                                                  |                                                                                                                                                       |
|------------|---------------|--------|------------------------------------------------|-----------------------------------|--------------------------|------|-------------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| SAR<br>モード | シングルエン<br>ド入力 | 高精度モード | 中速チャネル (AN012~<br>AN015)                       | 変換時間(注1)                          | 1.4                      | —    | —           | μs   | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 60 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |                                                                                                                                                       |
|            |               |        |                                                | オフセット誤<br>差                       | —                        | ±1.5 | ±4.5        | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | フルスケール<br>誤差                      | —                        | ±1.5 | ±4.5        | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | 絶対精度                              | —                        | ±4   | ±8          | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | DNL 微分非<br>直線性誤差<br>(注2)          | —                        | ±1   | -1~<br>+1.5 | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | INL 積分非直<br>線性誤差                  | —                        | ±2   | ±3          | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | 変換時間(注1)                          | 1.88                     | —    | —           | μs   | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 84 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |                                                                                                                                                       |
|            |               |        |                                                | オフセット誤<br>差                       | —                        | ±1.5 | ±4.5        | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | フルスケール<br>誤差                      | —                        | ±1.5 | ±4.5        | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
|            |               |        |                                                | 絶対精度                              | —                        | ±5.5 | ±8          | LSB  | —                                                                                                                                                     |                                                                                                                                                       |
| SAR<br>モード | 差動入力          | 通常モード  | 高精度チャネル (AN000~<br>AN005)<br>(AN006~<br>AN011) | チャネル専用<br>サンプル&ホ<br>ールド回路不<br>使用時 | 変換時間(注1)                 | 0.64 | —           | —    | μs                                                                                                                                                    | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 22 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> </ul> |
|            |               |        |                                                |                                   | オフセット誤<br>差              | —    | ±2          | ±3.5 | LSB                                                                                                                                                   | —                                                                                                                                                     |
|            |               |        |                                                |                                   | フルスケール<br>誤差             | —    | ±2          | ±3.5 | LSB                                                                                                                                                   | —                                                                                                                                                     |
|            |               |        |                                                |                                   | 絶対精度                     | —    | ±4.5        | ±6   | LSB                                                                                                                                                   | —                                                                                                                                                     |
|            |               |        |                                                |                                   | DNL 微分非<br>直線性誤差<br>(注2) | —    | ±0.75       | ±1   | LSB                                                                                                                                                   | —                                                                                                                                                     |
|            |               |        |                                                |                                   | INL 積分非直<br>線性誤差         | —    | ±1.5        | ±2   | LSB                                                                                                                                                   | —                                                                                                                                                     |

表 2.101 A/D 変換特性 (SAR モード : 外部 VDD モード) (4/4)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目         |      |        |                                        |                       | Min              | Typ | Max   | 単位   | 測定条件 |                                                                                           |
|------------|------|--------|----------------------------------------|-----------------------|------------------|-----|-------|------|------|-------------------------------------------------------------------------------------------|
| SAR<br>モード | 差動入力 | 高精度モード | 高精度チャネル (AN000~AN005)<br>(AN006~AN011) | チャネル専用サンプル&ホールド回路不使用時 | 変換時間(注1)         | 1   | —     | —    | μs   | • ADCLK: 50 MHz<br>• サンプリング時間 : 40 ADCLK<br>• 逐次比較時間 : 10 ADCLK<br>• 信号源インピーダンス : 50 Ω 以下 |
|            |      |        |                                        |                       | オフセット誤差          | —   | ±1    | ±2.5 | LSB  | —                                                                                         |
|            |      |        |                                        |                       | フルスケール誤差         | —   | ±1    | ±2.5 | LSB  | —                                                                                         |
|            |      |        |                                        |                       | 絶対精度             | —   | ±3.5  | ±4.5 | LSB  | —                                                                                         |
|            |      |        |                                        |                       | DNL 微分非直線性誤差(注2) | —   | ±0.75 | ±1   | LSB  | —                                                                                         |
|            |      |        |                                        |                       | INL 積分非直線性誤差     | —   | ±1.5  | ±2   | LSB  | —                                                                                         |

注. これらの仕様値は、1つのADC16Hだけが動作中で、DAC12とACMPHSが動作しておらず、かつA/D変換中に外部バスへのアクセスがない場合に適用されます。

他のADCユニット、DAC12、またはACMPHSが動作中である、またはA/D変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H使用時は、ポート0をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、およびADC16Hの入力電圧が安定しているときの特性です。

注 1. チャネル専用サンプル&ホールド回路不使用時：変換時間は、サンプリング時間と逐次比較時間の合計です。測定条件には、上記の各ステートが示されています。

注 2. DNLはヒストグラム法を使用して計測されるため、下限値は-1になります。

表 2.102 A/D 変換特性 (オーバーサンプリングモードとハイブリッドモード) (1)

| 項目                      |     |  |  |  | Min            | Typ       | Max      | 単位  | 測定条件  |                                                                                                             |         |   |
|-------------------------|-----|--|--|--|----------------|-----------|----------|-----|-------|-------------------------------------------------------------------------------------------------------------|---------|---|
| オーバーサンプリングモードとハイブリッドモード | 分解能 |  |  |  | —              | —         | 16       | ビット | —     |                                                                                                             |         |   |
|                         |     |  |  |  | オーバーサンプリング周期   | 0.16      | —        | —   | μs    | • ADCLK: 50 MHz<br>• サンプリング時間 : 3 ADCLK<br>• 逐次比較時間 : 5 ADCLK<br>• 断線検出アシスト機能不使用時<br>• 信号源インピーダンス : 50 Ω 以下 |         |   |
|                         |     |  |  |  | ハイブリッドモード(注2)  | 0.18      | —        | —   | μs    | • ADCLK: 50 MHz<br>• サンプリング時間 : 8 ADCLK<br>• 逐次比較時間 : 5 ADCLK<br>• 断線検出アシスト機能不使用時<br>• 信号源インピーダンス : 50 Ω 以下 |         |   |
|                         |     |  |  |  | デジタルフィルタ特性(注1) | Sinc フィルタ | 初期遅延     | —   | 22    | —                                                                                                           | /Fos    | — |
|                         |     |  |  |  |                |           | グループ遅延   | —   | 11    | —                                                                                                           |         | — |
|                         |     |  |  |  |                |           | 正規化遮断周波数 | —   | 0.033 | —                                                                                                           | Fin/Fos | — |

注. Fosはオーバーサンプリング周波数です。

ハイブリッドモードでは、Fosは1/(スキヤングループに割り当てられた各アナログチャネルのオーバーサンプリング期間の合計)です。

注 1. 図 2.138 を参照してください。

注 2. チャネルごとの値です。



図 2.138 デジタルフィルタ特性 (Sinc フィルタ)

表 2.103 A/D 変換特性 (オーバーサンプリングモードとハイブリッドモード) (2)

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目                      |                                     | Min                                                       | Typ             | Max | 単位 | 測定条件                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|-------------------------|-------------------------------------|-----------------------------------------------------------|-----------------|-----|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| オーバーサンプリングモードとハイブリッドモード | Sinc フィルタ                           | シングルエンド入力 (AN000~AN005)<br>(AN006~AN011)<br>(AN012~AN015) | SNDR 信号対ノイズの歪み比 | —   | 80 | — dB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|                         |                                     | ENOB : 有効ビット数                                             | —               | 13  | —  | ビット                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|                         | 差動入力 (AN000~AN005)<br>(AN006~AN011) | SNDR 信号対ノイズの歪み比                                           | —               | 86  | —  | dB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
|                         |                                     | ENOB : 有効ビット数                                             | —               | 14  | —  | ビット                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|                         |                                     |                                                           |                 |     |    | <ul style="list-style-type: none"> <li>● ADCLK: 50 MHz</li> <li>● サンプリング時間 : <ul style="list-style-type: none"> <li>- 高速チャネル (オーバーサンプリングモード) : 3 ADCLK</li> <li>- 高速チャネル (ハイブリッドモード) : 8 ADCLK</li> <li>- 中速チャネル (オーバーサンプリングモード) : 10 ADCLK</li> <li>- 中速チャネル (ハイブリッドモード) : 22 ADCLK</li> </ul> </li> <li>● 逐次比較時間 : 5 ADCLK</li> <li>● 信号源インピーダンス : 50 Ω 以下</li> <li>● 入力周波数 : <ul style="list-style-type: none"> <li>- オーバーサンプリングモード : 5 kHz</li> <li>- ハイブリッドモード : 5 kHz</li> </ul> </li> <li>● チャネル専用サンプル&amp;ホールド回路不使用時</li> </ul> |
|                         |                                     |                                                           |                 |     |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |

表 2.104 A/D 変換特性 (オーバーサンプリングモードとハイブリッドモード) (3)

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目                      |                                     | Min                                                       | Typ             | Max | 単位 | 測定条件                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|-------------------------|-------------------------------------|-----------------------------------------------------------|-----------------|-----|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| オーバーサンプリングモードとハイブリッドモード | Sinc フィルタ                           | シングルエンド入力 (AN000~AN005)<br>(AN006~AN011)<br>(AN012~AN015) | SNDR 信号対ノイズの歪み比 | —   | 74 | — dB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|                         |                                     | ENOB : 有効ビット数                                             | —               | 12  | —  | ビット                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|                         | 差動入力 (AN000~AN005)<br>(AN006~AN011) | SNDR 信号対ノイズの歪み比                                           | —               | 80  | —  | dB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|                         |                                     | ENOB : 有効ビット数                                             | —               | 13  | —  | ビット                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|                         |                                     |                                                           |                 |     |    | <ul style="list-style-type: none"> <li>● ADCLK: 50 MHz</li> <li>● サンプリング時間 : <ul style="list-style-type: none"> <li>- 高速チャネル (オーバーサンプリングモード) : 22 ADCLK</li> <li>- 高速チャネル (ハイブリッドモード) : 40 ADCLK</li> <li>- 中速チャネル (オーバーサンプリングモード) : 28 ADCLK</li> <li>- 中速チャネル (ハイブリッドモード) : 60 ADCLK</li> </ul> </li> <li>● 逐次比較時間 : 10 ADCLK</li> <li>● 信号源インピーダンス : 50 Ω 以下</li> <li>● 入力周波数 : <ul style="list-style-type: none"> <li>- オーバーサンプリングモード : 5 kHz</li> <li>- ハイブリッドモード : 5 kHz</li> </ul> </li> <li>● チャネル専用サンプル&amp;ホールド回路不使用時</li> </ul> |
|                         |                                     |                                                           |                 |     |    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |

表 2.105 A/D 変換特性（オーバーサンプリングモード）

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目            |                                           |                                           | Min                      | Typ | Max     | 単位      | 測定条件 |                                                                                                                                                                                    |
|---------------|-------------------------------------------|-------------------------------------------|--------------------------|-----|---------|---------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| オーバーサンプリングモード | シングルエンド入力                                 | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差<br>(注3)          | —   | ±0.5    | ±4      | LSB  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 3 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul>  |
|               |                                           |                                           | ゲイン誤差 (シングル／連続モード) (注3)  | —   | ±1      | ±4      | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | ゲイン誤差 (1チャネル連続モード) (注3)  | —   | ±1      | ±5      | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+1.5 | -1~+2.5 | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | INL 積分非直線性誤差(注1)         | —   | ±4      | ±8      | LSB  |                                                                                                                                                                                    |
|               | 中速チャネル<br>(AN012~AN015)                   |                                           | オフセット誤差<br>(注3)          | —   | ±0.5    | ±4      | LSB  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 10 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul> |
|               |                                           |                                           | ゲイン誤差(注3)                | —   | ±1      | ±4      | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+2   | -1~+4   | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | INL 積分非直線性誤差(注1)         | —   | ±4      | ±8      | LSB  |                                                                                                                                                                                    |
|               | 低速チャネル<br>(AN016~AN022)                   |                                           | オフセット誤差<br>(注3)          | —   | ±0.5    | ±4      | LSB  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 20 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul> |
|               |                                           |                                           | ゲイン誤差(注3)                | —   | ±1      | ±4      | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+2   | -1~+4   | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | INL 積分非直線性誤差(注1)         | —   | ±4      | ±12     | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | オフセット誤差<br>(注3)          | —   | ±0.25   | ±2      | LSB  |                                                                                                                                                                                    |
| 差動入力          | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) |                                           | ゲイン誤差 (シングル／連続モード) (注3)  | —   | ±0.5    | ±2      | LSB  | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 3 ADCLK</li> <li>逐次比較時間 : 5 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul>  |
|               |                                           |                                           | ゲイン誤差 (1チャネル連続モード) (注3)  | —   | ±0.5    | ±2.5    | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+1.5 | -1~+2.0 | LSB  |                                                                                                                                                                                    |
|               |                                           |                                           | INL 積分非直線性誤差(注1)         | —   | ±3      | ±6      | LSB  |                                                                                                                                                                                    |

注. これらの仕様値は、1 つの ADC16H だけが動作中で、DAC12 と ACMPHS が動作しておらず、かつ A/D 変換中に外部バスへのアクセスがない場合に適用されます。

他の ADC ユニット、DAC12、または ACMPHS が動作中である、または A/D 変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H 使用時は、ポート 0 をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、および ADC16H の入力電圧が安定しているときの特性です。

注 1. 測定条件 : アナログ入力電圧範囲の 0.2%~99.8%

注 2. DNL はヒストограм法を使用して計測されるため、下限値は-1 になります。

注 3. この値は 12 ビット分解能に基づきます。

表 2.106 A/D 変換特性（オーバーサンプリングモード）

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目            |           |                                           |                          | Min | Typ   | Max     | 単位  | 測定条件                                                                                                                                                                                |
|---------------|-----------|-------------------------------------------|--------------------------|-----|-------|---------|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| オーバーサンプリングモード | シングルエンド入力 | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差<br>(注3)          | —   | ±0.5  | ±4      | LSB | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 22 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul> |
|               |           |                                           | ゲイン誤差 (シングル／連続モード) (注3)  | —   | ±1    | ±4      | LSB |                                                                                                                                                                                     |
|               |           |                                           | ゲイン誤差 (1チャネル連続モード) (注3)  | —   | ±1    | ±5      | LSB |                                                                                                                                                                                     |
|               |           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+2 | -1~+2.5 | LSB |                                                                                                                                                                                     |
|               |           |                                           | INL 積分非直線性誤差(注1)         | —   | ±4    | ±8      | LSB |                                                                                                                                                                                     |
|               |           | 中速チャネル<br>(AN012~AN015)                   | オフセット誤差<br>(注3)          | —   | ±0.5  | ±4      | LSB | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 28 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul> |
|               |           |                                           | ゲイン誤差(注3)                | —   | ±1    | ±4      | LSB |                                                                                                                                                                                     |
|               |           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+2 | -1~+4   | LSB |                                                                                                                                                                                     |
|               |           |                                           | INL 積分非直線性誤差(注1)         | —   | ±4    | ±8      | LSB |                                                                                                                                                                                     |
|               |           | 低速チャネル<br>(AN016~AN022)                   | オフセット誤差<br>(注3)          | —   | ±0.5  | ±4      | LSB | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 40 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul> |
|               |           |                                           | ゲイン誤差(注3)                | —   | ±1    | ±4      | LSB |                                                                                                                                                                                     |
|               |           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+2 | -1~+4   | LSB |                                                                                                                                                                                     |
|               |           |                                           | INL 積分非直線性誤差(注1)         | —   | ±4    | ±12     | LSB |                                                                                                                                                                                     |
|               | 差動入力      | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差<br>(注3)          | —   | ±0.25 | ±2      | LSB | <ul style="list-style-type: none"> <li>ADCLK: 50 MHz</li> <li>サンプリング時間 : 22 ADCLK</li> <li>逐次比較時間 : 10 ADCLK</li> <li>信号源インピーダンス : 50 Ω 以下</li> <li>デジタルフィルタ : Sinc フィルタ</li> </ul> |
|               |           |                                           | ゲイン誤差 (シングル／連続モード) (注3)  | —   | ±0.5  | ±2      | LSB |                                                                                                                                                                                     |
|               |           |                                           | ゲイン誤差 (1チャネル連続モード) (注3)  | —   | ±0.5  | ±2.5    | LSB |                                                                                                                                                                                     |
|               |           |                                           | DNL 微分非直線性誤差(注1)<br>(注2) | —   | -1~+2 | -1~+2.5 | LSB |                                                                                                                                                                                     |
|               |           |                                           | INL 積分非直線性誤差(注1)         | —   | ±3    | ±6      | LSB |                                                                                                                                                                                     |

注. これらの仕様値は、1つのADC16Hだけが動作中で、DAC12とACMPHSが動作しておらず、かつA/D変換中に外部バスへのアクセスがない場合に適用されます。

他のADCユニット、DAC12、またはACMPHSが動作中である、またはA/D変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H使用時は、ポート0をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、およびADC16Hの入力電圧が安定しているときの特性です。

注 1. 測定条件 : アナログ入力電圧範囲の0.2%~99.8%

注 2. DNLはヒストограм法を使用して計測されるため、下限値は-1になります。

注 3. この値は12ビット分解能に基づきます。

表 2.107 A/D 変換特性（ハイブリッドモード）

条件 : AVCC: 2.7~3.63 V, VCC: 2.7~3.63 V, VREFH0/VREFH: 2.7 V~AVCC

| 項目        |                       |           |                                                   |                          | Min | Typ     | Max     | 単位  | 測定条件                                                                                                                                                                                                     |
|-----------|-----------------------|-----------|---------------------------------------------------|--------------------------|-----|---------|---------|-----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ハイブリッドモード | チャネル専用サンプル&ホールド回路不使用時 | シングルエンド入力 | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011)         | オフセット誤差<br>(注4)          | —   | ±0.5    | ±4      | LSB | • ADCLK: 50 MHz<br>• サンプリング時間 : 8 ADCLK<br>• 逐次比較時間 : 5 ADCLK<br>• 信号源インピーダンス : 50 Ω 以下<br>• デジタルフィルタ : Sinc フィルタ                                                                                        |
|           |                       |           |                                                   | ゲイン誤差(注4)                | —   | ±1      | ±5      | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | DNL 微分非直線性誤差(注2)<br>(注3) | —   | -1~+1.5 | -1~+2.5 | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | INL 積分非直線性誤差(注2)         | —   | ±4      | ±8      | LSB |                                                                                                                                                                                                          |
|           |                       |           | 中速チャネル (AN012~AN015)(注1)                          | オフセット誤差<br>(注4)          | —   | ±0.5    | ±4      | LSB | • ADCLK: 50 MHz<br>• サンプリング時間 : 22 ADCLK<br>• 逐次比較時間 : 5 ADCLK<br>• 信号源インピーダンス : 50 Ω 以下<br>• デジタルフィルタ : Sinc フィルタ                                                                                       |
|           |                       |           |                                                   | ゲイン誤差(注4)                | —   | ±1      | ±5      | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | DNL 微分非直線性誤差(注2)<br>(注3) | —   | -1~+2   | -1~+4   | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | INL 積分非直線性誤差(注2)         | —   | ±4      | ±8      | LSB |                                                                                                                                                                                                          |
|           |                       |           | 低速チャネル (AN016~AN022)(注1)                          | オフセット誤差<br>(注4)          | —   | ±0.5    | ±4      | LSB | • ADCLK: 50 MHz<br>• サンプリング時間 : 42 ADCLK<br>• 逐次比較時間 : 5 ADCLK<br>• 信号源インピーダンス : 50 Ω 以下<br>• デジタルフィルタ : Sinc フィルタ                                                                                       |
|           |                       |           |                                                   | ゲイン誤差(注4)                | —   | ±1      | ±5      | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | DNL 微分非直線性誤差(注2)<br>(注3) | —   | -1~+2   | -1~+4   | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | INL 積分非直線性誤差(注2)         | —   | ±4      | ±12     | LSB |                                                                                                                                                                                                          |
|           |                       |           | 差動入力<br>高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差<br>(注4)          | —   | ±0.25   | ±2      | LSB | • ADCLK: 50 MHz<br>• サンプリング時間 : 8 ADCLK<br>• 逐次比較時間 : 5 ADCLK<br>• 信号源インピーダンス : 50 Ω 以下<br>• デジタルフィルタ : Sinc フィルタ                                                                                        |
|           |                       |           |                                                   | ゲイン誤差(注4)                | —   | ±0.5    | ±2.5    | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | DNL 微分非直線性誤差(注2)<br>(注3) | —   | -1~+1.5 | -1~+2   | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | INL 積分非直線性誤差(注2)         | —   | ±3      | ±6      | LSB |                                                                                                                                                                                                          |
|           | チャネル専用サンプル&ホールド回路使用時  | シングルエンド入力 | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011)         | オフセット誤差<br>(注4)          | —   | ±0.5    | ±4      | LSB | • ADCLK: 50 MHz<br>• チャネル専用サンプル&ホールド回路のサンプリング時間 : * ADCLK<br>• チャネル専用サンプル&ホールド回路のホールドモード遷移時間 : * ADCLK<br>• サンプリング時間 : * ADCLK<br>• 逐次比較時間 : * ADCLK<br>• 信号源インピーダンス : 50 Ω 以下<br>• デジタルフィルタ : Sinc フィルタ |
|           |                       |           |                                                   | ゲイン誤差(注4)                | —   | ±0.5    | ±4      | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | DNL 微分非直線性誤差(注2)<br>(注3) | —   | ±1      | -1~+2   | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | INL 積分非直線性誤差(注2)         | —   | ±12     | ±16     | LSB |                                                                                                                                                                                                          |
|           |                       |           | 差動入力<br>高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差<br>(注4)          | —   | ±0.5    | ±4      | LSB | • ADCLK: 50 MHz<br>• チャネル専用サンプル&ホールド回路のサンプリング時間 : * ADCLK<br>• チャネル専用サンプル&ホールド回路のホールドモード遷移時間 : * ADCLK<br>• サンプリング時間 : * ADCLK<br>• 逐次比較時間 : * ADCLK<br>• 信号源インピーダンス : 50 Ω 以下<br>• デジタルフィルタ : Sinc フィルタ |
|           |                       |           |                                                   | ゲイン誤差(注4)                | —   | ±0.5    | ±4      | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | DNL 微分非直線性誤差(注2)<br>(注3) | —   | ±1      | -1~+2   | LSB |                                                                                                                                                                                                          |
|           |                       |           |                                                   | INL 積分非直線性誤差(注2)         | —   | ±4      | ±16     | LSB |                                                                                                                                                                                                          |

注. これらの仕様値は、1つのADC16Hだけが動作中で、DAC12とACMPHSが動作しておらず、かつA/D変換中に外部バスへのアクセスがない場合に適用されます。

他のADCユニット、DAC12、またはACMPHSが動作中である、またはA/D変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H使用時は、ポート0をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、およびADC16H の入力電圧が安定しているときの特性です。

- 注 1. チャネル専用サンプル＆ホールド回路は、これらのチャネルでは使用できません。
- 注 2. 測定条件：アナログ入力電圧範囲の 0.2%~99.8%
- 注 3. DNL はヒストグラム法を使用して計測されるため、下限値は-1 になります。
- 注 4. この値は 12 ビット分解能に基づきます。

**表 2.108 A/D 変換特性 (ハイブリッドモード)**

条件 : AVCC: 1.62~2.7 V, VCC: 1.62~2.7 V, VREFH0/VREFH: 1.62 V~AVCC

| 項目                                 | Min                                       | Typ                                       | Max                              | 単位    | 測定条件    |         |                                                                                                                                                                                               |                                                                                                                                                                                               |
|------------------------------------|-------------------------------------------|-------------------------------------------|----------------------------------|-------|---------|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ハイブリッドモード<br>チャネル専用サンプル＆ホールド回路不使用時 | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差 <sup>(注3)</sup>                   | —                                | ±0.5  | ±4      | LSB     | <ul style="list-style-type: none"> <li>• ADCLK: 50 MHz</li> <li>• サンプリング時間 : 40 ADCLK</li> <li>• 逐次比較時間 : 10 ADCLK</li> <li>• 信号源インピーダンス : 50 Ω 以下</li> <li>• デジタルフィルタ : Sinc フィルタ</li> </ul> |                                                                                                                                                                                               |
|                                    |                                           | ゲイン誤差 <sup>(注3)</sup>                     | —                                | ±1    | ±5      | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    |                                           | DNL 微分非直線性誤差 <sup>(注1)(注2)</sup>          | —                                | -1~+2 | -1~+2.5 | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    |                                           | INL 積分非直線性誤差 <sup>(注1)</sup>              | —                                | ±4    | ±8      | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    | 中速チャネル<br>(AN012~AN015)                   | オフセット誤差 <sup>(注3)</sup>                   | —                                | ±0.5  | ±4      | LSB     | <ul style="list-style-type: none"> <li>• ADCLK: 50 MHz</li> <li>• サンプリング時間 : 60 ADCLK</li> <li>• 逐次比較時間 : 10 ADCLK</li> <li>• 信号源インピーダンス : 50 Ω 以下</li> <li>• デジタルフィルタ : Sinc フィルタ</li> </ul> |                                                                                                                                                                                               |
|                                    |                                           | ゲイン誤差 <sup>(注3)</sup>                     | —                                | ±1    | ±5      | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    |                                           | DNL 微分非直線性誤差 <sup>(注1)(注2)</sup>          | —                                | -1~+2 | -1~+4   | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    |                                           | INL 積分非直線性誤差 <sup>(注1)</sup>              | —                                | ±4    | ±8      | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    | 低速チャネル<br>(AN016~AN022)                   | オフセット誤差 <sup>(注3)</sup>                   | —                                | ±0.5  | ±4      | LSB     | <ul style="list-style-type: none"> <li>• ADCLK: 50 MHz</li> <li>• サンプリング時間 : 84 ADCLK</li> <li>• 逐次比較時間 : 10 ADCLK</li> <li>• 信号源インピーダンス : 50 Ω 以下</li> <li>• デジタルフィルタ : Sinc フィルタ</li> </ul> |                                                                                                                                                                                               |
|                                    |                                           | ゲイン誤差 <sup>(注3)</sup>                     | —                                | ±1    | ±5      | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    |                                           | DNL 微分非直線性誤差 <sup>(注1)(注2)</sup>          | —                                | -1~+2 | -1~+4   | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    |                                           | INL 積分非直線性誤差 <sup>(注1)</sup>              | —                                | ±4    | ±12     | LSB     |                                                                                                                                                                                               |                                                                                                                                                                                               |
|                                    | 差動入力                                      | 高精度チャネル<br>(AN000~AN005)<br>(AN006~AN011) | オフセット誤差 <sup>(注3)</sup>          | —     | ±0.25   | ±2      | LSB                                                                                                                                                                                           | <ul style="list-style-type: none"> <li>• ADCLK: 50 MHz</li> <li>• サンプリング時間 : 40 ADCLK</li> <li>• 逐次比較時間 : 10 ADCLK</li> <li>• 信号源インピーダンス : 50 Ω 以下</li> <li>• デジタルフィルタ : Sinc フィルタ</li> </ul> |
|                                    |                                           |                                           | ゲイン誤差 <sup>(注3)</sup>            | —     | ±0.5    | ±2.5    | LSB                                                                                                                                                                                           |                                                                                                                                                                                               |
|                                    |                                           |                                           | DNL 微分非直線性誤差 <sup>(注1)(注2)</sup> | —     | -1~+2   | -1~+2.5 | LSB                                                                                                                                                                                           |                                                                                                                                                                                               |
|                                    |                                           |                                           | INL 積分非直線性誤差 <sup>(注1)</sup>     | —     | ±3      | ±6      | LSB                                                                                                                                                                                           |                                                                                                                                                                                               |

注. これらの仕様値は、1 つの ADC16H だけが動作中で、DAC12 と ACMPHS が動作しておらず、かつ A/D 変換中に外部バスへのアクセスがない場合に適用されます。

他の ADC ユニット、DAC12、または ACMPHS が動作中である、または A/D 変換中にバスアクセスが発生した場合は、記載した範囲に数値が収まらない可能性があります。

ADC16H 使用時は、ポート 0 をデジタル出力として使用しないでください。

上記の特性は、AVCC0、AVSS0、VREFH0、VREFH、VREFL0、VREFL、およびADC16H の入力電圧が安定しているときの特性です。

注 1. 測定条件：アナログ入力電圧範囲の 0.2%~99.8%

注 2. DNL はヒストグラム法を使用して計測されるため、下限値は-1 になります。

注 3. この値は 12 ビット分解能に基づきます。

**表 2.109 A/D 内部基準電圧特性 (1/2)**

| 項目         | Min  | Typ | Max  | 単位 | 測定条件 |
|------------|------|-----|------|----|------|
| A/D 内部基準電圧 | 0.77 | 0.8 | 0.84 | V  | —    |

表 2.109 A/D 内部基準電圧特性 (2/2)

| 項目       | Min  | Typ | Max | 単位 | 測定条件 |
|----------|------|-----|-----|----|------|
| サンプリング時間 | 4.15 | —   | —   | μs | —    |

表 2.110 D/A 出力の A/D 変換特性

| 項目       | Min | Typ | Max | 単位 | 測定条件 |
|----------|-----|-----|-----|----|------|
| サンプリング時間 | 1   | —   | —   | μs | —    |

## 2.7 DAC12 特性

表 2.111 D/A 変換特性

| 項目        | シンボル               | Min                              | Typ  | Max       | 単位           | 測定条件 |
|-----------|--------------------|----------------------------------|------|-----------|--------------|------|
| 分解能       | —                  | —                                | —    | 12        | ビット          | —    |
| INL       | VREFH $\geq$ 2.7 V | —                                | —    | $\pm 2.0$ | $\pm 4.0$    | LSB  |
|           | VREFH < 2.7 V      | —                                | —    | $\pm 4.0$ | $\pm 8.0$    |      |
| DNL       | VREFH $\geq$ 2.7 V | —                                | —    | $\pm 0.5$ | $\pm 1.0$    | LSB  |
|           | VREFH < 2.7 V      | —                                | —    | $\pm 1.0$ | $\pm 2.0$    |      |
| 変換時間      | VREFH $\geq$ 2.7 V | $t_{DCONV1}$ 、<br>$t_{DCONV2}$   | —    | —         | 3.5          | μs   |
|           | VREFH < 2.7 V      |                                  | —    | —         | 6            |      |
| 出力先切り替え時間 | VREFH $\geq$ 2.7 V | $t_{DSLPUP1}$ 、<br>$t_{DSLPUP2}$ | —    | —         | 3.5          | μs   |
|           | VREFH < 2.7 V      |                                  | —    | —         | 6            |      |
| バッファ準備時間  | VREFH $\geq$ 2.7 V | $t_{DISOUT}$                     | —    | —         | 3.5          | μs   |
|           | VREFH < 2.7 V      |                                  | —    | —         | 6            |      |
| セットアップ時間  | $t_{SU}$           | —                                | —    | 4         | ns           | —    |
| 負荷抵抗      | —                  | 5                                | —    | —         | kΩ           | —    |
| 負荷容量      | —                  | —                                | —    | 50        | pF           | —    |
| 出力電圧範囲    | VREFH $\geq$ 2.7 V | —                                | 0.20 | —         | VREFH – 0.20 | V    |
|           | VREFH < 2.7 V      | —                                | 0.34 | —         | VREFH – 0.34 |      |

## 2.8 TSN 特性

表 2.112 TSN 特性

| 項目             | シンボル        | Min  | Typ  | Max | 単位    | 測定条件                 |
|----------------|-------------|------|------|-----|-------|----------------------|
| 相対精度           | —           | -1.0 | —    | 1.0 | °C    | A/D コンバータエラーは含まれません。 |
| 温度傾斜           | —           | —    | 2.7  | —   | mV/°C | —                    |
| 出力電圧 (25 °C 時) | —           | —    | 1.24 | —   | V     | —                    |
| 温度センサ発振安定時間    | $t_{TSTBL}$ | —    | —    | 30  | μs    | —                    |
| コンパレータ安定時間     | $t_{RSTBL}$ | —    | —    | 30  | μs    | —                    |
| サンプリング時間       | —           | 4.15 | —    | —   | μs    | —                    |

## 2.9 OSC 停止検出特性

表 2.113 発振停止検出回路特性

| 項目   | シンボル     | Min | Typ | Max | 単位 | 測定条件                    |
|------|----------|-----|-----|-----|----|-------------------------|
| 検出時間 | $t_{dr}$ | —   | —   | 1   | ms | <a href="#">図 2.139</a> |



図 2.139 発振停止検出タイミング

表 2.114 サブクロック発振器停止検出回路の特性

| 項目   | シンボル     | Min | Typ | Max | 単位 | 測定条件                    |
|------|----------|-----|-----|-----|----|-------------------------|
| 検出時間 | $t_{dr}$ | —   | —   | 2   | ms | <a href="#">図 2.140</a> |



図 2.140 サブクロック発振停止検出タイミング

## 2.10 POR と PVD の特性

表 2.115 パワーオンリセット回路と電圧検出回路の特性 (1/2)

| 項目      |                                | シンボル                      | Min  | Typ  | Max  | 単位 | 測定条件    |
|---------|--------------------------------|---------------------------|------|------|------|----|---------|
| 電圧検出レベル | パワーオンリセット (POR)                | V <sub>POR1</sub>         | 1.52 | 1.56 | 1.61 | V  | 図 2.141 |
|         |                                | V <sub>POR2</sub>         | —    | —    | 1.73 |    |         |
|         | 電圧検出回路 (PVD0)                  | V <sub>det0_0</sub>       | 2.76 | 2.85 | 2.94 |    | 図 2.142 |
|         |                                | V <sub>det0_1</sub>       | 2.50 | 2.58 | 2.66 |    |         |
|         |                                | V <sub>det0_2</sub>       | 2.08 | 2.15 | 2.22 |    |         |
|         |                                | V <sub>det0_3</sub>       | 1.93 | 2.00 | 2.07 |    |         |
|         |                                | V <sub>det0_4</sub>       | 1.84 | 1.90 | 1.96 |    |         |
|         |                                | V <sub>det0_5</sub>       | 1.74 | 1.80 | 1.86 |    |         |
|         |                                | V <sub>det0_6</sub>       | 1.62 | 1.67 | 1.73 |    |         |
|         |                                | V <sub>det0_7</sub>       | 1.51 | 1.56 | 1.61 |    |         |
|         | 電圧検出回路 (PVDn) (n = 1, 2, 4, 5) | V <sub>detn_0_rise</sub>  | 4.23 | 4.39 | 4.54 | V  | 図 2.143 |
|         |                                | V <sub>detn_0_fall</sub>  | 4.13 | 4.29 | 4.44 |    |         |
|         |                                | V <sub>detn_1_rise</sub>  | 4.10 | 4.26 | 4.41 |    |         |
|         |                                | V <sub>detn_1_fall</sub>  | 4.00 | 4.16 | 4.31 |    |         |
|         |                                | V <sub>detn_2_rise</sub>  | 3.98 | 4.13 | 4.27 |    |         |
|         |                                | V <sub>detn_2_fall</sub>  | 3.88 | 4.03 | 4.17 |    |         |
|         |                                | V <sub>detn_3_rise</sub>  | 3.78 | 3.92 | 4.05 |    |         |
|         |                                | V <sub>detn_3_fall</sub>  | 3.72 | 3.86 | 3.99 |    |         |
|         |                                | V <sub>detn_4_rise</sub>  | 3.09 | 3.20 | 3.30 |    |         |
|         |                                | V <sub>detn_4_fall</sub>  | 3.03 | 3.14 | 3.24 |    |         |
|         |                                | V <sub>detn_5_rise</sub>  | 3.05 | 3.16 | 3.26 |    |         |
|         |                                | V <sub>detn_5_fall</sub>  | 2.99 | 3.10 | 3.20 |    |         |
|         |                                | V <sub>detn_6_rise</sub>  | 3.03 | 3.14 | 3.24 |    |         |
|         |                                | V <sub>detn_6_fall</sub>  | 2.97 | 3.08 | 3.18 |    |         |
|         |                                | V <sub>detn_7_rise</sub>  | 2.81 | 2.91 | 3.00 |    |         |
|         |                                | V <sub>detn_7_fall</sub>  | 2.75 | 2.85 | 2.94 |    |         |
|         |                                | V <sub>detn_8_rise</sub>  | 2.79 | 2.89 | 2.98 |    |         |
|         |                                | V <sub>detn_8_fall</sub>  | 2.73 | 2.83 | 2.92 |    |         |
|         |                                | V <sub>detn_9_rise</sub>  | 2.76 | 2.86 | 2.95 |    |         |
|         |                                | V <sub>detn_9_fall</sub>  | 2.70 | 2.80 | 2.89 |    |         |
|         |                                | V <sub>detn_10_rise</sub> | 2.58 | 2.67 | 2.75 |    |         |
|         |                                | V <sub>detn_10_fall</sub> | 2.53 | 2.62 | 2.70 |    |         |
|         |                                | V <sub>detn_11_rise</sub> | 2.30 | 2.38 | 2.46 |    |         |
|         |                                | V <sub>detn_11_fall</sub> | 2.25 | 2.33 | 2.41 |    |         |

表 2.115 パワーオンリセット回路と電圧検出回路の特性 (2/2)

| 項目                                         | シンボル                 | Min  | Typ  | Max  | 単位      | 測定条件             |
|--------------------------------------------|----------------------|------|------|------|---------|------------------|
| 電圧検出レベル                                    | $V_{detn\_12\_rise}$ | 1.88 | 1.94 | 2.00 | V       | 図 2.143          |
|                                            | $V_{detn\_12\_fall}$ | 1.84 | 1.90 | 1.96 |         |                  |
|                                            | $V_{detn\_13\_rise}$ | 1.84 | 1.90 | 1.96 |         |                  |
|                                            | $V_{detn\_13\_fall}$ | 1.80 | 1.86 | 1.92 |         |                  |
|                                            | $V_{detn\_14\_rise}$ | 1.72 | 1.78 | 1.84 |         |                  |
|                                            | $V_{detn\_14\_fall}$ | 1.68 | 1.74 | 1.80 |         |                  |
|                                            | $V_{detn\_15\_rise}$ | 1.66 | 1.72 | 1.77 |         |                  |
|                                            | $V_{detn\_15\_fall}$ | 1.62 | 1.68 | 1.73 |         |                  |
| 内部リセット時間<br>(注1)                           | $t_{POR1}$           | —    | —    | 6.7  | ms      | 図 2.141          |
|                                            | $t_{POR2}$           | —    | —    | 1.6  |         |                  |
|                                            | $t_{PVD0}$           | —    | —    | (注1) |         | 図 2.141          |
|                                            | $t_{PVD1}$           | —    | —    | (注1) |         | 図 2.142          |
|                                            | $t_{PVD2}$           | —    | —    | (注1) |         |                  |
|                                            | $t_{PVD4}$           | —    | —    | (注1) |         |                  |
|                                            | $t_{PVD5}$           | —    | —    | (注1) |         |                  |
| 最小 VCC 低下時<br>間 (POR) (注2)                 | $t_{VOFFP}$          | 900  | —    | —    | $\mu s$ | 図 2.141          |
|                                            |                      | 2000 | —    | —    |         |                  |
| 最小 VCC 低下時<br>間 (PVD) (注2)                 | $t_{VOFF}$           | 25   | —    | —    | $\mu s$ | 図 2.142          |
|                                            |                      | 25   | —    | —    |         |                  |
| 応答遅延時間<br>(POR)                            | $t_{detp}$           | —    | —    | 900  | $\mu s$ | 図 2.141          |
|                                            |                      | —    | —    | 2000 |         |                  |
| 応答遅延時間<br>(PVD)                            | $t_{det}$            | —    | —    | 25   | $\mu s$ | 図 2.142, 図 2.143 |
|                                            |                      | —    | —    | 25   |         |                  |
| PVDn 動作安定時間 (PVD 有効切り替え後) (n = 1, 2, 4, 5) | $T_d(E-A)$           | —    | —    | 20   | $\mu s$ | 図 2.143          |

注 1. ディープソフトウェアスタンバイモードからの復帰時に内部リセット時間が最大になるため、 $t_{PVD0}$ 、 $t_{PVD1}$ 、 $t_{PVD2}$ 、 $t_{PVD4}$ 、および  $t_{PVD5}$  の最大値は、 $t_{DSBY}$  の値と等しくなります。

注 2. 最小 VCC 低下時間は、VCC が POR/PVD の電圧検出レベル  $V_{POR1}$ 、 $V_{det0}$ 、 $V_{det1}$ 、 $V_{det2}$ 、 $V_{det4}$ 、および  $V_{det5}$  の最小値を下回っている時間を示します。



図 2.141 パワーオンリセットタイミング

図 2.142 電圧検出回路タイミング ( $V_{det0}$ )図 2.143 電圧検出回路タイミング ( $V_{detn}$ ) ( $n = 1, 2, 4, 5$ )

## 2.11 外部 VDD タイミング特性

表 2.116 外部 VDD タイミング特性

| 項目                                             | シンボル         | Min    | Typ | Max | 単位 | 測定条件               |
|------------------------------------------------|--------------|--------|-----|-----|----|--------------------|
| 外部 VDD の電源起動時におけるリセットホールド時間 (RES 端子を使用する場合)    | $t_{EXTVRH}$ | 600.00 | —   | —   | μs | 図 2.144<br>図 2.145 |
| 外部 VDD の電源起動時における VDD 立ち上がり時間 (RES 端子を使用しない場合) | $t_{EXTVDD}$ | —      | —   | 550 | μs |                    |



図 2.144 外部 VDD モードの電源起動シーケンス (RES 端子を使用する場合)



図 2.145 外部 VDD モードの電源起動シーケンス (RES 端子を使用しない場合)

## 2.12 コア電圧監視リセット特性

表 2.117 コア電圧監視リセット特性

| 項目                    |                   |            | シンボル            | Min  | Typ   | Max  | 単位      | 測定条件    |  |
|-----------------------|-------------------|------------|-----------------|------|-------|------|---------|---------|--|
| 電圧検出レベル               | コア電圧監視リセット (CVMR) |            | $V_{det\_VDDH}$ | 1.05 | 1.10  | 1.15 | V       | 図 2.146 |  |
|                       |                   |            | $V_{det\_VDDL}$ | 0.55 | 0.58  | 0.61 |         |         |  |
| 内部リセット時間              | コア電圧監視リセット時間      | DCDC モード   | $t_{CVM}$       | —    | —     | 0.18 | ms      |         |  |
|                       |                   | 外部 VDD モード |                 | —    | —     | 2.6  |         |         |  |
| 最小 VDD 低下／上昇時間 (CVMR) |                   |            | $t_{CVMOFF}$    | 45   | —     | —    | $\mu s$ | 図 2.146 |  |
| 応答遅延時間 (CVMR)         |                   |            | $t_{CVMdet}$    | —    | —     | 45   | $\mu s$ |         |  |
| ヒステリシス幅 (CVMR)        |                   |            | $V_{CVMH}$      | —    | 0.225 | —    | V       |         |  |



図 2.146 コア電圧監視リセット時間

## 2.13 温度監視リセット特性

表 2.118 温度監視リセット特性

| 項目      | シンボル               | Min | Typ | Max | 単位 | 測定条件                    |
|---------|--------------------|-----|-----|-----|----|-------------------------|
| 高しきい値温度 | $T_{j\_detect\_H}$ | 105 | —   | 125 | °C | <a href="#">図 2.147</a> |
| 低しきい値温度 | $T_{j\_detect\_L}$ | -40 | —   | -20 | °C | <a href="#">図 2.148</a> |

注. 温度監視リセットは、0~95 °C の製品（製品グループ A）ではサポートされません。



図 2.147 温度監視リセットのタイミング（高温検出）



図 2.148 温度監視リセットのタイミング（低温検出）

## 2.14 VBATT 特性

表 2.119 バッテリバックアップ機能特性 (1/2)

条件 : VCC = VCC\_DCDC = VCC\_USB = 1.62~3.63 V, VBATT = 1.62~3.63 V

| 項目                                                                                                                 | シンボル                   | Min   | Typ   | Max   | 単位 | 測定条件    |
|--------------------------------------------------------------------------------------------------------------------|------------------------|-------|-------|-------|----|---------|
| バッテリバックアップ切り替え電圧レベル<br>ディープソフトウェアスタンバイモード 1/2 では OFS1.PVDAS と PVDLSEL は 0 (PVDO では VDETVBATT_n は VDSEL[2:0]の設定に従う) | V <sub>DETBATT_0</sub> | 2.760 | 2.850 | 2.940 | V  | 図 2.149 |
|                                                                                                                    | V <sub>DETBATT_1</sub> | 2.500 | 2.580 | 2.660 |    |         |
|                                                                                                                    | V <sub>DETBATT_2</sub> | 2.080 | 2.150 | 2.220 |    |         |
|                                                                                                                    | V <sub>DETBATT_3</sub> | 1.935 | 2.000 | 2.065 |    |         |
|                                                                                                                    | V <sub>DETBATT_4</sub> | 1.840 | 1.900 | 1.960 |    |         |
|                                                                                                                    | V <sub>DETBATT_5</sub> | 1.740 | 1.800 | 1.860 |    |         |
|                                                                                                                    | V <sub>DETBATT_6</sub> | 1.620 | 1.670 | 1.730 |    |         |
| バッテリバックアップ切り替え電圧レベル (上記以外)                                                                                         | V <sub>DETBATT_0</sub> | 2.710 | 2.800 | 2.890 | V  |         |
|                                                                                                                    | V <sub>DETBATT_1</sub> | 2.450 | 2.530 | 2.610 |    |         |
|                                                                                                                    | V <sub>DETBATT_2</sub> | 2.030 | 2.100 | 2.170 |    |         |
|                                                                                                                    | V <sub>DETBATT_3</sub> | 1.885 | 1.950 | 2.015 |    |         |
|                                                                                                                    | V <sub>DETBATT_4</sub> | 1.790 | 1.850 | 1.910 |    |         |
|                                                                                                                    | V <sub>DETBATT_5</sub> | 1.690 | 1.750 | 1.810 |    |         |
| VCC 降下検出安定待機時間(注 <sup>2</sup> )                                                                                    | t <sub>DETWT</sub>     | —     | —     | 20    | μs | —       |
| VCC 電圧低下による電源切り替え時の VBATT 下限電圧                                                                                     | V <sub>BATTSW</sub>    | 1.8   | —     | —     | V  | 図 2.149 |
| 電源切り替え開始時 VCC オフ期間(注 <sup>1</sup> )<br>(ディープソフトウェアスタンバイモード 1/2 では OFS1.PVDAS と PVDLSEL が 0)                        | t <sub>VOFFBATT</sub>  | 25    | —     | —     | μs |         |
| 電源切り替え開始時 VCC オフ期間(注 <sup>1</sup> )<br>(上記以外)                                                                      |                        | 25    | —     | —     |    |         |

表 2.119 バッテリバックアップ機能特性 (2/2)

条件 : VCC = VCC\_DCDC = VCC\_USB = 1.62~3.63 V, VBATT = 1.62~3.63 V

| 項目                                                                         | シンボル            | Min  | Typ         | Max  | 単位      | 測定条件    |
|----------------------------------------------------------------------------|-----------------|------|-------------|------|---------|---------|
| バックアップドメインパワーダウン検出レベル                                                      | $V_{PDR(BATR)}$ | 1.43 | 1.47        | 1.52 | V       | 図 2.150 |
| バックアップドメインのリセット信号アサート時間遅延(注3)                                              | $t_p(PDRL)$     | —    | —           | 2000 | $\mu s$ |         |
| バックアップドメインのリセット信号ネガート時間遅延                                                  | $t_p(PDRH)$     | —    | —           | 3000 |         |         |
| VBATT 監視動作安定時間 (VBATTMNSEL.R.VBTMSEL を 1 に変更後)                             | $t_{MONWT}$     | —    | —           | 4.2  | $\mu s$ | —       |
| VBATT 電圧監視レベル                                                              | $V_{MONBATT}$   | —    | $VBATT / 6$ | —    | V       | —       |
| VBATT 電流増加 (VBATTMNSEL.R.VBTMSEL = 1 の場合と VBATTMNSEL.R.VBTMSEL = 0 の場合の比較) | $I_{VBATTSELB}$ | —    | 1.35        | 2.00 | $\mu A$ | —       |
| VCC 電流増加 (VBATTMNSEL.R.VBTMSEL = 1 の場合と VBATTMNSEL.R.VBTMSEL = 0 の場合の比較)   | $I_{VBATTSELC}$ | —    | 15          | 25   | $\mu A$ | —       |

注 1. 電源切り替え開始時 VCC オフ期間は、VCC がバッテリバックアップ切り替え電圧レベル ( $V_{DETBATT}$ ) の最小値を下回っている時間です。

さらに、この期間は VCC が電圧検出レベル  $V_{POR1}$  の最小値を下回っている時間  $t_{VOFFP}$  です。

注 2. VBTBPCR2.VDETLVL が変更されるか、VBTBPCR1.BPWSWSTP が 1 から 0 に変更される安定時間。

注 3. VBATT\_R がこの期間内に復帰すると、バックアップドメインリセット信号が発生しない可能性があります。



図 2.149 バッテリバックアップ機能特性



図 2.150 バックアップドメインリセット特性

## 2.15 ACMPHS 特性

表 2.120 ACMPHS

| 項目       |            |               | シンボル | Min  | Typ | Max   | 単位 | 測定条件                   |  |
|----------|------------|---------------|------|------|-----|-------|----|------------------------|--|
| 基準電圧範囲   |            |               | VREF | 0    | —   | AVCC0 | V  | —                      |  |
| 入力電圧範囲   | ACMPHS0, 1 | IVCMP1～IVCMP3 | VI   | 0    | —   | AVCC0 | V  | —                      |  |
|          |            | IVCMP0        |      | 0    | —   | AVCC0 |    | VCC $\geq$ AVCC0       |  |
|          | ACMPHS2, 3 | 0             | VI   | —    | —   | VCC   |    | VCC < AVCC0            |  |
|          |            | 0             |      | —    | —   | AVCC0 |    | —                      |  |
|          |            | 0             |      | —    | —   | AVCC0 |    | —                      |  |
| 出力遅延(注1) |            |               | Td   | —    | 50  | 100   | ns | VI = VREF $\pm$ 100 mV |  |
| 内部基準電圧   |            |               | Vref | 0.77 | 0.8 | 0.84  | V  | —                      |  |

注 1. 内部伝搬遅延の値です。

## 2.16 MRAM 特性

## 2.16.1 コード MRAM 特性

表 2.121 コード MRAM 特性

| 項目                          | シンボル                 | MRICLK = 250 MHz   |                     |              | MRICLK = 200 MHz   |                      |              | MRICLK = 150 MHz   |                      |              | MRICLK = 133 MHz   |                      |              | #<br>測定<br>回数 |                          |
|-----------------------------|----------------------|--------------------|---------------------|--------------|--------------------|----------------------|--------------|--------------------|----------------------|--------------|--------------------|----------------------|--------------|---------------|--------------------------|
|                             |                      | Min                | Typ<br>(注4)         | Max          | Min                | Typ<br>(注4)          | Max          | Min                | Typ<br>(注4)          | Max          | Min                | Typ<br>(注4)          | Max          |               |                          |
| 32 バイトのプログラム時間<br>(注7) (注8) | t <sub>PM</sub><br>C | —                  | 6.7<br>(注5)<br>(注6) | 83.3<br>(注6) | —                  | 6.74<br>(注5)<br>(注6) | 83.6<br>(注6) | —                  | 6.92<br>(注5)<br>(注6) | 85.6<br>(注6) | —                  | 7.09<br>(注5)<br>(注6) | 87.3<br>(注6) | μs            | —                        |
|                             |                      | —                  | 4.7<br>(注5)<br>(注6) | 81.3<br>(注6) | —                  | 4.74<br>(注5)<br>(注6) | 81.6<br>(注6) | —                  | 4.92<br>(注5)<br>(注6) | 83.6<br>(注6) | —                  | 5.09<br>(注5)<br>(注6) | 85.3         | μs            | —                        |
| 再プログラムサイクル                  | N <sub>PC</sub>      | 100000<br>(注1)     | —                   | —            | 100000<br>(注1)     | —                    | —            | 100000<br>(注1)     | —                    | —            | 100000<br>(注1)     | —                    | —            | 回             | —                        |
| データ保持時間(注2)                 | t <sub>DRP</sub>     | 10<br>(注2)<br>(注3) | —                   | —            | 10<br>(注2)<br>(注3) | —                    | —            | 10<br>(注2)<br>(注3) | —                    | —            | 10<br>(注2)<br>(注3) | —                    | —            | 年             | T <sub>j</sub> = +125 °C |

注 1. 再プログラム後の、すべての特性を保証する最小回数です。保証範囲は 1～最小値です。

注 2. 書き換えが仕様範囲内で行われたときの特性の最小値です。

注 3. この結果は信頼性試験から得られたものです。

注 4. VCC = 3.3 V および室温における基準値

注 5. Typ 条件で 50% のビットの書き換えを実行します。

注 6. MRPCLK < 125 MHz の場合は、プログラム時間に MRPCLK 1 サイクルの時間を追加します。

注 7. 他の周波数での更新時間を計算するには、以下に示す近似式を使用します。

MRPCLK < 125 MHz の場合は、この式に 1/FMRPCLK [us] を追加します。(F<sub>MRICLK</sub>: MRICLK の周波数[MHz], F<sub>MRPCLK</sub>: MRPCLK の周波数[MHz])

t<sub>PM</sub> (Typ) = 137.8/F<sub>MRICLK</sub> + 6.452 [μs], t<sub>PM</sub> (Max) = 1879/F<sub>MRICLK</sub> + 78.75 [μs] (通常プログラムモードの場合)

t<sub>PM</sub> (Typ) = 137.8/F<sub>MRICLK</sub> + 4.452 [μs], t<sub>PM</sub> (Max) = 1879/F<sub>MRICLK</sub> + 76.75 [μs] (高速プログラムモードの場合)

注 8. コード MRAM の読み出しおよびプログラム動作を同時に実行することはできません。この値は、読み出しとプログラムの間のアビトレイションのない独立したプログラム動作のためのものです。

## 2.16.2 オプション設定メモリ（MRAM 領域）特性

表 2.122 エクストラ MRAM（MRAM 領域）特性

| 項目                          | ラボンシ                                    | MRPCLK = 125 MHz           |             |              | MRPCLK = 100 MHz           |             |              | MRPCLK = 75 MHz            |             |              | MRPCLK = 66 MHz            |             |              | 単位           | 仕様測定                        |   |
|-----------------------------|-----------------------------------------|----------------------------|-------------|--------------|----------------------------|-------------|--------------|----------------------------|-------------|--------------|----------------------------|-------------|--------------|--------------|-----------------------------|---|
|                             |                                         | Min                        | Typ<br>(注4) | Max          |              |                             |   |
| 16 バイトのプログラム時間<br>(注7) (注8) | 通常プログラムモード<br>(MRPSC.<br>MHSLEN<br>= 0) | t <sub>PME</sub>           | —           | 6.82<br>(注5) | 75.8<br>(注6)               | —           | 7.06<br>(注5) | 76.6<br>(注6)               | —           | 7.53<br>(注5) | 80.7<br>(注6)               | —           | 8.08<br>(注5) | 85.2<br>(注6) | μs                          | — |
|                             | 高速プログラムモード<br>(MRPSC.<br>MHSLEN<br>= 1) | t <sub>PME</sub>           | —           | 4.82<br>(注5) | 73.8<br>(注6)               | —           | 5.06<br>(注5) | 74.6<br>(注6)               | —           | 5.53<br>(注5) | 78.7<br>(注6)               | —           | 6.08<br>(注5) | 83.2<br>(注6) | μs                          | — |
| 再プログラムサイクル                  | N <sub>PC</sub>                         | 100000<br>(注1)             | —           | —            | 回            | —                           |   |
| データ保持時間 <sup>(注2)</sup>     | t <sub>DRP</sub>                        | 10 <sup>(注2)</sup><br>(注3) | —           | —            | 年            | T <sub>j</sub> =<br>+125 °C |   |

注 1. 再プログラム後の、すべての特性を保証する最小回数です。保証範囲は 1～最小値です。

注 2. 書き換えが仕様範囲内で行われたときの特性の最小値です。

注 3. この結果は信頼性試験から得られたものです。

注 4. VCC = 3.3 V および室温における基準値

注 5. Typ 条件で 50% のビットの書き換えを実行します。

注 6. 図 x.x のタイムアウト値は、最大値の約 1.1 倍です。(t<sub>PME</sub> + t<sub>PMC</sub> + 読み出し時間 (MRPCLK の 40 サイクル))

注 7. 他の周波数での更新時間を計算するには、以下に示す近似式を使用します。(F<sub>MRPCLK</sub>: MRPCLK の周波数[MHz])

$$t_{PMC} (\text{Typ}) = 179.2/F_{MRPCLK} + 5.725 [\mu\text{s}], t_{PMC} (\text{Max}) = 1988/F_{MRPCLK} + 61.9 [\mu\text{s}] \quad (\text{通常プログラムモードの場合})$$

$$t_{PMC} (\text{Typ}) = 179.2/F_{MRPCLK} + 3.725 [\mu\text{s}], t_{PMC} (\text{Max}) = 1988/F_{MRPCLK} + 59.9 [\mu\text{s}] \quad (\text{高速プログラムモードの場合})$$

注 8. エクストラ MRAM の読み出しおよびプログラム動作を同時に実行することはできません。この値は、読み出しとプログラムの間のアベリトレーションのない独立したプログラム動作のためのものです。

## 2.16.3 オプション設定メモリ (ECC ありの OTP 領域) 特性

表 2.123 オプション設定メモリ (ECC ありの OTP 領域) 特性

| 項目                          | ラボル<br>シ           | MRPCLK = 125 MHz |                   |              | MRPCLK = 100 MHz |                   |              | MRPCLK = 75 MHz |                   |              | MRPCLK = 66 MHz |                   |              | 単位 | 測定条件 |
|-----------------------------|--------------------|------------------|-------------------|--------------|------------------|-------------------|--------------|-----------------|-------------------|--------------|-----------------|-------------------|--------------|----|------|
|                             |                    | Min              | Typ<br>(注1)       | Max          | Min              | Typ<br>(注1)       | Max          | Min             | Typ<br>(注1)       | Max          | Min             | Typ<br>(注1)       | Max          |    |      |
| 16 バイトのプログラム時間<br>(注4) (注5) | t <sub>OTP_E</sub> | —                | 8.05<br>(注2)      | 113<br>(注3)  | —                | 8.05<br>(注2)      | 113<br>(注3)  | —               | 8.05<br>(注2)      | 113<br>(注3)  | —               | 8.05<br>(注2)      | 113<br>(注3)  | ms | —    |
|                             |                    | —                | 4.03<br>(注2)      | 56.7<br>(注3) | —                | 4.03<br>(注2)      | 56.7<br>(注3) | —               | 4.03<br>(注2)      | 56.7<br>(注3) | —               | 4.03<br>(注2)      | 56.7<br>(注3) | ms | —    |
|                             |                    | —                | 0.22<br>9<br>(注2) | 3.14<br>(注3) | —                | 0.22<br>9<br>(注2) | 3.14<br>(注3) | —               | 0.22<br>9<br>(注2) | 3.14<br>(注3) | —               | 0.22<br>9<br>(注2) | 3.14<br>(注3) | ms | —    |

注 1. VCC = 3.3 V および室温における基準値

注 2. Typ 条件で 50% のビットの書き換えを実行します。

注 3. 図 x.x のタイムアウト値は、最大値の約 1.1 倍です。(t<sub>OTP\_E</sub> + t<sub>PMC</sub> + 読み出し時間 (MRPCLK の 40 サイクル))注 4. 他の周波数での更新時間を計算するには、以下に示す近似式を使用します。(F<sub>MRPCLK</sub>: MRPCLK の周波数[MHz])

$$t_{OTP_E} (\text{Typ}) = 0.5065/F_{MRPCLK} + 8.123 \text{ [ms]}, t_{OTP_E} (\text{Max}) = 4.433/F_{MRPCLK} + 114.1 \text{ [ms]} \quad (\text{Normal-speed モードの場合})$$

$$t_{OTP_E} (\text{Typ}) = 0.3389/F_{MRPCLK} + 4.067 \text{ [ms]}, t_{OTP_E} (\text{Max}) = 2.428/F_{MRPCLK} + 57.08 \text{ [ms]} \quad (\text{High-speed モード 0 の場合})$$

$$t_{OTP_E} (\text{Typ}) = 0.1458/F_{MRPCLK} + 0.2312 \text{ [ms]}, t_{OTP_E} (\text{Max}) = 0.3904/F_{MRPCLK} + 3.166 \text{ [ms]} \quad (\text{High-speed モード 1 の場合})$$

注 5. エクストラ MRAM の読み出しおよびプログラム動作を同時に実行することはできません。この値は、読み出しとプログラムの間のアービトレイションのない独立したプログラム動作のためのものです。

## 2.16.4 オプション設定メモリ (ECC なしの OTP 領域) 特性

表 2.124 オプション設定メモリ (ECC なしの OTP 領域) 特性

| 項目                       | ラボル                                         | MRPCLK = 125 MHz    |            |           | MRPCLK = 100 MHz |            |           | MRPCLK = 75 MHz |            |           | MRPCLK = 66 MHz |            |           | 単位       | 測定条件 |   |
|--------------------------|---------------------------------------------|---------------------|------------|-----------|------------------|------------|-----------|-----------------|------------|-----------|-----------------|------------|-----------|----------|------|---|
|                          |                                             | Min                 | Typ (注1)   | Max       | Min              | Typ (注1)   | Max       | Min             | Typ (注1)   | Max       | Min             | Typ (注1)   | Max       |          |      |   |
| 16 バイトのプログラム時間 (注4) (注5) | Normal-speed 書き込みモード (MWMCR. MWM[1:0] = 00) | t <sub>OTPENE</sub> | —          | 14.1 (注2) | 200 (注3)         | —          | 14.1 (注2) | 200 (注3)        | —          | 14.1 (注2) | 200 (注3)        | —          | 14.1 (注2) | 200 (注3) | ms   | — |
|                          |                                             | —                   | 7.07 (注2)  | 100 (注3)  | —                | 7.07 (注2)  | 100 (注3)  | —               | 7.07 (注2)  | 100 (注3)  | —               | 7.07 (注2)  | 100 (注3)  | ms       | —    |   |
|                          |                                             | —                   | 0.458 (注2) | 6.28 (注3) | —                | 0.458 (注2) | 6.28 (注3) | —               | 0.458 (注2) | 6.28 (注3) | —               | 0.458 (注2) | 6.28 (注3) | ms       | —    |   |

注 1. VCC = 3.3 V および室温における基準値

注 2. Typ 条件で 50% のビットの書き換えを実行します。

注 3. 図 x.x のタイムアウト値は、最大値の約 1.1 倍です。( $t_{OTPENE} + t_{PMC} + \text{読み出し時間 (MRPCLK の 40 サイクル)}$ )注 4. 他の周波数での更新時間を計算するには、以下に示す近似式を使用します。(F<sub>MRPCLK</sub>: MRPCLK の周波数[MHz])  
 $t_{OTPENE} (\text{Typ}) = 0.8486/F_{MRPCLK} + 14.25 [\text{ms}]$ ,  $t_{OTPENE} (\text{Max}) = 7.711/F_{MRPCLK} + 201.5 [\text{ms}]$  (Normal-speed モードの場合)  
 $t_{OTPENE} (\text{Typ}) = 0.5479/F_{MRPCLK} + 7.133 [\text{ms}]$ ,  $t_{OTPENE} (\text{Max}) = 4.148/F_{MRPCLK} + 100.8 [\text{ms}]$  (High-speed モード 0 の場合)  
 $t_{OTPENE} (\text{Typ}) = 0.2571/F_{MRPCLK} + 0.4627 [\text{ms}]$ ,  $t_{OTPENE} (\text{Max}) = 0.7401/F_{MRPCLK} + 6.333 [\text{ms}]$  (High-speed モード 1 の場合)

注 5. エクストラ MRAM の読み出しおよびプログラム動作を同時に実行することはできません。この値は、読み出しとプログラムの間のアビトレーションのない独立したプログラム動作のためのものです。

## 2.16.5 MACI コマンド特性

表 2.125 MACI コマンド特性 (1/2)

| 項目                    | ラボル               | MRPCLK = 125 MHz |          |           | MRPCLK = 100 MHz |          |           | MRPCLK = 75 MHz |          |           | MRPCLK = 66 MHz |          |           | 単位 | 測定条件 |
|-----------------------|-------------------|------------------|----------|-----------|------------------|----------|-----------|-----------------|----------|-----------|-----------------|----------|-----------|----|------|
|                       |                   | Min              | Typ (注1) | Max       | Min              | Typ (注1) | Max       | Min             | Typ (注1) | Max       | Min             | Typ (注1) | Max       |    |      |
| 強制停止コマンドの命令時間(注2)     | t <sub>FS</sub>   | —                | —        | 3.35 (注3) | —                | —        | 3.38 (注3) | —               | —        | 3.47 (注3) | —               | —        | 3.7 (注3)  | μs | —    |
| コンフィグレーション設定の命令時間(注2) | t <sub>PCFG</sub> | —                | 0.35     | 8.19 (注4) | —                | 0.356    | 8.3 (注4)  | —               | 0.372    | 8.83 (注4) | —               | 0.399    | 9.42 (注4) | ms | —    |
|                       |                   | —                | 0.0665   | 7.85 (注4) | —                | 0.0725   | 7.96 (注4) | —               | 0.0882   | 8.5 (注4)  | —               | 0.0978   | 9.06 (注4) | ms | —    |
| インクリメントカウンタの命令時間(注2)  | t <sub>INC</sub>  | —                | 0.252    | 1.61 (注5) | —                | 0.252    | 1.61 (注5) | —               | 0.252    | 1.61 (注5) | —               | 0.252    | 1.61 (注5) | ms | —    |

表 2.125 MACI コマンド特性 (2/2)

| 項目                | シンボル              | MRPCLK = 125 MHz |          |            | MRPCLK = 100 MHz |          |            | MRPCLK = 75 MHz |          |            | MRPCLK = 66 MHz |          |            | 単位 | 測定条件 |
|-------------------|-------------------|------------------|----------|------------|------------------|----------|------------|-----------------|----------|------------|-----------------|----------|------------|----|------|
|                   |                   | Min              | Typ (注1) | Max        | Min              | Typ (注1) | Max        | Min             | Typ (注1) | Max        | Min             | Typ (注1) | Max        |    |      |
| 読み出しカウンタの命令時間(注2) | t <sub>RD_C</sub> | —                | —        | 0.156 (注6) | —                | —        | 0.182 (注6) | —               | —        | 0.243 (注6) | —               | —        | 0.276 (注6) | μs | —    |

注 1. VCC = 3.3 V および室温における基準値

注 2. 他の周波数での更新時間を計算するには、以下に示す近似式を使用します。(F<sub>MRPCLK</sub>: MRPCLK の周波数[MHz])

$$t_{FS} (\text{Max}) = 38.62/F_{MRPCLK} + 3.155 [\mu\text{s}]$$

$$t_{PCFG} (\text{Typ}) = 6.146/F_{MRPCLK} + 0.3133 [\text{msec}], t_{PCFG} (\text{Max}) = 266.5/F_{MRPCLK} + 6.331 [\text{msec}] \text{ (通常プログラムモードの場合)}$$

$$t_{PCFG} (\text{Typ}) = 5.184/F_{MRPCLK} + 0.02754 [\text{msec}], t_{PCFG} (\text{Max}) = 267.5/F_{MRPCLK} + 6.025 [\text{msec}] \text{ (高速プログラムモードの場合)}$$

$$t_{INCC} (\text{Typ}) = 0.3348/F_{MRPCLK} + 0.2533 [\text{msec}], t_{INCC} (\text{Max}) = 0.8698/F_{MRPCLK} + 1.62 [\text{msec}]$$

$$t_{RDC} (\text{Max}) = 19.13/F_{MRPCLK} + 0.004099 [\mu\text{sec}]$$

注 3. 図 x.x のタイムアウト値は、最大値の約 1.1 倍です。(t<sub>FS</sub> + 読み出し時間 (MRPCLK の 40 サイクル))

注 4. この表の値は、5 回プログラミング (16 バイト) の時間に基づいて計算されています。図 x.x のタイムアウト値は、最大値の約 1.1 倍です (t<sub>PCFG</sub> + t<sub>PMC</sub> + 読み出し時間 (MRPCLK の 40 サイクル))。

注 5. この表の値は、2 回プログラミング (32 バイト) の時間に基づいて計算されています。図 x.x のタイムアウト値は、最大値の約 1.1 倍です (t<sub>INCC</sub> + t<sub>PMC</sub> + 読み出し時間 (MRPCLK の 40 サイクル))。

注 6. カウンタの読み出し時間は、MRPCLK での 100 サイクル分です。図 x.x のタイムアウト値は、最大値の約 1.1 倍です (t<sub>RDC</sub> + 読み出し時間 (MRPCLK の 40 サイクル))。

## 2.16.6 W-HUK のゼロ化

表 2.126 W-HUK のゼロ化の特性

| 項目                     | シンボル               | MRPCLK = 125 MHz |     |     | MRPCLK = 100 MHz |     |     | MRPCLK = 75 MHz |     |     | MRPCLK = 66 MHz |     |     | 単位 | 測定条件 |
|------------------------|--------------------|------------------|-----|-----|------------------|-----|-----|-----------------|-----|-----|-----------------|-----|-----|----|------|
|                        |                    | Min              | Typ | Max | Min              | Typ | Max | Min             | Typ | Max | Min             | Typ | Max |    |      |
| W-HUK のゼロ化のアクション時間(注1) | t <sub>ZWH_H</sub> | —                | —   | 793 | —                | —   | 793 | —               | —   | 793 | —               | —   | 793 | ms | —    |

注 1. 他の周波数での更新時間を計算するには、以下に示す近似式を使用します。(F<sub>MRPCLK</sub>: MRPCLK の周波数[MHz])

$$t_{ZWH} (\text{Max}) = 34.52/F_{MRPCLK} + 799 [\mu\text{s}]$$

## 2.16.7 MRAM 磁場耐性特性

表 2.127 MRAM 磁場耐性特性

| 項目 | シンボル                 | Min                   | Typ | Max | 単位  | 測定条件                       |
|----|----------------------|-----------------------|-----|-----|-----|----------------------------|
| 動作 | 書き込み状態               | G <sub>max_wr</sub>   | —   | —   | 200 | ガウス                        |
|    | 読み出し状態               | G <sub>max_rd</sub>   | —   | —   | 200 | ガウス                        |
|    | 非アクセス時の状態            | G <sub>max_noac</sub> | —   | —   | 500 | ガウス                        |
| 保管 | G <sub>max_stg</sub> | —                     | —   | 500 | ガウス | 適用温度は T <sub>stg</sub> です。 |

## 2.17 バウンダリスキャン

表 2.128 バウンダリスキャン特性

| 項目                      | VCC       | シンボル          | Min         | Typ | Max                  | 単位           | 測定条件                    |
|-------------------------|-----------|---------------|-------------|-----|----------------------|--------------|-------------------------|
| TCK クロックサイクル時間          | 1.62 V 以上 | $t_{TCKcyc}$  | 100         | —   | —                    | ns           | <a href="#">図 2.151</a> |
| TCK クロック High レベルパルス幅   | 1.62 V 以上 | $t_{TCKH}$    | 0.45        | —   | —                    | $t_{TCKcyc}$ |                         |
| TCK クロック Low レベルパルス幅    | 1.62 V 以上 | $t_{TCKL}$    | 0.45        | —   | —                    | $t_{TCKcyc}$ |                         |
| TCK クロック立ち上がり時間         | 1.62 V 以上 | $t_{TCKr}$    | —           | —   | 0.05 <sup>(注2)</sup> | $t_{TCKcyc}$ |                         |
| TCK クロック立ち下がり時間         | 1.62 V 以上 | $t_{TCKf}$    | —           | —   | 0.05 <sup>(注2)</sup> | $t_{TCKcyc}$ |                         |
| TMS セットアップ時間            | 1.62 V 以上 | $t_{TMSS}$    | 20          | —   | —                    | ns           | <a href="#">図 2.152</a> |
| TMS ホールド時間              | 1.62 V 以上 | $t_{TMSH}$    | 20          | —   | —                    | ns           |                         |
| TDI セットアップ時間            | 1.62 V 以上 | $t_{TDIS}$    | 20          | —   | —                    | ns           |                         |
| TDI ホールド時間              | 1.62 V 以上 | $t_{TDIH}$    | 20          | —   | —                    | ns           |                         |
| TDO データ遅延時間             | 1.62 V 以上 | $t_{TDOD}$    | —           | —   | 40                   | ns           | <a href="#">図 2.153</a> |
| キャプチャレジスタセットアップ時間       | 1.62 V 以上 | $t_{CAPTS}$   | 20          | —   | —                    | ns           |                         |
| キャプチャレジスタホールド時間         | 1.62 V 以上 | $t_{CAPTH}$   | 20          | —   | —                    | ns           |                         |
| 更新レジスタ遅延時間              | 1.62 V 以上 | $t_{UPDATED}$ | —           | —   | 40                   | ns           | <a href="#">図 2.154</a> |
| バウンダリスキャン回路起動時間<br>(注1) | 1.62 V 以上 | $t_{BSSTUP}$  | $t_{RESWP}$ | —   | —                    | —            |                         |

注 1. パワーオンリセットが無効になるまで、バウンダリスキャンは機能しません。

注 2. 最長 1  $\mu$ s

図 2.151 バウンダリスキャン TCK タイミング



図 2.152 バウンダリスキャン入出力タイミング (1)



図 2.153 バウンダリスキャン入出力タイミング (2)



図 2.154 バウンダリスキャン回路起動タイミング

## 2.18 JTAG (Joint Test Action Group)

表 2.129 JTAG

| 項目                    | VCC       | シンボル         | Min   | Typ | Max                   | 単位           | 測定条件    |
|-----------------------|-----------|--------------|-------|-----|-----------------------|--------------|---------|
| TCK クロックサイクル時間        | 2.7 V 以上  | $t_{TCKcyc}$ | 40.0  | —   | —                     | ns           | 図 2.155 |
|                       | 1.62 V 以上 |              | 40.0  | —   | —                     | ns           |         |
| TCK クロック High レベルパルス幅 | 2.7 V 以上  | $t_{TCKH}$   | 0.375 | —   | —                     | $t_{TCKcyc}$ | 図 2.155 |
|                       | 1.62 V 以上 |              | 0.375 | —   | —                     | $t_{TCKcyc}$ |         |
| TCK クロック Low レベルパルス幅  | 2.7 V 以上  | $t_{TCKL}$   | 0.375 | —   | —                     | $t_{TCKcyc}$ | 図 2.155 |
|                       | 1.62 V 以上 |              | 0.375 | —   | —                     | $t_{TCKcyc}$ |         |
| TCK クロック立ち上がり時間       | 2.7 V 以上  | $t_{TCKr}$   | —     | —   | 0.125 <sup>(注1)</sup> | $t_{TCKcyc}$ | 図 2.155 |
|                       | 1.62 V 以上 |              | —     | —   | 0.125 <sup>(注1)</sup> | $t_{TCKcyc}$ |         |
| TCK クロック立ち下がり時間       | 2.7 V 以上  | $t_{TCKf}$   | —     | —   | 0.125 <sup>(注1)</sup> | $t_{TCKcyc}$ | 図 2.155 |
|                       | 1.62 V 以上 |              | —     | —   | 0.125 <sup>(注1)</sup> | $t_{TCKcyc}$ |         |
| TMS セットアップ時間          | 2.7 V 以上  | $t_{TMSS}$   | 8.0   | —   | —                     | ns           | 図 2.156 |
|                       | 1.62 V 以上 |              | 8.0   | —   | —                     | ns           |         |
| TMS ホールド時間            | 2.7 V 以上  | $t_{TMSH}$   | 8.0   | —   | —                     | ns           | 図 2.156 |
|                       | 1.62 V 以上 |              | 8.0   | —   | —                     | ns           |         |
| TDI セットアップ時間          | 2.7 V 以上  | $t_{TDIS}$   | 8.0   | —   | —                     | ns           | 図 2.156 |
|                       | 1.62 V 以上 |              | 8.0   | —   | —                     | ns           |         |
| TDI ホールド時間            | 2.7 V 以上  | $t_{TDIH}$   | 8.0   | —   | —                     | ns           | 図 2.156 |
|                       | 1.62 V 以上 |              | 8.0   | —   | —                     | ns           |         |
| TDO データ遅延時間           | 2.7 V 以上  | $t_{TDOD}$   | —     | —   | 20.0                  | ns           | 図 2.156 |
|                       | 1.62 V 以上 |              | —     | —   | 28.0                  | ns           |         |

注 1. 最長 1  $\mu$ s

図 2.155 JTAG TCK タイミング



図 2.156 JTAG 入出力タイミング

## 2.19 シリアルワイヤデバッグ (SWD)

表 2.130 SWD

| 項目                          | VCC       | シンボル          | Min   | Typ | Max       | 単位            | 測定条件    |
|-----------------------------|-----------|---------------|-------|-----|-----------|---------------|---------|
| SWCLK クロックサイクル時間            | 2.7 V 以上  | $t_{SWCKcyc}$ | 40.0  | —   | —         | ns            | 図 2.157 |
|                             | 1.62 V 以上 |               | 40.0  | —   | —         | ns            |         |
| SWCLK クロック High レベル<br>パルス幅 | 2.7 V 以上  | $t_{SWCKH}$   | 0.375 | —   | —         | $t_{SWCKcyc}$ |         |
|                             | 1.62 V 以上 |               | 0.375 | —   | —         | $t_{SWCKcyc}$ |         |
| SWCLK クロック Low レベル<br>パルス幅  | 2.7 V 以上  | $t_{SWCKL}$   | 0.375 | —   | —         | $t_{SWCKcyc}$ |         |
|                             | 1.62 V 以上 |               | 0.375 | —   | —         | $t_{SWCKcyc}$ |         |
| SWCLK クロック立ち上がり時<br>間       | 2.7 V 以上  | $t_{SWCKr}$   | —     | —   | 0.125(注1) | $t_{SWCKcyc}$ |         |
|                             | 1.62 V 以上 |               | —     | —   | 0.125(注1) | $t_{SWCKcyc}$ |         |
| SWCLK クロック立ち下がり時<br>間       | 2.7 V 以上  | $t_{SWCKf}$   | —     | —   | 0.125(注1) | $t_{SWCKcyc}$ |         |
|                             | 1.62 V 以上 |               | —     | —   | 0.125(注1) | $t_{SWCKcyc}$ |         |
| SWDIO セットアップ時間              | 2.7 V 以上  | $t_{SWDS}$    | 8.0   | —   | —         | ns            | 図 2.158 |
|                             | 1.62 V 以上 |               | 8.0   | —   | —         | ns            |         |
| SWDIO ホールド時間                | 2.7 V 以上  | $t_{SWDH}$    | 8.0   | —   | —         | ns            |         |
|                             | 1.62 V 以上 |               | 8.0   | —   | —         | ns            |         |
| SWDIO データ遅延時間               | 2.7 V 以上  | $t_{SWDD}$    | 2.0   | —   | 28.0      | ns            |         |
|                             | 1.62 V 以上 |               | 2.0   | —   | 32.0      | ns            |         |

注 1. 最長 1  $\mu$ s



図 2.157 SWD SWCLK タイミング



図 2.158 SWD 入出力タイミング

## 2.20 エンベデッドトレースマクロインタフェース (ETM)

表 2.131 ETM

条件 : PmnPFS レジスタのポート駆動能力ビットで高速高駆動出力が選択されています。

| 項目                     | VCC       | シンボル          | Min | Typ | Max                   | 単位 | 測定条件    |
|------------------------|-----------|---------------|-----|-----|-----------------------|----|---------|
| TCLK クロックサイクル時間        | 2.7 V 以上  | $t_{TCLKcyc}$ | 16  | —   | —                     | ns | 図 2.159 |
|                        | 1.62 V 以上 |               | 16  | —   | —                     | ns |         |
| TCLK クロック High レベルパルス幅 | 2.7 V 以上  | $t_{TCLKH}$   | 7   | —   | —                     | ns | 図 2.159 |
|                        | 1.62 V 以上 |               | 6   | —   | —                     | ns |         |
| TCLK クロック Low レベルパルス幅  | 2.7 V 以上  | $t_{TCLKL}$   | 7   | —   | —                     | ns | 図 2.159 |
|                        | 1.62 V 以上 |               | 6   | —   | —                     | ns |         |
| TCLK クロック立ち上がり時間       | 2.7 V 以上  | $t_{TCLKr}$   | —   | —   | 1.0                   | ns | 図 2.160 |
|                        | 1.62 V 以上 |               | —   | —   | 2.0                   | ns |         |
| TCLK クロック立ち下がり時間       | 2.7 V 以上  | $t_{TCLKf}$   | —   | —   | 1.0                   | ns | 図 2.160 |
|                        | 1.62 V 以上 |               | —   | —   | 2.0                   | ns |         |
| TDATA[3:0]出力有効時間       | 2.7 V 以上  | $t_{TRDV}$    | —   | —   | $t_{TCLKcyc}/4 + 1.5$ | ns | 図 2.160 |
|                        | 1.62 V 以上 |               | —   | —   | $t_{TCLKcyc}/4 + 1.5$ | ns |         |
| TDATA[3:0]出力ホールド時間     | 2.7 V 以上  | $t_{TRDH}$    | 1.5 | —   | —                     | ns | 図 2.160 |
|                        | 1.62 V 以上 |               | 1.5 | —   | —                     | ns |         |



図 2.159 ETM TCLK タイミング



図 2.160 ETM 出力タイミング

## 付録 1. 各プロセスモードのポート状態

| 機能                       | 端子機能                                | リセット                   | ソフトウェアスタンバイモード<br>(SSTBY)           |                                                                 | ディープソフトウェアスタンバイモード 1、2、3 (DSTBY1, 2, 3) |                   | ディープソフトウェアスタンバイモード解除後(スタートアップモードに復帰) |                                                                          |
|--------------------------|-------------------------------------|------------------------|-------------------------------------|-----------------------------------------------------------------|-----------------------------------------|-------------------|--------------------------------------|--------------------------------------------------------------------------|
|                          |                                     |                        | OPE = 0                             | OPE = 1                                                         | DSTBY1                                  | DSTBY2/<br>DSTBY3 | IOKEEP<br>= 0                        | IOKEEP = 1 <sup>(注1)</sup>                                               |
| モード                      | MD                                  | プルアップ                  | Keep-I                              |                                                                 | Keep                                    |                   | プルアップ                                | Keep                                                                     |
| JTAG/SWD                 | TCK/TMS/TDI/SWCLK                   | プルアップ                  | TCK/TDI/TMS/SWCLK 入力                |                                                                 | TCK/TDI/TMS/SWCLK 入力                    |                   | TCK/TDI/TMS/SWCLK 入力                 |                                                                          |
|                          | TDO                                 | 出力                     | TDO 出力                              |                                                                 | TDO 出力                                  |                   | TDO 出力                               |                                                                          |
|                          | SWDIO                               | プルアップ                  | SWDIO 入力                            |                                                                 | SWDIO 入力                                |                   | SWDIO 入力                             |                                                                          |
| トレース                     | TCLK/TDATAx/SWO                     | TCLK/<br>TDATAx/SWO 出力 | TCLK/TDATAx/SWO 出力                  |                                                                 | TCLK/TDATAx/SWO 出力                      |                   | TCLK/TDATAx/SWO 出力                   |                                                                          |
| IRQ                      | IRQx                                | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | IRQx-DS (x: 5 以外)                   | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep <sup>(注3)</sup>                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | IRQ5-DS                             | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep <sup>(注3)</sup>                    |                   | Hi-Z                                 |                                                                          |
| AGT                      | AGTIOn                              | Hi-Z                   | AGTIOn 入力                           |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | AGTOAn/AGTOBn                       | Hi-Z                   | AGTOAn/AGTOBn/AGTOBn 出力             |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| ULPT                     | ULPTEEEn/ULPTEVIn                   | Hi-Z                   | ULPTEEEn/ULPTEVIn 入力                |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | ULPTEEEn-DS/<br>ULPTEVIn-DS         | Hi-Z                   | ULPTEEEn-DS/ULPTEVIn-DS 入力          |                                                                 | ULPTEEEn-DS/<br>ULPTEVIn-DS 入力          | Hi-Z              | Hi-Z                                 | Keep                                                                     |
|                          | ULPTOn/ULPTOAn/<br>ULPTOBn          | Hi-Z                   | ULPTOn/ULPTOAn/ULPTOBn 出力           |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | ULPTOn-DS/ULPTOAn-<br>DS/ULPTOBn-DS | Hi-Z                   | ULPTOn/ULPTOAn-DS/<br>ULPTOBn-DS 出力 |                                                                 | ULPTOn/ULPTOAn-<br>DS/ULPTOBn-DS 出力     | Keep              | Hi-Z                                 | DSTBY1: ULPTOn/<br>ULPTOAn-DS/<br>ULPTOBn-DS 出力<br>DSTBY1、2 から :<br>Keep |
| IIC                      | SCLn/SDAn                           | Hi-Z                   | Keep-O <sup>(注2)</sup>              |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| I3C                      | I3C_SCL0/I3C_SDA0                   | Hi-Z                   | Keep-O <sup>(注2)</sup>              |                                                                 | Hi-Z                                    |                   | Hi-Z                                 |                                                                          |
| USBFS                    | USB_OVRCURx                         | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | USB_OVRCURx-DS/<br>USB_VBUS         | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep <sup>(注3)</sup>                    | Keep              | Hi-Z                                 | Keep                                                                     |
|                          | USB_DP/USB_DM                       | Hi-Z                   | Keep-O <sup>(注4)</sup>              |                                                                 | Keep <sup>(注3)</sup>                    | Keep              | Hi-Z                                 | Keep                                                                     |
| USBHS                    | USBHS_OVRCURx                       | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | USBHS_OVRCURx-DS/<br>USBHS_VBUS     | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep <sup>(注3)</sup>                    | Keep              | Hi-Z                                 | Keep                                                                     |
|                          | USBHS_DP/USBHS_DM                   | Hi-Z                   | Keep-O <sup>(注4)</sup>              |                                                                 | Keep <sup>(注5)</sup>                    | Keep              | Hi-Z                                 | Keep                                                                     |
| RTC                      | RTClCx                              | Hi-Z                   | Hi-Z <sup>(注2)</sup>                |                                                                 | Keep <sup>(注3)</sup>                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | RTCOUT                              | Hi-Z                   | RTCOUT 出力                           |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| ACMPHS                   | Vcout                               | Hi-Z                   | Vcout 出力                            |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| CLKOUT                   | CLKOUT                              | Hi-Z                   | CLKOUT 出力                           |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| DAC                      | DAn                                 | Hi-Z                   | D/A 出力保持                            |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| 外部バス<br>(CS、SDRAM<br>領域) | EBCLK/SDCLK                         | Hi-Z                   | High レベル出力                          |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | Dxx/DQxx                            | Hi-Z                   | Hi-Z                                |                                                                 | Hi-Z                                    |                   | Hi-Z                                 |                                                                          |
|                          | Axx/DQMx                            | Hi-Z                   | Hi-Z                                | Keep-O                                                          | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | BCx/CSx/RD/WRx/WE                   | Hi-Z                   | Hi-Z                                | High レベル出力                                                      | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | ALE                                 | Hi-Z                   | Hi-Z                                | Low レベル出力                                                       | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
|                          | CKE/SDCS/RAS/CAS                    | Hi-Z                   | Hi-Z                                | SDSELF.SFEN = 0:<br>High レベル出力<br>SDSELF.SFEN = 1:<br>Low レベル出力 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |
| P400/P401                | IRQ5-DS 機能以外                        | Hi-Z                   | Keep-O <sup>(注2)</sup>              |                                                                 | Hi-Z                                    |                   | Hi-Z                                 |                                                                          |
| その他                      | —                                   | Hi-Z                   | Keep-O                              |                                                                 | Keep                                    |                   | Hi-Z                                 | Keep                                                                     |

- 注. Hi-Z : ハイインピーダンス  
Keep-O : 出力端子は前の値を保持します。入力端子はハイインピーダンスになります。  
Keep-I : 通常モード期間中と同様に、端子状態は保持されます。  
Keep : ソフトウェアスタンバイモード期間中と同様に、端子状態は保持されます。
- 注 1. DPSBYCR.IOKEEP ビットが 0 になるまで、I/O ポートの状態が保持されます。  
注 2. 端子が外部割り込み端子として使用され、ソフトウェアスタンバイの解除要因に指定されている場合、入力が許可されます。  
注 3. 端子がディープソフトウェアスタンバイのキャンセル要因に指定された場合、入力が許可されます。  
注 4. 入力端子として使用されている端子への入力は許可されています。  
注 5. ホスト動作では、USBHS.SYSCFG.DRPD ビットを 1 にして USBHS\_DP および USBHS\_DM プルダウン抵抗を有効にします。  
デバイス動作では、USBHS.SYSCFG.DPRPU ビットを 1 にして DP プルアップ抵抗を有効にします。

## 付録 2. 外形寸法図

外形寸法図の最新版や実装に関する情報は、弊社のウェブサイトの「パッケージ」を参照してください。

| JEITA Package code    | RENESAS code | MASS(TYP.)[g] |
|-----------------------|--------------|---------------|
| P-LFBGA289-12x12-0.65 | PLBG0289JA-A | 0.38          |



| Reference Symbol | Dimension in Millimeters |       |      |
|------------------|--------------------------|-------|------|
|                  | Min.                     | Nom.  | Max. |
| D                | —                        | 12.00 | —    |
| E                | —                        | 12.00 | —    |
| D1               | —                        | 10.40 | —    |
| E1               | —                        | 10.40 | —    |
| A                | —                        | —     | 1.38 |
| A1               | 0.20                     | —     | —    |
| b                | 0.31                     | 0.36  | 0.41 |
| e                | —                        | 0.65  | —    |
| aaa              | —                        | —     | 0.15 |
| ccc              | —                        | —     | 0.20 |
| ddd              | —                        | —     | 0.10 |
| eee              | —                        | —     | 0.15 |
| fff              | —                        | —     | 0.08 |
| N                | —                        | 289   | —    |

図 A2.1 BGA 289 ピン

| JEITA Package code    | RENESAS code | MASS(TYP.)[g] |
|-----------------------|--------------|---------------|
| P-LFBGA224-11x11-0.65 | PLBG0224JA-A | 0.32          |



| Reference Symbol | Dimension in Millimeters |       |      |
|------------------|--------------------------|-------|------|
|                  | Min.                     | Nom.  | Max. |
| D                | —                        | 11.00 | —    |
| E                | —                        | 11.00 | —    |
| D1               | —                        | 9.10  | —    |
| E1               | —                        | 9.10  | —    |
| A                | —                        | —     | 1.38 |
| A1               | 0.20                     | —     | —    |
| b                | 0.31                     | 0.36  | 0.41 |
| e                | —                        | 0.65  | —    |
| aaa              | —                        | —     | 0.15 |
| ccc              | —                        | —     | 0.20 |
| ddd              | —                        | —     | 0.10 |
| eee              | —                        | —     | 0.15 |
| fff              | —                        | —     | 0.08 |
| N                | —                        | 224   | —    |

図 A2.2 BGA 224 ピン

## 付録 3. I/O レジスタ

この付録では、I/O レジスタアドレス、アクセスサイクルについて機能ごとに説明します。

### 3.1 周辺機能のベースアドレス

本マニュアルに記載の周辺機能のベースアドレスは下記のとおりです。表 A3.1 に、各周辺機能の名前、説明、ベースアドレスを示します。

表 A3.1 周辺機能のベースアドレス (1/4)

| 機能                       | セキュアレジスタ名  | セキュアエイリアス領域内のセキュアレジスタのベースアドレス | 非セキュアレジスタ名    | 非セキュアエイリアス領域内の非セキュアレジスタのベースアドレス |
|--------------------------|------------|-------------------------------|---------------|---------------------------------|
| Renesas メモリプロテクションユニット   | RMPU       | 0x4000_0000                   | RMPU_NS       | 0x5000_0000                     |
| SRAM コントロール              | SRAM       | 0x4000_2000                   | SRAM_NS       | 0x5000_2000                     |
| バス制御                     | BUS        | 0x4000_3000                   | BUS_NS        | 0x5000_3000                     |
| 共通割り込みコントローラ             | ICU_COMMON | 0x4000_6000                   | ICU_COMMON_NS | 0x5000_6000                     |
| CPU システムセキュリティコントロールユニット | CPSCU      | 0x4000_8000                   | CPSCU_NS      | 0x5000_8000                     |
| ダイレクトメモリアクセスコントローラ 00    | DMAC00     | 0x4000_A000                   | DMAC00_NS     | 0x5000_A000                     |
| ダイレクトメモリアクセスコントローラ 01    | DMAC01     | 0x4000_A040                   | DMAC01_NS     | 0x5000_A040                     |
| ダイレクトメモリアクセスコントローラ 02    | DMAC02     | 0x4000_A080                   | DMAC02_NS     | 0x5000_A080                     |
| ダイレクトメモリアクセスコントローラ 03    | DMAC03     | 0x4000_A0C0                   | DMAC03_NS     | 0x5000_A0C0                     |
| ダイレクトメモリアクセスコントローラ 04    | DMAC04     | 0x4000_A100                   | DMAC04_NS     | 0x5000_A100                     |
| ダイレクトメモリアクセスコントローラ 05    | DMAC05     | 0x4000_A140                   | DMAC05_NS     | 0x5000_A140                     |
| ダイレクトメモリアクセスコントローラ 06    | DMAC06     | 0x4000_A180                   | DMAC06_NS     | 0x5000_A180                     |
| ダイレクトメモリアクセスコントローラ 07    | DMAC07     | 0x4000_A1C0                   | DMAC07_NS     | 0x5000_A1C0                     |
| DMAC モジュール起動 0           | DMA0       | 0x4000_A800                   | DMA0_NS       | 0x5000_A800                     |
| データトランスマニピュレーター 0        | DTC0       | 0x4000_AC00                   | DTC0_NS       | 0x5000_AC00                     |
| 割り込みコントローラ               | ICU        | 0x4000_C000                   | ICU_NS        | 0x5000_C000                     |
| CPU コントロールレジスタ           | CPU_CTRL   | 0x4000_F000                   | CPU_CTRL_NS   | 0x5000_F000                     |
| オンチップデバッグ                | CPU_OCD    | 0x4001_1000                   | CPU_OCD_NS    | 0x5001_1000                     |
| デバッグ機能                   | CPU_DBG    | 0x4001_B000                   | CPU_DBG_NS    | 0x5001_B000                     |
| キャッシュ                    | CACHE      | 0x4001_C000                   | CACHE_NS      | 0x5001_C000                     |
| TCM                      | TCM        | 0x4001_C800                   | TCM_NS        | 0x5001_C800                     |
| システム制御                   | SYSC       | 0x4001_E000                   | SYSC_NS       | 0x5001_E000                     |
| プロセッサ間通信                 | IPC        | 0x4002_0000                   | IPC_NS        | 0x5002_0000                     |
| 温度センサデータ                 | TSD        | 0x02C1_EDA0                   | TSD_NS        | 0x12C1_EDA0                     |
| MRAM システムレジスタ領域          | MRAM       | 0x4013_C000                   | MRAM_NS       | 0x5013_C000                     |
| ニューラルプロセッシングユニット         | NPU        | 0x4014_0000                   | NPU_NS        | 0x5014_0000                     |
| イベントリンクコントローラ            | ELC        | 0x4020_1000                   | ELC_NS        | 0x5020_1000                     |
| リアルタイムクロック               | RTC        | 0x4020_2000                   | RTC_NS        | 0x5020_2000                     |

表 A3.1 周辺機能のベースアドレス (2/4)

| 機能                                     | セキュアレジスタ名 | セキュアエイリアス領域内のセキュアレジスタのベースアドレス | 非セキュアレジスタ名 | 非セキュアエイリアス領域内の非セキュアレジスタのベースアドレス |
|----------------------------------------|-----------|-------------------------------|------------|---------------------------------|
| 独立ウォッチドッグタイマ                           | IWDT      | 0x4020_2200                   | IWDT_NS    | 0x5020_2200                     |
| クロック周波数精度測定回路                          | CAC       | 0x4020_2400                   | CAC_NS     | 0x5020_2400                     |
| ウォッチドッグタイマ 0                           | WDT0      | 0x4020_2600                   | WDT0_NS    | 0x5020_2600                     |
| ウォッチドッグタイマ 1                           | WDT1      | 0x4020_2700                   | WDT1_NS    | 0x5020_2700                     |
| モジュールストップコントロール A、B、C、D、E              | MSTP      | 0x4020_3000                   | MSTP_NS    | 0x5020_3000                     |
| ペリフェラルセキュリティ制御ユニット                     | PSCU      | 0x4020_4000                   | PSCU_NS    | 0x5020_4000                     |
| GPT 用ポート出力インターブルモジュール                  | POEG      | 0x4021_2000                   | POEG_NS    | 0x5021_2000                     |
| 超低消費電力タイマ 0                            | ULPT0     | 0x4022_0000                   | ULPT0_NS   | 0x5022_0000                     |
| 超低消費電力タイマ 1                            | ULPT1     | 0x4022_0100                   | ULPT1_NS   | 0x5022_0100                     |
| 低消費電力非同期汎用タイマ 0                        | AGT0      | 0x4022_1000                   | AGT0_NS    | 0x5022_1000                     |
| 低消費電力非同期汎用タイマ 1                        | AGT1      | 0x4022_1100                   | AGT1_NS    | 0x5022_1100                     |
| 12 ビット D/A コンバータ 0                     | DAC120    | 0x4023_3000                   | DAC120_NS  | 0x5023_3000                     |
| 12 ビット D/A コンバータ 1                     | DAC121    | 0x4023_3100                   | DAC121_NS  | 0x5023_3100                     |
| 温度センサ                                  | TSN       | 0x4023_5000                   | TSN_NS     | 0x5023_5000                     |
| 高速アナログコンパレータ 0                         | ACMPHS0   | 0x4023_6000                   | ACMPHS0_NS | 0x5023_6000                     |
| 高速アナログコンパレータ 1                         | ACMPHS1   | 0x4023_6100                   | ACMPHS1_NS | 0x5023_6100                     |
| 高速アナログコンパレータ 2                         | ACMPHS2   | 0x4023_6200                   | ACMPHS2_NS | 0x5023_6200                     |
| 高速アナログコンパレータ 3                         | ACMPHS3   | 0x4023_6300                   | ACMPHS3_NS | 0x5023_6300                     |
| USB 2.0 FS モジュール                       | USBFS     | 0x4025_0000                   | USBFS_NS   | 0x5025_0000                     |
| SD ホストインタフェース 0                        | SDHI0     | 0x4025_2000                   | SDHI0_NS   | 0x5025_2000                     |
| SD ホストインタフェース 1                        | SDHI1     | 0x4025_2400                   | SDHI1_NS   | 0x5025_2400                     |
| パルス密度変調インタフェース                         | PDMIF     | 0x4025_6000                   | PDMIF_NS   | 0x5025_6000                     |
| 拡張シリアルサウンドインタフェース (SSIE) 0             | SSIE0     | 0x4025_D000                   | SSIE0_NS   | 0x5025_D000                     |
| 拡張シリアルサウンドインタフェース (SSIE) 1             | SSIE1     | 0x4025_D100                   | SSIE1_NS   | 0x5025_D100                     |
| Inter-Integrated Circuit 0             | IIC0      | 0x4025_E000                   | IIC0_NS    | 0x5025_E000                     |
| Inter-Integrated Circuit 0 ウェイクアップユニット | IIC0WU    | 0x4025_E014                   | IIC0WU_NS  | 0x5025_E014                     |
| Inter-Integrated Circuit 1             | IIC1      | 0x4025_E100                   | IIC1_NS    | 0x5025_E100                     |
| Inter-Integrated Circuit 2             | IIC2      | 0x4025_E200                   | IIC2_NS    | 0x5025_E200                     |
| オクタシリアルペリフェラルインタフェース 0                 | OSPI0_B   | 0x4026_8000                   | OSPI0_B_NS | 0x5026_8000                     |
| オクタシリアルペリフェラルインタフェース 1                 | OSPI1_B   | 0x4026_8400                   | OSPI1_B_NS | 0x5026_8400                     |
| オンザフライ復号 0                             | DOTF0     | 0x4026_8800                   | DOTF0_NS   | 0x5026_8800                     |
| オンザフライ復号 1                             | DOTF1     | 0x4026_8900                   | DOTF1_NS   | 0x5026_8900                     |
| CRC 演算器                                | CRC       | 0x4031_0000                   | CRC_NS     | 0x5031_0000                     |
| データ演算回路                                | DOC_B     | 0x4031_1000                   | DOC_B_NS   | 0x5031_1000                     |
| 32 ビット汎用 PWM タイマ 0                     | GPT320    | 0x4032_2000                   | GPT320_NS  | 0x5032_2000                     |

表 A3.1 周辺機能のベースアドレス (3/4)

| 機能                      | セキュアレジスタ名 | セキュアエイリアス領域内のセキュアレジスタのベースアドレス | 非セキュアレジスタ名   | 非セキュアエイリアス領域内の非セキュアレジスタのベースアドレス |
|-------------------------|-----------|-------------------------------|--------------|---------------------------------|
| 32 ビット汎用 PWM タイマ 1      | GPT321    | 0x4032_2100                   | GPT321_NS    | 0x5032_2100                     |
| 32 ビット汎用 PWM タイマ 2      | GPT322    | 0x4032_2200                   | GPT322_NS    | 0x5032_2200                     |
| 32 ビット汎用 PWM タイマ 3      | GPT323    | 0x4032_2300                   | GPT323_NS    | 0x5032_2300                     |
| 32 ビット汎用 PWM タイマ 4      | GPT324    | 0x4032_2400                   | GPT324_NS    | 0x5032_2400                     |
| 32 ビット汎用 PWM タイマ 5      | GPT325    | 0x4032_2500                   | GPT325_NS    | 0x5032_2500                     |
| 32 ビット汎用 PWM タイマ 6      | GPT326    | 0x4032_2600                   | GPT326_NS    | 0x5032_2600                     |
| 32 ビット汎用 PWM タイマ 7      | GPT327    | 0x4032_2700                   | GPT327_NS    | 0x5032_2700                     |
| 32 ビット汎用 PWM タイマ 8      | GPT328    | 0x4032_2800                   | GPT328_NS    | 0x5032_2800                     |
| 32 ビット汎用 PWM タイマ 9      | GPT329    | 0x4032_2900                   | GPT329_NS    | 0x5032_2900                     |
| 32 ビット汎用 PWM タイマ 10     | GPT3210   | 0x4032_2A00                   | GPT3210_NS   | 0x5032_2A00                     |
| 32 ビット汎用 PWM タイマ 11     | GPT3211   | 0x4032_2B00                   | GPT3211_NS   | 0x5032_2B00                     |
| 32 ビット汎用 PWM タイマ 12     | GPT3212   | 0x4032_2C00                   | GPT3212_NS   | 0x5032_2C00                     |
| 32 ビット汎用 PWM タイマ 13     | GPT3213   | 0x4032_2D00                   | GPT3213_NS   | 0x5032_2D00                     |
| 出力相切り替えコントローラ           | GPT_OPS   | 0x4032_3F00                   | GPT_OPS_NS   | 0x5032_3F00                     |
| 汎用 PWM タイマクロックコントローラ    | GPT_GTCLK | 0x4032_3F10                   | GPT_GTCLK_NS | 0x5032_3F10                     |
| PWM 遅延生成回路              | PDG       | 0x4032_4000                   | PDG_NS       | 0x5032_4000                     |
| 16 ビット A/D コンバータ        | ADC_B     | 0x4033_8000                   | ADC_B_NS     | 0x5033_8000                     |
| グラフィック LCD コントローラ       | GLCDC     | 0x4034_2000                   | GLCDC_NS     | 0x5034_2000                     |
| 2D 描画エンジン               | DRW       | 0x4044_4000                   | DRW_NS       | 0x5044_4000                     |
| MIPI DSI リンク            | MIPI_DSI  | 0x4034_6000                   | MIPI_DSI_NS  | 0x5034_6000                     |
| MIPI PHY                | MIPI_PHY0 | 0x4034_6C00                   | MIPI_PHY0_NS | 0x5034_6C00                     |
| MIPI CSI 0              | MIPI_CSI0 | 0x4034_7000                   | MIPI_CSI0_NS | 0x5034_7000                     |
| MIPI ビデオ入力 0            | VIN0      | 0x4034_7400                   | VIN0_NS      | 0x5034_7400                     |
| キャプチャエンジンユニット           | CEU       | 0x4034_8000                   | CEU_NS       | 0x5034_8000                     |
| USB 2.0 ハイスピードモジュール     | USBHS     | 0x4035_1000                   | USBHS_NS     | 0x5035_1000                     |
| シリアルコミュニケーションインターフェース 0 | SCI0_B    | 0x4035_8000                   | SCI0_B_NS    | 0x5035_8000                     |
| シリアルコミュニケーションインターフェース 1 | SCI1_B    | 0x4035_8100                   | SCI1_B_NS    | 0x5035_8100                     |
| シリアルコミュニケーションインターフェース 2 | SCI2_B    | 0x4035_8200                   | SCI2_B_NS    | 0x5035_8200                     |
| シリアルコミュニケーションインターフェース 3 | SCI3_B    | 0x4035_8300                   | SCI3_B_NS    | 0x5035_8300                     |
| シリアルコミュニケーションインターフェース 4 | SCI4_B    | 0x4035_8400                   | SCI4_B_NS    | 0x5035_8400                     |
| シリアルコミュニケーションインターフェース 5 | SCI5_B    | 0x4035_8500                   | SCI5_B_NS    | 0x5035_8500                     |
| シリアルコミュニケーションインターフェース 6 | SCI6_B    | 0x4035_8600                   | SCI6_B_NS    | 0x5035_8600                     |
| シリアルコミュニケーションインターフェース 7 | SCI7_B    | 0x4035_8700                   | SCI7_B_NS    | 0x5035_8700                     |
| シリアルコミュニケーションインターフェース 8 | SCI8_B    | 0x4035_8800                   | SCI8_B_NS    | 0x5035_8800                     |

表 A3.1 周辺機能のベースアドレス (4/4)

| 機能                     | セキュアレジスタ名 | セキュアエイリアス領域内のセキュアレジスタのベースアドレス | 非セキュアレジスタ名 | 非セキュアエイリアス領域内の非セキュアレジスタのベースアドレス |
|------------------------|-----------|-------------------------------|------------|---------------------------------|
| シリアルコミュニケーションインタフェース 9 | SCI9_B    | 0x4035_8900                   | SCI9_B_NS  | 0x5035_8900                     |
| シリアルペリフェラルインタフェース 0    | SPI0_B    | 0x4035_C000                   | SPI0_B_NS  | 0x5035_C000                     |
| シリアルペリフェラルインタフェース 1    | SPI1_B    | 0x4035_C100                   | SPI1_B_NS  | 0x5035_C100                     |
| I3C バスインタフェース          | I3C       | 0x4035_F000                   | I3C_NS     | 0x5035_F000                     |
| MBRAM0 用エラー補正回路        | ECCMB0    | 0x4036_F200                   | ECCMB0_NS  | 0x5036_F200                     |
| MBRAM1 用エラー補正回路        | ECCMB1    | 0x4036_F300                   | ECCMB1_NS  | 0x5036_F300                     |
| CANFD モジュール 0          | CANFD0    | 0x4038_0000                   | CANFD0_NS  | 0x5038_0000                     |
| CANFD モジュール 1          | CANFD1    | 0x4038_2000                   | CANFD1_NS  | 0x5038_2000                     |
| イーサネットメッセージ転送エンジン      | MFWD      | 0x403C_0000                   | MFWD_NS    | 0x503C_0000                     |
| レイヤ3 イーサネットスイッチモジュール   | ESWM      | 0x403C_8000                   | ESWM_NS    | 0x503C_8000                     |
| イーサネット共通エージェント         | COMA      | 0x403C_9000                   | COMA_NS    | 0x503C_9000                     |
| イーサネットエージェント 0         | ETHA0     | 0x403C_A000                   | ETHA0_NS   | 0x503C_A000                     |
| イーサネット MAC 0           | RMAC0     | 0x403C_B000                   | RMAC0_NS   | 0x503C_B000                     |
| イーサネットエージェント 1         | ETHA1     | 0x403C_C000                   | ETHA1_NS   | 0x503C_C000                     |
| イーサネット MAC 1           | RMAC1     | 0x403C_D000                   | RMAC1_NS   | 0x503C_D000                     |
| イーサネット CPU エージェント      | GWCA0     | 0x403C_E000                   | GWCA0_NS   | 0x503C_E000                     |
| イーサネット汎用 PTP タイマ       | GPTP      | 0x403E_0000                   | GPTP_NS    | 0x503E_0000                     |
| ポート0 コントロールレジスタ        | PORT0     | 0x4040_0000                   | PORT0_NS   | 0x5040_0000                     |
| ポート1 コントロールレジスタ        | PORT1     | 0x4040_0020                   | PORT1_NS   | 0x5040_0020                     |
| ポート2 コントロールレジスタ        | PORT2     | 0x4040_0040                   | PORT2_NS   | 0x5040_0040                     |
| ポート3 コントロールレジスタ        | PORT3     | 0x4040_0060                   | PORT3_NS   | 0x5040_0060                     |
| ポート4 コントロールレジスタ        | PORT4     | 0x4040_0080                   | PORT4_NS   | 0x5040_0080                     |
| ポート5 コントロールレジスタ        | PORT5     | 0x4040_00A0                   | PORT5_NS   | 0x5040_00A0                     |
| ポート6 コントロールレジスタ        | PORT6     | 0x4040_00C0                   | PORT6_NS   | 0x5040_00C0                     |
| ポート7 コントロールレジスタ        | PORT7     | 0x4040_00E0                   | PORT7_NS   | 0x5040_00E0                     |
| ポート8 コントロールレジスタ        | PORT8     | 0x4040_0100                   | PORT8_NS   | 0x5040_0100                     |
| ポート9 コントロールレジスタ        | PORT9     | 0x4040_0120                   | PORT9_NS   | 0x5040_0120                     |
| ポートA コントロールレジスタ        | PORTA     | 0x4040_0140                   | PORTA_NS   | 0x5040_0140                     |
| ポートB コントロールレジスタ        | PORTB     | 0x4040_0160                   | PORTB_NS   | 0x5040_0160                     |
| ポートC コントロールレジスタ        | PORTC     | 0x4040_0180                   | PORTC_NS   | 0x5040_0180                     |
| ポートD コントロールレジスタ        | PORTD     | 0x4040_01A0                   | PORTD_NS   | 0x5040_01A0                     |
| ポートE コントロールレジスタ        | PORTE     | 0x4040_01C0                   | PORTE_NS   | 0x5040_01C0                     |
| ポートF コントロールレジスタ        | PORTF     | 0x4040_01E0                   | PORTF_NS   | 0x5040_01E0                     |
| ポートG コントロールレジスタ        | PORTG     | 0x4040_0200                   | PORTG_NS   | 0x5040_0200                     |
| Pmn 端子機能コントロールレジスタ     | PFS       | 0x4040_0800                   | PFS_NS     | 0x5040_0800                     |

注. 名称 = 周辺機能の名称

内容 = 周辺機能

ベースアドレス = 最下位の予約アドレスまたは周辺機能が使用するアドレス

### 3.2 アクセスサイクル

本項では、本マニュアルに記載の I/O レジスタのアクセスサイクル情報を示します。

- レジスタは対応するモジュールごとにグループ化されています。
- アクセスサイクル数については、指定の基準クロックのサイクル数を示しています。
- 内部 I/O 領域では、レジスタに割り当てられていない予約アドレスにアクセスしないでください。アクセスした場合、動作は保証されません。
- I/O アクセスサイクル数は、内部周辺バスのバスサイクル、分周クロック同期化サイクル、および各モジュールのウェイトサイクルによって異なります。分周クロック同期化サイクルは、ICLK と PCLK 間の周波数比によって異なります。
- ICLK 周波数と PCLK 周波数が等しいとき、分周クロック同期化サイクル数は常に一定です。
- ICLK 周波数が PCLK 周波数より大きいとき、分周クロック同期化サイクル数に少なくとも 1PCLK サイクル追加されます。
- 書き込みアクセスのサイクル数は、非バッファラブル書き込みアクセスにより得られるサイクル数を示します。

注. CPU からのレジスタアクセスが、外部メモリへの命令フェッチや、DMAC や DTC のような他のバスマスターのバスアクセスと競合せずに実行された場合のサイクル数です。

表 A3.2 アクセスサイクル (1/5)

| 周辺機能のベースアドレスシンボル                                                                                             | アドレス <sup>(注1)</sup> |             | アクセスサイクル数   |      |                             |       |       |                                                                                                                                                                | サイクル単位 | 関連機能 |
|--------------------------------------------------------------------------------------------------------------|----------------------|-------------|-------------|------|-----------------------------|-------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|------|
|                                                                                                              |                      |             | ICLK = PCLK |      | ICLK > PCLK <sup>(注2)</sup> |       | 読み出し  | 書き込み                                                                                                                                                           |        |      |
|                                                                                                              | ここから                 | ここまで        | 読み出し        | 書き込み | 読み出し                        | 書き込み  |       |                                                                                                                                                                |        |      |
| RMPU, SRAM, BUS,<br>ICU_COMMON,<br>CPSCU,<br>DMAC0n, DMA0,<br>DTC0, ICU,<br>CPU_CTRL,<br>CPU_OCD,<br>CPU_DBG | 0x4000_0000          | 0x4001_BFFF | 3           | 2    | 3                           | 2     | ICLK  | Renesas メモリプロテクションユニット、SRAM コントロール、BUS コントロール、共通割り込みコントローラ、CPU システムセキュリティコントローラ 0n、DMAC モジュール起動 0、データトランസファコントローラ 0、割り込みコントローラ、CPU コントロールレジスタ、オンチップデバッグ、デバッグ機能 |        |      |
| CACHE, TCM                                                                                                   | 0x4001_C000          | 0x4001_CFFF | 5           | 4    | 5                           | 4     | ICLK  | CM33 キャッシュ、CM33 密接合メモリ                                                                                                                                         |        |      |
| SYSC                                                                                                         | 0x4001_E000          | 0x4001_E9FF | 4           | 3    | 2~4                         | 1~3   | PCLKB | システム制御                                                                                                                                                         |        |      |
| SYSC                                                                                                         | 0x4001_EA00          | 0x4001_ED7F | 7           | 6    | 5~7                         | 4~6   | PCLKB | システム制御                                                                                                                                                         |        |      |
| IPC                                                                                                          | 0x4002_0000          | 0x4002_FFFF | 3           | 2    | 3                           | 2     | ICLK  | プロセッサ間通信                                                                                                                                                       |        |      |
| ELC, RTC                                                                                                     | 0x4020_1000          | 0x4020_21FF | 4           | 3    | 2~4                         | 1~3   | PCLKB | イベントリンクコントローラ、リアルタイムクロック                                                                                                                                       |        |      |
| IWDT                                                                                                         | 0x4020_2200          | 0x4020_22FF | 4           | 65   | 2~4                         | 63~65 | PCLKB | 独立ウォッチドッグタイマ                                                                                                                                                   |        |      |

表 A3.2 アクセスサイクル (2/5)

| 周辺機能のベースアドレスシンボル                                   | アドレス <sup>(注1)</sup> |             | アクセスサイクル数   |         |                             |                     |       |                                                                                                               | サイクル単位 | 関連機能 |
|----------------------------------------------------|----------------------|-------------|-------------|---------|-----------------------------|---------------------|-------|---------------------------------------------------------------------------------------------------------------|--------|------|
|                                                    |                      |             | ICLK = PCLK |         | ICLK > PCLK <sup>(注2)</sup> |                     | 読み出し  | 書き込み                                                                                                          |        |      |
|                                                    | ここから                 | ここまで        | 読み出し        | 書き込み    |                             |                     |       |                                                                                                               |        |      |
| CAC, WDTn, MSTP, PSCU, POEG                        | 0x4020_2400          | 0x4021_2FFF | 4           | 3       | 2~4                         | 1~3                 | PCLKB | クロック周波数精度測定回路、ウォッチドッグタイマ n、モジュールストップコントロール、ペリフェラルセキュリティコントロールユニット、GPT 用ポートアウトプットイネーブルモジュール                    |        |      |
| ULPTn                                              | 0x4022_0000          | 0x4022_01FF | 6           | 65      | 4~6                         | 63~65               | PCLKB | 超低消費電力タイマ n                                                                                                   |        |      |
| AGTn                                               | 0x4022_1000          | 0x4022_11FF | 6           | 3       | 4~6                         | 1~3                 | PCLKB | 低消費電力非同期汎用タイマ n                                                                                               |        |      |
| DAC12n, TSN                                        | 0x4023_3000          | 0x4023_5FFF | 4           | 3       | 2~4                         | 1~3                 | PCLKB | 12 ビット D/A コンバータ n、温度センサ                                                                                      |        |      |
| ACMPHSn                                            | 0x4023_6000          | 0x4023_63FF | 3           | 3       | 1~3                         | 1~3                 | PCLKB | 高速アナログコンパレータ n                                                                                                |        |      |
| USBFS                                              | 0x4025_0000          | 0x4025_03FF | 5           | 4       | 3~5                         | 2~4                 | PCLKB | USB 2.0 FS モジュール                                                                                              |        |      |
| USBFS                                              | 0x4025_0400          | 0x4025_04FF | 4           | 65      | 2~4                         | 63~65               | PCLKB | USB 2.0 FS モジュール                                                                                              |        |      |
| SDHIn, PDMIF, SSIEn, IICn, OSPIIn, DOTFn           | 0x4025_2000          | 0x4026_89FF | 4           | 3       | 2~4                         | 1~3                 | PCLKB | SD ホストインターフェース n、パルス密度変調インターフェース、拡張シリアルサウンドインターフェース n、Integrated Circuit n、オクタシリアルペリフェラルインターフェース n、オンザフライ復号 n |        |      |
| CRC, DOC                                           | 0x4031_0000          | 0x4031_1FFF | 4           | 3       | 2~4                         | 1~3                 | PCLKA | CRC 演算器、データ演算回路                                                                                               |        |      |
| GPT32n, GPT_OPS                                    | 0x4032_2000          | 0x4032_3F0F | 9           | 6       | 7~9                         | 4~6                 | PCLKA | 32 ビット汎用 PWM タイマ n、出力相切り替えコントローラ                                                                              |        |      |
| GPT_GTCLK                                          | 0x4032_3F10          | 0x4032_3F1F | 4           | 3       | 2~4                         | 1~3                 | PCLKA | 汎用 PWM タイマクロック制御                                                                                              |        |      |
| PDG                                                | 0x4032_4000          | 0x4032_4FFF | 3           | 2       | 1~3                         | 0~2                 | PCLKA | PWM 遅延生成回路                                                                                                    |        |      |
| ADC_B, GLCDC, MIPI_DSI, MIPI_PHY0, MIPI_CSI0, VIN0 | 0x4033_8000          | 0x4034_7FFF | 4           | 3       | 2~4                         | 1~3                 | PCLKA | A/D コンバータ、グラフィック LCD コントローラ、MIPI DSI リンク、MIPI PHY、MIPI CSI インタフェース、ビデオ入力モジュール                                 |        |      |
| CEU                                                | 0x4034_8000          | 0x4034_FFFF | 7           | 5       | 5~7                         | 3~5                 | PCLKA | キャプチャエンジンユニット                                                                                                 |        |      |
| USBHS <sup>(注3)</sup>                              | 0x4035_1000          | 0x4035_115F | BWAIT+4     | BWAIT+3 | (BWAIT+2)~(BWAIT+4)         | (BWAIT+1)~(BWAIT+3) | PCLKA | USB 2.0 ハイスピードモジュール                                                                                           |        |      |
| USBHS <sup>(注3)</sup>                              | 0x4035_1160          | 0x4035_1167 | BWAIT+4     | 130     | (BWAIT+2)~(BWAIT+4)         | 128~130             | PCLKA | USB 2.0 ハイスピードモジュール                                                                                           |        |      |

表 A3.2 アクセスサイクル (3/5)

| 周辺機能のベースアドレスシンボル                                       | アドレス <sup>(注1)</sup> |             | アクセスサイクル数   |      |                             |         |       |       | サイクル単位                                                                                        | 関連機能 |
|--------------------------------------------------------|----------------------|-------------|-------------|------|-----------------------------|---------|-------|-------|-----------------------------------------------------------------------------------------------|------|
|                                                        |                      |             | ICLK = PCLK |      | ICLK > PCLK <sup>(注2)</sup> |         | 読み出し  | 書き込み  |                                                                                               |      |
|                                                        | ここから                 | ここまで        | 読み出し        | 書き込み | 読み出し                        | 書き込み    |       |       |                                                                                               |      |
| USBHS                                                  | 0x4035_1168          | 0x4035_116F | 8           | 130  | 6~8                         | 128~130 | PCLKA | PCLKA | USB 2.0 ハイスピードモジュール                                                                           |      |
| SCI <sub>n</sub> , SPI <sub>n</sub> , I <sub>n</sub> C | 0x4035_8000          | 0x4035_FFFF | 4           | 3    | 2~4                         | 1~3     | PCLKA | PCLKA | シリアルコミュニケーションインタフェース <sub>n</sub> 、シリアルペリフェラルインタフェース <sub>n</sub> 、I <sub>n</sub> C バスインタフェース |      |
| ECCMBn                                                 | 0x4036_F200          | 0x4036_F3FF | 5           | 4    | 3~5                         | 2~4     | PCLKA | PCLKA | MBRAM <sub>n</sub> 用エラー補正回路                                                                   |      |
| CANFDn                                                 | 0x4038_0000          | 0x4038_3FFF | 4           | 3    | 2~4                         | 1~3     | PCLKA | PCLKA | CANFD モジュール <sub>n</sub>                                                                      |      |
| ESWM                                                   | 0x403C_0000          | 0x403E_FFFF | 14~16       | 4    | 7~12                        | 2~4     | PCLKA | PCLKA | レイヤ3 イーサネットスイッチモジュール                                                                          |      |
| PORTn                                                  | 0x4040_0000          | 0x4040_01FF | 4           | 2    | 4                           | 2       | ICLK  | ICLK  | ポート <sub>n</sub> コントロールレジスタ                                                                   |      |
| PFS                                                    | 0x4040_0800          | 0x4040_0FFF | 8           | 2    | 8                           | 2       | ICLK  | ICLK  | Pmn 端子機能コントロールレジスタ                                                                            |      |
| DRW                                                    | 0x4044_4000          | 0x4044_4FFF | 4           | 2    | 4                           | 2       | ICLK  | ICLK  | 2D 描画エンジン                                                                                     |      |
| RSIP-E50D                                              | -                    | -           | 3~5         | 2    | 1~6                         | 0~2     | PCLKA | PCLKA | Renesas セキュア IP                                                                               |      |

表 A3.2 アクセスサイクル (4/5)

| 周辺機能のベースアドレスシンボル | アドレス <sup>(注1)</sup> |             | アクセスサイクル数     |      |                               |      |        |         | サイクル単位 | 関連機能 |
|------------------|----------------------|-------------|---------------|------|-------------------------------|------|--------|---------|--------|------|
|                  |                      |             | ICLK = MRPCLK |      | ICLK > MRPCLK <sup>(注2)</sup> |      | 読み出し   | 書き込み    |        |      |
|                  | ここから                 | ここまで        | 読み出し          | 書き込み | 読み出し                          | 書き込み |        |         |        |      |
| MRAM             | 0x4013_0000          | 0x4013_FFFF | 4             | 3    | 2~4                           | 1~3  | MRPCLK | MRAM 制御 |        |      |

表 A3.2 アクセスサイクル (5/5)

| 周辺機能のベースアドレスシンボル | アドレス <sup>(注1)</sup> |             | アクセスサイクル数     |      |                               |      |      |      | サイクル単位 | 関連機能             |
|------------------|----------------------|-------------|---------------|------|-------------------------------|------|------|------|--------|------------------|
|                  |                      |             | ICLK = NPUCLK |      | ICLK > NPUCLK <sup>(注2)</sup> |      | 読み出し | 書き込み |        |                  |
|                  | ここから                 | ここまで        | 読み出し          | 書き込み | 読み出し                          | 書き込み |      |      |        |                  |
| NPU              | 0x4014_0000          | 0x4014_FFFF | 4             | 3    | 2~4                           | 1~3  | ICLK | ICLK | NPU    | ニューラルプロセッシングユニット |

注 1. 本表ではセキュアアドレスのみを示しています。非セキュアアドレスのアクセスサイクルは、セキュアアドレスのアクセスサイクルと同じです。

注 2. PCLK、MRPCLK、または ICLK のサイクル数が整数ではない（たとえば 1.5）場合、最小値は小数点以下を切り捨て、最大値は小数点以下を切り上げます。たとえば、1.5~2.5 は、1~3 となります。

注 3. BWAIT は USBHS.BUSWAIT レジスタに説明されているウェイト数（サイクルではない）のことです。

## 付録 4. レジスタ R/W に関する注意事項

- セキュアバスマスターは、IDAU/SAU または MSAU によってセキュアに指定されているアドレスを使用してセキュアアクセスを発行します。
- セキュアバスマスターは、IDAU/SAU または MSAU によって非セキュアに指定されているアドレスを使用して非セキュアアクセスを発行します。
- 非セキュアバスマスターは、IDAU/SAU または MSAU によって非セキュアに指定されているアドレスを使用して非セキュアアクセスを発行します。

表 A4.1 レジスタタイプに関する注意事項 (S-TYPE)

| TYPE     | UM 内での説明                                                                                                                                                                   |
|----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| S-TYPE-1 | セキュアアクセスのみ本レジスタへ書き込み可能です。リードアクセスは常に許可されます。<br>非セキュアライトアクセスは無視されますが、TrustZone アクセスエラーは発生しません。                                                                               |
| S-TYPE-2 | リードアクセスは常に許可されます。<br>セキュリティ属性がセキュアに設定されている場合： <ul style="list-style-type: none"> <li>セキュアライトアクセスが許可されます</li> <li>非セキュアライトアクセスは無視されますが、TrustZone アクセスエラーは発生しません。</li> </ul> |
|          | セキュリティ属性が非セキュアに設定されている場合： <ul style="list-style-type: none"> <li>セキュアライトアクセスは無視されますが、TrustZone アクセスエラーは発生しません。</li> <li>非セキュアアクセスが許可されます。</li> </ul>                       |
| S-TYPE-3 | セキュリティ属性がセキュアに設定されている場合： <ul style="list-style-type: none"> <li>セキュアアクセスが許可されます。</li> <li>非セキュアライトアクセスは無視されます。非セキュアリードアクセスは 0 が読みます。TrustZone アクセスエラーが発生します。</li> </ul>    |
|          | セキュリティ属性が非セキュアに設定されている場合： <ul style="list-style-type: none"> <li>セキュアライトアクセスは無視され、セキュアリードアクセスは 0 が読みます。TrustZone アクセスエラーが発生します。</li> <li>非セキュアアクセスが許可されます。</li> </ul>      |
| S-TYPE-4 | セキュリティ属性がセキュアに設定されている場合： <ul style="list-style-type: none"> <li>セキュアアクセスが許可されます。</li> <li>非セキュアライトアクセスは無視され、非セキュアリードアクセスは 0 が読みます。TrustZone アクセスエラーは発生しません。</li> </ul>     |
|          | セキュリティ属性が非セキュアに設定されている場合： <ul style="list-style-type: none"> <li>セキュアライトアクセスは無視され、セキュアリードアクセスは 0 が読みます。TrustZone アクセスエラーは発生しません。</li> <li>非セキュアアクセスが許可されます。</li> </ul>     |
| S-TYPE-5 | アクセスは常に許可されます。                                                                                                                                                             |
| S-TYPE-6 | セキュアアクセスが許可されます。<br>非セキュアライトアクセスは無視され、非セキュアリードアクセスは 0 が読みます。TrustZone アクセスエラーが発生します。                                                                                       |
| S-TYPE-7 | セキュアライトアクセスは無視され、セキュアリードアクセスは 0 が読みます。TrustZone アクセスエラーが発生します。<br>非セキュアアクセスが許可されます。                                                                                        |

注： 非セキュアバスマスターは、IDAU/SAU または MSAU によりセキュアにマークされたアドレスを使用して、いかなるアクセスも発行しません。

表 A4.2 レジスタタイプに関する注意事項 (P-TYPE) (1/2)

| TYPE     | UM 内での説明                                                                                                                                                                        |
|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| P-TYPE-1 | プリビレッジライトアクセスが許可されます。リードアクセスは常に許可されます。<br>アンプリビレッジライトアクセスは無視されますが、TrustZone アクセスエラーは発生しません。                                                                                     |
| P-TYPE-2 | プリビレッジアクセスが許可されます。<br>アンプリビレッジライトアクセスは無視され、アンプリビレッジリードアクセスは 0 が読みます。TrustZone アクセスエラーが発生します。                                                                                    |
| P-TYPE-3 | プリビレッジ属性がプリビレッジに設定されている場合： <ul style="list-style-type: none"> <li>プリビレッジアクセスが許可されます。</li> <li>アンプリビレッジライトアクセスは無視され、アンプリビレッジリードアクセスは 0 が読みます。TrustZone アクセスエラーが発生します。</li> </ul> |
|          | プリビレッジ属性がアンプリビレッジに設定されている場合： <ul style="list-style-type: none"> <li>プリビレッジアクセスとアンプリビレッジアクセスが許可されます。</li> </ul>                                                                  |

表 A4.2 レジスタタイプに関する注意事項 (P-TYPE) (2/2)

| TYPE     | UM 内での説明                                                                                                                                                                          |
|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| P-TYPE-4 | プリビレッジ属性がプリビレッジに設定されている場合、 <ul style="list-style-type: none"><li>• プリビレッジアクセスが許可されます。</li><li>• アンプリビレッジライトアクセスは無視され、アンプリビレッジリードアクセスは 0 が読みます。TrustZone アクセスエラーは発生しません。</li></ul> |
|          | プリビレッジ属性がアンプリビレッジに設定されている場合： <ul style="list-style-type: none"><li>• プリビレッジアクセスとアンプリビレッジアクセスが許可されます。</li></ul>                                                                    |
| P-TYPE-5 | アクセスは常に許可されます。                                                                                                                                                                    |

## 付録 5. ペリフェラル変数

表 A5.1 に本マニュアルで使用されるモジュール名とペリフェラル変数の対応関係を示します。

表 A5.1 モジュール名とペリフェラル変数の対応関係

| モジュール名 | ペリフェラル変数 |
|--------|----------|
| SCI    | SCI_B    |
| SPI    | SPI_B    |
| OSPI   | OSPI_B   |
| ADC16H | ADC_B    |
| DAC12  | DAC_B    |
| DOC    | DOC_B    |

## 改訂履歴

Revision 1.00 — 2025 年 02 月 14 日

初版発行

Revision 1.10 — 2025 年 6 月 3 日

**1. 概要 :**

- 図 1.2 型名の読み方を更新

**2. 電気的特性 :**

- 2. 電気的特性を更新
- 2.1 絶対最大定格を更新
- 2.2.5 動作電流とスタンバイ電流を更新
- 2.3.10 SPI タイミングを更新
- 2.3.11 OSPI タイミングを更新
- 2.6. ADC 特性を更新
- 2.11 外部 VDD タイミング特性を追加

**付録 :**

- 付録 5 の表 A5.1 モジュール名とペリフェラル変数の対応関係を更新

Revision 1.20 — 2025 年 8 月 27 日

**1. 概要 :**

- 表 1.8 通信インターフェースを更新
- 表 1.16 端子機能を更新
- 表 1.17 標準製品の端子一覧を更新
- 表 1.18 SiP 製品の端子一覧を更新

**2. 電気的特性 :**

- 表 2.16 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック ON (DCDC モード) における電流を更新
- 表 2.18 High-speed モード、最大データ処理 (MVE 動作)、周辺クロック OFF (DCDC モード) における電流を更新
- 表 2.19 High-speed モード、最大データ処理 (MVE 動作)、周辺クロック OFF (外部 VDD モード) における電流を更新
- 表 2.20 High-speed モード、最大データ処理 (MVE 動作)、CPU0 有効、CPU1 ディープスリープ、周辺クロック OFF (DCDC モード) における電流を更新
- 表 2.21 High-speed モード、最大データ処理 (MVE 動作)、CPU0 有効、CPU1 ディープスリープ、周辺クロック OFF (外部 VDD モード) における電流を更新
- 表 2.22 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック OFF (DCDC モード) における電流を更新
- 表 2.23 High-speed モード、最大データ処理、CPU0 ディープスリープ、CPU1 有効、周辺クロック OFF (外部 VDD モード) における電流を更新
- 表 2.24 High-speed モード、CPU スリープモード (DCDC モード) における電流を更新
- 表 2.26 High-speed モード、CPU0 スリープ、CPU1 ディープスリープ (DCDC モード) における電流を更新
- 表 2.28 High-speed モード、CPU0 ディープスリープ、CPU1 スリープ (DCDC モード) における電流を更新
- 表 2.30 High-speed モード、CPU ディープスリープモード (DCDC モード) における電流を更新

## 製品ご使用上の注意事項

ここでは、マイコン製品全体に適用する「使用上の注意事項」について説明します。個別の使用上の注意事項については、本ドキュメントおよびテクニカルアップデートを参照してください。

### 1. 静電気対策

CMOS 製品の取り扱いの際は静電気防止を心がけてください。CMOS 製品は強い静電気によってゲート絶縁破壊を生じことがあります。運搬や保存の際には、当社が出荷梱包に使用している導電性のトレー やマガジンケース、導電性の緩衝材、金属ケースなどを利用し、組み立て工程にはアースを施してください。プラスチック板上に放置したり、端子を触ったりしないでください。また、CMOS 製品を実装したボードについても同様の扱いをしてください。

### 2. 電源投入時の処置

電源投入時は、製品の状態は不定です。電源投入時には、LSI の内部回路の状態は不確定であり、レジスタの設定や各端子の状態は不定です。外部リセット端子でリセットする製品の場合、電源投入からリセットが有効になるまでの期間、端子の状態は保証できません。同様に、内蔵パワーオンリセット機能を使用してリセットする製品の場合、電源投入からリセットのかかる一定電圧に達するまでの期間、端子の状態は保証できません。

### 3. 電源オフ時における入力信号

当該製品の電源がオフ状態のときに、入力信号や出入力プルアップ電源を入れないでください。入力信号や出入力プルアップ電源からの電流注入により、誤動作を引き起こしたり、異常電流が流れ内部素子を劣化させたりする場合があります。資料中に「電源オフ時における入力信号」についての記載のある製品は、その内容を守ってください。

### 4. 未使用端子の処理

未使用端子は、「未使用端子の処理」に従って処理してください。CMOS 製品の入力端子のインピーダンスは、一般に、ハイインピーダンスとなっています。未使用端子を開放状態で動作させると、誘導現象により、LSI 周辺のノイズが印加され、LSI 内部で貫通電流が流れたり、入力信号と認識されて誤動作を起こす恐れがあります。

### 5. クロックについて

リセット時は、クロックが安定した後、リセットを解除してください。プログラム実行中のクロック切り替え時は、切り替え先クロックが安定した後に切り替えてください。リセット時、外部発振子（または外部発振回路）を用いたクロックで動作を開始するシステムでは、クロックが十分安定した後、リセットを解除してください。また、プログラムの途中で外部発振子（または外部発振回路）を用いたクロックに切り替える場合は、切り替え先のクロックが十分安定してから切り替えてください。

### 6. 入力端子の印加波形

入力ノイズや反射波による波形歪みは誤動作の原因になりますので注意してください。CMOS 製品の入力がノイズなどに起因して、 $V_{IL}$  (Max.) から  $V_{IH}$  (Min.) までの領域にとどまるような場合は、誤動作を引き起こす恐れがあります。入力レベルが固定の場合はもちろん、 $V_{IL}$  (Max.) から  $V_{IH}$  (Min.) までの領域を通過する遷移期間中にチャタリングノイズなどが入らないように使用してください。

### 7. リザーブアドレス（予約領域）のアクセス禁止

リザーブアドレス（予約領域）のアクセスを禁止します。アドレス領域には、将来の拡張機能用に割り付けられている リザーブアドレス（予約領域）があります。これらのアドレスをアクセスしたときの動作については、保証できませんので、アクセスしないようにしてください。

### 8. 製品間の相違について

型名の異なる製品に変更する場合は、製品型名ごとにシステム評価試験を実施してください。同じグループのマイコンでも型名が違うと、フラッシュメモリ、レイアウトパターンの相違などにより、電気的特性の範囲で、特性値、動作マージン、ノイズ耐量、ノイズ幅射量などが異なる場合があります。型名が違う製品に変更する場合は、個々の製品ごとにシステム評価試験を実施してください。

## ご注意書き

1. 本資料に記載された回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動作例、応用例を説明するものです。回路、ソフトウェアおよびこれらに関連する情報を使用する場合、お客様の責任において、お客様の機器・システムを設計ください。これらの使用に起因して生じた損害（お客様または第三者いずれに生じた損害も含みます。以下同じです。）に関し、当社は、一切その責任を負いません。
  2. 当社製品または本資料に記載された製品データ、図、表、プログラム、アルゴリズム、応用回路例等の情報の使用に起因して発生した第三者の特許権、著作権その他の知的財産権に対する侵害またはこれらに関する紛争について、当社は、何らの保証を行うものではなく、また責任を負うものではありません。
  3. 当社は、本資料に基づき当社または第三者の特許権、著作権その他の知的財産権を何ら許諾するものではありません。
  4. 当社製品を組み込んだ製品の輸出入、製造、販売、利用、配布その他の行為を行うにあたり、第三者保有の技術の利用に関するライセンスが必要となる場合、当該ライセンス取得の判断および取得はお客様の責任において行ってください。
  5. 当社製品を、全部または一部を問わず、改造、改変、複製、リバースエンジニアリング、その他、不適切に使用しないでください。かかる改造、改変、複製、リバースエンジニアリング等により生じた損害に関し、当社は、一切その責任を負いません。
  6. 当社は、当社製品の品質水準を「標準水準」および「高品質水準」に分類しており、各品質水準は、以下に示す用途に製品が使用されることを意図しております。

標準水準：コンピュータ、OA機器、通信機器、計測機器、AV機器、家電、工作機械、パーソナル機器、産業用ロボット等  
高品質水準：輸送機器（自動車、電車、船舶等）、交通制御（信号）、大規模通信機器、金融端末基幹システム、各種安全制御装置等  
当社製品は、データシート等により高信頼性、Harsh environment向け製品と定義しているものを除き、直接生命・身体に危害を及ぼす可能性のある機器・システム（生命維持装置、人体に埋め込み使用するもの等）、もしくは多大な物的損害を発生させるおそれのある機器・システム（宇宙機器と、海底中継器、原子力制御システム、航空機制御システム、プラント基幹システム、軍事機器等）に使用されることを意図しておらず、これらの用途に使用することは想定していません。たとえ、当社が想定していない用途に当社製品を使用したことにより損害が生じても、当社は一切その責任を負いません。
  7. あらゆる半導体製品は、外部攻撃からの安全性を100%保証されているわけではありません。当社ハードウェア／ソフトウェア製品にはセキュリティ対策が組み込まれているものもありますが、これによって、当社は、セキュリティ脆弱性または侵害（当社製品または当社製品が使用されているシステムに対する不正アクセス・不正使用を含みますが、これに限りません。）から生じる責任を負うものではありません。当社は、当社製品または当社製品が使用されたあらゆるシステムが、不正な改変、攻撃、ウイルス、干渉、ハッキング、データの破壊または窃盗その他の不正な侵入行為（「脆弱性問題」といいます。）によって影響を受けないことを保証しません。当社は、脆弱性問題に起因した場合はこれに連関して生じた損害について、一切責任を負いません。また、法令において認められる限りにおいて、本資料および当社ハードウェア／ソフトウェア製品について、商品性および特定目的との合致に関する保証ならびに第三者の権利を侵害しないことの保証を含め、明示または黙示のいかなる保証も行いません。
  8. 当社製品をご使用の際は、最新の製品情報（データシート、ユーザーズマニュアル、アプリケーションノート、信頼性ハンドブックに記載の「半導体デバイスの使用上の一般的な注意事項」等）をご確認の上、当社が指定する最大定格、動作電源電圧範囲、放熱特性、実装条件その他指定条件の範囲内でご使用ください。指定条件の範囲を超えて当社製品をご使用された場合の故障、誤動作の不具合および事故につきましては、当社は、一切その責任を負いません。
  9. 当社は、当社製品の品質および信頼性の向上に努めていますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は、データシート等において高信頼性、Harsh environment向け製品と定義しているものを除き、耐放射線設計を行っておりません。仮に当社製品の故障または誤動作が生じた場合であっても、人身事故、火災事故その他社会的損害等を生じさせないよう、お客様の責任において、冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエージング処理等、お客様の機器・システムとしての出荷保証を行ってください。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様の機器・システムとしての安全検証をお客様の責任で行ってください。
  10. 当社製品の環境適合性等の詳細につきましては、製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制するRoHS指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。かかる法令を遵守しないことにより生じた損害に関して、当社は、一切その責任を負いません。
  11. 当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器・システムに使用することはできません。当社製品および技術を輸出、販売または移転等する場合は、「外国為替及び外国貿易法」その他日本国および適用される外国の輸出管理関連法規を遵守し、それらの定めるところに従い必要な手続きを行ってください。
  12. お客様が当社製品を第三者に転売等される場合には、事前に当該第三者に対して、本ご注意書き記載の諸条件を通知する責任を負うものといたします。
  13. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを禁じます。
  14. 本資料に記載されている内容または当社製品についてご不明な点がございましたら、当社の営業担当者までお問合せください。
- 注1. 本資料において使用されている「当社」とは、ルネサス エレクトロニクス株式会社およびルネサス エレクトロニクス株式会社が直接的、間接的に支配する会社をいいます。
- 注2. 本資料において使用されている「当社製品」とは、注1において定義された当社の開発、製造製品をいいます。

(Rev.5.0-1 2020.10)

## 本社所在地

〒135-0061 東京都江東区豊洲 3-2-24 (豊洲フォレシア)

[www.renesas.com](http://www.renesas.com)

## お問合せ窓口

弊社の製品や技術、ドキュメントの最新情報、最寄の営業お問合せ窓口に関する情報などは、弊社ウェブサイトをご覧ください。

[www.renesas.com/contact/](http://www.renesas.com/contact/)

## 商標について

ルネサスおよびルネサスロゴはルネサス エレクトロニクス株式会社の商標です。すべての商標および登録商標は、それぞれの所有者に帰属します。