

RA4C1 グループ

ルネサスマイクロコントローラ

R01DS0457JJ0110 Rev.1.10 Jul 16, 2025

RA4C1 グループは、TrustZone®を備えた Arm® Cortex®-M33 (CM33) コアに基づく低消費電力の 32 ビットマイクロコントローラ (MCU) であり、セキュリティを重視するアプリケーションの多くで必要とされる高度なセキュリティエンジンを備えな がら、低電圧動作、低消費電力、および高性能の理想的なバランスを提供します。RA4C1 は、最大で 512 KB のコードフラ ッシュメモリ、8 KB のデータフラッシュメモリ、および 96 KB の SRAM を提供します。RA4C1 は、2 チャネルの I<sup>2</sup>C、 CANFD、3 チャネルの SPI、Quad SPI、セグメント LCD コントローラ、独立電源を持つ RTC を含め、幅広い周辺機能を備 えていて、64 ピンと 100 ピンの LQFP パッケージがあります。

### 特長

- Arm® Cortex®-M33 コア
  - Armv8-M アーキテクチャ (メイン拡張)
  - 最高動作周波数:80 MHz
  - Arm メモリプロテクションユニット (Arm MPU) 保護メモリシステムアーキテクチャ (PMSAv8)

    - セキュア MPU (MPU S): 8 領域 – 非セキュア MPÙ (MPU\_NS): 8 領域
  - SysTick タイマ
    - 2 つの SysTick タイマを搭載: セキュアおよび非セキュアイ
    - LOCO 駆動またはシステムクロック
  - CoreSight<sup>™</sup> ETM-M33

#### ■メモリ

- 最大 512 KB のコードフラッシュメモリ
- 8 KB のデータフラッシュメモリ (100,000 回のプログラム/ イレース (P/E) サイクル)
- 96 KB Ø ŠRÁM

- ◆ シリアルコミュニケーションインタフェース (SCI) × 6- 調歩同期式インタフェース
- 8 ビットクロック同期式インタフェース
- スマートカードインタフェース
- 簡易 IIC
- 簡易 SPI
- 簡易 LIN (SCI1)
- マンチェスタゴーディング (SCI3, SCI4)
- IrDA インタフェース (IrDA)

- 1<sup>2</sup>C バスインタフェース (IIC) × 2
   シリアルインタフェース UARTA (UARTA) × 2
   シリアルペリフェラルインタフェース (SPI) × 3
   クワッドシリアルペリフェラルインタフェース (QSPI)
- CAN フレキシブルデータレート (CANFD)

- 12 ビット A/D コンバータ (ADC12)
- 温度センサ (TSN)

#### ■タイマ

- 32 ビット汎用 PWM タイマ (GPT32)×2
- 16 ビット汎用 PWM タイマ (GPT16)×4
- 低消費電力非同期汎用タイマ (AGT)×2

### ■ セキュリティおよび暗号化

- Renesas セキュア IP (RSIP-E31A) 対称暗号方式: AES 非対称暗号方式: ECC

  - ハッシュ値生成: SHA224、SHA256
  - 128 ビットのユニーク ID
- Arm® TrustZone®
- 74mm 14a3cm - コードフラッシュ用領域:最大3領域または6領域 (バンクモードによる) データフラッシュ用領域:最大2領域
- SRAM 用領域:最大 3 領域
- 各ペリフェラルに対して個別のセキュアまたは非セキュアのセキュリティ属性・ デバイスライフサイクルの管理
- 端子機能
  - 最大3つのタンパー端子
  - セキュア端子マルチプレキシング

#### ■ システムおよび電源管理

- 低消費電力モード
- 独立電源リアルタイムクロック (RTC)

- 独立電源 (VRTC) ドメインパワーオンリセット (VRTC POR)
- イベントリンクコントローラ (ELC)データトランスファコントローラ (DTC)
- DMA コントローラ (DMAC)×8
- パワーオンリセット
- 電圧設定が可能な低電圧検出 (LVD)
- EXLVDVBAT 端子用低電圧検出
- VRTC 端子用低電圧検出
- EXLVD 端子用低電圧検出
- ウォッチドッグタイマ (WDT)
- 独立ウォッチドッグタイマ (IWDT)

#### ■ ヒューマンマシンインタフェース (HMI)

● セグメント LCD コントローラ (SLCDC)

#### ■ マルチクロックソース

- メインクロック発振器 (MOSC) (1~20 MHz)
- サブクロック発振器 (SOSC) (32.768 kHz)
   高速オンチップオシレータ (HOCO) (48/64/80 MHz)
- 中速オンチップオシレータ (MOCO) (8 MHz)
- 低速オンチップオシレータ (LOCO) (32.768 kHz)
- IWDT 専用オンチップオシレータ (15 kHz)
- HOCO/MOCO/LOCO に対するクロックトリム機能
- PLL
- PLL RTC
- クロックアウトのサポート

#### ■ 汎用入出カポート

5 V トレランス、オープンドレイン、入力プルアップ

#### ■ 動作電圧

- VCC: 1.6~3.6 V
- 動作温度およびパッケージ
- $Ta = -40 \sim +105 \, ^{\circ}C$ 
  - 100 ピン LQFP(14 mm×14 mm、0.5 mm ピッチ)
  - 64 ピン LQFP (10 mm×10 mm、0.5 mm ピッチ)

### 1. 概要

本 MCU は、さまざまなシリーズのソフトウェアおよび端子と互換性のある  $Arm^{\otimes}$ ベースの 32 ビットコアで構成されています。同じ一連のルネサス周辺機能を共有することで、設計の拡張性やプラットフォームベースの製品開発の効率が高まります。

本シリーズの MCU は最高  $80~\mathrm{MHz}$  で動作する高性能な  $\mathrm{Arm}~\mathrm{Cortex}^{\mathrm{@}}$ -M33 コアを内蔵しており、以下の特長があります。

- 最大 512 KB のコードフラッシュメモリ
- 96 KB Ø SRAM
- クワッドシリアルペリフェラルインタフェース (QSPI)
- アナログ周辺機能
- セキュリティ&セーフティ機能

### 1.1 機能の概要

#### 表 1.1 Arm コア

| 機能                | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|-------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Arm Cortex-M33 コア | <ul> <li>最高動作周波数:80 MHz</li> <li>Arm Cortex-M33 コア:         <ul> <li>Armv8-M アーキテクチャ(セキュリティ拡張機能付き)</li> <li>リビジョン:r0p4-00rel1</li> </ul> </li> <li>Arm メモリプロテクションユニット (Arm MPU)         <ul> <li>保護メモリシステムアーキテクチャ (PMSAv8)</li> <li>セキュア MPU (MPU_S): 8 領域</li> <li>非セキュア MPU (MPU_NS): 8 領域</li> </ul> </li> <li>SysTick タイマ         <ul> <li>2 つの SysTick タイマを搭載:セキュアおよび非セキュアインスタンス</li> <li>SysTick タイマクロック (SYSTICCLK) またはシステムクロック (ICLK) による駆動</li> </ul> </li> <li>CoreSight™ ETM-M33</li> </ul> |

#### 表 1.2 メモリ

| 機能          | 機能の説明                                         |
|-------------|-----------------------------------------------|
| コードフラッシュメモリ | 最大 512 KB のコードフラッシュメモリ。                       |
| データフラッシュメモリ | 8 KB のデータフラッシュメモリ。                            |
| オプション設定メモリ  | オプション設定メモリは、MCU のリセット後の状態を決定します。              |
| SRAM        | パリティビットまたは誤り訂正コード (ECC) を備えた高速 SRAM を内蔵しています。 |

### 表 1.3 システム (1/2)

| 機能    | 機能の説明                         |
|-------|-------------------------------|
| 動作モード | 2 種類の動作モード:                   |
| リセット  | 本 MCU は、13 種類のリセットをサポートしています。 |

## 表 1.3 システム (2/2)

| 機能                   | 機能の説明                                                                                                                                                                                                                                                                                                                                                                                                                |
|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 低電圧検出回路 (LVD)        | 低電圧検出 (LVD) モジュールは、以下の端子への入力電圧レベルを監視します。  VCC  EXLVDVBAT  VRTC  EXLVD  検出レベルはレジスタ設定で選択できます。LVD モジュールは6つの独立した電圧検出回路から構成されています。  LVD0  LVD1  LVD2  LVD_EXLVDVBAT  LVD_EXLVDVBAT  LVD_EXLVD  LVD1、および LVD2 は VCC 端子への入力電圧レベルを測定します。LVD_EXLVDVBAT は EXLVDVBAT 端子への入力電圧レベルを測定します。LVD_EXLVD は EXLVD は EXLVD 端子への入力電圧レベルを測定します。LVD のレジスタにより、アプリケーションを使用してさまざまな電圧しきい値で、VCC 端子、EXLVDVBAT 端子、VRTC 端子、EXLVD 端子への入力電圧の変動を検出できます。 |
| クロック                 | <ul> <li>メインクロック発振器 (MOSC)</li> <li>サブクロック発振器 (SOSC)</li> <li>高速オンチップオシレータ (HOCO)</li> <li>中速オンチップオシレータ (MOCO)</li> <li>低速オンチップオシレータ (LOCO)</li> <li>IWDT 専用オンチップオシレータ</li> <li>PLL</li> <li>PLL_RTC</li> <li>クロックアウトのサポート</li> </ul>                                                                                                                                                                                |
| クロック周波数精度測定回路 (CAC)  | クロック周波数精度測定回路 (CAC) は、測定の対象となるクロック (測定対象クロック) に対して、測定の基準となるクロック (測定基準クロック) で生成した時間内のクロックのパルスを数え、そのパルス数が許容範囲内にあるか否かで精度を判定します。測定終了時、または測定基準クロックで生成した時間内のパルスの数が許容範囲内にないとき、割り込み要求が発生します。                                                                                                                                                                                                                                 |
| 割り込みコントローラユニット (ICU) | 割り込みコントローラユニット (ICU) は、ネスト型ベクタ割り込みコントローラ (NVIC)、DMA<br>コントローラ (DMAC)、およびデータトランスファコントローラ (DTC) モジュールにリンクされ<br>るイベント信号を制御します。ICU はノンマスカブル割り込みも制御します。                                                                                                                                                                                                                                                                   |
| 低消費電力モード             | クロック分周器の設定、モジュールストップ設定、通常動作時の電力制御モード選択、低消費電力モードへの遷移など、さまざまな方法で消費電力を低減できます。                                                                                                                                                                                                                                                                                                                                           |
| レジスタライトプロテクション       | レジスタライトプロテクション機能は、ソフトウェアエラーによって重要なレジスタが書き換えられないように保護します。保護するレジスタは、プロテクトレジスタ (PRCR) で設定します。                                                                                                                                                                                                                                                                                                                           |
| メモリプロテクションユニット (MPU) | 本 MCU は 1 つのメモリプロテクションユニット (MPU) を備えています。                                                                                                                                                                                                                                                                                                                                                                            |

## 表 1.4 イベントリンク

| 機能                  | 機能の説明                                                                                                              |
|---------------------|--------------------------------------------------------------------------------------------------------------------|
| イベントリンクコントローラ (ELC) | イベントリンクコントローラ (ELC) は、さまざまな周辺モジュールで発生するイベント要求をソース信号として使用し、それらのモジュールを別のモジュールと接続することによって、CPUを介さずにモジュール間の直接リンクを実現します。 |

## 表 1.5 ダイレクトメモリアクセス

| 機能                       | 機能の説明                                                                                                                        |
|--------------------------|------------------------------------------------------------------------------------------------------------------------------|
| データトランスファコントローラ<br>(DTC) | データトランスファコントローラ (DTC) は、割り込み要求によって起動するとデータ転送を行います。                                                                           |
| DMA コントローラ (DMAC)        | 本 MCU は、8 チャネルの DMA コントローラ (DMAC) を内蔵しており、CPU を介さずにデータ<br>転送が可能です。DMA 転送要求が発生すると、DMAC は転送元アドレスに格納されているデー<br>タを転送先アドレスへ転送します。 |

## 表 1.6 外部パスインタフェース

| 機能   | 機能の説明                                     |
|------|-------------------------------------------|
| 外部バス | ● QSPI 領域 (EQBIU): QSPI(外部デバイスインタフェース)を接続 |

### 表 1.7 タイマ

| 機能                          | 機能の説明                                                                                                                                                                                                                                                                                       |
|-----------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 汎用 PWM タイマ (GPT)            | 汎用 PWM タイマ (GPT) は、GPT32×2 チャネルの 32 ビットタイマおよび GPT16×4 チャネルの 16 ビットタイマにより構成されます。 PWM 波形はアップカウンタ、ダウンカウンタ、またはその両方を制御することにより生成が可能です。 さらに、ブラシレス DC モーターを制御するために、PWM 波形の生成が可能です。 GPT は、汎用タイマとしても使用できます。                                                                                           |
| GPT 用のポートアウトプットイネーブル (POEG) | ポートアウトプットイネーブル (POEG) は、汎用 PWM タイマ (GPT) の出力端子を出力禁止状態にすることができます。                                                                                                                                                                                                                            |
| 低消費電力非同期汎用タイマ (AGT)         | 低消費電力非同期汎用タイマ (AGT) は、パルス出力、外部パルスの幅または周期の測定、および外部イベントのカウントに利用可能な 32 ビットのタイマです。このタイマは、リロードレジスタとダウンカウンタで構成されています。これらのリロードレジスタとダウンカウンタは、同一アドレスに配置され、AGT レジスタでアクセス可能です。                                                                                                                         |
| リアルタイムクロック (RTC)            | リアルタイムクロック (RTC) は、通常動作モードと低消費電力クロックモードの2つの動作モードを備えています。それぞれの動作モードにおいて、RTC にはカレンダーカウントモードとバイナリカウントモードの2種類のカウントモードがあり、レジスタの設定を切り替えることにより使用します。カレンダーカウントモードでは、RTC は2000年から2099年の100年間のカレンダーを保持し、うるう年の日付を自動補正します。バイナリカウントモードでは、RTC は秒をカウントし、その情報をシリアル値として保持します。バイナリカウントモードは、西暦以外のカレンダーに使用可能です。 |
| ウォッチドッグタイマ (WDT)            | ウォッチドッグタイマ (WDT) は 14 ビットのダウンカウンタです。システムが暴走すると WDT をリフレッシュできなくなるため、カウンタがアンダーフローした際に MCU をリセットするのに使用できます。さらに、WDT はノンマスカブル割り込みまたはアンダーフロー割り込みを発生させるのに使用できます。                                                                                                                                   |
| 独立ウォッチドッグタイマ (IWDT)         | 独立ウォッチドッグタイマ (IWDT) は 14 ビットのダウンカウンタで、カウンタのアンダーフローを防止するために定期的に点検する必要があります。IWDT には、MCU をリセットする機能やノンマスカブル割り込みまたはアンダーフロー割り込みを発生させる機能があります。このタイマは独立した専用クロックソースで動作するため、システム暴走時にフェイル・セーフメカニズムとして、MCU を既知の状態に復帰させる際に特に有用です。IWDT は、レジスタのリセット、アンダーフロー、リフレッシュエラー、またはカウント値のリフレッシュにより自動的にトリガできます。       |

## 表 1.8 通信インタフェース (1/2)

| 機能                               | 機能の説明                                                                                                                                |
|----------------------------------|--------------------------------------------------------------------------------------------------------------------------------------|
| シリアルコミュニケーションインタフェース (SCI)       | シリアルコミュニケーションインタフェース (SCI)×6 チャネルには、調歩同期式および同期式のシリアルインタフェースがあります。                                                                    |
| IrDA インタフェース                     | IrDA インタフェースは、SCI5 と連携して IrDA (Infrared Data Association) 規格バージョン 1.0 に基づく IrDA 通信波形の送受信を行います。                                       |
| I <sup>2</sup> C バスインタフェース (IIC) | $I^2$ C バスインタフェース (IIC) には $2$ つのチャネルがあります。IIC モジュールは、NXP 社の $I^2$ C (Inter-Integrated Circuit) バスインタフェース方式に準拠しており、そのサブセット機能を備えています。 |
| シリアルインタフェース UARTA<br>(UARTA)     | シリアルインタフェース UARTA (UARTA) には 2 つのチャネルがあります。UARTA は下記のモードをサポートします。  ● 動作停止モード  ● UART モード                                             |

## 表 1.8 通信インタフェース (2/2)

| 機能                                                              | 機能の説明                                                                                                                                                       |
|-----------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
| シリアルペリフェラルインタフェース<br>(SPI)                                      | シリアルペリフェラルインタフェース (SPI) には3つのチャネルがあります。SPI によって、複数のプロセッサおよび周辺デバイスとの高速な全二重同期式シリアル通信が可能です。                                                                    |
| Controller Area Network with Flexible Data-Rate Module (CAN-FD) | CAN with Flexible Data-Rate (CANFD) モジュールは、クラシカル CAN フレームと ISO 11898-1<br>規格に準拠する CANFD フレームの両方を取り扱うことができます。このモジュールは 4 個の<br>送信バッファと 16 個の受信バッファをサポートしています。 |
| クワッドシリアルペリフェラルインタ<br>フェース (QSPI)                                | クワッドシリアルペリフェラルインタフェース (QSPI) は、SPI 互換インタフェースを持つシリアル ROM(シリアルフラッシュメモリ、シリアル EEPROM、シリアル FeRAM などの不揮発性メモリ)に接続するためのメモリコントローラです。                                 |

### 表 1.9 アナログ

| 機能                       | 機能の説明                                                                                                                                         |
|--------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| 12 ビット A/D コンバータ (ADC12) | 逐次比較方式の 12 ビット A/D コンバータ (ADC12) を内蔵しています。アナログ入力チャネルは最大で 16 個選択可能です。変換には温度センサ出力および内部基準電圧を選択できます。                                              |
| 温度センサ (TSN)              | デバイス動作の信頼性確保のため、内蔵されている温度センサ (TSN) でチップの温度を測定し、監視します。センサはチップの温度と正比例する電圧を出力します。チップ温度と出力電圧はほとんどリニアの関係にあります。出力電圧は ADC12 で変換されてから、末端の応用機器で使用できます。 |

### 表 1.10 ヒューマンマシンインタフェース

| 機能                       | 機能の説明                                                                                                                                                                                                                                               |
|--------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| セグメント LCD コントローラ (SLCDC) | SLCDC には次の機能があります。     内部電圧昇圧方式、容量分割方式、および外部抵抗分割方式を切り替え可能     内部電圧昇圧方式で VL1 または VL2 基準モードを選択可能     容量分割方式で VCC または VL4 基準モードを選択可能     セグメント信号出力: 48 (44)     共通信号出力: 4 (8)     波形 A または波形 B を選択可能     LCD を点滅させることが可能 注. 括弧内の数値は、8 com 使用時の信号出力数です。 |

## 表 1.11 データ処理

| 機能               | 機能の説明                                                                                                                                                   |
|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|
| 巡回冗長検査 (CRC) 演算器 | 巡回冗長検査 (CRC: Cyclic Redundancy Check) は、CRC コードを生成してデータエラーを検出します。LSB ファーストまたは MSB ファーストでの通信用に、CRC 演算結果のビットオーダーを切り替えることができます。さらに、さまざまな CRC 生成多項式を使用できます。 |
| データ演算回路 (DOC)    | データ演算回路 (DOC) は、32 ビットのデータを比較、加算、および減算します。選択した条件が適用される場合、32 ビットのデータが比較され、割り込みを生成可能です。                                                                   |

### 表 1.12 I/O ポート

| 機能              | 機能の説明                                                                                                                                                                                                                                                                                                                     |
|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| プログラマブル I/O ポート | <ul> <li>100 ピンLQFP用 I/Oポート         <ul> <li>入出力端子:80</li> <li>入力端子:3</li> <li>プルアップ抵抗:80</li> <li>N チャネルオープンドレイン出力:73</li> <li>5 V トレランス:4</li> </ul> </li> <li>64 ピンLQFP用 I/Oポート         <ul> <li>入出力端子:46</li> <li>入力端子:3</li> <li>プルアップ抵抗:46</li> <li>N チャネルオープンドレイン出力:39</li> <li>5 V トレランス:4</li> </ul> </li> </ul> |

### 1.2 ブロック図

図 1.1 に、本 MCU のスーパーセットのブロック図を示します。グループ内の個々のデバイスは、その機能のサブセットを持つ場合があります。



図 1.1 ブロック図

### 1.3 型名

図 1.2 に、メモリ容量およびパッケージタイプを含む製品の型名情報を示します。表 1.13 に、製品一覧表を示します。



## 図 1.2 型名の読み方

#### 表 1.13 製品一覧

| 製品型名          | パッケージコード     | コードフラッ<br>シュ | データフラッ<br>シュ | SRAM  | 動作温度        |
|---------------|--------------|--------------|--------------|-------|-------------|
| R7FA4C1BD3CFP | PLQP0100KB-B | 512 KB       | 8 KB         | 96 KB | -40~+105 °C |
| R7FA4C1BD3CFM | PLQP0064KB-C |              |              |       |             |
| R7FA4C1BB3CFP | PLQP0100KB-B | 256 KB       | 8 KB         | 96 KB | -40~+105 °C |
| R7FA4C1BB3CFM | PLQP0064KB-C |              |              |       |             |

## 1.4 機能の比較

## 表 1.14 機能の比較

| 型名          |                       | R7FA4C1BD3CFP<br>R7FA4C1BB3CFP   | R7FA4C1BD3CFM<br>R7FA4C1BB3CFM   |  |
|-------------|-----------------------|----------------------------------|----------------------------------|--|
| 端子総数        |                       | 100                              | 64                               |  |
| パッケージ       |                       | LQFP                             | LQFP                             |  |
| コードフラッシュメモリ |                       |                                  | 2 KB<br>3 KB                     |  |
| データフラッシュメモリ |                       | 8                                | KB                               |  |
| SRAM        |                       | 96                               | КВ                               |  |
|             | パリティ                  | 64                               | КВ                               |  |
|             | ECC                   | 32                               | КВ                               |  |
| DMA         | DTC                   | b.                               | 5 l)                             |  |
|             | DMAC                  |                                  | 8                                |  |
| システム        | CPU クロック              | 最高 8                             | 80 MHz                           |  |
|             | CPU クロックソース           | MOSC, SOSC, HOCO                 | O, MOCO, LOCO, PLL               |  |
|             | CAC                   | b.                               | 5 l)                             |  |
|             | WDT/IWDT              | b.                               | 5·J                              |  |
| 通信          | SCI <sup>(注1)</sup>   |                                  | 6                                |  |
|             | IIC                   | 2                                |                                  |  |
|             | UARTA                 | 2                                |                                  |  |
|             | SPI                   | 3                                |                                  |  |
|             | CANFD                 | 1                                |                                  |  |
|             | QSPI                  | b.                               | 5 U                              |  |
| タイマ         | GPT32 <sup>(注1)</sup> | 2                                |                                  |  |
|             | GPT16 <sup>(注1)</sup> | 4                                |                                  |  |
|             | AGT <sup>(注1)</sup>   | :                                | 2                                |  |
|             | RTC                   | b.                               | ง ย                              |  |
| アナログ        | ADC12                 | ユニット 0: 16                       | ユニット 0: 12                       |  |
|             | TSN                   | b.                               | 5 b)                             |  |
| НМІ         | SLCDC                 | 48 seg × 4 com<br>44 seg × 8 com | 20 seg × 4 com<br>16 seg × 8 com |  |
| データ処理       | CRC                   | b.                               | 5 l)                             |  |
|             | DOC                   | b.                               | 5 l)                             |  |
| イベント制御      | ELC                   | b.                               | 5 l)                             |  |
| セキュリティ      |                       | RSIP-E31A、TrustZon               | e、ライフサイクル管理                      |  |
| I/O ポート     | 入出力端子                 | 80                               | 46                               |  |
|             | 入力端子                  | 3                                | 3                                |  |
|             | プルアップ抵抗               | 80                               | 46                               |  |
|             | N チャネルオープンドレイン出<br>カ  | 73                               | 39                               |  |
|             | 5 V トレランス             | 4                                | 4                                |  |

注 1. 使用できる端子はピン数によります。詳細は、「1.7. 端子一覧」を参照してください。

# 1.5 端子機能

## 表 1.15 端子機能 (1/3)

| 機能          | 端子名                                   | 入出力 | 説明                                                                               |
|-------------|---------------------------------------|-----|----------------------------------------------------------------------------------|
| 電源          | vcc                                   | 入力  | 電源端子。システムの電源に接続してください。この端子は 0.1 µF のコンデンサを介して VSS に接続してください。コンデンサは端子近くに配置してください。 |
|             | VCL/VCL0                              | 入出力 | この端子は、内部電源を安定化するための平滑コンデンサを介して<br>VSS 端子に接続してください。コンデンサは端子近くに配置してく<br>ださい。       |
|             | VSS                                   | 入力  | グランド端子。システムの電源 (0 V) に接続してください。                                                  |
|             | VRTC                                  | 入力  | サブクロック発振器 (XCIN, XCOUT) と RTC (RTCIC0) 用の独立電源                                    |
| 電圧検出器       | EXLVD                                 | 入力  | 外部端子用低電圧検出器                                                                      |
|             | EXLVDVBAT                             | 入力  | バッテリバックアップ用低電圧検出器                                                                |
| クロック        | XTAL                                  | 出力  | 水晶振動子用の接続端子。EXTAL 端子を通じて外部クロック信号の                                                |
|             | EXTAL                                 | 入力  | ── 入力が可能です。<br>                                                                  |
|             | XCIN                                  | 入力  | サブクロック発振器用の入出力端子。XCOUT と XCIN の間には、水                                             |
|             | XCOUT                                 | 出力  | ── 晶振動子を接続してください。<br>──                                                          |
|             | CLKOUT                                | 出力  | クロック出力端子                                                                         |
| 動作モード制御     | MD                                    | 入力  | 動作モード設定用の端子。この端子の信号レベルは、リセット解除<br>時の動作モードの遷移中に変更しないでください。                        |
| システム制御      | RES                                   | 入力  | リセット信号入力端子。この端子が Low になると、MCU はリセット<br>状態となります。                                  |
| CAC         | CACREF                                | 入力  | 測定基準クロックの入力端子                                                                    |
| オンチップエミュレータ | SWDIO                                 | 入出力 | シリアルワイヤデバッグデータの入出力端子                                                             |
|             | SWCLK                                 | 入力  | シリアルワイヤクロック端子                                                                    |
| 割り込み        | NMI                                   | 入力  | ノンマスカブル割り込み要求端子                                                                  |
|             | IRQn                                  | 入力  | マスカブル割り込み要求端子                                                                    |
| GPT         | GTETRGA, GTETRGB,<br>GTETRGC, GTETRGD | 入力  | 外部トリガ入力端子                                                                        |
|             | GTIOCnA, GTIOCnB                      | 入出力 | インプットキャプチャ、アウトプットコンペア、または PWM 出力<br>端子                                           |
|             | GTIU                                  | 入力  | ホールセンサ入力端子 U                                                                     |
|             | GTIV                                  | 入力  | ホールセンサ入力端子 V                                                                     |
|             | GTIW                                  | 入力  | ホールセンサ入力端子 W                                                                     |
|             | GTOUUP                                | 出力  | BLDC モーター制御用 3 相 PWM 出力(正相 U 相)                                                  |
|             | GTOULO                                | 出力  | BLDC モーター制御用 3 相 PWM 出力(逆相 U 相)                                                  |
|             | GTOVUP                                | 出力  | BLDC モーター制御用 3 相 PWM 出力(正相 V 相)                                                  |
|             | GTOVLO                                | 出力  | BLDC モーター制御用 3 相 PWM 出力(逆相 V 相)                                                  |
|             | GTOWUP                                | 出力  | BLDC モーター制御用 3 相 PWM 出力(正相 W 相)                                                  |
|             | GTOWLO                                | 出力  | BLDC モーター制御用 3 相 PWM 出力(逆相 W 相)                                                  |
| AGT         | AGTEEn                                | 入力  | 外部イベント入力イネーブル信号                                                                  |
|             | AGTIOn                                | 入出力 | 外部イベント入力およびパルス出力端子                                                               |
|             | AGTOn                                 | 出力  | パルス出力端子                                                                          |
|             | AGTOAn                                | 出力  | アウトプットコンペアマッチ A 出力端子                                                             |
|             | AGTOBn                                | 出力  | ────────────────────────────────────                                             |

## 表 1.15 端子機能 (2/3)

| 機能    | 端子名                                           | 入出力 | 説明                                             |
|-------|-----------------------------------------------|-----|------------------------------------------------|
| RTC   | RTCOUT                                        | 出力  | 1 Hz または 64 Hz のクロック出力端子                       |
|       | RTCIC0                                        | 入力  | 時間キャプチャイベント入力端子                                |
| SCI   | SCKn                                          | 入出力 | クロック用の入出力端子 (クロック同期式モード)                       |
|       | RXDn                                          | 入力  | 受信データ用の入力端子 (調歩同期式モード/クロック同期式モード)              |
|       | TXDn                                          | 出力  | 送信データ用の出力端子 (調歩同期式モード/クロック同期式モード)              |
|       | CTSn_RTSn                                     | 入出力 | 送受信の開始制御用の入出力端子(調歩同期式モード/クロック同期式モード)、アクティブ Low |
|       | CTSn                                          | 入力  | 送信の開始用の入力端子                                    |
|       | SCLn                                          | 入出力 | IIC クロック用の入出力端子(簡易 IIC モード)                    |
|       | SDAn                                          | 入出力 | IIC データ用の入出力端子(簡易 IIC モード)                     |
|       | SCKn                                          | 入出力 | クロック用の入出力端子(簡易 SPI モード)                        |
|       | MISOn                                         | 入出力 | データのスレーブ送信用の入出力端子(簡易 SPI モード)                  |
|       | MOSIn                                         | 入出力 | データのマスタ送信用の入出力端子(簡易 SPI モード)                   |
|       | RXDXn                                         | 入力  | 受信データ入力端子(簡易 LIN モード)                          |
|       | TXDXn                                         | 出力  | 送信データ出力端子(簡易 LIN モード)                          |
|       | SIOXn                                         | 入出力 | 送受信データ入出力端子(簡易 LIN モード)                        |
|       | SSn                                           | 入力  | チップセレクト入力端子(簡易 SPI モード)、アクティブ Low              |
| IIC   | SCLn                                          | 入出力 | クロック用の入出力端子                                    |
|       | SDAn                                          | 入出力 | データ用の入出力端子                                     |
| UARTA | RxDAn                                         | 入力  | シリアルデータ入力信号                                    |
|       | TxDAn                                         | 出力  | シリアルデータ出力信号                                    |
|       | CLKAn                                         | 出力  | シリアルクロック出力信号                                   |
| SPI   | RSPCKA, RSPCKB,<br>RSPCKC                     | 入出力 | クロック入出力端子                                      |
|       | MOSIA, MOSIB, MOSIC                           | 入出力 | マスタからの出力データ用の入出力端子                             |
|       | MISOA, MISOB, MISOC                           | 入出力 | スレーブからの出力データ用の入出力端子                            |
|       | SSLA0, SSLB0, SSLC0                           | 入出力 | スレーブ選択用の入出力端子                                  |
|       | SSLA1~SSLA3, SSLB1<br>~SSLB3, SSLC1~<br>SSLC3 | 出力  | スレーブ選択用の出力端子                                   |
| CANFD | CRXn                                          | 入力  | 受信データ                                          |
|       | CTXn                                          | 出力  | 送信データ                                          |
| QSPI  | QSPCLK                                        | 出力  | QSPI クロック出力端子                                  |
|       | QSSL                                          | 出力  | QSPI スレーブ出力端子                                  |
|       | QIO0~QIO3                                     | 入出力 | Data0~Data3                                    |

## 表 1.15 端子機能 (3/3)

| 機能      | 端子名                | 入出力 | 説明                                                                     |
|---------|--------------------|-----|------------------------------------------------------------------------|
| アナログ電源  | AVCC0              | 入力  | アナログ電圧源端子。それぞれのモジュールのアナログ電源端子として使用されます。この端子には VCC 端子と同じ電圧を供給してください。    |
|         | AVSS0              | 入力  | アナロググランド端子。それぞれのモジュールのアナロググランド端子として使用されます。この端子には VSS 端子と同じ電圧を供給してください。 |
|         | VREFH0             | 入力  | ADC12 用のアナログ基準電圧源端子。ADC12 を使用しない場合はAVCC0 に接続してください。                    |
|         | VREFL0             | 入力  | ADC12 用のアナログ基準グランド端子。ADC12 を使用しない場合は AVSS0 に接続してください。                  |
| ADC12   | AN0n               | 入力  | A/D コンバータで処理されるアナログ信号用の入力端子                                            |
|         | ADTRG0             | 入力  | A/D 変換を開始する外部トリガ信号用の入力端子、アクティブ Low                                     |
| SLCDC   | VL1, VL2, VL3, VL4 | 入出力 | LCD 駆動用電圧端子                                                            |
|         | CAPH, CAPL         | 入出力 | LCD コントローラ/ドライバ用のキャパシタ接続                                               |
|         | COM0~COM7          | 出力  | LCD コントローラ/ドライバ用の共通信号出力端子                                              |
|         | SEG0~SEG47         | 出力  | LCD コントローラ/ドライバ用のセグメント信号出力端子                                           |
| I/O ポート | Pmn                | 入出力 | 汎用入出力端子<br>(m:ポート番号、n:ピン番号)                                            |
|         | P200               | 入力  | 汎用入力端子                                                                 |

### 1.6 ピン配置図

以下にピン配置図(上面図)を示します。



図 1.3 100 ピン LQFP のピン配置



図 1.4 64 ピン LQFP のピン配置

# 1.7 端子一覧

## 表 1.16 端子一覧 (1/4)

|         |        | 電源、シス<br>テム、クロ<br>ック、デバ |         | 外部割り込 | SCI/IIC/<br>CANFD/SPI/QSPI/                       |                                |        |       |
|---------|--------|-------------------------|---------|-------|---------------------------------------------------|--------------------------------|--------|-------|
| LQFP100 | LQFP64 | ッグ、CAC                  | I/O ポート | み     | UARTA                                             | GPT/AGT/RTC                    | ADC12  | SLCDC |
| 1       | 1      | _                       | P400    | IRQ0  | TXD1/SDA1/<br>MOSI1/TXDX1/<br>SIOX1/SCL1_A        | GTETRGB/<br>GTIOC2A/AGTIO1     | _      | SEG4  |
| 2       | 2      | _                       | P401    | IRQ5  | RXD1/SCL1/<br>MISO1/RXDX1/<br>SDA1_A/CRX0         | GTETRGA/<br>GTIOC2B            | _      | SEG5  |
| 3       | _      | CACREF                  | P402    | IRQ4  | CTS_RTS1/SS1/<br>CTX0                             | GTETRGC/<br>AGTIO0/AGTIO1      | _      | SEG6  |
| 4       | _      | _                       | P403    | IRQ14 | SCK1                                              | AGTIO0/AGTIO1                  | _      | SEG7  |
| 5       | _      | _                       | P404    | IRQ15 | TXD5/SDA5/<br>MOSI5                               | GTIOC1B/<br>AGTIO0/AGTIO1      | _      | SEG23 |
| 6       | _      | _                       | P405    | _     | RXD5/SCL5/<br>MISO5                               | GTIOC1A                        | _      | SEG24 |
| 7       | 3      | RTCIC0                  | _       | _     | _                                                 | _                              | _      | _     |
| 8       | 4      | VRTC                    | _       | _     | _                                                 | _                              | _      | _     |
| 9       | 5      | XCIN                    | P215    |       | _                                                 |                                | _      | _     |
| 10      | 6      | XCOUT                   | P214    | _     | _                                                 | _                              | _      | _     |
| 11      | 7      | VSS                     | _       | _     | _                                                 | _                              | _      | _     |
| 12      | 8      | VCL0                    | _       | _     | _                                                 | _                              | _      | _     |
| 13      | 9      | XTAL                    | P213    | IRQ2  | TXD0/SDA0/<br>MOSI0                               | GTETRGC/<br>GTIOC0A            | _      | _     |
| 14      | 10     | EXTAL                   | P212    | IRQ3  | RXD0/SCL0/<br>MISO0                               | GTETRGD/<br>GTIOC0B/<br>AGTEE1 | _      | _     |
| 15      | 11     | VCC                     | _       | _     | _                                                 | _                              | _      | _     |
| 16      | _      | CACREF                  | P708    | IRQ11 | _                                                 | _                              | _      | SEG8  |
| 17      | _      | _                       | P415    | IRQ8  | _                                                 | GTIOC0A                        | _      | SEG9  |
| 18      | _      | _                       | P414    | IRQ9  | SSLB3_A                                           | GTIOC0B                        | _      | SEG10 |
| 19      | _      | _                       | P413    | _     | SSLB2_A                                           | GTOUUP                         | _      | SEG11 |
| 20      | _      | _                       | P412    | _     | CTS3/SSLB1_A                                      | GTOULO/AGTEE1                  | _      | SEG12 |
| 21      | 12     | _                       | P411    | IRQ4  | CTS_RTS3/SS3/<br>SSLB0_A                          | GTOVUP/AGTOA1                  | _      | VL1   |
| 22      | 13     | _                       | P410    | IRQ5  | SCK3/MOSIB_A                                      | GTOVLO/AGTOB1                  | _      | VL2   |
| 23      | 14     | _                       | P409    | IRQ6  | TXD3/SDA3/<br>MOSI3/MISO_A                        | GTOWUP                         | _      | VL4   |
| 24      | 15     | _                       | P408    | IRQ7  | CTS_RTS4/SS4/<br>RXD3/SCL3/<br>MISO3/<br>RSPCKB_A | GTOWLO/<br>GTIOC2B             | _      | VL3   |
| 25      | 16     | _                       | P407    | _     | CTS4                                              | GTIOC2A/<br>AGTIO0/RTCOUT      | ADTRG0 | SEG13 |
| 26      | 17     | VSS                     | _       | _     | _                                                 | _                              | _      | _     |
| 27      | 18     | _                       | P815    | _     | CRX0/TxDA1                                        | _                              | _      | CAPH  |
| 28      | 19     | _                       | P814    | _     | CTX0/RxDA1                                        | _                              | _      | CAPL  |

## 表 1.16 端子一覧 (2/4)

| LQFP100 | LQFP64 | 電源、シス<br>テム、クロ<br>ック、デバ<br>ッグ、CAC |      | 外部割り込み   | SCI/IIC/<br>CANFD/SPI/QSPI/<br>UARTA   | GPT/AGT/RTC               | ADC12  | SLCDC         |
|---------|--------|-----------------------------------|------|----------|----------------------------------------|---------------------------|--------|---------------|
| 29      | 20     | vcc                               | _    | <u> </u> | _                                      | _                         | _      | _             |
| 30      | 21     | _                                 | P207 | _        | TXD4/SDA4/<br>MOSI4/QSSL               | GTIOC3A                   | _      | _             |
| 31      | 22     | _                                 | P206 | IRQ0     | RXD4/SCL4/<br>MISO4                    | GTIU/GTIOC3B              | _      | _             |
| 32      | 23     | CLKOUT                            | P205 | IRQ1     | SCK4                                   | GTIV/GTIOC4A/<br>AGTO1    | _      | СОМО          |
| 33      | _      | _                                 | P204 | _        | CTS_RTS4/SS4/<br>SSLA0_A/<br>QSPCLK    | GTIU                      | _      | SEG14         |
| 34      | _      | _                                 | P211 | _        | MOSIA_A/QIO0                           | GTIV                      | _      | SEG15         |
| 35      | _      | _                                 | P210 | _        | MISOA_A/QIO1                           | GTIW                      | _      | SEG16         |
| 36      | _      | _                                 | P209 | <u> </u> | RSPCKA_A/QIO2                          | GTOVUP                    | _      | SEG17         |
| 37      | 24     | _                                 | P208 | IRQ12    | QIO3                                   | GTOVLO                    | _      | COM1          |
| 38      | 25     | RES                               | _    | <u> </u> | _                                      | _                         | _      | <u> </u>      |
| 39      | 26     | MD                                | P201 | _        | _                                      | _                         | _      | _             |
| 40      | 27     | _                                 | P200 | NMI      | _                                      | _                         | _      | _             |
| 41      | _      | _                                 | P307 | _        | _                                      | GTOUUP                    | _      | SEG18         |
| 42      | _      | _                                 | P306 | _        | TxDA0                                  | GTOULO                    | _      | SEG19         |
| 43      | _      | _                                 | P305 | IRQ8     | RxDA0                                  | GTOWUP                    | _      | SEG20         |
| 44      | 28     | _                                 | P304 | IRQ9     | CTS_RTS5/SS5/<br>CLKA0                 | GTOWLO/<br>GTIOC3A        | _      | COM2          |
| 45      | _      | VSS                               | _    | _        | _                                      | _                         | _      | _             |
| 46      | _      | VCC                               | _    | _        | _                                      | _                         | _      | _             |
| 47      | 29     | _                                 | P303 | _        | SCK5                                   | GTIOC3B                   | _      | сомз          |
| 48      | 30     | _                                 | P302 | IRQ5     | TXD5/SDA5/<br>MOSI5/SCL0_A/<br>SSLA3_B | GTOUUP/<br>GTIOC4A        | ADTRG0 | SEG21         |
| 49      | 31     | _                                 | P301 | IRQ6     | RXD5/SCL5/<br>MISO5/SDA0_A/<br>SSLA2_B | GTOULO/<br>GTIOC4B/AGTIO0 | _      | SEG22         |
| 50      | 32     | SWCLK                             | P300 | _        | CTS5/SSLA1_B                           | GTOUUP/<br>GTIOC0A        | _      | SEG23         |
| 51      | 33     | SWDIO                             | P108 | _        | CTS_RTS9/SS9/<br>SSLA0_B               | GTOULO/<br>GTIOC0B        | _      | SEG24         |
| 52      | 34     | CLKOUT                            | P109 | _        | TXD9/SDA9/<br>MOSI9/MOSIA_B            | GTOVUP/<br>GTIOC1A        | _      | COM4/<br>SEG0 |
| 53      | 35     | _                                 | P110 | IRQ3     | RXD9/SCL9/<br>MISO9/MISOA_B            | GTOVLO/<br>GTIOC1B        | _      | COM5/<br>SEG1 |
| 54      | 36     | _                                 | P111 | IRQ4     | SCK9/RSPCKA_B                          | _                         | _      | COM6/<br>SEG2 |
| 55      | 37     | _                                 | P112 | _        | CTS_RTS9/SS9/<br>SSLA0_B/QSSL          | _                         | _      | COM7/<br>SEG3 |
| 56      | 38     | _                                 | P113 | IRQ10    | _                                      | AGTIO1                    | _      | SEG25         |
| 57      | _      | _                                 | P114 | _        | CTS9                                   | _                         | _      | SEG26         |

## 表 1.16 端子一覧 (3/4)

| LQFP100 | LQFP64 | 電源、シス<br>テム、クロ<br>ック、デバ<br>ッグ、CAC | l/O ポート | 外部割り込み | SCI/IIC/<br>CANFD/SPI/QSPI/<br>UARTA                       | GPT/AGT/RTC                    | ADC12  | SLCDC    |
|---------|--------|-----------------------------------|---------|--------|------------------------------------------------------------|--------------------------------|--------|----------|
| 58      | _      | _                                 | P115    | _      | TXD1/SDA1/<br>MOSI1/TXDX1/<br>SIOX1                        | GTIOC4A                        | _      | SEG27    |
| 59      | _      | _                                 | P608    | _      | RXD1/SCL1/<br>MISO1/RXDX1                                  | GTIOC4B                        | _      | SEG28    |
| 60      | _      | _                                 | P609    | _      | SCK1                                                       | GTIOC5A                        | _      | SEG29    |
| 61      | _      | _                                 | P610    | _      | CTS_RTS1/SS1                                               | GTIOC5B                        | _      | SEG30    |
| 62      | 39     | vcc                               | _       | _      | _                                                          | _                              | _      | _        |
| 63      | 40     | VSS                               | _       | _      | _                                                          | _                              | _      | _        |
| 64      | 41     | VCL                               | _       | _      | _                                                          | _                              | _      | <u> </u> |
| 65      | _      | _                                 | P602    | _      | _                                                          | _                              | _      | SEG31    |
| 66      | _      | _                                 | P601    | _      | _                                                          | GTIOC2A                        | _      | SEG32    |
| 67      | _      | CACREF/<br>CLKOUT                 | P600    | _      | _                                                          | GTIOC2B                        | _      | SEG33    |
| 68      | _      | _                                 | P107    | _      | _                                                          | AGTOA0                         | _      | SEG34    |
| 69      | 42     | _                                 | P106    | _      | CTS3/SSLC3_A                                               | GTETRGD/<br>AGTOB0             | _      | SEG35    |
| 70      | 43     | _                                 | P105    | IRQ0   | CTS_RTS3/SS3/<br>SSLC2_A                                   | GTETRGA/<br>GTIOC1A            | _      | SEG36    |
| 71      | 44     | _                                 | P104    | IRQ1   | SCK3/SSLC1_A/<br>QSPCLK                                    | GTETRGB/<br>GTIOC1B            | _      | SEG37    |
| 72      | 45     | _                                 | P103    | _      | CTS_RTS0/SS0/<br>TXD3/SDA3/<br>MOSI3/CRX0/<br>SSLC0_A/QIO2 | GTOWUP                         | _      | SEG38    |
| 73      | 46     | _                                 | P102    | _      | SCK0/RXD3/<br>SCL3/MISO3/<br>CTX0/RSPCKC_A/<br>QIO3        | GTOWLO/AGTO0                   | ADTRG0 | SEG39    |
| 74      | 47     | _                                 | P101    | IRQ1   | TXD0/SDA0/<br>MOSI0/SCL0_B/<br>MOSIC_A/QIO0                | GTETRGB/<br>GTIOC5A/<br>AGTEE0 | _      | SEG40    |
| 75      | 48     | _                                 | P100    | IRQ2   | RXD0/SCL0/<br>MISO0/SDA0_B/<br>MISOC_A/QIO1                | GTETRGA/<br>GTIOC5B/AGTIO0     | _      | SEG41    |
| 76      | 49     | CACREF                            | P500    | _      | CTS0/QSPCLK                                                | GTIU/AGTOA0                    | AN021  | SEG42    |
| 77      | _      | _                                 | P501    | IRQ11  | QSSL                                                       | GTIV/AGTOB0                    | _      | SEG43    |
| 78      | _      | _                                 | P502    | IRQ12  | QIO0                                                       | GTIW                           | _      | SEG44    |
| 79      | _      | _                                 | P503    | _      | QIO1                                                       | GTETRGC                        | _      | SEG45    |
| 80      | _      | _                                 | P504    | _      | QIO2                                                       | GTETRGD                        | _      | SEG46    |
| 81      | _      | _                                 | P505    | IRQ14  | QIO3                                                       | _                              | _      | SEG47    |
| 82      | 50     | VCC                               | _       | _      | _                                                          | _                              | _      | 1_       |
| 83      | 51     | VSS                               | _       | _      | _                                                          | _                              | _      | _        |
| 84      | 52     | _                                 | P506    | IRQ13  | TXD5/SDA5/<br>MOSI5/MOSIC_B                                | GTIOC4A                        | AN020  | _        |

## 表 1.16 端子一覧 (4/4)

| LQFP100 | LQFP64 | 電源、シス<br>テム、クロ<br>ック、デバ<br>ッグ、CAC | l/O ポート | 外部割り込み | SCI/IIC/<br>CANFD/SPI/QSPI/<br>UARTA  | GPT/AGT/RTC | ADC12 | SLCDC |
|---------|--------|-----------------------------------|---------|--------|---------------------------------------|-------------|-------|-------|
| 85      | 53     |                                   | P507    | _      | RXD5/SCL5/<br>MISO5/MISOC_B/<br>CLKA0 | GTIOC4B     | AN019 | _     |
| 86      | 54     | EXLVDVBA<br>T                     | P508    | _      | CTS_RTS5/SS5/<br>RSPCKC_B/<br>TxDA0   | _           | AN018 | _     |
| 87      | 55     | EXLVD                             | P509    | _      | SCK5/SSLC0_B/<br>RxDA0                | _           | AN017 | _     |
| 88      | _      | _                                 | P510    | _      | TXD9/SDA9/<br>MOSI9/SSLC1_B           | _           | AN025 | _     |
| 89      |        | _                                 | P511    | _      | RXD9/SCL9/<br>MISO9/SSLC2_B/<br>CLKA1 | _           | AN024 | _     |
| 90      | _      | _                                 | P512    | _      | CTS_RTS9/SS9/<br>SSLC3_B/TxDA1        | _           | AN023 | _     |
| 91      | _      | _                                 | P513    | IRQ15  | SCK9/RxDA1                            | _           | AN022 | _     |
| 92      | 56     | AVCC0                             | _       | _      | _                                     | _           | _     | _     |
| 93      | 57     | AVSS0                             | _       | _      | _                                     | _           | _     | _     |
| 94      | 58     | VREFL0                            | P011    | IRQ11  | _                                     | _           | AN004 | _     |
| 95      | 59     | VREFH0                            | P010    | IRQ10  | _                                     | _           | AN003 | _     |
| 96      | 60     | _                                 | P004    | IRQ9   | _                                     | _           | AN002 | _     |
| 97      | 61     | _                                 | P003    | _      | _                                     | _           | AN001 | _     |
| 98      | 62     | _                                 | P002    | IRQ8   | _                                     | _           | AN000 | _     |
| 99      | 63     | _                                 | P001    | IRQ7   | _                                     | _           | AN006 | _     |
| 100     | 64     | _                                 | P000    | IRQ6   | _                                     | _           | AN005 | _     |

### 2. 電気的特性

他に指定がなければ、最小値と最大値は設計シミュレーション、特性結果、または製品テストのいずれかにより 保証されます。

サポートする周辺機能と端子は、製品型名によって異なります。

特に記載のない限り、本 MCU の電気的特性は以下の条件で定義されています。

 $VCC^{(\stackrel{\star}{\geq}1)} = AVCC0 = 1.6 \sim 3.6 \text{ V}, VRTC = 1.6 \sim 3.6 \text{ V}, VREFH0 = 1.6 \text{ V} \sim AVCC0$ 

 $VSS = AVSS0 = VREFL0 = 0 V, Ta = T_{opt}$ 

注 1. 通常は VCC = 3.3 V に設定されています。

図 2.1 は、タイミング条件を示しています。



#### 図 2.1 入出力タイミング計測条件

各周辺モジュールのタイミング仕様の計測条件は、最適な周辺動作に推奨されるものです。ただし、ユーザーシステムの条件に合うように、各端子の駆動能力を調整してください。

### 2.1 絶対最大定格

### 表 2.1 絶対最大定格 (1/2)

| 項目         |                              | シンボル                  | 値                | 単位 |
|------------|------------------------------|-----------------------|------------------|----|
| 電源電圧       |                              | VCC                   | -0.5~+4.0        | V  |
| RTC 電源電圧   |                              | VRTC                  | -0.5~+4.0        | V  |
| 入力電圧       | 5 V トレラントポート <sup>(注1)</sup> | V <sub>in</sub>       | -0.3~+6.5        | V  |
|            | P000~P004, P010, P011        | V <sub>in</sub>       | -0.3∼AVCC0 + 0.3 | V  |
|            | P214, P215, RTCIC0           | V <sub>in</sub>       | -0.3~VRTC + 0.3  | V  |
|            | その他                          | V <sub>in</sub>       | -0.3~VCC + 0.3   | V  |
| リファレンス電源電圧 |                              | VREFH0                | -0.3~+4.0        | V  |
| アナログ電源電圧   |                              | AVCC0 <sup>(注2)</sup> | -0.5~+4.0        | V  |
| アナログ入力電圧   | AN000~AN006 使用時              | V <sub>AN</sub>       | -0.3∼AVCC0 + 0.3 | V  |
|            | AN017~AN025 使用時              |                       | -0.3~VCC + 0.3   | V  |
| 動作温度(注3)   |                              | T <sub>opr</sub>      | -40~+105         | °C |

#### 表 2.1 絶対最大定格 (2/2)

| 項目   | シンボル             | 值        | 単位 |
|------|------------------|----------|----|
| 保存温度 | T <sub>stg</sub> | -55~+125 | °C |

注 1. P301、P302、P400、および P401 は 5 V トレラント対応ポートです。

デバイスの電源が切れている状態で信号や I/O プルアップ電源を入力しないでください。信号または I/O プルアップの入力による電流注入は、デバイスの故障や異常電流を引き起こし、内部素子を劣化させる恐れがあります。

- 注 2. AVCC0 を VCC に接続してください。
- 注 3. 「2.2.1. Tj/Ta の定義」を参照してください。

#### 【使用上の注意】絶対最大定格を超えて MCU を使用した場合、MCU の永久破壊となることがあります。

VREFH0 が ADC12 の高電位基準電圧に選択されている場合にノイズ干渉による誤動作を防止するには、 VCC 端子と VSS 端子の間、AVCC0 端子と AVSS0 端子の間、VREFH0 端子と VREFL0 端子の間には周波 特性の良いコンデンサを挿入してください。各電源端子になるべく近い場所に以下の値のコンデンサを配 置し、最も短く重いトレースを使用してください。

VCC と VSS:約 0.1 µF
 VRTC と VSS:約 0.1 µF
 AVCC0 と AVSS0:約 0.1 µF
 VREFH0 と VREFL0:約 0.1 µF

また、コンデンサは安定容量として接続してください。

VCL 端子と VCL0 端子は、 $4.7~\mu F$  のコンデンサを介して VSS 端子に接続してください。各コンデンサは端子の近くに配置してください。

#### 表 2.2 推奨動作条件

| 項目       | シンボル                       |                          | Min | Тур   | Max | 単位 |
|----------|----------------------------|--------------------------|-----|-------|-----|----|
| 電源電圧     | VCC <sup>(注1) (注2)</sup>   | VCC <sup>(注1)</sup> (注2) |     |       |     | V  |
|          | VSS                        | _                        | 0   | _     | V   |    |
| RTC 電源電圧 | VRTC                       | VRTC                     |     |       |     | V  |
| アナログ電源電圧 | AVCC0 <sup>(注1) (注2)</sup> |                          | 1.6 | _     | 3.6 | V  |
|          | AVSS0                      |                          | _   | 0     | _   | V  |
|          | VREFH0                     | 1.6                      | _   | AVCC0 | V   |    |
|          | VREFL0                     |                          | _   | 0     | -   | V  |

- 注 1. 下記の条件で AVCC0 と VCC を使用してください:
  - AVCC0 = VCC
- 注 2. VCC 端子および AVCC0 端子に電源を投入する場合、両方同時に電源投入するか、最初に VCC 端子、次に AVCC0 端子の順番で電源投入してください。

VCC 端子および AVCC0 端子の電源供給を停止する場合、両方同時に電源供給を停止するか、最初に AVCC0 端子、次に VCC 端子の順番で電源供給を停止してください。

### 2.2 DC 特性

## 2.2.1 Tj/Ta の定義

#### 表 2.3 DC 特性

条件:動作温度 (Ta) が-40~+105°C の製品

| 項目          | シンボル | Тур | Max                 | 単位 | 測定条件                                                                    |
|-------------|------|-----|---------------------|----|-------------------------------------------------------------------------|
| 許容ジャンクション温度 | Tj   | _   | 125 <sup>(注1)</sup> | °C | High-speed モード<br>Middle-speed モード<br>Low-speed モード<br>Subosc-speed モード |

- 注.  $T_J = T_a + \theta_{JA} \times$  総消費電力 (W) となるようにしてください。このとき、総消費電力 = (VCC  $V_{OH}$ ) ×  $\Sigma I_{OH} + V_{OL} \times \Sigma I_{OL} + I_{CC}$ max × VCC です。
- 注 1. 動作周囲温度の上限は 125°C です (製品による)。型名が動作温度の上限 105°C を示している場合、Tj の最大値は 125°C になります。

# 2.2.2 I/O V<sub>IH</sub>, V<sub>IL</sub>

## 表 2.4 I/O $V_{IH}$ , $V_{IL}$

条件: VCC = AVCC0 = 1.6~3.6 V, VRTC = 1.6~3.6 V

| 項目               |                                       | シンボル            | Min         | Тур  | Max         | 単位 | 測定条件              |
|------------------|---------------------------------------|-----------------|-------------|------|-------------|----|-------------------|
| シュミットトリ          | IIC (SDA0_A,                          | V <sub>IH</sub> | VCC × 0.7   | _    | 5.8         | V  | _                 |
| ガ入力電圧            | SCL0_A, SDA1_A,<br>SCL1_A)(SMBus を除   | V <sub>IL</sub> | _           | _    | VCC × 0.3   |    |                   |
|                  | く) <sup>(注1)</sup>                    | ΔV <sub>T</sub> | VCC × 0.10  | _    | _           |    | VCC = 2.7~3.6 V   |
|                  |                                       |                 | VCC × 0.05  | _    | _           |    | VCC = 1.6 V~2.7 V |
|                  | RES, NMI, IIC                         | V <sub>IH</sub> | VCC × 0.8   | _    | _           |    | _                 |
|                  | (SDA0_A, SCL0_A,<br>SDA1_A, SCL1_A) を | V <sub>IL</sub> | _           | _    | VCC × 0.2   |    |                   |
|                  | 除くその他の周辺入力<br>端子                      | $\Delta V_T$    | VCC × 0.10  | _    | _           |    | VCC = 2.7~3.6 V   |
|                  |                                       |                 | VCC × 0.05  | _    | _           |    | VCC = 1.6~2.7 V   |
|                  | RTCIC0                                | V <sub>IH</sub> | VRTC × 0.8  | _    | _           |    | _                 |
|                  |                                       | V <sub>IL</sub> | _           | _    | VRTC × 0.2  |    | _                 |
|                  |                                       | ΔV <sub>T</sub> | _           | 0.71 | _           |    | _                 |
| シュミットトリ          | IIC (SMBus) <sup>(注2)</sup>           | V <sub>IH</sub> | 2.0         | _    | _           |    | VCC = 1.8~3.6 V   |
| ガ入力端子を除<br>く入力電圧 |                                       | V <sub>IL</sub> | _           | _    | 0.5         |    | VCC = 1.8~3.6 V   |
|                  | 5 V トレラントポート<br>(注3)                  | V <sub>IH</sub> | VCC × 0.8   | _    | 5.8         |    | _                 |
|                  | (注3)                                  | V <sub>IL</sub> | _           | _    | VCC × 0.2   |    |                   |
|                  | P000~P004, P010,                      | V <sub>IH</sub> | AVCC0 × 0.8 | _    | _           |    |                   |
|                  | P011                                  | V <sub>IL</sub> | _           | _    | AVCC0 × 0.2 |    |                   |
|                  | P214, P215                            | V <sub>IH</sub> | VRTC × 0.8  | _    | _           |    |                   |
|                  |                                       | V <sub>IL</sub> | _           | _    | VRTC × 0.2  |    |                   |
|                  | P000~P004、P010、                       | V <sub>IH</sub> | VCC × 0.8   | _    | _           |    |                   |
|                  | P011 を除く入力ポー<br>  ト端子                 | V <sub>IL</sub> | _           | -    | VCC × 0.2   |    |                   |

- 注 1. SCL0\_A, SDA0\_A, SDA1\_A, SCL1\_A(合計 4 端子)
- 注 2. SCLO\_A, SDAO\_A, SCLO\_B, SDAO\_B, SDA1\_A, SCL1\_A (合計 6 端子)
- 注 3. P400, P401, P301, P302 (合計 4 端子)

## 2.2.3 I/O I<sub>OH</sub>, I<sub>OL</sub>

### 表 2.5 I/O I<sub>OH</sub>, I<sub>OL</sub> (1/4)

| 項目               | シンボル            | Min | Тур | Max  | 単位 | 測定条件 |
|------------------|-----------------|-----|-----|------|----|------|
| 許容出力電流(端子ごとの平均値) | I <sub>OH</sub> | _   | _   | -4.0 | mA |      |
|                  | I <sub>OL</sub> | _   | _   | 8.0  | mA |      |
| 許容出力電流(端子ごとの最大値) | I <sub>OH</sub> | _   | _   | -4.0 | mA |      |
|                  | I <sub>OL</sub> | _   | _   | 8.0  | mA |      |

## 表 2.5 I/O I<sub>OH</sub>, I<sub>OL</sub> (2/4)

| 項目                                   |          |                             | シンボル                   | Min              | Тур | ур Мах | 単位                  | 測定条件                  |                     |   |   |   |    |                     |                     |
|--------------------------------------|----------|-----------------------------|------------------------|------------------|-----|--------|---------------------|-----------------------|---------------------|---|---|---|----|---------------------|---------------------|
| 許容出力電流 (全端子<br>の最大値) <sup>(注1)</sup> | 全製品共通    | ポート P000~<br>P004、P010、P011 | ΣI <sub>OH</sub> (max) | _                | _   | -30    | mA                  | AVCC0 = 2.7<br>~3.6 V |                     |   |   |   |    |                     |                     |
|                                      |          | の合計                         |                        | _                | _   | -8     | mA                  | AVCC0 = 1.8<br>~2.7 V |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        | _                |     | -4     | mA                  | AVCC0 = 1.6<br>~1.8 V |                     |   |   |   |    |                     |                     |
|                                      |          |                             | ΣI <sub>OL</sub> (max) | _                |     | 50     | mA                  | AVCC0 = 2.7<br>~3.6 V |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        | _                | _   | 4      | mA                  | AVCC0 = 1.8<br>~2.7 V |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        | _                | _   | 2      | mA                  | AVCC0 = 1.6<br>~1.8 V |                     |   |   |   |    |                     |                     |
|                                      |          | ポート P212、<br>P213 の合計       | ΣI <sub>OH</sub>       | _                | _   | -8.0   | mA                  | VCC = 2.7∼<br>3.6 V   |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        |                  |     |        |                     |                       |                     |   | _ | _ | -2 | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |          |                             | _                      | _                | -1  | mA     | VCC = 1.6∼<br>1.8 V |                       |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        | ΣI <sub>OL</sub> | _   | _      | 16.0                | mA                    | VCC = 2.7∼<br>3.6 V |   |   |   |    |                     |                     |
|                                      |          |                             |                        | _                | _   | 1.2    | mA                  | VCC = 1.8∼<br>2.7 V   |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        | _                | _   | 0.6    | mA                  | VCC = 1.6∼<br>1.8 V   |                     |   |   |   |    |                     |                     |
|                                      | 100 ピン製品 | ポート P400~<br>P406、P408~     | ,   ", ,               | _                | _   | -30    | mA                  | VCC = 2.7∼<br>3.6 V   |                     |   |   |   |    |                     |                     |
|                                      |          | P415、P708の合<br>計            |                        | _                | _   | -8     | mA                  | VCC = 1.8∼<br>2.7 V   |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        | _                | _   | -4     | mA                  | VCC = 1.6∼<br>1.8 V   |                     |   |   |   |    |                     |                     |
|                                      |          |                             | ΣI <sub>OL</sub> (max) | _                | _   | 50     | mA                  | VCC = 2.7∼<br>3.6 V   |                     |   |   |   |    |                     |                     |
|                                      |          |                             |                        |                  |     |        |                     |                       |                     | _ | _ | 4 | mA | VCC = 1.8∼<br>2.7 V |                     |
|                                      |          |                             |                        | _                | _   | 2      | mA                  | VCC = 1.6∼<br>1.8 V   |                     |   |   |   |    |                     |                     |

## 表 2.5 I/O I<sub>OH</sub>, I<sub>OL</sub> (3/4)

| 項目                                   |                                      |                             | シンボル                   | Min | Тур | Max  | 単位                  | 測定条件                |
|--------------------------------------|--------------------------------------|-----------------------------|------------------------|-----|-----|------|---------------------|---------------------|
| 許容出力電流 (全端子<br>の最大値) <sup>(注1)</sup> | 100 ピン製品                             | ポート P204~<br>P211、P814、P815 | ΣI <sub>OH</sub> (max) | _   |     | -30  | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                                      | の合計                         |                        | _   |     | -8   | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             |                        |     |     | -4   | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      |                             | ΣI <sub>OL</sub> (max) | _   | _   | 50   | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                                      |                             |                        | _   | _   | 4    | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             |                        | _   |     | 2    | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      | ポート P108~<br>P112、P201、P300 | ΣI <sub>OH</sub> (max) | _   | _   | -30  | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                                      | ~P307 の合計                   |                        | _   | _   | -8   | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             |                        | _   | _   | -4   | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      |                             | ΣI <sub>OL</sub> (max) | _   | _   | 50   | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                                      |                             |                        | _   | _   | 4    | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             | -                      | _   | _   | 2    | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      | ポート P100~<br>P107、P113~     | ΣI <sub>OH</sub>       | _   | _   | -30  | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      | P115、P600~<br>P602、P608~<br>P610 の合計 | 2602、P608∼                  | _                      | _   | -8  | mA   | VCC = 1.8∼<br>2.7 V |                     |
|                                      |                                      |                             | _                      | _   | -4  | mA   | VCC = 1.6~<br>1.8 V |                     |
|                                      |                                      | ΣI <sub>OL</sub>            | _                      | _   | 50  | mA   | VCC = 2.7∼<br>3.6 V |                     |
|                                      |                                      |                             |                        | _   |     | 4    | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             |                        | _   | _   | 2    | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      | ポート P500~<br>P513 の合計       | ΣI <sub>OH</sub> (max) | _   | _   | -30  | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                                      |                             |                        | _   | _   | -8   | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             |                        | _   | _   | -4   | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      |                             | ΣI <sub>OL</sub> (max) | _   | _   | 50   | mA                  | VCC = 2.7~<br>3.6 V |
|                                      |                                      |                             |                        | _   | _   | 4    | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                                      |                             |                        | _   | _   | 2    | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                                      |                             | ΣI <sub>OH</sub> (max) | _   | _   | -100 | mA                  |                     |
|                                      |                                      | 和                           | Σl <sub>OL</sub> (max) | 1_  | _   | 100  | mA                  |                     |

### 表 2.5 I/O I<sub>OH</sub>, I<sub>OL</sub> (4/4)

| 項目                                   |                        |                                 | シンボル                   | Min | Тур | Max | 単位                  | 測定条件                |
|--------------------------------------|------------------------|---------------------------------|------------------------|-----|-----|-----|---------------------|---------------------|
| 許容出力電流 (全端子<br>の最大値) <sup>(注1)</sup> | 64ピンLQFP               | ポート P400、<br>P401、P407~         | ΣI <sub>OH</sub> (max) | _   | _   | -30 | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                        | P411 の合計                        |                        | _   |     | -8  | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                        |                                 |                        | _   |     | -4  | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                        |                                 | ΣI <sub>OL</sub> (max) | _   |     | 50  | mA                  | VCC = 2.7~<br>3.6 V |
|                                      |                        |                                 |                        | _   |     | 4   | mA                  | VCC = 1.8~<br>2.7 V |
|                                      |                        |                                 |                        | _   | _   | 2   | mA                  | VCC = 1.6~<br>1.8 V |
|                                      | P205~P208.             | ポート P201、<br>P205~P208、         | P205~P208、             |     | _   | -30 | mA                  | VCC = 2.7~<br>3.6 V |
|                                      |                        | P303、P304、<br>P814、P815 の合<br>計 |                        | _   |     | -8  | mA                  | VCC = 1.8∼<br>2.7 V |
|                                      |                        | āT                              |                        | _   | _   | -4  | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                        |                                 | ΣI <sub>OL</sub> (max) | _   | _   | 50  | mA                  | VCC = 2.7∼<br>3.6 V |
|                                      |                        |                                 | _                      | _   | 4   | mA  | VCC = 1.8∼<br>2.7 V |                     |
|                                      |                        |                                 |                        | _   |     | 2   | mA                  | VCC = 1.6∼<br>1.8 V |
|                                      |                        | ポートP105、<br>P106、P108~          | ΣI <sub>OH</sub> (max) | _   |     | -30 | mA                  | VCC = 2.7~<br>3.6 V |
|                                      | P113、P300~<br>P302 の合計 |                                 | _                      | _   | -8  | mA  | VCC = 1.8~<br>2.7 V |                     |
|                                      |                        |                                 |                        | _   |     | -4  | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                        |                                 | ΣI <sub>OL</sub> (max) | _   |     | 50  | mA                  | VCC = 2.7~<br>3.6 V |
|                                      |                        |                                 |                        | _   |     | 4   | mA                  | VCC = 1.8~<br>2.7 V |
|                                      |                        |                                 |                        | _   | _   | 2   | mA                  | VCC = 1.6∼<br>1.8 V |
|                                      |                        | ポートP100~<br>P104、P500、          | ΣI <sub>OH</sub> (max) | _   |     | -30 | mA                  | VCC = 2.7~<br>3.6 V |
|                                      |                        | P506~P509 の合<br>計               |                        | _   | _   | -8  | mA                  | VCC = 1.8~<br>2.7 V |
|                                      |                        |                                 |                        | _   | _   | -4  | mA                  | VCC = 1.6~<br>1.8 V |
|                                      |                        |                                 | ΣI <sub>OL</sub> (max) | _   |     | 50  | mA                  | VCC = 2.7~<br>3.6 V |
|                                      |                        |                                 |                        |     |     | 4   | mA                  | VCC = 1.8~<br>2.7 V |
|                                      |                        |                                 |                        | _   |     | 2   | mA                  | VCC = 1.6∼<br>1.8 V |
|                                      |                        | 全出力端子の総                         | ΣI <sub>OH</sub> (max) | _   | _   | -60 | mA                  |                     |
|                                      | 和                      | ΣI <sub>OL</sub> (max)          | 1_                     |     | 100 | mA  |                     |                     |

注 1. デューティー比  $\leq 70\%$ の条件下での仕様です。

デューティー比 > 70%の場合、出力電流値は次式で計算できます(デューティー比を 70%から n%に変更するとき)。 端子の合計出力電流 =  $(I_{OH} \times 0.7) / (n \times 0.01)$  <例 > n = 80%で、 $I_{OH} = -30.0$  mA のとき 端子の合計出力電流 =  $(-30.0 \times 0.7) / (80 \times 0.01)$   $\lesssim -26.2$  mA

端子の合計出力電流 = (-30.0 × 0.7) / (80 × 0.01) ≅ -26.2 mA ただし、1 つの端子に入力可能な電流はデューティー比によって変化しません。

## 2.2.4 I/O V<sub>OH</sub>、V<sub>OL</sub>、およびその他の特性

### 表 2.6 I/O V<sub>OH</sub>、V<sub>OL</sub> (1)

条件: VCC = AVCC0 = 2.7~3.6 V

| 項目   |                                                                        | シンボル            | Min         | Тур | Max  | 単位 | 測定条件                                        |
|------|------------------------------------------------------------------------|-----------------|-------------|-----|------|----|---------------------------------------------|
| 出力電圧 | P400, P401                                                             | V <sub>OH</sub> | VCC - 0.27  | _   | _    | V  | I <sub>OH</sub> = -3.0 mA                   |
|      |                                                                        |                 | VCC - 0.8   | _   | _    |    | I <sub>OH</sub> = -4.0 mA                   |
|      | ポート P000~P004、P010、<br>P011                                            | V <sub>OH</sub> | AVCC0 - 0.8 | _   | _    |    | I <sub>OH</sub> = -4.0 mA                   |
|      | P000~P004、P010、P011、<br>P400、P401 以外の出力端子<br>(注1)                      | V <sub>OH</sub> | VCC - 0.8   | _   | _    |    | I <sub>OH</sub> = -4.0 mA                   |
|      | P400, P401                                                             | V <sub>OL</sub> | _           | _   | 0.27 |    | I <sub>OL</sub> = 3.0 mA                    |
|      |                                                                        |                 | _           | 0.4 | _    |    | I <sub>OL</sub> = 20 mA<br>(ICFER.FMPE = 1) |
|      |                                                                        |                 | _           | _   | 0.8  |    | I <sub>OL</sub> = 8.0 mA                    |
|      | P301, P302                                                             | V <sub>OL</sub> | _           | 0.4 | _    |    | I <sub>OL</sub> = 20 mA<br>(ICFER.FMPE = 1) |
|      |                                                                        |                 | _           | _   | 0.8  |    | I <sub>OL</sub> = 8.0 mA                    |
|      | ポート P000~P004、P010、<br>P011                                            | V <sub>OL</sub> | _           | _   | 0.8  |    | I <sub>OL</sub> = 8.0 mA                    |
|      | P000~P004、P010、P011、<br>P301、P302、P400、P401<br>以外の出力端子 <sup>(注1)</sup> | V <sub>OL</sub> | _           | _   | 0.8  |    | I <sub>OL</sub> = 8.0 mA                    |

注 1. 入力ポートである P200、P214、P215、および RTCIC0 を除きます。

### 表 2.7 I/O V<sub>OH</sub>、V<sub>OL</sub> (2)

条件: VCC = AVCC0 = 1.8~2.7 V

| 項目   | 項目                                                                      |                 | Min         | Тур | Max | 単位 | 測定条件                      |
|------|-------------------------------------------------------------------------|-----------------|-------------|-----|-----|----|---------------------------|
| 出力電圧 | ポート P000~P004、P010、P011                                                 | V <sub>OH</sub> | AVCC0 - 0.5 | _   | _   | V  | I <sub>OH</sub> = -1.0 mA |
|      | P000~P004、P010、P011 以外<br>の出力端子 <sup>(注1)</sup>                         | V <sub>OH</sub> | VCC - 0.5   | _   | _   |    | I <sub>OH</sub> = -1.0 mA |
|      | P301, P302, P400, P401                                                  | V <sub>OL</sub> | _           | 0.4 | _   |    | I <sub>OL</sub> = 3.0 mA  |
|      |                                                                         |                 | _           | 0.6 | _   |    | I <sub>OL</sub> = 6.0 mA  |
|      |                                                                         |                 | _           | _   | 0.4 |    | I <sub>OL</sub> = 0.6 mA  |
|      | ポート P000~P004、P010、P011                                                 | V <sub>OL</sub> | _           | _   | 0.4 |    | I <sub>OL</sub> = 0.6 mA  |
|      | P000~P004、P010、P011、<br>P301、P302、P400、P401 以外<br>の出力端子 <sup>(注1)</sup> | V <sub>OL</sub> | _           | _   | 0.4 |    | I <sub>OL</sub> = 0.6 mA  |

注 1. 入力ポートである P200、P214、P215、および RTCIC0 を除きます。

#### 表 2.8 I/O $V_{OH}$ , $V_{OL}$ (3)

条件: VCC = AVCC0 = 1.6~1.8 V

| 項目   |                                                 | シンボル            | Min         | Тур | Max | 単位 | 測定条件                      |
|------|-------------------------------------------------|-----------------|-------------|-----|-----|----|---------------------------|
| 出力電圧 | ポート P000~P004、P010、P011                         | V <sub>OH</sub> | AVCC0 - 0.5 | _   | _   | V  | I <sub>OH</sub> = -0.5 mA |
|      | P000~P004、P010、P011 以外<br>の出力端子 <sup>(注1)</sup> | V <sub>OH</sub> | VCC - 0.5   | _   | _   |    | I <sub>OH</sub> = -0.5 mA |
|      | ポート P000~P004、P010、P011                         | V <sub>OL</sub> | _           | _   | 0.4 |    | I <sub>OL</sub> = 0.3 mA  |
|      | P000~P004、P010、P011 以外<br>の出力端子 <sup>(注1)</sup> | V <sub>OL</sub> | _           | _   | 0.4 |    | I <sub>OL</sub> = 0.3 mA  |

注 1. 入力ポートである P200、P214、P215、および RTCIC0 を除きます。

#### 表 2.9 I/O その他の特性

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目                     | 項目                                                           |                  | Min | Тур | Max | 単位 | 測定条件                                             |
|------------------------|--------------------------------------------------------------|------------------|-----|-----|-----|----|--------------------------------------------------|
| 入力リーク電流                | RES、ポート P200                                                 | I <sub>in</sub>  | _   | _   | 1.0 | μА | V <sub>in</sub> = 0 V<br>V <sub>in</sub> = VCC   |
|                        | P214, P215, RTCIC0                                           |                  | _   | _   | 1.0 | μА | V <sub>in</sub> = 0 V<br>V <sub>in</sub> = VRTC  |
| スリーステートリーク<br>電流(オフ状態) | 5 V トレラントポート <sup>(注1)</sup>                                 | I <sub>TSI</sub> | _   | _   | 1.0 | μА | V <sub>in</sub> = 0 V<br>V <sub>in</sub> = 5.8 V |
|                        | その他のポート(P200、P214、<br>P215、RTCIC0、および 5 V トレラ<br>ント対応ポートを除く) |                  | _   | _   | 1.0 |    | V <sub>in</sub> = 0 V<br>V <sub>in</sub> = VCC   |
| 入力プルアップ抵抗              | すべてのポート(ポート P200、<br>P214、P215、RTCIC0 を除く)                   | R <sub>U</sub>   | 10  | 20  | 100 | kΩ | V <sub>in</sub> = 0 V                            |
| 入力容量                   | P200                                                         | C <sub>in</sub>  | _   | _   | 30  | pF | V <sub>in</sub> = 0 V,                           |
|                        | その他の入力端子                                                     |                  | _   | _   | 15  |    | f = 1 MHz<br>T <sub>a</sub> = 25 °C              |

注 1. P301、P302、P400、および P401(合計 4 端子)

#### 2.2.5 動作電流とスタンバイ電流

#### 表 2.10 High-speed モードでの電流

| 項目                            |                                                                        | シンボル | Тур   | Max | 単位            | 測定条件                             |
|-------------------------------|------------------------------------------------------------------------|------|-------|-----|---------------|----------------------------------|
| 最大動作 <sup>(注1)(注2)</sup>      | ICC <sup>(注3)</sup>                                                    | _    | 77.0  | mA  | ICLK = 80 MHz |                                  |
| CoreMark® <sup>(注4)(注5)</sup> |                                                                        |      | 20.5  | _   | mA            | PCLKA = 80 MHz<br>PCLKB = 40 MHz |
|                               |                                                                        |      | 256.3 | _   | uA/MHz        | PCLKC = 40 MHz<br>PCLKD = 80 MHz |
| 通常モード                         | すべての周辺クロックが有効、かつキャッシュが無効。フラッシュメモリから While (1) コードを実行中。 <sup>(注5)</sup> |      | 29.1  | _   | mA            | FCLK = 40 MHz                    |
|                               |                                                                        |      | 364.1 | _   | uA/MHz        |                                  |
|                               | すべての周辺クロックが無効、かつキャッ                                                    |      | 13.5  | _   | mA            |                                  |
|                               | シュが無効。フラッシュメモリから While<br>(1) コードを実行中。 <sup>(注4) (注5)</sup>            |      | 168.3 | _   | uA/MHz        |                                  |
| スリープモード                       | すべての周辺クロックが有効、かつキャッシュが無効 $^{(\pm5)}$                                   |      | 21.2  | _   | mA            |                                  |
|                               | すべての周辺クロックが無効、かつキャッシュが無効 $^{(24)}$ ( $^{25}$ )                         |      | 5.65  | _   | mA            |                                  |
| BGO 動作時の増加:                   | 分 <sup>(注6)</sup>                                                      |      | 2.67  | _   | mA            |                                  |

- 注. 消費電流は、VCC と VRTC に流れ込む電流の合計です。消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力 プルアップ MOS をオフ状態にした場合の値です。
- 注. BGO 動作は含まれません。
- 注 1. 周辺機能にクロックが供給された状態で計測しました。 注 2. PLL 出力周波数 = 80 MHz。クロックソースは MOSC です。

- ICC は、下記(基準データ)に示すように、f(ICLK)に依存します。
  - ICC Max. = 0.83 × f + 10.44 (最大動作時)
  - ICC Typ. = 0.16 × f + 0.82 (すべての周辺クロックが無効、かつキャッシュが無効のときの通常動作時)
  - ICC Typ. = 0.22 × f + 3.64 (すべての周辺クロックが有効、かつキャッシュが無効のときのスリープモード時)
- PCLKA、PCLKB、PCLKC、および PCLKD は、64 分周 (1.25 MHz) に設定されています。 注 4.
- 注 5. PLL 停止、HOCO 出力周波数 = 80 MHz
- プログラム実行中に、データ格納用のフラッシュメモリのプログラム/イレースを実行した場合の増加分です。 注 6.

#### 表 2.11 Middle-speed モードでの電流

| 項目                                   | シンボル                                                                   | Тур                 | Max  | 単位 | 測定条件 |                                                |
|--------------------------------------|------------------------------------------------------------------------|---------------------|------|----|------|------------------------------------------------|
| 通常モード                                | すべての周辺クロックが有効、かつキャッシュが無効。フラッシュメモリから While (1) コードを実行中。                 | ICC <sup>(注1)</sup> | 4.49 | _  | mA   | ICLK = 8 MHz<br>PCLKA = 8 MHz<br>PCLKB = 8 MHz |
|                                      | すべての周辺クロックが無効、かつキャッシュが無効。フラッシュメモリから While (1) コードを実行中。 <sup>(注2)</sup> |                     | 1.79 | _  |      | PCLKC = 8 MHz<br>PCLKD = 8 MHz<br>FCLK = 8 MHz |
| スリープモード すべての周辺クロックが有効、かつキャッシュ<br>が無効 |                                                                        |                     | 3.50 | _  |      |                                                |
|                                      | すべての周辺クロックが無効、かつキャッシュ<br>が無効 <sup>(注2)</sup>                           |                     | 0.81 | _  |      |                                                |
| BGO 動作時の増加分 <sup>(注3)</sup>          |                                                                        | 1                   | 2.10 | _  |      |                                                |

- 注. 消費電流は、VCC と VRTC に流れ込む電流の合計です。消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力 プルアップ MOS をオフ状態にした場合の値です。
- 注. BGO 動作は含まれません。
- 注.
- クロックソースは MOCO です。 ICC は、下記(基準データ)に示すように、f (ICLK) に依存します。 注 1. ICC Typ. = 0.45 × f + 0.94 (すべての周辺クロックが有効、かつキャッシュが無効のときの通常動作時)
- 注 2. PCLKA、PCLKB、PCLKC、および PCLKD は、64 分周 (125 kHz) に設定されています。
- 注 3. プログラム実行中に、データ格納用のフラッシュメモリのプログラム/イレースを実行した場合の増加分です。

#### 表 2.12 Low-speed モードでの電流

| 項目      | シンボル                                                                   | Тур                 | Max  | 単位 | 測定条件 |                                                                                                 |
|---------|------------------------------------------------------------------------|---------------------|------|----|------|-------------------------------------------------------------------------------------------------|
| 通常モード   | すべての周辺クロックが有効、かつキャッシュ<br>が無効。フラッシュメモリから While (1) コー<br>ドを実行中。         | ICC <sup>(注1)</sup> | 1.20 | _  | mA   | ICLK = 1 MHz PCLKA = 1 MHz PCLKB = 1 MHz PCLKC = 1 MHz PCLKD = 1 MHz PCLKD = 1 MHz FCLK = 1 MHz |
|         | すべての周辺クロックが無効、かつキャッシュが無効。フラッシュメモリから While (1) コードを実行中。 <sup>(注2)</sup> |                     | 0.38 | _  | -    |                                                                                                 |
| スリープモード | すべての周辺クロックが有効、かつキャッシュ<br>が無効                                           |                     | 1.07 | _  |      |                                                                                                 |
|         | すべての周辺クロックが無効、かつキャッシュ<br>が無効 <sup>(注2)</sup>                           |                     | 0.24 | _  |      |                                                                                                 |

- 注. 消費電流は、VCC と VRTC に流れ込む電流の合計です。消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力 プルアップ MOS をオフ状態にした場合の値です。
- 注. BGO 動作は含まれません。
- クロックソースは MOSC です。 注.
- ICC は、下記(基準データ)に示すように、f(ICLK)に依存します。 注 1. ICC Typ. = 0.47 × f + 0.43 (すべての周辺クロックが無効、かつキャッシュが無効のときの通常動作時)
- 注 2. PCLKA、PCLKB、PCLKC、および PCLKD は、64 分周 (15.625 kHz) に設定されています。

#### 表 2.13 Subosc-speed モードでの電流

| 項目      | シンボル                                                                   | Тур | Max   | 単位 | 測定条件 |                                                                                                                                |
|---------|------------------------------------------------------------------------|-----|-------|----|------|--------------------------------------------------------------------------------------------------------------------------------|
| 通常モード   | すべての周辺クロックが有効、かつキャッシュが無効。フラッシュメモリから While (1) コードを実行中。                 | ICC | 18.44 | _  | μΑ   | ICLK = 32.768 kHz<br>PCLKA = 32.768 kHz<br>PCLKB = 32.768 kHz<br>PCLKC = 32.768 kHz<br>PCLKD = 32.768 kHz<br>FCLK = 32.768 kHz |
|         | すべての周辺クロックが無効、かつキャッシュが無効。フラッシュメモリから While (1) コードを実行中。 <sup>(注1)</sup> |     | 9.86  | _  |      |                                                                                                                                |
| スリープモード | プモード すべての周辺クロックが有効、かつキャッシュ が無効                                         |     | 13.71 | _  |      |                                                                                                                                |
|         | すべての周辺クロックが無効、かつキャッシュが無効 $^{(21)}$                                     |     | 5.17  | _  |      |                                                                                                                                |

- 注. 消費電流は、VCC と VRTC に流れ込む電流の合計です。消費電流値はすべての出力端子を無負荷状態にして、さらにすべての入力プルアップ MOS をオフ状態にした場合の値です。
- 注. BGO 動作は含まれません。
- 注. クロックソースは LOCO です。
- 注 1. PCLKA、PCLKB、PCLKC、および PCLKD は、64 分周 (512 Hz) に設定されています。

#### 表 2.14 ソフトウェアスタンバイモードでの電流

| 項目                                            |             | シンボル | Тур  | Max | 単位 | 測定条件 |
|-----------------------------------------------|-------------|------|------|-----|----|------|
| すべての SRAM (0x2000_00 00~                      | Ta = 25 °C  | ICC  | 1.79 | _   | μA | _    |
| 0x2001_7FFF) がオン                              | Ta = 55 °C  |      | 5.82 | _   |    |      |
|                                               | Ta = 85 °C  |      | 22.1 | _   | -  |      |
|                                               | Ta = 105 °C |      | 50.7 | _   |    |      |
| 16 KB SRAM (0x2000_0000~0x2000_3FFF)<br>のみがオン | Ta = 25 °C  |      | 1.73 | _   |    |      |

- 注. 消費電流値には、全端子からの出力充放電電流は含まれません。内部プルアップ MOS トランジスタが OFF 状態のとき、この値が適用されます。消費電流は、VCC と VRTC に流れ込む電流の合計です。
- 注. IWDT と LVD は動作していません。
- 注. RTC を動作させたい場合は、表 2.15 に示す値を加算してください。

#### 表 2.15 RTC 動作による電流の増加

| 項目                                   | ·目                    |     | Тур  | Max | 単位 | 測定条件                                      |
|--------------------------------------|-----------------------|-----|------|-----|----|-------------------------------------------|
| SOSC <sup>(注1)</sup><br>(通常モード)      | RTC<br>(通常動作モード)      | ICC | 1.25 | _   | μΑ | SOMCR.SODRV[1:0] = 00b<br>RCR4.ROPSEL = 0 |
|                                      | RTC<br>(低消費電カクロックモード) |     | 1.08 | _   |    | SOMCR.SODRV[1:0] = 00b<br>RCR4.ROPSEL = 1 |
| SOSC <sup>(注1)</sup><br>(低消費電力モード 3) | RTC<br>(通常動作モード)      |     | 0.55 | _   |    | SOMCR.SODRV[1:0] = 11b<br>RCR4.ROPSEL = 0 |
|                                      | RTC<br>(低消費電力クロックモード) |     | 0.38 | _   |    | SOMCR.SODRV[1:0] = 11b<br>RCR4.ROPSEL = 1 |

- 注. 消費電流値には、全端子からの出力充放電電流は含まれません。内部プルアップ MOS トランジスタが OFF 状態のとき、この値が適用されます。消費電流は、VRTC に流れ込む合計電流です。
- 注 1. サブクロック発振器の電流を含みます。

#### 表 2.16 アナログ電流 (1/2)

| 項目           |                                  | シンボル | Тур  | Max  | 単位 | 測定条件 |
|--------------|----------------------------------|------|------|------|----|------|
| アナログ電源電<br>流 |                                  |      | 0.50 | 1    | mA | _    |
|              |                                  |      | 0.27 | 0.8  | mA | _    |
|              | 12 ビット A/D 変換待機中 <sup>(注1)</sup> |      | _    | 4    | μΑ | _    |
| 基準電源電流       |                                  |      | _    | 150  | μΑ | _    |
| (VREFH0)     | 12 ビット A/D 変換待機中                 |      | _    | 0.30 | μΑ | _    |

### 表 2.16 アナログ電流 (2/2)

| 項目               | 項目                    |                                     |                       | Тур  | Max | 単位 | 測定条件                                                      |
|------------------|-----------------------|-------------------------------------|-----------------------|------|-----|----|-----------------------------------------------------------|
| 温度センサ (TSN) 動作電流 |                       |                                     | I <sub>TSN</sub>      | 98   | _   | μA | _                                                         |
| LCD 動作電流         | 外部抵抗分割方式              | (注2)                                | I <sub>LCD</sub> (注3) | 0.04 | _   | μA | f <sub>LCD</sub> = f <sub>SUB</sub>                       |
|                  | 内部電圧昇圧方式              | VL1 基準 VL1AMP が<br>有効 (VLCD = 0x04) |                       | 0.68 | _   | μА | 1 (32.768 kHz)<br>  LCD クロック = 128 Hz<br>  (LCDC0 = 0x07) |
|                  |                       | VL2 基準 VL2AMP が<br>有効 (VLCD = 0x84) |                       | 0.62 | _   | μΑ | 1/3 バイアス、4 回スライス<br>VCC = 3.0 V<br>VL4 = 3.0 V            |
|                  | 容量分割方式                | 式 VCC 基準                            |                       | 0.12 | _   | μA | VL4 = 5.0 V                                               |
|                  | VL4 基準 VL4AMP が<br>有効 |                                     |                       | 0.63 | _   | μA |                                                           |

- 注 1. MCU がソフトウェアスタンバイモードまたは MSTPCRD.MSTPD16(ADC120 モジュールストップビット)がモジュールストップ 状態の場合
- 注 2. 外部抵抗分割法を使用する場合に外部分割抵抗に流れ込む電流を含みません。
- 注 3. セグメント機能として 20 端子を設定、および全点滅。

図 2.2 に、ソフトウェアスタンバイモードにおける温度依存性を示します。



図 2.2 ソフトウェアスタンパイモードにおける温度依存性(参考データ)

図 2.3 に、High-speed モードにおける周波数依存性を示します(参考データ)。



図 2.3 High-speed モードにおける周波数依存性(参考データ)

図 2.4 に、Middle-speed モードにおける周波数依存性を示します。



### 図 2.4 Middle-speed モードにおける周波数依存性(参考データ)

### 2.2.6 VCC 立ち上がり/立ち下がり勾配とリップル周波数

### 表 2.17 立ち上がり/立ち下がり勾配の特性

条件: VCC = AVCC0 = 0~3.6 V

| X11: 100 71/000 0 0:01 |                                       |       |      |     |     |      |      |  |  |
|------------------------|---------------------------------------|-------|------|-----|-----|------|------|--|--|
| 項目                     |                                       | シンボル  | Min  | Тур | Max | 単位   | 測定条件 |  |  |
| 電源投入時の                 | 起動時電圧監視0リセット無効                        | SrVCC | 0.02 |     | 2   | ms/V | _    |  |  |
| VCC 立ち上がり<br>勾配        | 起動時電圧監視 0 リセット有効 <sup>(注1) (注2)</sup> |       |      |     | _   |      |      |  |  |
|                        | SCI/SWD ブートモード <sup>(注2)</sup>        |       |      |     | 2   |      |      |  |  |

注 1. OFS1.LVDAS = 0 のとき

注 2. ブートモード時は、OFS1.LVDAS ビットの値にかかわらず、電圧監視 0 からのリセットは無効です。

### 表 2.18 立ち上がり/立ち下がり勾配とリップル周波数特性

条件: VCC = AVCC0 = 1.6~3.6 V

リップル電圧は、VCC 上限 (3.6 V) と下限 (1.6 V) の範囲内で、許容リップル周波数  $f_{r(VCC)}$ を満たす必要があります。 VCC 変動が VCC±10%を超える場合は、許容電圧変動立ち上がり/立ち下がり勾配 dt/dVCC を満たす必要があります。

| 項目                      | シンボル                 | Min | Тур | Max | 単位   | 測定条件                                                                                   |
|-------------------------|----------------------|-----|-----|-----|------|----------------------------------------------------------------------------------------|
| 許容リップル周波数               | f <sub>r (VCC)</sub> | _   | _   | 10  | kHz  | $\begin{tabular}{ll} $\mathbb{Z}$ 2.5 \\ $V_{r(VCC)} \le VCC \times 0.2 \end{tabular}$ |
|                         |                      | _   | _   | 1   | MHz  | $\begin{tabular}{ c c c c c c c c c c c c c c c c c c c$                               |
|                         |                      | _   | _   | 10  | MHz  | $\begin{tabular}{ c c c c c c c c c c c c c c c c c c c$                               |
| 許容電圧変動立ち上がり/立ち下がり勾<br>配 | dt/dVCC              | 1.0 | _   | _   | ms/V | VCC 変動が VCC±10%を超える場合                                                                  |



#### 図 2.5 リップル波形

### 2.2.7 VRTC 立ち上がり/立ち下がり勾配

#### 表 2.19 VRTC 立ち上がり/立ち下がり勾配の特性

条件: VRTC = 0~3.6 V

| 項目                      | シンボル   | Min  | Тур | Max | 単位   | 測定条件 |
|-------------------------|--------|------|-----|-----|------|------|
| 電源投入時の VRTC 立ち<br>上がり勾配 | SrVRTC | 0.02 | _   | 20  | ms/V | _    |

### 2.2.8 熱特性

ジャンクション温度 (Tj) の最大値は、「2.2.1. Tj/Ta の定義」の値を超えないようにしてください。 Tj は、以下のいずれかの式で計算されます。

- $Tj = Ta + \theta ja \times 総消費電力$
- Tj = Tt + Ψjt × 総消費電力

Tj: ジャンクション温度 (°C)

Ta:周囲温度(°C)

Tt:ケース上面中央部温度 (°C)

θja:「ジャンクション」-「周囲」間の熱抵抗 (°C/W)

Ψjt:「ジャンクション」-「ケース上面中央部」間の熱抵抗 (°C/W)

- 総消費電力 = 電圧×(リーク電流 + ダイナミック電流)
- IO のリーク電流 = Σ (IOL × VOL) / 電圧 + Σ (|IOH| × |VCC VOH|) / 電圧
- IO のダイナミック電流 = ∑ IO (Cin + Cload) × IO のスイッチング周波数 × 電圧

Cin:入力容量 Cload:出力容量

 $\theta$ ja と  $\Psi$ jt については、表 2.20 を参照してください。

#### 表 2.20 熱抵抗

| 項目  | パッケージ       | シンボル | 值 <sup>(注1)</sup> | 単位   | 測定条件                     |  |
|-----|-------------|------|-------------------|------|--------------------------|--|
| 熱抵抗 | 64 ピン LQFP  | θја  | 43.8              | °C/W | JESD 51-2 および<br>51-7 準拠 |  |
|     | 100 ピン LQFP |      | 44.3              |      |                          |  |
|     | 64 ピン LQFP  | Ψjt  | 0.70              | °C/W | JESD 51-2 および            |  |
|     | 100 ピン LQFP |      | 0.70              |      | 51-7 準拠                  |  |

注 1. 値は、4 層基板使用時の基準値です。熱抵抗は、基板の層数やサイズによって変わります。詳細は、JEDEC 規格を参照してください。

#### ICCmax の計算ガイド 2.2.8.1

表 2.21 に各ユニットの消費電力を示し、表 2.22 に各ユニットの動作の概要を示します。

#### 表 2.21 各ユニットの消費電力

| ダイナミック電流<br>/リーク電流 | MCU ドメイン | カテゴリ                  | 項目                               | 周波数 [MHz] | 電流 [μA/MHz] | 電流 <sup>(注1)</sup> [mA] |
|--------------------|----------|-----------------------|----------------------------------|-----------|-------------|-------------------------|
| ノーク電流              | アナログ     | LDO およびリーク            | Ta = 25 °C <sup>(注3)</sup>       | _         | _           | 2.54                    |
|                    |          | (注2)                  | Ta = 55 °C <sup>(注3)</sup>       | _         | _           | 2.59                    |
|                    |          |                       | Ta = 75 °C <sup>(注3)</sup>       | _         | _           | 2.68                    |
|                    |          |                       | Ta = 85 °C <sup>(注3)</sup>       | _         | _           | 2.76                    |
|                    |          |                       | Ta = 95 °C <sup>(注3)</sup>       | _         | _           | 2.88                    |
|                    |          |                       | Ta = 105 °C <sup>(注3)</sup>      | _         | _           | 3.07                    |
| ダイナミック電流           | CPU      | フラッシュおよび<br>SRAM との動作 | Coremark 動作                      | 80        | 271         | 21.7                    |
|                    | 周辺ユニット   | タイマ                   | GPT16 (4ch) <sup>(注4)</sup>      | 80        | 18.7        | 1.49                    |
|                    |          |                       | GPT32 (2ch) <sup>(注4)</sup>      | 80        | 10.8        | 0.86                    |
|                    |          |                       | POEG(4 グルー<br>プ) <sup>(注4)</sup> | 40        | 4.82        | 0.19                    |
|                    |          |                       | AGT (2ch) <sup>(注4)</sup>        | 40        | 8.03        | 0.32                    |
|                    |          |                       | RTC <sup>(注6)</sup>              | 40        | 4.54        | 0.18                    |
|                    |          |                       | WDT                              | 40        | 2.36        | 0.09                    |
|                    |          |                       | IWDT                             | 40        | 0.78        | 0.03                    |
|                    |          | 通信インタフェース             | SCI (6ch) <sup>(注4)</sup>        | 80        | 47.8        | 3.82                    |
|                    |          |                       | IrDA <sup>(注5)</sup>             | 80        | 7.88        | 0.63                    |
|                    |          |                       | IIC (2ch) <sup>(注4)</sup>        | 40        | 10.2        | 0.41                    |
|                    |          |                       | CANFD                            | 40        | 19.0        | 0.76                    |
|                    |          |                       | SPI (3ch) <sup>(注4)</sup>        | 80        | 27.6        | 2.21                    |
|                    |          |                       | QSPI                             | 80        | 5.99        | 0.48                    |
|                    |          |                       | UARTA (2ch) <sup>(注4)</sup>      | 40        | 15.3        | 0.61                    |
|                    |          | アナログ                  | ADC12                            | 80        | 6.26        | 0.50                    |
|                    |          | ヒューマンマシン<br>インタフェース   | SLCDC                            | 40        | 7.96        | 0.32                    |
|                    |          | イベントリンク               | ELC                              | 40        | 2.01        | 0.08                    |
|                    |          | セキュリティ                | RSIP-E31A                        | 40        | 488         | 19.5                    |
|                    |          | データ処理                 | CRC                              | 80        | 5.64        | 0.45                    |
|                    |          |                       | DOC                              | 80        | 0.79        | 0.06                    |
|                    |          | システム                  | CAC                              | 40        | 2.88        | 0.12                    |
|                    |          | DMA                   | DMAC (1ch あたり)                   | 80        | 23.6        | 1.89                    |
|                    |          |                       | DTC                              | 80        | 22.3        | 1.78                    |

- 注 1. 値は設計によって保証されています。
- 注 2. LDO およびリークは、内部電圧レギュレータの電流と、MCU のリーク電流です。これは、Ta の温度に従って選択されます。
- 注 3.
- 電流測定のため、 $\Delta(T_j\text{-Ta}) = 20 \, ^\circ\text{C}$  とみなされます。 チャネルごと、グループごと、またはユニットごとの消費電流を求めるには、電流[mA]をチャネル数、グループ数、またはユニット 注 4. 数で割ります。
- 注 5. SCI の 1 チャネルの電流を含みます。
- 注 6. VRTC 電源に流れる RTC 動作電流です。

## 表 2.22 各ユニットの動作の概要

| 周辺機能      | 動作の概要                                                                                       |
|-----------|---------------------------------------------------------------------------------------------|
| GPT       | 動作モードが、のこぎり波 PWM モードに設定されています。GPT が PCLKD で動作しています。                                         |
| POEG      | モジュールストップビットのクリアのみを行います。                                                                    |
| AGT       | AGT が PCLKB で動作しています。                                                                       |
| RTC       | RTC が SOSC で動作しています。                                                                        |
| WDT       | WDT が PCLKB で動作しています。                                                                       |
| IWDT      | IWDT が IWDTCLK で動作しています。                                                                    |
| SCI       | SCI がクロック同期式モードでデータを送信しています。                                                                |
| IrDA      | SCI がクロック調歩同期式モードでデータを送信しています。IrDA はモジュールストップビットのクリアのみを行います。                                |
| IIC       | 通信フォーマットは I2C バスフォーマットになります。IIC がマスタモードでデータを送信しています。                                        |
| CANFD     | CANFD がセルフテストモード 1 でデータを送受信しています。                                                           |
| SPI       | SPI モードが SPI 動作 (4 線式) に設定されています。SPI マスタ/スレーブモードがマスタモードに設定されています。SPI が 32 ビット幅のデータを送信しています。 |
| QSPI      | QSPI がファストリード Quad I/O 命令を発行しています。                                                          |
| UARTA     | UARTA が 8 ビット幅のデータを送信しています。                                                                 |
| ADC12     | 分解能は 12 ビット精度に設定されます。データレジスタが A/D 変換値加算モードに設定されています。<br>ADC12 がアナログ入力を連続スキャンモードで変換しています。    |
| SLCDC     | SLCDC は、波形 A、1/2 バイアス方式、2 タイムスライス、および外部抵抗分割方式で動作しています。                                      |
| ELC       | モジュールストップビットのクリアのみを行います。                                                                    |
| RSPI-E31A | RSIP はセルフテスト動作を実行しています。                                                                     |
| CRC       | CRC が 32 ビット CRC32-C 多項式を使用して CRC コードを生成しています。                                              |
| DOC       | DOC がデータ比較モードで動作しています。                                                                      |
| CAC       | 測定対象クロックが PCLKB に設定されています。測定基準クロックが PCLKB に設定されています。<br>CAC がクロック周波数精度を測定しています。             |
| DMAC      | 転送データのビット長が32ビットに設定されています。転送モードがブロック転送モードに設定されています。DMACがSRAM0からSRAM0にデータを転送しています。           |
| DTC       | 転送データのビット長が32ビットに設定されています。転送モードがブロック転送モードに設定されています。DTCがSRAM0からSRAM0にデータを転送しています。            |

# 2.3 AC 特性

#### 2.3.1 周波数

#### 表 2.23 High-speed 動作モードの動作周波数

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目    |                                      |           |   | Min     | Тур | Max <sup>(注4)</sup> | 単位  |
|-------|--------------------------------------|-----------|---|---------|-----|---------------------|-----|
| 動作周波数 | システムクロック (ICLK) <sup>(注1) (注2)</sup> | 1.8~3.6 V | f | 0.03277 | _   | 80 <sup>(注5)</sup>  | MHz |
|       |                                      | 1.6~1.8 V |   | 0.03277 | _   | 4                   |     |
|       | 周辺モジュールクロック (PCLKA)                  | 1.8~3.6 V |   | _       | _   | 80 <sup>(注5)</sup>  |     |
|       |                                      | 1.6~1.8 V |   | _       | _   | 4                   |     |
|       | 周辺モジュールクロック (PCLKB)                  | 1.8~3.6 V |   | _       | _   | 40                  |     |
|       |                                      | 1.6~1.8 V |   | _       | _   | 4                   |     |
|       | 周辺モジュールクロック (PCLKC) <sup>(注3)</sup>  | 1.8~3.6 V |   | _       | _   | 48                  |     |
|       | 周辺モジュールクロック (PCLKD)                  | 1.6~1.8 V |   | _       | _   | 4                   |     |
|       |                                      | 1.8~3.6 V |   | _       | _   | 80 <sup>(注5)</sup>  |     |
|       |                                      | 1.6~1.8 V |   | _       |     | 4                   |     |
|       | FlashIF クロック (FCLK)                  | 1.8~3.6 V |   | _       | _   | 48                  |     |
|       |                                      | 1.6~1.8 V |   | -       | -   | 4                   |     |

- 注. ICLK が 8 MHz 未満のときは LDOCR.CHG0 に 0 を設定し、8 MHz 以上のときは 1 を設定します。
- 注 1. フラッシュメモリのプログラムまたはイレース実行時の ICLK 下限周波数は 1 MHz です。フラッシュメモリのプログラムまたはイレースに ICLK を 4 MHz 未満で使用する場合、周波数は 1 MHz、2 MHz、または 3 MHz に設定できます。1.5 MHz などの非整数周波数は設定できません。
- 注 2. フラッシュメモリのプログラムまたはイレース実行時の ICLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確認してください。
- 注3. ADC12 使用時の PCLKD の下限周波数は 1 MHz です。
- 注 4. 動作周波数の最高値には内蔵オシレータの誤差は含まれていません。保証される動作範囲の詳細は、表 2.27 を参照してください。
- 注 5. これは  $T_j$  = 105  $^{\circ}$ C のときの条件です。 $T_j$  = 125  $^{\circ}$ C のときの仕様は 79.2 MHz です。

#### 表 2.24 Middle-speed モードの動作周波数

| 項目    | 項目                                   |           |        |         | Тур | Max <sup>(注4)</sup> | 単位  |
|-------|--------------------------------------|-----------|--------|---------|-----|---------------------|-----|
| 動作周波数 | システムクロック (ICLK) <sup>(注1) (注2)</sup> | 1.8~3.6 V | f      | 0.03277 | _   | 8                   | MHz |
|       |                                      | 1.6~1.8 V |        | 0.03277 | _   | 4                   |     |
|       | 周辺モジュールクロック (PCLKA)                  | 1.8~3.6 V |        | _       |     | 8                   |     |
|       | 周辺モジュールクロック (PCLKB)                  | 1.6~1.8 V | _<br>_ | _       |     | 4                   | -   |
|       |                                      | 1.8~3.6 V |        | _       | _   | 8                   |     |
|       |                                      | 1.6~1.8 V |        | _       | _   | 4                   |     |
|       | 周辺モジュールクロック (PCLKC) <sup>(注3)</sup>  | 1.8~3.6 V |        | _       | _   | 8                   |     |
|       | 周辺モジュールクロック (PCLKD)                  | 1.6~1.8 V |        | _       | _   | 4                   | -   |
|       |                                      | 1.8~3.6 V |        | _       | _   | 8                   |     |
|       |                                      | 1.6~1.8 V |        | _       | _   | 4                   |     |
|       | FlashIF クロック (FCLK)                  | 1.8~3.6 V |        | _       | _   | 8                   |     |
|       |                                      | 1.6~1.8 V |        | _       | _   | 4                   |     |

- 注 1. フラッシュメモリのプログラムまたはイレース実行時の ICLK 下限周波数は 1 MHz です。フラッシュメモリのプログラムまたはイレースに ICLK を 4 MHz 未満で使用する場合、周波数は 1 MHz、2 MHz、または 3 MHz に設定できます。1.5 MHz などの非整数周波数は設定できません。
- 注 2. フラッシュメモリのプログラムまたはイレース実行時の ICLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確認してください。
- 注 3. ADC12 使用時の PCLKC の下限周波数は 1 MHz です。
- 注 4. 動作周波数の最高値には内蔵オシレータの誤差は含まれていません。保証される動作範囲の詳細は、表 2.27 を参照してください。

### 表 2.25 Low-speed モードの動作周波数

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目    |                                      |           | シンボル | Min     | Тур | Max <sup>(注4)</sup> | 単位  |
|-------|--------------------------------------|-----------|------|---------|-----|---------------------|-----|
| 動作周波数 | システムクロック (ICLK) <sup>(注1) (注2)</sup> | 1.6~3.6 V | f    | 0.03277 | _   | 1                   | MHz |
|       | 周辺モジュールクロック (PCLKA)                  | 1.6~3.6 V |      | _       | _   | 1                   |     |
|       | 周辺モジュールクロック (PCLKB)                  | 1.6~3.6 V |      | _       | _   | 1                   |     |
|       | 周辺モジュールクロック (PCLKC) <sup>(注3)</sup>  | 1.6~3.6 V |      | _       | _   | 1                   |     |
|       | 周辺モジュールクロック (PCLKD)                  | 1.6~3.6 V |      | _       | _   | 1                   |     |
|       | FlashIF クロック (FCLK)                  | 1.6~3.6 V |      | _       | _   | 1                   |     |

- 注 1. フラッシュメモリのプログラムまたはイレース実行時の ICLK 下限周波数は 1 MHz です。フラッシュメモリのプログラムまたはイレースに ICLK を 4 MHz 未満で使用する場合、周波数は 1 MHz、2 MHz、または 3 MHz に設定できます。1.5 MHz などの非整数周波数は設定できません。
- 注 2. フラッシュメモリのプログラムまたはイレース実行時の ICLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確認してください。
- 注 3. ADC12 使用時の PCLKC の下限周波数は 1 MHz です。
- 注 4. 動作周波数の最高値には内蔵オシレータの誤差は含まれていません。保証される動作範囲の詳細は、表 2.27 を参照してください。

#### 表 2.26 Subosc-speed モードの動作周波数

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目    |                                     |           | シンボル | Min     | Тур    | Max     | 単位  |
|-------|-------------------------------------|-----------|------|---------|--------|---------|-----|
| 動作周波数 | システムクロック (ICLK) <sup>(注1)</sup>     | 1.6~3.6 V | f    | 27.8528 | 32.768 | 37.6832 | kHz |
|       | 周辺モジュールクロック (PCLKA)                 | 1.6~3.6 V |      | _       | _      | 37.6832 |     |
|       | 周辺モジュールクロック (PCLKB)                 | 1.6~3.6 V |      | _       | _      | 37.6832 |     |
|       | 周辺モジュールクロック (PCLKC)                 | 1.6~3.6 V |      | _       | _      | 37.6832 |     |
|       | 周辺モジュールクロック (PCLKD) <sup>(注2)</sup> | 1.6~3.6 V |      | _       | _      | 37.6832 |     |
|       | FlashIF クロック (FCLK)                 | 1.6~3.6 V |      | _       | _      | 37.6832 | ]   |

- 注 1. フラッシュメモリのプログラムおよびイレースはできません。
- 注 2. ADC12 は使用できません。

### 2.3.2 クロックタイミング

### 表 2.27 クロックタイミング (1/2)

| 項目                                 | シンボル               | Min    | Тур   | Max    | 単位  | 測定条件            |
|------------------------------------|--------------------|--------|-------|--------|-----|-----------------|
| EXTAL 外部クロック入力サイクル時間               | t <sub>Xcyc</sub>  | 50     | _     | _      | ns  | 図 2.6           |
| EXTAL 外部クロック入力 High レベルパルス幅        | t <sub>XH</sub>    | 20     | _     | _      | ns  |                 |
| EXTAL 外部クロック入力 Low レベルパルス幅         | t <sub>XL</sub>    | 20     | _     | _      | ns  |                 |
| EXTAL 外部クロック立ち上がり時間                | t <sub>Xr</sub>    | _      | _     | 5      | ns  |                 |
| EXTAL 外部クロック立ち下がり時間                | t <sub>Xf</sub>    | _      | _     | 5      | ns  |                 |
| EXTAL 外部クロック入力待機時間 <sup>(注1)</sup> | t <sub>EXWT</sub>  | 0.3    | _     | _      | μs  | _               |
| EXTAL 外部クロック入力周波数                  | f <sub>EXTAL</sub> | _      | _     | 20     | MHz | 1.8 ≦ VCC ≦ 3.6 |
|                                    |                    | _      | _     | 4      |     | 1.6 ≦ VCC < 1.8 |
| メインクロック発振器発振周波数                    | f <sub>MAIN</sub>  | 1      | _     | 20     | MHz | 1.8 ≤ VCC ≤ 3.6 |
|                                    |                    | 1      | -     | 4      |     | 1.6 ≦ VCC < 1.8 |
| LOCO クロック発振周波数                     | f <sub>LOCO</sub>  | 27.853 | 32.77 | 37.683 | kHz | _               |
| LOCO クロック発振安定時間                    | t <sub>LOCO</sub>  | _      | _     | 100    | μs  | 図 2.7           |
| IWDT 専用クロック発振周波数                   | f <sub>ILOCO</sub> | 12.75  | 15    | 17.25  | kHz | _               |
| MOCO クロック発振周波数                     | f <sub>MOCO</sub>  | 6.8    | 8     | 9.2    | MHz | _               |

#### 表 2.27 クロックタイミング (2/2)

| 項目                              | シンボル                | Min   | Тур   | Max   | 単位  | 測定条件   |
|---------------------------------|---------------------|-------|-------|-------|-----|--------|
| MOCO クロック発振安定時間                 | t <sub>MOCO</sub>   | _     | _     | 1     | μs  | _      |
| HOCO クロック発振周波数                  | f <sub>HOCO24</sub> | 23.76 | 24    | 24.24 | MHz | _      |
|                                 | f <sub>HOCO32</sub> | 31.68 | 32    | 32.32 |     | _      |
|                                 | f <sub>HOCO40</sub> | 39.6  | 40    | 40.4  |     | _      |
|                                 | f <sub>HOCO48</sub> | 47.52 | 48    | 48.48 |     | _      |
|                                 | f <sub>HOCO64</sub> | 63.36 | 64    | 64.64 |     | _      |
|                                 | f <sub>HOCO80</sub> | 79.2  | 80    | 80.8  |     | _      |
| HOCO クロック発振安定時間 <sup>(注3)</sup> | t <sub>HOCO</sub>   | _     | 1.9   | _     | μs  | 図 2.8  |
| PLL クロック周波数                     | f <sub>PLL</sub>    | 24    | _     | 80    | MHz | _      |
| PLL クロック発振安定時間                  | t <sub>PLL</sub>    | _     | _     | 70    | μs  | 図 2.9  |
| PLL_RTC クロック周波数                 | f <sub>PLLR</sub>   | _     | 26    | _     | MHz | _      |
| PLL_RTC クロック発振安定時間              | t <sub>PLLR</sub>   | _     | _     | 10    | ms  | 図 2.10 |
| サブクロック発振器発振周波数 <sup>(注4)</sup>  | f <sub>SUB</sub>    | _     | 32.77 | _     | kHz | _      |
| サブクロック発振安定時間 <sup>(注2)</sup>    | t <sub>SUBOSC</sub> | _     | 0.5   | _     | s   | 図 2.11 |

- 注 1. 外部クロックが安定しているとき、メインクロック発振器停止ビット (MOSCCR.MOSTP) を 0 (動作中) にしてからクロックが使用できるようになるまでの時間
- 注 2. サブクロック発振器の動作を開始するために SOSCCR.SOSTP ビットの設定を変更したら、サブクロック発振器の使用は必ずサブクロック発振安定時間が経過してから開始してください。サブクロック発振安定待ち時間は発振器製造者の推奨値を使用してください。
- 注 3. リセット状態の解除から HOCO 発振周波数 (f<sub>HOCO</sub>) が動作保証範囲に達するまでの時間です。
- 注 4. サブクロック発振器の電源は VRTC です。



図 2.6 EXTAL 外部クロック入力タイミング



図 2.7 LOCO クロック発振開始タイミング



図 2.8 HOCO クロック発振開始タイミング (HOCOCR.HCSTP ビット設定により開始)



図 2.9 PLL クロック発振開始タイミング(メインクロックの発振安定後に PLL が動作)



図 2.10 PLL\_RTC クロック発振開始タイミング(サブクロックの発振安定後に PLL\_RTC が動作)



図 2.11 サブクロック発振開始タイミング

# 2.3.3 リセットタイミング

表 2.28 リセットタイミング

| 項目                                                                                                              |                         | シンボル                | Min | Тур | Max | 単位 | 測定条件   |
|-----------------------------------------------------------------------------------------------------------------|-------------------------|---------------------|-----|-----|-----|----|--------|
| RES パルス幅                                                                                                        | 電源投入時                   | t <sub>RESWP</sub>  | 13  | _   | _   | ms | 図 2.12 |
|                                                                                                                 | 電源投入時以外                 | t <sub>RESW</sub>   | 30  | _   | _   | μs | 図 2.13 |
| RES 解除後の待機時間(電源投入時)                                                                                             | LVD0 有効 <sup>(注1)</sup> | t <sub>RESWT</sub>  | _   | 1.0 | _   | ms | 図 2.12 |
|                                                                                                                 | LVD0 無効 <sup>(注2)</sup> |                     | _   | 0.3 | _   |    |        |
| RES 解除後の待機時間(電源投入中)                                                                                             | LVD0 有効 <sup>(注1)</sup> | t <sub>RESWT2</sub> | _   | 0.9 | _   | ms | 図 2.13 |
|                                                                                                                 | LVD0 無効 <sup>(注2)</sup> |                     | _   | 0.2 | _   |    |        |
| 内部リセット解除後の待機時間(IWDT                                                                                             | LVD0 有効 <sup>(注1)</sup> | t <sub>RESWT3</sub> | _   | 0.9 | _   | ms | 図 2.14 |
| リセット、WDT リセット、RAM パリティエラーリセット、RAM ECC エラーリセット、バスマスタ MPU エラーリセット、TrustZonre エラーリセット、キャッシュパリティエラーリセット、ソフトウェアリセット) | LVD0 無効 <sup>(注2)</sup> |                     | _   | 0.2 | _   |    |        |

注 1. OFS1.LVDAS = 0 のとき 注 2. OFS1.LVDAS = 1 のとき



図 2.12 電源投入時リセット入力タイミング



図 2.13 リセット入力タイミング (1)



図 2.14 リセット入力タイミング (2)

#### 2.3.4 ウェイクアップ時間

#### 表 2.29 低消費電力モードからの復帰タイミング (1)

| 項目                         |                   |                                    |                                                             | シンボル                                     | Min                                                                     | Тур    | Max  | 単位   | 測定条件                                                                    |                    |   |    |    |    |  |
|----------------------------|-------------------|------------------------------------|-------------------------------------------------------------|------------------------------------------|-------------------------------------------------------------------------|--------|------|------|-------------------------------------------------------------------------|--------------------|---|----|----|----|--|
| ソフトウェア<br>スタンバイモ<br>ードからの復 | High-speed<br>モード | メインクロッ<br>ク発振器に水<br>晶振動子を接<br>続    | システムクロックソース<br>はメインクロック発振器<br>(20 MHz) <sup>(注2) (注4)</sup> | t <sub>SBYMC</sub>                       | _                                                                       | 2.1    | 2.7  | ms   | 図 2.15                                                                  |                    |   |    |    |    |  |
| 帰時間 <sup>(注1)</sup>        |                   | טטוי                               | טפוי                                                        | טטוי                                     | システムクロックソース<br>はメインクロック発振器<br>を使用した PLL (48 MHz)<br><sup>(注2)(注5)</sup> | tsbypc | _    | 2.1  | 2.8                                                                     | ms                 |   |    |    |    |  |
|                            |                   | メインクロッ<br>ク発振器に外<br>部クロックを         | システムクロックソース<br>はメインクロック発振器<br>(20 MHz) <sup>(注3) (注4)</sup> | t <sub>SBYEX</sub>                       | _                                                                       | 8.5    | 11   | μs   |                                                                         |                    |   |    |    |    |  |
|                            |                   |                                    |                                                             | 入力                                       | Λπ<br>                                                                  | XII    | XX   | XX   | システムクロックソース<br>はメインクロック発振器<br>を使用した PLL (48 MHz)<br><sup>(注3)(注5)</sup> | t <sub>SBYEX</sub> | _ | 66 | 85 | μs |  |
|                            |                   | システムクロッ<br>クロックは 32 M              | クソースは HOCO (HOCO<br>MHz) <sup>(注6)</sup>                    | tsbyho                                   | _                                                                       | 13.5   | 17.8 | μs   |                                                                         |                    |   |    |    |    |  |
|                            |                   | システムクロッ<br>クロックは 48 M              |                                                             | クソースは HOCO (HOCO<br>MHz) <sup>(注5)</sup> | tsbyho                                                                  | _      | 13.2 | 17.5 | μs                                                                      |                    |   |    |    |    |  |
|                            |                   | システムクロッ<br>(8 MHz) <sup>(注7)</sup> | クソースは MOCO                                                  | t <sub>SBYMO</sub>                       |                                                                         | 3.5    | 5.1  | μs   |                                                                         |                    |   |    |    |    |  |

- 注 1. ICLK、FCLK、および PCLKx の分周比は許容周波数範囲の最小分周比です。復帰時間は、システムクロックソースにより決定され
- ます。 メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) の設定値は 0x05 です。 注 2.
- メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) の設定値は 0x00 です。 注 3.
- ICLK は 20 MHz です。 注 4.
- 注 5. ICLK は 48 MHz です。
- 注 6. ICLK は 32 MHz です。
- 注7. ICLK は8 MHzです。

## 表 2.30 低消費電力モードからの復帰タイミング (2)

| 項目                         |                          |                                       |                                                                                | シンボル               | Min | Тур | Max | 単位 | 測定条件   |
|----------------------------|--------------------------|---------------------------------------|--------------------------------------------------------------------------------|--------------------|-----|-----|-----|----|--------|
| ソフトウェア<br>スタンバイモ<br>ードからの復 | Middle-<br>speed モ<br>ード | メインクロック発<br>振器に水晶振動子<br>を接続           | システムクロックソース<br>はメインクロック発振器<br>(20 MHz) <sup>(注2)</sup> ( <sup>注4)</sup>        | t <sub>SBYMC</sub> | _   | 2.1 | 2.7 | ms | 図 2.15 |
| 帰時間 <sup>(注1)</sup>        |                          | メインクロック発<br>振器に外部クロッ<br>クを入力          | システムクロックソース<br>はメインクロック発振器<br>(20 MHz) <sup>(注3)</sup> (注4)<br>VCC = 1.8~3.6 V | t <sub>SBYEX</sub> | _   | 6   | 7.4 | μs |        |
|                            |                          |                                       | システムクロックソース<br>はメインクロック発振器<br>(4 MHz) <sup>(注3) (注5)</sup><br>VCC = 1.6~1.8 V  |                    | _   | 7.3 | 8.8 | μs |        |
|                            |                          | システムクロック                              | VCC = 1.8~3.6 V <sup>(注6)</sup>                                                | t <sub>SBYHO</sub> | _   | 10  | 13  | μs |        |
|                            |                          | ソースは HOCO<br>(32 MHz) <sup>(注4)</sup> | VCC = 1.6~1.8 V <sup>(注7)</sup>                                                |                    | _   | 13  | 16  |    |        |
|                            |                          | システムクロック<br>ソースは MOCO                 | VCC = 1.8~3.6 V <sup>(注8)</sup>                                                | t <sub>SBYMO</sub> | _   | 3.5 | 5.1 | μs |        |
|                            |                          | クースは MOCO<br>(8 MHz)                  | VCC = 1.6~1.8 V <sup>(注9)</sup>                                                |                    | _   | 6.3 | 8.7 |    |        |

- 注 1. ICLK、FCLK、および PCLKx の分周比は許容周波数範囲の最小分周比です。復帰時間は、システムクロックソースにより決定されます。
- 注 2. メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) の設定値は 0x05 です。
- 注 3. メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) の設定値は 0x00 です。
- 注 4. ICLK は 5 MHz (20 MHz/4) です。
- 注 5. ICLK は 4 MHz です。
- 注 6. ICLK は 8 MHz (32 MHz/4) です。
- 注 7. ICLK は 4 MHz (32 MHz/8) です。
- 注 8. ICLK は 8 MHz です。
- 注 9. ICLK は 4 MHz (8 MHz/2) です。

### 表 2.31 低消費電力モードからの復帰タイミング (3)

| 項目                         |                  |                              |                                                                         | シンボル               | Min | Тур | Max | 単位 | 測定条件   |
|----------------------------|------------------|------------------------------|-------------------------------------------------------------------------|--------------------|-----|-----|-----|----|--------|
| ソフトウェア<br>スタンバイモ<br>ードからの復 | Low-speed<br>モード | 振器に水晶振動子                     | システムクロックソース<br>はメインクロック発振器<br>(20 MHz) <sup>(注2) (注4)</sup>             | t <sub>SBYMC</sub> | _   | 2.1 | 2.7 | ms | 図 2.15 |
| 帰時間 <sup>(注1)</sup>        |                  | メインクロック発<br>振器に外部クロッ<br>クを入力 | システムクロックソース<br>はメインクロック発振器<br>(20 MHz) <sup>(注3)</sup> (注 <sup>4)</sup> | t <sub>SBYEX</sub> | _   | 41  | 46  | μs |        |
|                            |                  | システムクロックソ<br><sup>(注5)</sup> | ースは MOCO (8 MHz)                                                        | tsbymo             | _   | 23  | 30  | μs |        |

- 注 1. ICLK、FCLK、および PCLKx の分周比は許容周波数範囲の最小分周比です。復帰時間は、システムクロックソースにより決定されます。
- 注 2. メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) の設定値は 0x05 です。
- 注 3. メインクロック発振器ウェイトコントロールレジスタ (MOSCWTCR) の設定値は 0x00 です。
- 注 4. ICLK は 0.625 MHz (20/32 MHz) です。
- 注 5. ICLK は 1 MHz (8 MHz/8) です。

## 表 2.32 低消費電力モードからの復帰タイミング (4)

| 項目                            | 項目                   |                                           | シンボル               | Min | Тур | Max | 単位 | 測定条件   |
|-------------------------------|----------------------|-------------------------------------------|--------------------|-----|-----|-----|----|--------|
| ソフトウェアス<br>タンバイモード<br>からの復帰時間 | Subosc-speed モー<br>ド | システムクロックソース<br>はサブクロック発振器<br>(32.768 kHz) | t <sub>SBYSC</sub> | _   | 0.8 | 0.9 | ms | 図 2.15 |
| (注1)                          |                      | システムクロックソース<br>は LOCO (32.768 kHz)        | t <sub>SBYLO</sub> | _   | 0.8 | 1   | ms |        |

注 1. Subosc-speed モードでは、サブクロック発振器または LOCO はソフトウェアスタンバイモードでも引き続き発振します。

2. 電気的特性 RA4C1 データシート



図 2.15 ソフトウェアスタンバイモード解除タイミング

表 2.33 低消費電力モードからの復帰タイミング (5)

| 項目                                        |                                                                                | シンボル             | Min | Тур  | Max  | 単位 | 測定条件   |
|-------------------------------------------|--------------------------------------------------------------------------------|------------------|-----|------|------|----|--------|
| ソフトウェアスタンバイモー<br>ドからの復帰時間 <sup>(注1)</sup> | High-speed モード システムクロッ<br>クソースは HOCO (32 MHz) <sup>(注1)</sup>                  | t <sub>SNZ</sub> | _   | 7.4  | 9.3  | μs | 図 2.16 |
|                                           | Middle-speed モード システムクロックソースは HOCO (24 MHz) <sup>(注2)</sup><br>VCC = 1.8~3.6 V | t <sub>SNZ</sub> | _   | 8.3  | 10.4 | μs |        |
|                                           | Middle-speed モード システムクロックソースは HOCO (24 MHz) <sup>(注3)</sup><br>VCC = 1.6~1.8 V | t <sub>SNZ</sub> | _   | 9.5  | 11.8 | μs |        |
|                                           | Low-speed モード システムクロッ<br>クソースは MOCO (8 MHz) <sup>(注4)</sup>                    | t <sub>SNZ</sub> | _   | 11.8 | 15.6 | μs |        |

- 注 1. ICLK は 32 MHz です。
- 注 2.
- ICLK は 8 MHz (24 MHz/4) です。 ICLK は 4 MHz (24 MHz/8) です。 注 3.
- 注 4. ICLK は 1 MHz (8 MHz/8) です。



図 2.16 ソフトウェアスタンパイモードからスヌーズモードへの復帰タイミング

## 2.3.5 NMI/IRQ ノイズフィルタ

表 2.34 NMI/IRQ ノイズフィルタ

| 項目       | シンボル              | Min                                      | Тур | Max | 単位 | 測定条件           |                                                |
|----------|-------------------|------------------------------------------|-----|-----|----|----------------|------------------------------------------------|
| NMI パルス幅 | t <sub>NMIW</sub> | 200                                      | _   | _   | ns | NMI デジタルフィルタ無効 | t <sub>Pcyc</sub> × 2 ≦ 200 ns                 |
|          |                   | t <sub>Pcyc</sub> × 2 <sup>(注1)</sup>    | _   | _   |    |                | t <sub>Pcyc</sub> × 2 > 200 ns                 |
|          |                   | 200                                      | _   | _   |    | NMI デジタルフィルタ有効 | t <sub>NMICK</sub> × 3 ≦ 200 ns                |
|          |                   | t <sub>NMICK</sub> × 3.5 <sup>(注2)</sup> | _   | _   |    |                | t <sub>NMICK</sub> × 3 > 200 ns                |
| IRQ パルス幅 | t <sub>IRQW</sub> | 200                                      | _   | _   | ns | IRQ デジタルフィルタ無効 | t <sub>Pcyc</sub> × 2 ≦ 200 ns                 |
|          |                   | t <sub>Pcyc</sub> × 2 <sup>(注1)</sup>    | _   | _   |    |                | t <sub>Pcyc</sub> × 2 > 200 ns                 |
|          |                   | 200                                      | _   | _   |    | IRQ デジタルフィルタ有効 | $t_{\text{IRQCK}} \times 3 \le 200 \text{ ns}$ |
|          |                   | t <sub>IRQCK</sub> × 3.5 <sup>(注3)</sup> | _   | _   |    |                | t <sub>IRQCK</sub> × 3 > 200 ns                |

- 注. ソフトウェアスタンバイモード時は最小 200 ns です。
- 注. クロックソースを切り替える場合、切り替えられるクロックソースの4クロックサイクルを足す必要があります。
- 注 1. t<sub>Pcyc</sub> は PCLKB の周期を意味します。
- 注 2. t<sub>NMICK</sub> は、NMI デジタルフィルタサンプリングクロックの周期を意味します。
- 注 3.  $t_{IRQCK}$  は、IRQi デジタルフィルタサンプリングクロックの周期を示します(i = 0~7)。



図 2.17 NMI 割り込み入力タイミング



図 2.18 IRQ 割り込み入力タイミング

# 2.3.6 I/O ポート、POEG、GPT、AGT、ADC12 のトリガタイミング

表 2.35 I/O ポート、POEG、GPT、AGT、ADC12 のトリガタイミング

| 項目      |                           |                     | シンボル                   | Min  | Max | 単位                 | 測定条件   |
|---------|---------------------------|---------------------|------------------------|------|-----|--------------------|--------|
| 1/0 ポート | 入力データパルス幅                 | 2.7 V ≦ VCC ≦ 5.5 V | t <sub>PRW</sub>       | 2    | _   | t <sub>Pcyc</sub>  | 図 2.19 |
|         |                           | 2.4 V ≦ VCC < 2.7 V |                        | 3    |     |                    |        |
|         |                           | 1.6 V ≦ VCC < 2.4 V |                        | 4    |     |                    |        |
| POEG    | POEG 入力トリガパルス幅            |                     | t <sub>POEW</sub>      | 3    | _   | t <sub>Pcyc</sub>  | 図 2.20 |
| GPT     | インプットキャプチャパルス幅            | 単エッジ                | t <sub>GTICW</sub>     | 1.5  | _   | t <sub>PDcyc</sub> | 図 2.21 |
|         |                           | 両エッジ                |                        | 2.5  | _   |                    |        |
| AGT     | AGTIO、AGTEE 入力サイクル        | 1.8 V ≦ VCC ≦ 5.5 V | t <sub>ACYC</sub> (注1) | 250  | _   | ns                 | 図 2.22 |
|         |                           | 1.6 V ≦ VCC < 1.8 V |                        | 2000 | _   | ns                 |        |
|         | AGTIO、AGTEE 入力 High レベ    | 1.8 V ≦ VCC ≦ 5.5 V | t <sub>ACKWH</sub> ,   | 100  | _   | ns                 |        |
|         | ル幅、Low レベル幅               | 1.6 V ≦ VCC < 1.8 V | t <sub>ACKWL</sub>     | 800  | _   | ns                 |        |
|         | AGTIO, AGTO, AGTOA, AGTOB | 2.7 V ≦ VCC ≦ 5.5 V | t <sub>ACYC2</sub>     | 62.5 | _   | ns                 | 図 2.22 |
|         | 出力サイクル<br>                | 2.4 V ≦ VCC < 2.7 V |                        | 125  | _   | ns                 |        |
|         |                           | 1.8 V ≦ VCC < 2.4 V |                        | 250  | _   | ns                 |        |
|         |                           | 1.6 V ≦ VCC < 1.8 V |                        | 500  | _   | ns                 |        |
| ADC12   | 12 ビット A/D コンバータトリガ       | 入力パルス幅              | t <sub>TRGW</sub>      | 1.5  | _   | t <sub>Pcyc</sub>  | 図 2.23 |

注 1. AGTIO 入力の制約:t<sub>Pcvc</sub> × 2(t<sub>Pcvc</sub>: PCLKB サイクル) < t<sub>ACYC</sub>



図 2.19 I/O ポート入力タイミング



図 2.20 POEG 入力トリガタイミング



図 2.21 GPT インプットキャプチャタイミング



図 2.22 AGT I/O タイミング



図 2.23 ADC12 トリガ入力タイミング

# 2.3.7 CAC タイミング

## 表 2.36 CAC タイミング

| 項目            |                                                       | シンボル                | Min                                             | Тур | Max | 単位 | 測定条件 |
|---------------|-------------------------------------------------------|---------------------|-------------------------------------------------|-----|-----|----|------|
| CACREF 入力パルス幅 | $t_{PBcyc} \le t_{CAC}^{({ exists}1)}$                | t <sub>CACREF</sub> | $4.5 \times t_{CAC} + 3 \times t_{PBcyc}$       | _   | _   | ns | _    |
|               | t <sub>PBcyc</sub> > t <sub>CAC</sub> <sup>(注1)</sup> |                     | 5 × t <sub>CAC</sub> + 6.5 × t <sub>PBcyc</sub> | _   | _   | ns |      |

注. t<sub>PBcyc</sub> : PCLKB の周期

注 1. t<sub>CAC</sub>: CAC カウントクロックソースの周期

# 2.3.8 SCI タイミング

# 表 2.37 SCI タイミング (1) (1/2)

条件: VCC = AVCC0 = 1.6~3.6 V

|                 |         |                        | シンボル              | Min                           | Max | 単位                | 測定条件   |
|-----------------|---------|------------------------|-------------------|-------------------------------|-----|-------------------|--------|
| 入力クロックサイ<br>クル  | 調歩同期式   | 2.7 V ≦ VCC ≦<br>3.6 V | t <sub>Scyc</sub> | 75                            | _   | ns                | 図 2.24 |
|                 |         | 2.4 V ≦ VCC < 2.7 V    |                   | 150                           | _   |                   |        |
|                 |         | 1.8 V ≦ VCC < 2.4 V    |                   | 300                           | _   |                   |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | 1000                          | _   |                   |        |
|                 | クロック同期式 | 2.7 V ≦ VCC ≦<br>3.6 V |                   | 100                           | _   |                   |        |
|                 |         | 2.4 V ≦ VCC < 2.7 V    |                   | 200                           | _   |                   |        |
|                 |         | 1.8 V ≦ VCC < 2.4 V    |                   | 400                           | _   |                   |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | 1500                          | _   |                   |        |
| 入力クロックパル        | ·ス幅     |                        | t <sub>SCKW</sub> | 0.4                           | 0.6 | t <sub>Scyc</sub> |        |
| 入力クロック立ち        | 上がり時間   |                        | t <sub>SCKr</sub> | _                             | 10  | ns                |        |
| 入力クロック立ち        | 下がり時間   |                        | t <sub>SCKf</sub> | _                             | 10  | ns                |        |
| 出カクロックサイ<br>クル  | 調歩同期式   | 2.7 V ≦ VCC ≦<br>3.6 V | t <sub>Scyc</sub> | 75 (SCI1 以外) 100<br>(SCI1)    | _   | ns                |        |
|                 |         | 2.4 V ≦ VCC < 2.7 V    |                   | 150 (SCI1 以外) 200<br>(SCI1)   | _   |                   |        |
|                 |         | 1.8 V ≦ VCC < 2.4 V    |                   | 300 (SCI1 以外) 400<br>(SCI1)   | _   |                   |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | 1500 (SCI1 以外)<br>2000 (SCI1) | _   |                   |        |
|                 | クロック同期式 | 1.8 V ≦ VCC ≦<br>3.6 V |                   | 75                            | _   |                   |        |
|                 |         | 2.4 V ≦ VCC < 2.7 V    |                   | 150                           | _   |                   |        |
|                 |         | 1.8 V ≦ VCC < 2.4 V    |                   | 300                           | _   |                   |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | 1000                          | _   |                   |        |
| 出カクロックパル        | ·ス幅     |                        | t <sub>SCKW</sub> | 0.4                           | 0.6 | t <sub>Scyc</sub> |        |
| 出力クロック立ち        | 上がり時間   | 1.8 V ≦ VCC ≦<br>3.6 V | t <sub>SCKr</sub> | _                             | 7.5 | ns                |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | _                             | 30  |                   |        |
| 出力クロック立ち        | 下がり時間   | 1.8 V ≦ VCC ≦<br>3.6 V | t <sub>SCKf</sub> | _                             | 7.5 | ns                |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | _                             | 30  |                   |        |
| 送信データ遅延時間(マスタ)  | クロック同期式 | 2.7 V ≦ VCC ≦<br>3.6 V | t <sub>TXD</sub>  | _                             | 25  | ns                | 図 2.25 |
|                 |         | 2.4 V ≦ VCC < 2.7 V    |                   | _                             | 30  |                   |        |
|                 |         | 1.8 V ≦ VCC < 2.4 V    |                   | _                             | 65  |                   |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    |                   | _                             | 110 |                   |        |
| 送信データ遅延時間(スレーブ) | クロック同期式 | 1.8 V ≦ VCC ≦<br>3.6 V |                   | _                             | 35  | ns                |        |
|                 | 2.4     | 2.4 V ≦ VCC < 2.7 V    |                   | _                             | 40  |                   |        |
|                 |         | 1.8 V ≦ VCC < 2.4 V    |                   | _                             | 65  |                   |        |
|                 |         | 1.6 V ≦ VCC < 1.8 V    | 1                 | _                             | 95  |                   |        |

# 表 2.37 SCI タイミング (1) (2/2)

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目  |                        |         |                        | シンボル             | Min | Max | 単位 | 測定条件   |
|-----|------------------------|---------|------------------------|------------------|-----|-----|----|--------|
| SCI | 受信データセット<br>アップ時間(マス   | クロック同期式 | 1.8 V ≦ VCC ≦<br>3.6 V | t <sub>RXS</sub> | 35  | _   | ns | 図 2.25 |
|     | (タ)                    |         | 2.4 V ≦ VCC < 2.7 V    |                  | 40  | _   |    |        |
|     |                        |         | 1.8 V ≦ VCC < 2.4 V    |                  | 65  | _   |    |        |
|     |                        |         | 1.6 V ≦ VCC < 1.8 V    |                  | 90  | _   |    |        |
|     | 受信データセット<br>アップ時間 (スレ  | クロック同期式 | 2.4 V ≦ VCC ≦<br>3.6 V |                  | 10  | _   | ns |        |
|     | 一ブ)                    |         | 1.8 V ≦ VCC ≦<br>2.4 V |                  | 15  | _   |    |        |
|     |                        |         | 1.6 V ≦ VCC < 1.8 V    |                  | 20  | _   |    |        |
|     | 受信データホール<br>ド時間(マスタ)   | クロック同期式 | ,                      | t <sub>RXH</sub> | 5   | _   | ns |        |
|     | 受信データホール<br>ド時間 (スレーブ) | クロック同期式 |                        | t <sub>RXH</sub> | 5   | _   | ns |        |



# 図 2.24 SCK クロック入力タイミング



図 2.25 クロック同期式モードにおける SCI 入出力タイミング

# 表 2.38 SCI タイミング (2) (1/2)

条件: VCC = AVCC0 = 1.6~3.6 V

| 目                                     |               |         |                            | シンボル                              | Min  | Max      | 単位                 | 測定条件         |
|---------------------------------------|---------------|---------|----------------------------|-----------------------------------|------|----------|--------------------|--------------|
| ····································· | SCK クロックサイ    | クル出力(マ  | 1.8 V ≦ VCC ≦ 3.6 V        | t <sub>SPcyc</sub>                | 75   |          | ns                 | 図 2.26       |
|                                       | スタ)           |         | 2.4 V ≦ VCC < 2.7 V        |                                   | 150  | _        |                    |              |
|                                       |               |         | 1.8 V ≦ VCC < 2.4 V        |                                   | 300  | _        |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V        |                                   | 1000 | _        |                    |              |
|                                       | SCK クロックサイ    | クル入力(ス  | 1.8 V ≦ VCC ≦ 3.6 V        |                                   | 100  | _        |                    |              |
|                                       | レーブ)          |         | 2.4 V ≦ VCC < 2.7 V        |                                   | 200  | _        |                    |              |
|                                       |               |         | 1.8 V ≦ VCC < 2.4 V        |                                   | 400  | _        |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V 1500 — |                                   |      |          |                    |              |
|                                       | SCK クロック High | ı レベルパル | ス幅                         | t <sub>SPCKWH</sub>               | 0.4  | 0.6      | t <sub>SPcyc</sub> |              |
|                                       | SCK クロック Low  | レベルパルス  | ス幅                         | t <sub>SPCKWL</sub>               | 0.4  | 0.6      | t <sub>SPcyc</sub> |              |
|                                       | SCK クロック立ち    | 上がり/立ち  | 下がり時間                      | t <sub>SPCKr</sub> ,              | _    | 10       | ns                 |              |
|                                       | データ入力セット      | マスタ     | 2.7 V ≦ VCC ≦ 3.6 V        | t <sub>SU</sub>                   | 35   |          | ns                 | 図 2.27~図 2.3 |
|                                       | アップ時間         |         | 2.4 V ≦ VCC < 2.7 V        |                                   | 40   |          |                    |              |
|                                       |               |         | 1.8 V ≦ VCC < 2.4 V        | 7                                 | 65   | <u> </u> |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V        |                                   | 90   | _        |                    |              |
|                                       |               | スレーブ    | 1.8 V ≦ VCC ≦ 3.6 V        | 7                                 | 5    | _        |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V        |                                   | 15   | _        |                    |              |
|                                       | データ入力ホール      | マスタ     |                            | t <sub>H</sub>                    | 0    | _        | ns                 |              |
|                                       | ド時間           | スレーブ    |                            | 7                                 | 18   | _        |                    |              |
|                                       | SS 入力セットアッ    | プ時間     |                            | t <sub>LEAD</sub>                 | 1    | _        | t <sub>SPcyc</sub> |              |
|                                       | SS 入力ホールド時    | 間       |                            | t <sub>LAG</sub>                  | 1    | _        | t <sub>SPcyc</sub> |              |
|                                       | データ出力遅延時      | マスタ     | 2.4 V ≦ VCC ≦ 3.6 V        | t <sub>OD</sub>                   | _    | 25       | ns                 |              |
|                                       | 間             |         | 2.4 V ≦ VCC ≦ 2.7 V        | 7                                 | _    | 32       |                    |              |
|                                       |               |         | 1.8 V ≦ VCC ≦ 2.4 V        |                                   | _    | 65       |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V        |                                   | _    | 110      |                    |              |
|                                       |               | スレーブ    | 2.7 V ≦ VCC ≦ 3.6 V        |                                   | _    | 38       |                    |              |
|                                       |               |         | 2.4 V ≦ VCC ≦ 2.7 V        |                                   | _    | 42       |                    |              |
|                                       |               |         | 1.8 V ≦ VCC < 2.4 V        |                                   | _    | 70       |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V        |                                   | _    | 95       |                    |              |
|                                       | データ出力ホール      | マスタ     | 2.7 V ≦ VCC ≦ 3.6 V        | t <sub>OH</sub>                   | -5   | _        | ns                 |              |
|                                       | ド時間           |         | 2.4 V ≦ VCC < 2.7 V        |                                   | -10  | _        |                    |              |
|                                       |               |         | 1.8 V ≦ VCC < 2.4 V        |                                   | -10  | _        |                    |              |
|                                       |               |         | 1.6 V ≦ VCC < 1.8 V        |                                   | -15  | _        |                    |              |
|                                       |               | スレーブ    | •                          | 7                                 | -5   |          |                    |              |
|                                       | データ立ち上がり      | マスタ     | 1.8 V ≦ VCC ≦ 3.6 V        | t <sub>Dr</sub> , t <sub>Df</sub> | _    | 5        | ns                 |              |
|                                       | ノ立ち下がり時間      | スレーブ    | 1.8 V ≦ VCC ≦ 3.6 V        |                                   | _    | 5        |                    |              |

## 表 2.38 SCI タイミング (2) (2/2)

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目     | 項目                                                                              |                     |                  | Min | Max | 単位                | 測定条件          |
|--------|---------------------------------------------------------------------------------|---------------------|------------------|-----|-----|-------------------|---------------|
| 簡易 SPI | i易 SPI スレーブアクセス時間 $ 2.7 \ V \le VCC \le 3.6 \ V $ $ 2.4 \ V \le VCC < 2.7 \ V $ |                     | t <sub>SA</sub>  | _   | 8   | t <sub>Pcyc</sub> | 図 2.27~図 2.30 |
|        |                                                                                 |                     |                  | _   | 9   |                   |               |
|        |                                                                                 | 1.8 V ≦ VCC < 2.4 V |                  | _   | 13  |                   |               |
|        |                                                                                 | 1.6 V ≦ VCC < 1.8 V |                  | _   | 6   |                   |               |
|        | スレーブ出力解放時間                                                                      | 1.8 V ≦ VCC ≦ 3.6 V | t <sub>REL</sub> | _   | 8   | t <sub>Pcyc</sub> |               |
|        |                                                                                 | 2.4 V ≦ VCC < 2.7 V |                  | _   | 9   |                   |               |
|        |                                                                                 | 1.8 V ≦ VCC < 2.4 V |                  | _   | 13  |                   |               |
|        |                                                                                 | 1.6 V ≦ VCC < 1.8 V |                  | _   | 6   |                   |               |



## 図 2.26 SCI 簡易 SPI モードクロックタイミング



図 2.27 SCI 簡易 SPI モードタイミング (マスタ、CKPH = 1)



図 2.28 SCI 簡易 SPI モードタイミング(マスタ、CKPH = 0)



図 2.29 SCI 簡易 SPI モードタイミング(スレーブ、CKPH = 1)



図 2.30 SCI 簡易 SPI モードタイミング(スレーブ、CKPH = 0)

# 表 2.39 SCI タイミング (3)

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目          |                   | シンボル                           | Min | Max                          | 単位 | 測定条件   |
|-------------|-------------------|--------------------------------|-----|------------------------------|----|--------|
| 簡易 IIC(標準モ  | SDA 入力立ち上がり時間     | t <sub>Sr</sub>                | _   | 1000                         | ns | 図 2.31 |
| <b>一ド</b> ) | SDA 入力立ち下がり時間     | t <sub>Sf</sub>                | _   | 300                          | ns |        |
|             | SDA 入力スパイクパルス除去時間 | t <sub>SP</sub>                | 0   | 4 × t <sub>IICcyc</sub> (注1) | ns |        |
|             | データ入力セットアップ時間     | t <sub>SDAS</sub>              | 250 | _                            | ns |        |
|             | データ入力ホールド時間       | t <sub>SDAH</sub>              | 0   | _                            | ns |        |
|             | SCL、SDA の負荷容量     | C <sub>b</sub> <sup>(注2)</sup> | _   | 400                          | pF |        |
| 簡易 IIC(ファス  | SDA 入力立ち上がり時間     | t <sub>Sr</sub>                | _   | 300                          | ns | 図 2.31 |
| トモード)       | SDA 入力立ち下がり時間     | t <sub>Sf</sub>                | _   | 300                          | ns |        |
|             | SDA 入力スパイクパルス除去時間 | t <sub>SP</sub>                | 0   | 4 × t <sub>IICcyc</sub> (注1) | ns |        |
|             | データ入力セットアップ時間     | t <sub>SDAS</sub>              | 100 | _                            | ns |        |
|             | データ入力ホールド時間       | t <sub>SDAH</sub>              | 0   | _                            | ns |        |
|             | SCL、SDA の負荷容量     | C <sub>b</sub> (注2)            | _   | 400                          | pF |        |

- 注 1.  $t_{IICcyc}$ : SMR.CKS[1:0]ビットによって選択されたクロックサイクル。
- 注 2. C<sub>b</sub> はバスラインの容量総計を意味します。



# 図 2.31 SCI 簡易 IIC モードタイミング

# 2.3.9 SPI タイミング

# 表 2.40 SPI タイミング (1/3)

| 項目                             |      |                     | シンボル                    | Min                                                                     | Max                      | 単位 | 測定条件      |
|--------------------------------|------|---------------------|-------------------------|-------------------------------------------------------------------------|--------------------------|----|-----------|
| RSPCK クロック                     | マスタ  | 2.7 V ≦ VCC ≦ 3.6 V | t <sub>SPcyc</sub> (注1) | 50                                                                      | _                        | ns | 図 2.32    |
| サイクル                           |      | 2.4 V ≦ VCC < 2.7 V |                         | 100                                                                     | _                        |    | C = 30 pF |
|                                |      | 1.8 V ≦ VCC < 2.4 V |                         | 200                                                                     | _                        |    |           |
|                                |      | 1.6 V ≦ VCC < 1.8 V |                         | 500                                                                     | _                        |    |           |
|                                | スレーブ | 2.7 V ≦ VCC ≦ 3.6 V |                         | 100                                                                     | _                        |    |           |
|                                |      | 2.4 V ≦ VCC < 2.7 V |                         | 200                                                                     | _                        |    |           |
|                                |      | 1.8 V ≦ VCC < 2.4 V |                         | 400                                                                     | _                        |    |           |
|                                |      | 1.6 V ≦ VCC < 1.8 V |                         | 1500                                                                    | _                        |    |           |
| RSPCK クロック<br>High レベルパル<br>ス幅 | マスタ  |                     | t <sub>SPCKWH</sub>     | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 3 | _                        | ns |           |
|                                | スレーブ |                     |                         | 0.4 × t <sub>SPcyc</sub>                                                | 0.6 × t <sub>SPcyc</sub> |    |           |
| RSPCK クロッ<br>ク Low レベルパ<br>ルス幅 | マスタ  |                     | tspckwl                 | (t <sub>SPcyc</sub> - t <sub>SPCKr</sub> - t <sub>SPCKf</sub> ) / 2 - 3 | _                        | ns |           |
|                                | スレーブ |                     |                         | 0.4 × t <sub>SPcyc</sub>                                                | 0.6 × t <sub>SPcyc</sub> | ]  |           |
| RSPCK クロック                     | 出力   | 2.7 V ≦ VCC ≦ 3.6 V | t <sub>SPCKr</sub> ,    | _                                                                       | 10                       | ns |           |
| ┃立ち上がり/立<br>┃ち下がり時間            |      | 2.4 V ≦ VCC < 2.7 V | t <sub>SPCKf</sub>      | _                                                                       | 15                       |    |           |
|                                |      | 1.8 V ≦ VCC ≦ 2.4 V |                         | _                                                                       | 20                       |    |           |
|                                |      | 1.6 V ≦ VCC < 1.8 V |                         | _                                                                       | 30                       |    |           |
|                                | 入力   | 入力                  |                         | _                                                                       | 1                        | μs |           |

# 表 2.40 SPI タイミング (2/3)

| 項目               |      |                      | シンボル                              | Min                                             | Max                                            | 単位       | 測定条件          |
|------------------|------|----------------------|-----------------------------------|-------------------------------------------------|------------------------------------------------|----------|---------------|
| データ入力セッ          | マスタ  | 2.7 V ≦ VCC ≦ 3.6 V  | t <sub>SU</sub>                   | 15                                              | _                                              | ns       | 図 2.33~図 2.38 |
| トアップ時間           |      | 2.4 V ≦ VCC < 2.7 V  |                                   | 25                                              | _                                              | 1        | C = 30 pF     |
|                  |      | 1.8 V ≦ VCC < 2.4 V  |                                   | 38                                              | _                                              | 1        |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   | 0                                               | _                                              | 1        |               |
|                  | スレー  | 2.4 V ≦ VCC ≦ 3.6 V  |                                   | 10                                              | _                                              | 1        |               |
|                  | ブ    | 1.8 V ≦ VCC < 2.4 V  |                                   | 14                                              | _                                              | 7        |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   | 17                                              | _                                              | 7        |               |
| データ入力ホー          | マスタ( | マスタ(RSPCK は PCLKA/2) |                                   | 0                                               | _                                              | ns       |               |
| ルド時間             | マスタ( | RSPCK は PCLKA/2 以外)  | t <sub>H</sub>                    | t <sub>Pcyc</sub>                               | _                                              | 1        |               |
|                  | スレーブ | ,                    | t <sub>H</sub>                    | 10                                              | _                                              | 7        |               |
| SSL セットアッ<br>プ時間 | マスタ  | 1.8 V ≦ VCC ≦ 3.6 V  | t <sub>LEAD</sub>                 | -30 + N ×<br>t <sub>Spcyc</sub> <sup>(注1)</sup> | _                                              | ns       |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   | -34 + N ×<br>t <sub>Spcyc</sub> <sup>(注1)</sup> | _                                              |          |               |
|                  | スレーブ |                      |                                   | 5 × t <sub>Pcyc</sub>                           | _                                              | ns       |               |
| SSL ホールド時<br>間   | マスタ  |                      | t <sub>LAG</sub>                  | -30 + N ×<br>t <sub>Spcyc</sub> <sup>(注2)</sup> | _                                              | ns       |               |
|                  | スレーブ |                      |                                   | 5 × t <sub>Pcyc</sub>                           | _                                              | ns       |               |
| データ出力遅延          | マスタ  | 2.7 V ≦ VCC ≦ 3.6 V  | t <sub>OD</sub>                   | _                                               | 12                                             | ns       |               |
| 時間               |      | 2.4 V ≦ VCC < 2.7 V  |                                   | _                                               | 12                                             | 7        |               |
|                  |      | 1.8 V ≦ VCC < 2.4 V  |                                   | _                                               | 12                                             | 1        |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   | _                                               | 12                                             | 1        |               |
|                  | スレーブ | 2.7 V ≦ VCC ≦ 3.6 V  | -                                 | _                                               | 45                                             |          |               |
|                  |      | 2.4 V ≦ VCC < 2.7 V  |                                   | _                                               | 50                                             |          |               |
|                  |      | 1.8 V ≦ VCC < 2.4 V  |                                   | _                                               | 70                                             |          |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   | _                                               | 85                                             |          |               |
| データ出力ホー          | マスタ  |                      | t <sub>OH</sub>                   | 0                                               | _                                              | ns       |               |
| ルド時間             | スレーブ | ·                    |                                   | 0                                               | _                                              |          |               |
| 連続送信遅延時<br>間     | マスタ  |                      | t <sub>TD</sub>                   | t <sub>SPcyc</sub> + 2 × t <sub>Pcyc</sub>      | 8 × t <sub>SPcyc</sub> + 2 × t <sub>Pcyc</sub> | ns       |               |
|                  | スレーブ | •                    |                                   | 6 × t <sub>Pcyc</sub>                           | _                                              |          |               |
| MOSI、MISO立       | 出力   | 2.7 V ≦ VCC ≦ 3.6 V  | t <sub>Dr</sub> , t <sub>Df</sub> | _                                               | 5                                              | ns       | 図 2.33~図 2.38 |
| ち上がり/立ち<br>下がり時間 |      | 2.4 V ≦ VCC < 2.7 V  |                                   | _                                               | 15                                             | 1        | C = 30 pF     |
|                  |      | 1.8 V ≦ VCC < 2.4 V  |                                   | _                                               | 20                                             |          |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   | _                                               | 30                                             | 1        |               |
|                  | 入力   |                      |                                   | _                                               | 1                                              |          |               |
| SSL 立ち上がり        | 出力   | 2.7 V ≦ VCC ≦ 3.6 V  | t <sub>SSLr</sub> ,               | _                                               | 5                                              | ns       |               |
| /立ち下がり時<br>間     |      | 2.4 V ≦ VCC < 2.7 V  | tssLf                             | _                                               | 15                                             |          |               |
|                  |      | 1.8 V ≦ VCC < 2.4 V  |                                   |                                                 | 20                                             |          |               |
|                  |      | 1.6 V ≦ VCC < 1.8 V  |                                   |                                                 | 30                                             |          |               |
|                  | 入力   |                      |                                   |                                                 | 1                                              | <u> </u> |               |

#### 表 2.40 SPI タイミング (3/3)

| 項目         | 項目                  |                  | Min | Max                        | 単位 | 測定条件           |
|------------|---------------------|------------------|-----|----------------------------|----|----------------|
| スレーブアクセス時間 | 2.7 V ≦ VCC ≦ 3.6 V | t <sub>SA</sub>  | _   | 2 × t <sub>Pcyc</sub> + 11 | ns | 図 2.37 と図 2.38 |
|            | 2.4 V ≦ VCC < 2.7 V |                  | _   | 2 × t <sub>Pcyc</sub> + 15 |    | C = 30 pF      |
|            | 1.8 V ≦ VCC < 2.4 V |                  | _   | 2 × t <sub>Pcyc</sub> + 35 |    |                |
|            | 1.6 V ≦ VCC < 1.8 V |                  | _   | 2 × t <sub>Pcyc</sub> + 55 |    |                |
| スレーブ出力開放時間 | 2.7 V ≦ VCC ≦ 3.6 V | t <sub>REL</sub> | _   | 2 × t <sub>Pcyc</sub> + 11 | ns |                |
|            | 2.4 V ≦ VCC < 2.7 V |                  | _   | 2 × t <sub>Pcyc</sub> + 15 |    |                |
|            | 1.8 V ≦ VCC < 2.4 V |                  | _   | 2 × t <sub>Pcyc</sub> + 35 |    |                |
|            | 1.6 V ≦ VCC < 1.8 V |                  | _   | 2 × t <sub>Pcyc</sub> + 55 |    |                |

- 注. t<sub>Pcyc</sub>: PCLKA の周期。
- 注 1.
- N は SPCKD レジスタで設定可能な 1~8 の整数です。 N は SSLND レジスタで設定可能な 1~8 の整数です。 注 2.



図 2.32 SPI クロックタイミング



図 2.33 SPI タイミング(マスタ、CPHA = 0) (ビットレート: PCLKB を 2 分周以外に設定)



図 2.34 SPI タイミング(マスタ、CPHA = 0)(ビットレート: PCLKB を 2 分周に設定)



図 2.35 SPI タイミング(マスタ、CPHA = 1)(ビットレート: PCLKB を 2 分周以外に設定)



図 2.36 SPI タイミング(マスタ、CPHA = 1)(ビットレート: PCLKB を 2 分周に設定)



図 2.37 SPI タイミング (スレーブ、CPHA = 0)



図 2.38 SPI タイミング (スレーブ、CPHA = 1)

2. 電気的特性 RA4C1 データシート

#### 2.3.10 QSPI タイミング

#### 表 2.41 QSPI タイミング

| 項目               |                     | シンボル               | Min                                                 | Max                                                  | 単位                 | 測定条件     |
|------------------|---------------------|--------------------|-----------------------------------------------------|------------------------------------------------------|--------------------|----------|
| QSPCK ク          | 2.4 V ≦ VCC ≦ 3.6 V | t <sub>QScyc</sub> | 50                                                  | _                                                    | ns                 | 図 2.39   |
| ロックサイ<br>クル      | 1.8 V ≦ VCC < 2.4 V |                    | 100                                                 | _                                                    | ns                 |          |
|                  | 1.6 V ≦ VCC < 1.8 V |                    | 500                                                 | _                                                    | ns                 |          |
| QSPCK クロ<br>幅    | ック High レベルパルス      | t <sub>QSWH</sub>  | t <sub>QScyc</sub> × 0.4                            | _                                                    | ns                 |          |
| QSPCK クロ<br>幅    | ック Low レベルパルス       | t <sub>QSWL</sub>  | t <sub>QScyc</sub> × 0.4                            | _                                                    | ns                 |          |
|                  | 2.4 V ≦ VCC ≦ 3.6 V | t <sub>Su</sub>    | 10                                                  | _                                                    | ns                 | 図 2.40   |
| セットアッ<br>プ時間     | 1.8 V ≦ VCC < 2.4 V |                    | 15                                                  | _                                                    | ns                 |          |
|                  | 1.6 V ≦ VCC < 1.8 V |                    | 15                                                  | _                                                    | ns                 |          |
| データ入力            | 1.8 V ≦ VCC < 3.6 V | t <sub>iH</sub>    | 0                                                   | _                                                    | ns                 |          |
| ポールド時<br>間       | 1.6 V ≦ VCC < 1.8 V |                    | 4                                                   | _                                                    | ns                 |          |
| QSSL セッ<br>トアップ時 | 2.4 V ≦ VCC ≦ 3.6 V | t <sub>Su</sub>    | (N + 0.5) × t <sub>Qscyc</sub> - 9 <sup>(注1)</sup>  | (N + 0.5) × t <sub>Qscyc</sub> + 100 <sup>(注1)</sup> | ns                 |          |
| 間                | 1.8 V ≦ VCC < 2.4 V |                    | (N + 0.5) × t <sub>Qscyc</sub> - 15 <sup>(注1)</sup> | (N + 0.5) × t <sub>Qscyc</sub> + 100 <sup>(注1)</sup> | ns                 |          |
|                  | 1.6 V ≦ VCC < 1.8 V |                    | (N + 0.5) × t <sub>Qscyc</sub> - 24 <sup>(注1)</sup> | (N + 0.5) × t <sub>Qscyc</sub> + 100 <sup>(注1)</sup> | ns                 |          |
| QSSL ホー<br>ルド時間  | 1.8 V ≦ VCC ≦ 3.6 V | t <sub>LAG</sub>   | (N + 0.5) × t <sub>Qscyc</sub> - 5 <sup>(注2)</sup>  | (N + 0.5) × t <sub>Qscyc</sub> + 100 <sup>(注2)</sup> | ns                 |          |
|                  | 1.6 V ≦ VCC < 1.8 V |                    | (N + 0.5) × t <sub>Qscyc</sub> - 8 <sup>(注2)</sup>  | (N + 0.5) × t <sub>Qscyc</sub> + 100 <sup>(注2)</sup> | ns                 |          |
|                  | 2.4 V ≦ VCC ≦ 3.6 V | t <sub>OD</sub>    | _                                                   | 9                                                    | ns                 |          |
| 遅延時間             | 1.8 V ≦ VCC < 2.4 V |                    | _                                                   | 16                                                   | ns                 |          |
|                  | 1.6 V ≦ VCC < 1.8 V |                    | _                                                   | 24                                                   | ns                 |          |
| データ出力            | 1.8 V ≦ VCC ≦ 3.6 V | tон                | -3.3                                                | _                                                    | ns                 | <u> </u> |
| │ホールド時<br>│間     | 1.6 V ≦ VCC < 1.8 V |                    | -6.3                                                |                                                      | ns                 |          |
| 連続送信遅延           | 正時間<br>             | t <sub>TD</sub>    | 1                                                   | 16                                                   | t <sub>QScyc</sub> |          |

注. t<sub>Pcyc</sub>: PCLKA の周期

注 1. SFMSLD で N は 0 または 1 になっています。 注 2. SFMSHD で N は 0 または 1 になっています。



QSPI クロックタイミング 図 2.39



図 2.40 送受信タイミング

# 2.3.11 IIC タイミング

# 表 2.42 IIC タイミング (1) (1/2)

条件: VCC = AVCC0 = 1.8~3.6 V

| 項目                       |                                             | シンボル                | Min <sup>(注1)</sup>                                       | Max <sup>(注1)</sup>         | 単位 | 測定条件   |
|--------------------------|---------------------------------------------|---------------------|-----------------------------------------------------------|-----------------------------|----|--------|
| IIC(標準モード、               | SCL 入力サイクル時間                                | t <sub>SCL</sub>    | 6 (12) × t <sub>IICcyc</sub> + 1300                       | _                           | ns | 図 2.41 |
| SMBus)<br>ICFER.FMPE = 0 | SCL 入力 High レベルパルス幅                         | t <sub>SCLH</sub>   | 3 (6) × t <sub>IICcyc</sub> + 300                         | _                           | ns |        |
|                          | SCL 入力 Low レベルパルス幅                          | t <sub>SCLL</sub>   | 3 (6) × t <sub>IICcyc</sub> + 300                         | _                           | ns |        |
|                          | SCL、SDA 立ち上がり時間                             | t <sub>Sr</sub>     | _                                                         | 1000                        | ns |        |
|                          | SCL、SDA 立ち下がり時間                             | t <sub>Sf</sub>     | _                                                         | 300                         | ns |        |
|                          | SCL、SDA 入力スパイクパルス除去<br>時間                   | t <sub>SP</sub>     | 0                                                         | 1 (4) × t <sub>IICcyc</sub> | ns |        |
|                          | ウェイクアップ機能が無効な場合<br>の SDA 入力バスフリー時間          | t <sub>BUF</sub>    | 3 (6) × t <sub>IICcyc</sub> + 300                         | _                           | ns |        |
|                          | ウェイクアップ機能が有効な場合<br>の SDA 入力バスフリー時間          | t <sub>BUF</sub>    | 3 (6) × t <sub>IICcyc</sub> + 4 × t <sub>Pcyc</sub> + 300 | _                           | ns |        |
|                          | ウェイクアップ機能が無効な場合<br>のスタートコンディション入力ホ<br>ールド時間 | t <sub>STAH</sub>   | t <sub>IICcyc</sub> + 300                                 | _                           | ns |        |
|                          | ウェイクアップ機能が有効な場合<br>のスタートコンディション入力ホ<br>ールド時間 | tstah               | 1 (5) × t <sub>IICcyc</sub> + t <sub>Pcyc</sub> + 300     | _                           | ns |        |
|                          | 繰り返しのスタートコンディショ<br>ン入力セットアップ時間              | t <sub>STAS</sub>   | 1000                                                      | _                           | ns |        |
|                          | ストップコンディション入力セッ<br>トアップ時間                   | t <sub>STOS</sub>   | 1000                                                      |                             | ns |        |
|                          | データ入力セットアップ時間                               | t <sub>SDAS</sub>   | t <sub>IICcyc</sub> + 50                                  | _                           | ns |        |
|                          | データ入力ホールド時間                                 | t <sub>SDAH</sub>   | 0                                                         | _                           | ns |        |
|                          | SCL、SDA の負荷容量                               | C <sub>b</sub> (注2) | _                                                         | 400                         | pF |        |

#### 表 2.42 IIC タイミング (1) (2/2)

条件: VCC = AVCC0 = 1.8~3.6 V

| 項目                   |                                           | シンボル                | Min <sup>(注1)</sup>                                       | Max <sup>(注1)</sup>         | 単位 | 測定条件   |
|----------------------|-------------------------------------------|---------------------|-----------------------------------------------------------|-----------------------------|----|--------|
| IIC (ファストモー          | SCL 入力サイクル時間                              | t <sub>SCL</sub>    | 6 (12) × t <sub>IICcyc</sub> + 600                        | _                           | ns | 図 2.41 |
| ド)<br>ICFER.FMPE = 0 | SCL 入力 High レベルパルス幅                       | t <sub>SCLH</sub>   | 3 (6) × t <sub>IICcyc</sub> + 300                         | _                           | ns |        |
|                      | SCL 入力 Low レベルパルス幅                        | t <sub>SCLL</sub>   | 3 (6) × t <sub>IICcyc</sub> + 300                         | _                           | ns |        |
|                      | SCL、SDA 立ち上がり時間                           | t <sub>Sr</sub>     | _                                                         | 300                         | ns |        |
|                      | SCL、SDA 立ち下がり時間                           | t <sub>Sf</sub>     | _                                                         | 300                         | ns |        |
|                      | SCL、SDA 入力スパイクパルス除去<br>時間                 | t <sub>SP</sub>     | 0                                                         | 1 (4) × t <sub>IICcyc</sub> | ns |        |
|                      | SDA 入力バスフリー時間(ウェイクアップ機能無効時)               | t <sub>BUF</sub>    | 3 (6) × t <sub>IICcyc</sub> + 300                         | _                           | ns |        |
|                      | SDA 入力バスフリー時間(ウェイクアップ機能有効時)               | t <sub>BUF</sub>    | 3 (6) × t <sub>IICcyc</sub> + 4 × t <sub>Pcyc</sub> + 300 | _                           | ns |        |
|                      | スタートコンディション入力ホー<br>ルド時間(ウェイクアップ機能無効<br>時) | t <sub>STAH</sub>   | t <sub>IICcyc</sub> + 300                                 | _                           | ns |        |
|                      | スタートコンディション入力ホー<br>ルド時間(ウェイクアップ機能有効<br>時) | t <sub>STAH</sub>   | 1 (5) × t <sub>IICcyc</sub> + t <sub>Pcyc</sub> + 300     | _                           | ns |        |
|                      | 繰り返しのスタートコンディション入力セットアップ時間                | t <sub>STAS</sub>   | 300                                                       | _                           | ns |        |
|                      | ストップコンディション入力セッ<br>トアップ時間                 | t <sub>STOS</sub>   | 300                                                       | _                           | ns |        |
|                      | データ入力セットアップ時間                             | t <sub>SDAS</sub>   | t <sub>IICcyc</sub> + 50                                  | _                           | ns |        |
|                      | データ入力ホールド時間                               | t <sub>SDAH</sub>   | 0                                                         | _                           | ns |        |
|                      | SCL、SDA の負荷容量                             | C <sub>b</sub> (注2) | _                                                         | 400                         | pF |        |

所属グループを示すため、"\_A"や"\_B"などのように端子名の後ろに文字を付加した端子を使用してください。電気的特性の AC タイミングを各グループで測定しています。 注.

注.  $t_{\text{IICcyc}}$ : IIC 内部基準クロック (IIC $\phi$ ) サイクル、 $t_{\text{Pcyc}}$ : PCLKB サイクル

注 1. ICFER.NFE が 1 でデジタルフィルタが有効な場合、ICMR3.NF[1:0]が 11b であると ( ) 内の値が適用されます。注 2.  $C_b$  はバスラインの容量総計を意味します。

#### 表 2.43 IIC タイミング (2)

条件: VCC = AVCC0 = 2.7~3.6 V

| 項目                                  |                                             | シンボル                | Min <sup>(注1)</sup>                                       | Max <sup>(注1)</sup>         | 単位 | 測定条件   |
|-------------------------------------|---------------------------------------------|---------------------|-----------------------------------------------------------|-----------------------------|----|--------|
| IIC<br>(ファストモード+)<br>ICFER.FMPE = 1 | SCL 入力サイクル時間                                | t <sub>SCL</sub>    | 6 (12) × t <sub>IICcyc</sub> + 240                        | _                           | ns | 図 2.41 |
| ICFER.FMPE = 1                      | SCL 入力 High レベルパルス幅                         | t <sub>SCLH</sub>   | 3 (6) × t <sub>IICcyc</sub> + 120                         | _                           | ns |        |
|                                     | SCL 入力 Low レベルパルス幅                          | t <sub>SCLL</sub>   | 3 (6) × t <sub>IICcyc</sub> + 120                         | _                           | ns |        |
|                                     | SCL、SDA 立ち上がり時間                             | t <sub>Sr</sub>     | _                                                         | 120                         | ns |        |
|                                     | SCL、SDA 立ち下がり時間                             | t <sub>Sf</sub>     | _                                                         | 120                         | ns |        |
|                                     | SCL、SDA 入力スパイクパルス除去時間                       | t <sub>SP</sub>     | 0                                                         | 1 (4) × t <sub>IICcyc</sub> | ns |        |
|                                     | ウェイクアップ機能が無効な場合<br>の SDA 入力バスフリー時間          | t <sub>BUF</sub>    | 3 (6) × t <sub>IICcyc</sub> + 120                         | _                           | ns |        |
|                                     | ウェイクアップ機能が有効な場合<br>の SDA 入力バスフリー時間          | t <sub>BUF</sub>    | 3 (6) × t <sub>IICcyc</sub> + 4 × t <sub>Pcyc</sub> + 120 | _                           | ns |        |
|                                     | ウェイクアップ機能が無効な場合<br>のスタートコンディション入力ホ<br>ールド時間 | t <sub>STAH</sub>   | t <sub>IICcyc</sub> + 120                                 | _                           | ns |        |
|                                     | ウェイクアップ機能が有効な場合<br>のスタートコンディション入力ホ<br>ールド時間 | t <sub>STAH</sub>   | 1 (5) × t <sub>IICcyc</sub> +<br>t <sub>Pcyc</sub> + 120  | _                           | ns |        |
|                                     | 繰り返しのスタートコンディション入力セットアップ時間                  | t <sub>STAS</sub>   | 120                                                       | _                           | ns |        |
|                                     | ストップコンディション入力セッ<br>トアップ時間                   | t <sub>STOS</sub>   | 120                                                       | _                           | ns |        |
|                                     | データ入力セットアップ時間                               | t <sub>SDAS</sub>   | t <sub>IICcyc</sub> + 30                                  | _                           | ns |        |
|                                     | データ入力ホールド時間                                 | t <sub>SDAH</sub>   | 0                                                         | _                           | ns |        |
|                                     | SCL、SDA の負荷容量                               | C <sub>b</sub> (注2) | _                                                         | 550                         | pF |        |

注. t<sub>IICcyc</sub>: IIC 内部基準クロック (IICφ) サイクル、t<sub>Pcyc</sub>: PCLKB サイクル 注. ファストモードプラス有効ビット (FMPE) は IIC0 (SCL0\_A, SDA0\_A) および IIC1 (SCL1\_A, SDA1\_A) に対応しています。 注 1. ICFER.NFE が 1 でデラックフィルタが有効な場合、ICMR3.NF[1:0]が 11b であると ( ) 内の値が適用されます。

注 2. C<sub>b</sub> はバスラインの容量総計を意味します。



# 図 2.41 I<sup>2</sup>C バスインタフェース入出力タイミング

# 2.3.12 UARTA タイミング

## 表 2.44 UARTA インタフェースタイミング

| 項目   | シンボル | Min | Max    | 単位  | 測定条件 |
|------|------|-----|--------|-----|------|
| 転送速度 | _    | 200 | 153600 | bps | _    |

# 2.3.13 CANFD タイミング

# 表 2.45 CANFD インタフェースタイミング

| 項目     | シンボル              | CAN       |     | CANFD |     | 単位 | 測定条件   |
|--------|-------------------|-----------|-----|-------|-----|----|--------|
|        |                   | Min Max M |     | Min   | Max |    |        |
| 内部遅延時間 | t <sub>node</sub> | _         | 100 | _     | 75  | ns | 図 2.42 |

注.  $t_{node} = t_{d(CTX)} + t_{d(CRX)}$ 



図 2.42 CANFD インタフェース条件

#### ADC12 特性 2.4



AVCC0~VREFH0 電圧範囲 図 2.43

#### 表 2.46 高速 A/D 変換モードにおける A/D 変換特性 (1) (1/2)

条件:  $VCC = AVCC0 = VREFH0 = 2.7 \sim 3.6 V^{(注5)}$ 、VSS = AVSS0 = VREFL0 = 0 V

基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目                       |     | Min | Тур | Max                 | 単位  | 測定条件     |
|--------------------------|-----|-----|-----|---------------------|-----|----------|
| PCLKC (ADCLK) 周波数        |     | 1   | _   | 48                  | MHz | _        |
| アナログ入力容量 <sup>(注2)</sup> | Cs  | _   | _   | 9(注3)               | pF  | 高精度チャネル  |
|                          |     | _   | _   | 10 <sup>(注3)</sup>  | pF  | 通常精度チャネル |
| アナログ入力抵抗                 | Rs  | _   | _   | 1.9 <sup>(注3)</sup> | kΩ  | 高精度チャネル  |
|                          |     | _   | _   | 6.0(注3)             | kΩ  | 通常精度チャネル |
| アナログ入力電圧範囲               | Ain | 0   | _   | VREFH0              | V   | _        |

## 高速 A/D 変換モードにおける A/D 変換特性 (1) (2/2)

条件: VCC = AVCC0 = VREFH0 = 2.7~3.6 V(注5)、VSS = AVSS0 = VREFL0 = 0 V 基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目                                                                                        |  | Min               | Тур  | Max  | 単位  | 測定条件                                                                       |
|-------------------------------------------------------------------------------------------|--|-------------------|------|------|-----|----------------------------------------------------------------------------|
| 分解能                                                                                       |  | _                 | _    | 12   | ビット | _                                                                          |
| 変換時間 <sup>(注1)</sup><br>(PCLKC = 48 MHz で動作<br>時)<br>許容信号源<br>インピーダ<br>ンス Max =<br>0.3 kΩ |  | 0.67 (0.219) (注4) | _    | _    | μs  | 高精度チャネル<br>ADCSR.ADHSC = 0<br>ADSSTRn.SST[7:0] = 0x0A<br>ADACSR.ADSAC = 1  |
|                                                                                           |  | 1.29 (0.844) (注4) | _    | _    | μs  | 通常精度チャネル<br>ADCSR.ADHSC = 0<br>ADSSTRn.SST[7:0] = 0x28<br>ADACSR.ADSAC = 1 |
| オフセット誤差                                                                                   |  | _                 | ±1.0 | ±5.5 | LSB | 高精度チャネル                                                                    |
|                                                                                           |  |                   |      | ±7.0 | LSB | 指定以外                                                                       |
| フルスケール誤差                                                                                  |  | _                 | ±1.0 | ±5.5 | LSB | 高精度チャネル                                                                    |
|                                                                                           |  |                   |      | ±7.0 | LSB | 指定以外                                                                       |
| 量子化誤差                                                                                     |  | _                 | ±0.5 | _    | LSB | _                                                                          |
| 絶対精度                                                                                      |  | _                 | ±2.5 | ±6.0 | LSB | 高精度チャネル                                                                    |
|                                                                                           |  |                   |      | ±9.0 | LSB | 指定以外                                                                       |
| DNL 微分非直線性誤差                                                                              |  | _                 | ±1.0 | _    | LSB | _                                                                          |
| INL 積分非直線性誤差                                                                              |  | _                 | ±1.5 | ±3.0 | LSB | _                                                                          |

- 12 ビット A/D コンバータ入力以外の端子機能が使用されていない場合にこの特性が適用されます。絶対精度には量子化誤差は含ま 注. れていません。オフセット誤差、フルスケール誤差、DNL 微分非直線性誤差、および INL 積分非直線性誤差に量子化誤差は含まれて いません。
- 注 1. 変換時間は、サンプリング時間と比較時間の合計です。測定条件には、サンプリングステート数が示されています。
- 注 2. I/O 入力容量 (Cin) 以外は、「2.2.4. I/O V<sub>OH</sub>、V<sub>OL</sub>、およびその他の特性」を参照してください。
- 注 3. 参考データ 注 4. () はサンプリング時間を示します。
- 注 5. VREFH0 < AVCCO のとき、Max 値は次のとおりです。

絶対精度/オフセット誤差/フルスケール誤差: AVCCO と VREFHO の電圧差に対して、Max 値に±0.75 LSB/V 加算する必要があります。

INL 積分非直線性誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.2 LSB/V 加算する必要があります。

### 高速 A/D 変換モードにおける A/D 変換特性 (2) (1/2)

条件: VCC = AVCC0 = VREFH0 = 2.4~3.6 V(注5)、VSS = AVSS0 = VREFL0 = 0 V 基準電圧範囲を VREFHO および VREFLO に印加

| 項目                                                |                                      | Min                  |   | Max                 | 単位  | 測定条件                                                                       |
|---------------------------------------------------|--------------------------------------|----------------------|---|---------------------|-----|----------------------------------------------------------------------------|
| PCLKC (ADCLK) 周波数                                 |                                      | 1                    | _ | 32                  | MHz | _                                                                          |
| アナログ入力容量 <sup>(注2)</sup>                          | Cs                                   | _                    | _ | 9(注3)               | pF  | 高精度チャネル                                                                    |
|                                                   |                                      | _                    | _ | 10 <sup>(注3)</sup>  | pF  | 通常精度チャネル                                                                   |
| アナログ入力抵抗                                          | Rs                                   | _                    | _ | 2.2(注3)             | kΩ  | 高精度チャネル                                                                    |
|                                                   |                                      | _                    | _ | 7.0 <sup>(注3)</sup> | kΩ  | 通常精度チャネル                                                                   |
| アナログ入力電圧範囲                                        | Ain                                  | 0                    | _ | VREFH0              | V   | _                                                                          |
| 分解能                                               |                                      | _                    | _ | 12                  | ビット | _                                                                          |
| 変換時間 <sup>(注1)</sup><br>(PCLKC = 32 MHz で動作<br>時) | 許容信号源<br>インピーダ<br>ンス Max =<br>1.3 kΩ | 1.00 (0.328) (注4)    | _ | _                   | μѕ  | 高精度チャネル<br>ADCSR.ADHSC = 0<br>ADSSTRn.SST[7:0] = 0x0A<br>ADACSR.ADSAC = 1  |
|                                                   |                                      | 1.94 (1.266)<br>(注4) | _ | _                   | μs  | 通常精度チャネル<br>ADCSR.ADHSC = 0<br>ADSSTRn.SST[7:0] = 0x28<br>ADACSR.ADSAC = 1 |

## 表 2.47 高速 A/D 変換モードにおける A/D 変換特性 (2) (2/2)

条件: VCC = AVCC0 = VREFH0 = 2.4~3.6 V<sup>(注5)</sup>、VSS = AVSS0 = VREFL0 = 0 V 基準電圧範囲を VREFH0 および VREFL0 に印加

| 子中に北西で VICETIO 8550 VICETO IC中が |     |       |      |     |         |  |
|---------------------------------|-----|-------|------|-----|---------|--|
| 項目                              | Min |       | Max  | 単位  | 測定条件    |  |
| オフセット誤差                         | _   | ±1.0  | ±5.5 | LSB | 高精度チャネル |  |
|                                 |     |       | ±7.0 | LSB | 指定以外    |  |
| フルスケール誤差                        | _   | ±1.0  | ±5.5 | LSB | 高精度チャネル |  |
|                                 |     |       | ±7.0 | LSB | 指定以外    |  |
| 量子化誤差                           | _   | ±0.5  | _    | LSB | _       |  |
| 絶対精度                            | _   | ±2.50 | ±6.0 | LSB | 高精度チャネル |  |
|                                 |     |       | ±9.0 | LSB | 指定以外    |  |
| DNL 微分非直線性誤差                    | _   | ±1.0  | _    | LSB | _       |  |
| INL 積分非直線性誤差                    | _   | ±1.5  | ±3.0 | LSB | _       |  |

- 注. 12 ビット A/D コンバータ入力以外の端子機能が使用されていない場合にこの特性が適用されます。絶対精度には量子化誤差は含まれていません。オフセット誤差、フルスケール誤差、DNL 微分非直線性誤差、および INL 積分非直線性誤差に量子化誤差は含まれていません。
- 注 1. 変換時間は、サンプリング時間と比較時間の合計です。測定条件には、サンプリングステート数が示されています。
- 注 2. I/O 入力容量 (Cin) 以外は、「2.2.4. I/O V<sub>OH</sub>、V<sub>OL</sub>、およびその他の特性」を参照してください。
- 注 3. 参考データ
- 注 4. ()はサンプリング時間を示します。
- 注 5. VREFH0 < AVCCO のとき、Max 値は次のとおりです。 絶対精度/オフセット誤差/フルスケール誤差:
  - AVCC0 と VREFHO の電圧差に対して、Max 値に±0.75 LSB/V 加算する必要があります。

INL 積分非直線性誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.2 LSB/V 加算する必要があります。

## 表 2.48 低消費電力 A/D 変換モードにおける A/D 変換特性 (3) (1/2)

条件: VCC = AVCC0 = VREFH0 =  $2.7\sim3.6~V^{(\pm5)}$ 、VSS = AVSS0 = VREFL0 = 0~V 基準電圧範囲を VREFH0 および VREFL0 に印加

| 基準電圧範囲を VREFHU おる<br><b>項目</b>                                         |     | Min                  | Тур   | Max                 | 単位  | 測定条件                                                                       |
|------------------------------------------------------------------------|-----|----------------------|-------|---------------------|-----|----------------------------------------------------------------------------|
| PCLKC (ADCLK) 周波数                                                      |     | 1                    | _     | 24                  | MHz | _                                                                          |
| アナログ入力容量 <sup>(注2)</sup>                                               | Cs  | _                    | _     | 9(注3)               | pF  | 高精度チャネル                                                                    |
|                                                                        |     | _                    | _     | 10 <sup>(注3)</sup>  | pF  | 通常精度チャネル                                                                   |
| アナログ入力抵抗                                                               | Rs  | _                    | _     | 1.9 <sup>(注3)</sup> | kΩ  | 高精度チャネル                                                                    |
|                                                                        |     | _                    | _     | 6 <sup>(注3)</sup>   | kΩ  | 通常精度チャネル                                                                   |
| アナログ入力電圧範囲                                                             | Ain | 0                    | _     | VREFH0              | V   | _                                                                          |
| 分解能                                                                    |     | _                    | _     | 12                  | ビット | _                                                                          |
| 変換時間 <sup>(注1)</sup><br>(PCLKC = 24 MHz で動作<br>時)<br>許 次ス Max = 1.1 kΩ |     | 1.58 (0.438)<br>(注4) | _     | _                   | μs  | 高精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x0A<br>ADACSR.ADSAC = 1  |
|                                                                        |     | 2.0 (0.854)<br>(注4)  | _     | _                   | μs  | 通常精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x14<br>ADACSR.ADSAC = 1 |
| オフセット誤差                                                                | •   | _                    | ±1.25 | ±6.0                | LSB | 高精度チャネル                                                                    |
|                                                                        |     |                      |       | ±7.5                | LSB | 指定以外                                                                       |
| フルスケール誤差                                                               |     | _                    | ±1.25 | ±6.0                | LSB | 高精度チャネル                                                                    |
|                                                                        |     |                      |       | ±7.5                | LSB | 指定以外                                                                       |
| 量子化誤差                                                                  |     | _                    | ±0.5  | _                   | LSB | _                                                                          |
| 絶対精度                                                                   |     |                      | ±3.25 | ±7.0                | LSB | 高精度チャネル                                                                    |
|                                                                        |     |                      |       | ±10.0               | LSB | 指定以外                                                                       |

### 表 2.48 低消費電力 A/D 変換モードにおける A/D 変換特性 (3) (2/2)

条件: VCC = AVCC0 = VREFH0 = 2.7~3.6  $V^{(25)}$ 、VSS = AVSS0 = VREFL0 = 0 V基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目           | Min | Тур   | Max  | 単位  | 測定条件 |
|--------------|-----|-------|------|-----|------|
| DNL 微分非直線性誤差 | _   | ±1.5  | _    | LSB | _    |
| INL 積分非直線性誤差 | _   | ±1.75 | ±4.0 | LSB | _    |

- 注. 12 ビット A/D コンバータ入力以外の端子機能が使用されていない場合にこの特性が適用されます。絶対精度には量子化誤差は含まれていません。オフセット誤差、フルスケール誤差、DNL 微分非直線性誤差、および INL 積分非直線性誤差に量子化誤差は含まれていません。
- 注 1. 変換時間は、サンプリング時間と比較時間の合計です。測定条件には、サンプリングステート数が示されています。
- 注 2. I/O 入力容量 (Cin) 以外は、「2.2.4. I/O V<sub>OH</sub>、V<sub>OL</sub>、およびその他の特性」を参照してください。
- 注 3. 参考データ
- 注 4. ()はサンプリング時間を示します。
- 注 5. VREFH0 < AVCCO のとき、Max 値は次のとおりです。

絶対精度/オフセット誤差/フルスケール誤差:

AVCC0と VREFHO の電圧差に対して、Max 値に±0.75 LSB/V 加算する必要があります。

INL 積分非直線性誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.2 LSB/V 加算する必要があります。

## 表 2.49 低消費電力 A/D 変換モードにおける A/D 変換特性 (4)

条件:  $VCC = AVCC0 = VREFH0 = 2.4 \sim 3.6 V^{(注5)}$ 、VSS = AVSS0 = VREFL0 = 0 V

基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目                                                |                                      | Min                  | Тур   | Max                | 単位  | 測定条件                                                                       |
|---------------------------------------------------|--------------------------------------|----------------------|-------|--------------------|-----|----------------------------------------------------------------------------|
| PCLKC (ADCLK) 周波数                                 |                                      | 1                    | _     | 16                 | MHz | _                                                                          |
| アナログ入力容量 <sup>(注2)</sup>                          | Cs                                   | _                    | _     | 9(注3)              | pF  | 高精度チャネル                                                                    |
|                                                   |                                      | _                    | _     | 10 <sup>(注3)</sup> | pF  | 通常精度チャネル                                                                   |
| アナログ入力抵抗                                          | Rs                                   | _                    | _     | 2.2(注3)            | kΩ  | 高精度チャネル                                                                    |
|                                                   |                                      | _                    | _     | 7 <sup>(注3)</sup>  | kΩ  | 通常精度チャネル                                                                   |
| アナログ入力電圧範囲                                        | Ain                                  | 0                    | _     | VREFH0             | V   | _                                                                          |
| 分解能                                               |                                      | _                    | _     | 12                 | ビット | _                                                                          |
| 変換時間 <sup>(注1)</sup><br>(PCLKC = 16 MHz で動作<br>時) | 許容信号源<br>インピーダ<br>ンス Max =<br>2.2 kΩ | 2.38 (0.656)<br>(注4) | _     | _                  | μs  | 高精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x0A<br>ADACSR.ADSAC = 1  |
|                                                   |                                      | 3.0 (1.281)<br>(注4)  | _     | _                  | μs  | 通常精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x14<br>ADACSR.ADSAC = 1 |
| オフセット誤差                                           |                                      | _                    | ±1.25 | ±6.0               | LSB | 高精度チャネル                                                                    |
|                                                   |                                      |                      |       | ±7.5               | LSB | 指定以外                                                                       |
| フルスケール誤差                                          |                                      | _                    | ±1.25 | ±6.0               | LSB | 高精度チャネル                                                                    |
|                                                   |                                      |                      |       | ±7.5               | LSB | 指定以外                                                                       |
| 量子化誤差                                             |                                      | _                    | ±0.5  | _                  | LSB | _                                                                          |
| 絶対精度                                              |                                      | _                    | ±3.25 | ±7.0               | LSB | 高精度チャネル                                                                    |
|                                                   |                                      |                      |       | ±10.0              | LSB | 指定以外                                                                       |
| DNL 微分非直線性誤差                                      |                                      | _                    | ±1.5  | _                  | LSB | _                                                                          |
| INL 積分非直線性誤差                                      |                                      | _                    | ±1.75 | ±4.0               | LSB | _                                                                          |

- 注. 12 ビット A/D コンバータ入力以外の端子機能が使用されていない場合にこの特性が適用されます。絶対精度には量子化誤差は含まれていません。オフセット誤差、フルスケール誤差、DNL 微分非直線性誤差、および INL 積分非直線性誤差に量子化誤差は含まれていません。
- 注 1. 変換時間は、サンプリング時間と比較時間の合計です。測定条件には、サンプリングステート数が示されています。
- 注 2. I/O 入力容量 (Cin) 以外は、「2.2.4. I/O  $V_{OH}$ 、 $V_{OL}$ 、およびその他の特性」を参照してください。
- 注 3. 参考データ
- 注 4. ()はサンプリング時間を示します。
- 注 5. VREFH0 < AVCCO のとき、Max 値は次のとおりです。

絶対精度/オフセット誤差/フルスケール誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.75 LSB/V 加算する必要があります。

INL 積分非直線性誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.2 LSB/V 加算する必要があります。

### 表 2.50 低消費電力 A/D 変換モードにおける A/D 変換特性 (5)

条件:VCC = AVCC0 = VREFH0 = 1.8~3.6 V $^{(25)}$ (VCC < 2.0 V のとき、AVCC0 = VCC)、VSS = AVSS0 = VREFL0 = 0 V 基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目                                               |                                    | Min                  | Тур   | Max                | 単位  | 測定条件                                                                       |
|--------------------------------------------------|------------------------------------|----------------------|-------|--------------------|-----|----------------------------------------------------------------------------|
| PCLKC (ADCLK) 周波数                                |                                    | 1                    | _     | 8                  | MHz | _                                                                          |
| アナログ入力容量 <sup>(注2)</sup> Cs                      |                                    | _                    | _     | 9(注3)              | pF  | 高精度チャネル                                                                    |
|                                                  |                                    | _                    | _     | 10 <sup>(注3)</sup> | pF  | 通常精度チャネル                                                                   |
| アナログ入力抵抗                                         | Rs                                 | _                    | _     | 6(注3)              | kΩ  | 高精度チャネル                                                                    |
|                                                  |                                    | _                    | _     | 14 <sup>(注3)</sup> | kΩ  | 通常精度チャネル                                                                   |
| アナログ入力電圧範囲                                       | Ain                                | 0                    | _     | VREFH0             | V   | _                                                                          |
| 分解能                                              | •                                  | _                    | _     | 12                 | ビット | _                                                                          |
| 変換時間 <sup>(注1)</sup><br>(PCLKC = 8 MHz で動作<br>時) | 許容信号源<br>インピーダ<br>ンス Max =<br>5 kΩ | 4.75 (1.313)<br>(注4) | _     | _                  | μs  | 高精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x0A<br>ADACSR.ADSAC = 1  |
|                                                  |                                    | 6.0 (2.563)<br>(注4)  | _     | _                  | μs  | 通常精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x14<br>ADACSR.ADSAC = 1 |
| オフセット誤差                                          |                                    | _                    | ±1.25 | ±7.5               | LSB | 高精度チャネル                                                                    |
|                                                  |                                    |                      |       | ±10.0              | LSB | 指定以外                                                                       |
| フルスケール誤差                                         |                                    | _                    | ±1.5  | ±7.5               | LSB | 高精度チャネル                                                                    |
|                                                  |                                    |                      |       | ±10.0              | LSB | 指定以外                                                                       |
| 量子化誤差                                            |                                    | _                    | ±0.5  | _                  | LSB | _                                                                          |
| 絶対精度                                             |                                    | _                    | ±3.75 | ±9.5               | LSB | 高精度チャネル                                                                    |
|                                                  |                                    |                      |       | ±13.5              | LSB | 指定以外                                                                       |
| DNL 微分非直線性誤差                                     |                                    |                      | ±2.0  | _                  | LSB | _                                                                          |
| INL 積分非直線性誤差                                     |                                    | _                    | ±2.25 | ±4.5               | LSB | _                                                                          |

- 注. 12 ビット A/D コンバータ入力以外の端子機能が使用されていない場合にこの特性が適用されます。絶対精度には量子化誤差は含まれていません。オフセット誤差、フルスケール誤差、DNL 微分非直線性誤差、および INL 積分非直線性誤差に量子化誤差は含まれていません。
- 注 1. 変換時間は、サンプリング時間と比較時間の合計です。測定条件には、サンプリングステート数が示されています。
- 注 2. I/O 入力容量 (Cin) 以外は、「2.2.4. I/O V<sub>OH</sub>、V<sub>OL</sub>、およびその他の特性」を参照してください。
- 注 3. 参考データ
- 注 4. ()はサンプリング時間を示します。
- 注 5. VREFH0 < AVCCO のとき、Max 値は次のとおりです。

絶対精度/オフセット誤差/フルスケール誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.75 LSB/V 加算する必要があります。

INL 積分非直線性誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.2 LSB/V 加算する必要があります。

## 表 2.51 低消費電力 A/D 変換モードにおける A/D 変換特性 (6) (1/2)

条件:VCC = AVCC0 = VREFH0 = 1.6~3.6 V $^{(25)}$ (VCC < 2.0 V のとき、AVCC0 = VCC)、VSS = AVSS0 = VREFL0 = 0 V 基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目                       |    | Min | Тур | Max                | 単位  | 測定条件     |
|--------------------------|----|-----|-----|--------------------|-----|----------|
| PCLKC (ADCLK) 周波数        |    | 1   | _   | 4                  | MHz | _        |
| アナログ入力容量 <sup>(注2)</sup> | Cs | _   | _   | 9(注3)              | pF  | 高精度チャネル  |
|                          |    | _   | _   | 10 <sup>(注3)</sup> | pF  | 通常精度チャネル |

## 表 2.51 低消費電力 A/D 変換モードにおける A/D 変換特性 (6) (2/2)

条件: VCC = AVCC0 = VREFH0 = 1.6~3.6 V $^{(25)}$  (VCC < 2.0 V のとき、AVCC0 = VCC)、VSS = AVSS0 = VREFL0 = 0 V 基準電圧範囲を VREFH0 および VREFL0 に印加

| 項目                                               |                                      | Min                  | Тур   | Max                | 単位  | 測定条件                                                                       |
|--------------------------------------------------|--------------------------------------|----------------------|-------|--------------------|-----|----------------------------------------------------------------------------|
| アナログ入力抵抗                                         | Rs                                   | _                    | _     | 12 <sup>(注3)</sup> | kΩ  | 高精度チャネル                                                                    |
|                                                  |                                      | _                    | _     | 28(注3)             | kΩ  | 通常精度チャネル                                                                   |
| アナログ入力電圧範囲                                       | Ain                                  | 0                    | _     | VREFH0             | V   | _                                                                          |
| 分解能                                              |                                      | _                    | _     | 12                 | ビット | _                                                                          |
| 変換時間 <sup>(注1)</sup><br>(PCLKC = 4 MHz で動作<br>時) | 許容信号源<br>インピーダ<br>ンス Max =<br>9.9 kΩ | 9.5 (2.625)<br>(注4)  | _     | _                  | μs  | 高精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x0A<br>ADACSR.ADSAC = 1  |
|                                                  |                                      | 12.0 (5.125)<br>(注4) | _     | _                  | μs  | 通常精度チャネル<br>ADCSR.ADHSC = 1<br>ADSSTRn.SST[7:0] = 0x14<br>ADACSR.ADSAC = 1 |
| オフセット誤差                                          |                                      | _                    | ±1.25 | ±7.5               | LSB | 高精度チャネル                                                                    |
|                                                  |                                      |                      |       | ±10.0              | LSB | 指定以外                                                                       |
| フルスケール誤差                                         |                                      | _                    | ±1.5  | ±7.5               | LSB | 高精度チャネル                                                                    |
|                                                  |                                      |                      |       | ±10.0              | LSB | 指定以外                                                                       |
| 量子化誤差                                            |                                      | _                    | ±0.5  | _                  | LSB | _                                                                          |
| 絶対精度                                             |                                      | _                    | ±3.75 | ±9.5               | LSB | 高精度チャネル                                                                    |
|                                                  |                                      |                      |       | ±13.5              | LSB | 指定以外                                                                       |
| DNL 微分非直線性誤差                                     |                                      | _                    | ±2.0  | _                  | LSB | _                                                                          |
| INL 積分非直線性誤差                                     |                                      | _                    | ±2.25 | ±4.5               | LSB | _                                                                          |

- 注. 12 ビット A/D コンバータ入力以外の端子機能が使用されていない場合にこの特性が適用されます。絶対精度には量子化誤差は含まれていません。オフセット誤差、フルスケール誤差、DNL 微分非直線性誤差、および INL 積分非直線性誤差に量子化誤差は含まれていません。
- 注 1. 変換時間は、サンプリング時間と比較時間の合計です。測定条件には、サンプリングステート数が示されています。
- 注 3. 参考データ
- 注 4. ()はサンプリング時間を示します。
- 注 5. VREFH0 < AVCC0 のとき、Max 値は次のとおりです。

絶対精度/オフセット誤差/フルスケール誤差:

AVCC0 と VREFHO の電圧差に対して、Max 値に±0.75 LSB/V 加算する必要があります。

INL 積分非直線性誤差:

AVCCO と VREFHO の電圧差に対して、Max 値に±0.2 LSB/V 加算する必要があります。

図 2.44 にアナログ入力の等価回路を示します。



図 2.44 アナログ入力の等価回路

#### 表 2.52 12 ビット A/D コンパータチャネル分類

| 分類           | チャネル        | 条件                | 注意点                               |  |
|--------------|-------------|-------------------|-----------------------------------|--|
| 高精度チャネル      | AN000~AN006 | AVCC0 = 1.6~3.6 V | AN000~AN006 端子は、汎用                |  |
| 通常精度チャネル     | AN017~AN025 |                   | I/O に使用不可(A/D コンバー<br>  タが使用中の場合) |  |
| 内部基準電圧入力チャネル | 内部基準電圧      | AVCC0 = 1.8~3.6 V | _                                 |  |
| 温度センサ入力チャネル  | 温度センサ出力     | AVCC0 = 1.8~3.6 V | _                                 |  |

#### 表 2.53 A/D 内部基準電圧特性

条件: VCC = AVCC0 = VREFH0 = 1.8~3.6 V(注1)

| 項目                                | Min  | Тур  | Max  | 単位  | 測定条件 |
|-----------------------------------|------|------|------|-----|------|
| 内部基準電圧入力チャネル <sup>(注2)</sup>      | 1.42 | 1.48 | 1.54 | V   | _    |
| PCLKC (ADCLK) 周波数 <sup>(注3)</sup> | 1    | _    | 2    | MHz | _    |
| サンプリング時間 <sup>(注4)</sup>          | 5.0  | _    | _    | μs  | _    |

- 注 1. AVCC0 < 1.8 V のとき、内部基準電圧を入力チャネルに選択することはできません。
- 12 ビット A/D 内部基準電圧は、内部基準電圧を 12 ビット A/D コンバータに入力する場合の電圧を示します。 高電位基準電圧に内部基準電圧を選択した場合 注 2.
- 注 3.
- 注 4. 内部基準電圧の変換時



図 2.45 12 ビット A/D コンパータ特性用語の解説図

## 絶対精度

絶対精度とは、理論的 A/D 変換特性に基づく出力コードと、実際の A/D 変換結果との差です。絶対精度を測定する場合、理論的 A/D 変換特性において同じ出力コードが期待できるアナログ入力電圧の幅(1-LSB 幅)の中点の電圧を、アナログ入力電圧として使用します。たとえば、分解能が 12 ビットで、基準電圧 VREFH0 = 3.072 V の場合、1 LSB 幅は 0.75 mV になり、アナログ入力電圧には 0 mV、0.75 mV、および 1.5 mV が使用されます。  $\pm 5$  LSB の絶対精度とは、アナログ入力電圧が 6 mV の場合、理論的 A/D 変換特性から期待される出力コードが 0x008 であっても、実際の A/D 変換結果は  $0x003 \sim 0x000$  の範囲になることを意味します。

### 積分非直線性誤差 (INL)

積分非直線性誤差とは、測定されたオフセット誤差とフルスケール誤差をゼロにした場合の理想的な直線と実際の出力コードとの最大偏差です。

## 微分非直線性誤差 (DNL)

微分非直線性誤差とは、理想的 A/D 変換特性に基づく 1 LSB 幅と、実際の出力コード幅との差です。

### オフセット誤差

オフセット誤差とは、理想的な最初の出力コードの変化点と実際の最初の出力コードとの差です。

### フルスケール誤差

フルスケール誤差とは、理想的な最後の出力コードの変化点と実際の最後の出力コードとの差です。

## 2.5 TSN 特性

### 表 2.54 TSN 特性

条件: VCC = AVCC0 = 1.8~3.6 V

| 項目          | シンボル               | Min | Тур  | Max | 単位    | 測定条件                                |
|-------------|--------------------|-----|------|-----|-------|-------------------------------------|
| 相対精度        | _                  | _   | ±1.5 | _   | °C    | VCC = AVCC0 ≧ 2.4 V <sup>(注1)</sup> |
|             |                    | _   | ±2.0 | _   | °C    | VCC = AVCC0 < 2.4 V <sup>(注1)</sup> |
|             |                    | _   | ±1.0 | _   | °C    | VCC = AVCC0 ≧ 2.4 V <sup>(注2)</sup> |
| 温度傾斜        | _                  | _   | -3.3 | _   | mV/°C | _                                   |
| 出力電圧(25°C時) | _                  | _   | 1.05 | _   | V     | VCC = 3.3 V                         |
| 温度センサ起動時間   | t <sub>START</sub> | _   | _    | 5   | μs    | _                                   |
| サンプリング時間    | _                  | 5   | _    | _   | μs    |                                     |

- 注 1. 温度傾斜-3.3 mV/°C を使用します。
- 注2. 温度傾斜計算ポイントは、評価に使用した2点を使用します。を参照してください。

## 2.6 OSC 停止検出特性

### 表 2.55 発振停止検出回路特性

| 項目   | シンボル            | Min | Тур | Max | 単位 | 測定条件   |
|------|-----------------|-----|-----|-----|----|--------|
| 検出時間 | t <sub>dr</sub> | _   | _   | 1   | ms | 図 2.46 |



図 2.46 発振停止検出タイミング

# 2.7 POR と LVD の特性

表 2.56 パワーオンリセット回路と電圧検出回路の特性 (1) (1/2)

| 項目                    |       | シンボル                | Min  | Тур  | Max  | 単位 | 測定条件           |
|-----------------------|-------|---------------------|------|------|------|----|----------------|
| パワーオンリセット<br>(POR)    | 電源上昇時 | $V_{POR}$           | 1.47 | 1.51 | 1.55 | V  | 図 2.47, 図 2.48 |
|                       | 電源下降時 | V <sub>POR</sub>    | 1.46 | 1.50 | 1.54 |    | 図 2.47         |
| 電圧検出回路 (LVD0)<br>(注1) | 電源上昇時 | V <sub>det0_0</sub> | 2.73 | 2.9  | 3.01 | V  | ☑ 2.49         |
|                       | 電源下降時 |                     | 2.68 | 2.85 | 2.96 |    |                |
|                       | 電源上昇時 | V <sub>det0_1</sub> | 2.44 | 2.59 | 2.70 |    |                |
|                       | 電源下降時 |                     | 2.38 | 2.53 | 2.64 |    |                |
|                       | 電源上昇時 | V <sub>det0_2</sub> | 1.83 | 1.95 | 2.07 |    |                |
|                       | 電源下降時 |                     | 1.78 | 1.90 | 2.02 |    |                |
|                       | 電源上昇時 | V <sub>det0_3</sub> | 1.66 | 1.75 | 1.88 |    |                |
|                       | 電源下降時 |                     | 1.60 | 1.69 | 1.82 |    |                |

#### 表 2.56 パワーオンリセット回路と電圧検出回路の特性 (1) (2/2)

| 項目                    |       | シンボル                | Min  | Тур  | Max  | 単位 | 測定条件   |
|-----------------------|-------|---------------------|------|------|------|----|--------|
| 電圧検出回路 (LVD1)<br>(注2) | 電源上昇時 | V <sub>det1_0</sub> | 3.05 | 3.17 | 3.29 | V  | ☑ 2.50 |
|                       | 電源下降時 |                     | 2.98 | 3.10 | 3.22 |    |        |
|                       | 電源上昇時 | V <sub>det1_1</sub> | 2.95 | 3.06 | 3.17 |    |        |
|                       | 電源下降時 |                     | 2.89 | 3.00 | 3.11 |    |        |
|                       | 電源上昇時 | V <sub>det1_2</sub> | 2.86 | 2.97 | 3.08 | 7  |        |
|                       | 電源下降時 |                     | 2.79 | 2.90 | 3.01 | 1  |        |
|                       | 電源上昇時 | V <sub>det1_3</sub> | 2.74 | 2.85 | 2.96 | 1  |        |
|                       | 電源下降時 |                     | 2.68 | 2.79 | 2.90 | 7  |        |
|                       | 電源上昇時 | V <sub>det1_4</sub> | 2.63 | 2.75 | 2.85 | 1  |        |
|                       | 電源下降時 |                     | 2.58 | 2.68 | 2.78 | 1  |        |
|                       | 電源上昇時 | V <sub>det1_5</sub> | 2.54 | 2.64 | 2.75 | 1  |        |
|                       | 電源下降時 |                     | 2.48 | 2.58 | 2.68 | 1  |        |
|                       | 電源上昇時 | V <sub>det1_6</sub> | 2.43 | 2.53 | 2.63 | 1  |        |
|                       | 電源下降時 |                     | 2.38 | 2.48 | 2.58 | 1  |        |
|                       | 電源上昇時 | V <sub>det1_7</sub> | 2.16 | 2.26 | 2.36 | 1  |        |
|                       | 電源下降時 |                     | 2.10 | 2.20 | 2.30 | 1  |        |
|                       | 電源上昇時 | V <sub>det1_8</sub> | 1.88 | 2    | 2.09 |    |        |
|                       | 電源下降時 |                     | 1.84 | 1.96 | 2.05 |    |        |
|                       | 電源上昇時 | V <sub>det1_9</sub> | 1.78 | 1.9  | 1.99 |    |        |
|                       | 電源下降時 |                     | 1.74 | 1.86 | 1.95 |    |        |
|                       | 電源上昇時 | V <sub>det1_A</sub> | 1.67 | 1.79 | 1.88 |    |        |
|                       | 電源下降時 |                     | 1.63 | 1.75 | 1.84 |    |        |
|                       | 電源上昇時 | V <sub>det1_B</sub> | 1.65 | 1.7  | 1.78 |    |        |
|                       | 電源下降時 |                     | 1.60 | 1.65 | 1.73 |    |        |
| 電圧検出回路 (LVD2)<br>(注3) | 電源上昇時 | V <sub>det2_0</sub> | 3.06 | 3.19 | 3.32 | V  | ☑ 2.51 |
|                       | 電源下降時 |                     | 3.00 | 3.13 | 3.26 |    |        |
|                       | 電源上昇時 | V <sub>det2_1</sub> | 2.86 | 2.98 | 3.10 |    |        |
|                       | 電源下降時 |                     | 2.80 | 2.92 | 3.04 |    |        |
|                       | 電源上昇時 | V <sub>det2_2</sub> | 2.66 | 2.78 | 2.90 |    |        |
|                       | 電源下降時 |                     | 2.60 | 2.71 | 2.82 |    |        |
|                       | 電源上昇時 | V <sub>det2_3</sub> | 2.46 | 2.57 | 2.68 |    |        |
|                       | 電源下降時 |                     | 2.40 | 2.50 | 2.60 |    |        |
|                       | 電源上昇時 | V <sub>det2_4</sub> | 2.26 | 2.36 | 2.46 |    |        |
|                       | 電源下降時 |                     | 2.20 | 2.30 | 2.40 |    |        |
|                       | 電源上昇時 | V <sub>det2_5</sub> | 2.06 | 2.15 | 2.24 |    |        |
|                       | 電源下降時 |                     | 2.00 | 2.09 | 2.18 |    |        |
|                       | 電源上昇時 | V <sub>det2_6</sub> | 1.86 | 1.94 | 2.02 |    |        |
|                       | 電源下降時 |                     | 1.80 | 1.88 | 1.96 |    |        |
|                       | 電源上昇時 | V <sub>det2_7</sub> | 1.66 | 1.73 | 1.80 | ]  |        |
|                       | 電源下降時 |                     | 1.60 | 1.67 | 1.74 | 1  |        |

注. これらの特性は、ノイズが電源に重畳されていない場合に適用されます。 注 1. V<sub>det0\_#</sub>の#は OFS1.VDSEL0[1:0]ビットの値を示しています。

注 2.  $V_{det1}$ \_#の#は LVD1CMPCR.LVD1LVL[3:0]ビットの値を示しています。

注 3.  $V_{det2\_\#}$ の#は LVD2CMPCR.LVD2LVL[2:0]ビットの値を示しています。

表 2.57 パワーオンリセット回路と電圧検出回路の特性 (2)

| 項目                              |                             | シンボル                    | Min | Тур  | Max | 単位 | 測定条件                                         |
|---------------------------------|-----------------------------|-------------------------|-----|------|-----|----|----------------------------------------------|
| パワーオンリセット解除<br>後の待機時間           | LVD0:有効                     | t <sub>POR</sub>        | _   | 4.9  | _   | ms | _                                            |
|                                 | LVD0:無効                     | t <sub>POR</sub>        | _   | 4.2  | _   | ms | _                                            |
| 電圧監視 0、1、2 リセット解除後の待機時間         | LVD0:有効 <sup>(注1)</sup>     | t <sub>LVD0, 1, 2</sub> | _   | 0.94 | _   | ms | _                                            |
|                                 | LVD0:無効 <sup>(注2)</sup>     | t <sub>LVD1, 2</sub>    | _   | 0.25 | _   | ms | _                                            |
| パワーオンリセット応答遅延時間 <sup>(注3)</sup> |                             | t <sub>det</sub>        | _   | _    | 500 | μs | 図 2.47, 図 2.48                               |
| LVD0 応答遅延時間 <sup>(注3)</sup>     |                             | t <sub>det</sub>        | _   | _    | 500 | μs | 図 2.49                                       |
| LVD1 応答遅延時間 <sup>(注3)</sup>     | LVD1 応答遅延時間 <sup>(注3)</sup> |                         | _   | _    | 600 | μs | 図 2.50                                       |
| LVD2 応答遅延時間 <sup>(注3)</sup>     |                             | t <sub>det</sub>        | _   | _    | 600 | μs | 図 2.51                                       |
| 最小 VCC 低下時間                     | POR                         | t <sub>VOFF</sub>       | 500 | _    | _   | μs | 図 2.47                                       |
|                                 | LVD0                        |                         | 300 | _    | _   | μs | 図 2.49                                       |
|                                 | LVD1                        |                         | 300 | _    | _   | μs | 図 2.50                                       |
|                                 | LVD2                        |                         | 600 | _    | _   | μs | 図 2.51                                       |
| パワーオンリセット有効時間                   |                             | t <sub>W (POR)</sub>    | 1   | _    | _   | ms | 図 2.48、VCC = 1.0 V 未満                        |
| LVD1 動作安定時間(LVD1 有効切り替え後)       |                             | T <sub>d (E-A)</sub>    | _   | _    | 350 | μs | 図 2.50                                       |
| LVD2 動作安定時間(LVD2                | 2 有効切り替え後)                  | T <sub>d (E-A)</sub>    | _   | _    | 600 | μs | 図 2.51                                       |
| ヒステリシス幅 (POR)                   |                             | V <sub>PORH</sub>       | _   | 10   | _   | mV | _                                            |
| ヒステリシス幅 (LVD0, LVD1, LVD2)      |                             | V <sub>LVH</sub>        | _   | 60   | _   | mV | LVD0 選択時                                     |
|                                 |                             |                         | _   | 70   | _   |    | V <sub>det1_0</sub> ~V <sub>det1_5</sub> を選択 |
|                                 |                             |                         | _   | 60   | _   |    | V <sub>det1_6</sub> ~V <sub>det1_7</sub> を選択 |
|                                 |                             |                         | _   | 50   | _   |    | V <sub>det1_8</sub> ~V <sub>det1_B</sub> を選択 |
|                                 |                             |                         | _   | 70   | _   |    | LVD2 選択時                                     |

- 注 1. OFS1.LVDAS = 0 のとき
- 注 2. OFS1.LVDAS = 1 のとき
- 注 3. 最小 VCC 低下時間は、VCC が POR/LVD の電圧検出レベル V<sub>POR</sub>、V<sub>det0</sub>、V<sub>det1</sub>、および V<sub>det2</sub> の最小値を下回っている時間です。



図 2.47 電圧検出リセットタイミング



図 2.48 パワーオンリセットタイミング



図 2.49 電圧検出回路タイミング (V<sub>det0</sub>)



図 2.50 電圧検出回路タイミング (V<sub>det1</sub>)



図 2.51 電圧検出回路タイミング (V<sub>det2</sub>)

## 2.8 VRTC POR 特性

表 2.58 VRTC のパワーオンリセット回路の特性

| 項目                                        | シンボル                        | Min   | Тур                       | Max  | 単位   | 測定条件 |    |                           |  |  |  |
|-------------------------------------------|-----------------------------|-------|---------------------------|------|------|------|----|---------------------------|--|--|--|
| 電圧検出レベル VRTC のパワーオン<br>リセット<br>(VRTC_POR) |                             | 電源上昇時 | V <sub>RTCPOR</sub>       | 1.51 | 1.55 | 1.59 | V  | 図 2.52                    |  |  |  |
|                                           |                             | 電源下降時 | V <sub>RTCPDR</sub>       | 1.49 | 1.53 | 1.57 |    |                           |  |  |  |
| 最小パルス幅                                    | 最小パルス幅 t <sub>RTCVOFF</sub> |       |                           | 500  | _    | _    | μs | 図 2.52                    |  |  |  |
| VRTC のヒステリシ                               | ノス幅 (VRTC_POR)              |       | V <sub>RTCPORH</sub>      | _    | 20   | _    | mV | _                         |  |  |  |
| パワーオンリセット                                 | ト解除後の待機時間                   |       | t <sub>RTCPOR</sub>       | _    | _    | 12   | ms | 図 2.52                    |  |  |  |
| VRTC のパワーオンリセット応答遅延時間 <sup>(注1)</sup>     |                             |       | t <sub>rtcdet</sub>       | _    | _    | 500  | μs | 図 2.52                    |  |  |  |
| VRTC のパワーオンリセット有効時間 <sup>(注1)</sup>       |                             |       | t <sub>W (VRTC_POR)</sub> | 1    | _    | _    | ms | 図 2.52、VRTC = 1.0 V<br>未満 |  |  |  |

注 1. 最小 VRTC 低下時間は、VRTC が VRTC\_POR の電圧検出レベルの最小値を下回っている時間を示します。



図 2.52 VRTC の電圧検出リセットタイミングおよびパワーオンリセットタイミング

## 2.9 EXLVDVBAT 端子電圧検出特性

### 表 2.59 EXLVDVBAT 端子電圧検出特性 (1/2)

条件: VCC = AVCC = 1.6~3.6 V

| 項目     | シンボル                    | 条件        | Min  | Тур  | Max  | 単位 | 測定条件   |
|--------|-------------------------|-----------|------|------|------|----|--------|
| 内部基準電圧 | V <sub>LVDVBAT0</sub>   | 立ち上<br>がり | 1.61 | 1.65 | 1.70 | V  | _      |
|        |                         | 立ち下<br>がり | 1.55 | 1.59 | 1.63 |    | _      |
|        | V <sub>LVDVBAT1</sub>   | 立ち上<br>がり | 2.17 | 2.24 | 2.31 |    | _      |
|        |                         | 立ち下<br>がり | 2.12 | 2.18 | 2.24 |    | _      |
|        | V <sub>LVDVBAT2</sub>   | 立ち上<br>がり | 2.37 | 2.44 | 2.51 |    | _      |
|        |                         | 立ち下<br>がり | 2.31 | 2.38 | 2.45 |    | _      |
|        | V <sub>LVDVBAT3</sub>   | 立ち上<br>がり | 2.56 | 2.64 | 2.72 |    | _      |
|        |                         | 立ち下<br>がり | 2.50 | 2.58 | 2.66 |    | _      |
|        | V <sub>LVDVBAT4</sub>   | 立ち上<br>がり | 2.66 | 2.74 | 2.82 |    | _      |
|        |                         | 立ち下<br>がり | 2.60 | 2.68 | 2.76 |    | _      |
|        | V <sub>LVDVBAT5</sub>   | 立ち上<br>がり | 2.76 | 2.84 | 2.92 |    | _      |
|        |                         | 立ち下<br>がり | 2.70 | 2.78 | 2.86 |    | _      |
|        | V <sub>LVDVBAT6</sub>   | 立ち上<br>がり | 3.05 | 3.14 | 3.23 |    | _      |
|        |                         | 立ち下<br>がり | 2.99 | 3.08 | 3.17 |    | _      |
| 最小パルス幅 | t <sub>pw_lvdvbat</sub> | _         | 500  | _    | _    | μs | 図 2.53 |
| 検出遅延時間 | t <sub>d_lvdvbat</sub>  | _         | _    | _    | 500  | μs | 図 2.53 |

## 表 2.59 EXLVDVBAT 端子電圧検出特性 (2/2)

条件: VCC = AVCC = 1.6~3.6 V

| 項目                                | シンボル                        | 条件                        | Min | Тур | Max | 単位 | 測定条件   |
|-----------------------------------|-----------------------------|---------------------------|-----|-----|-----|----|--------|
| 動作安定時間<br>(EXLVDVBAT 有効切り<br>替え後) | <sup>†</sup> d(E-A)_lvdvbat | _                         | _   | _   | 500 | μs | ☑ 2.53 |
| 設定変更安定時間                          | t <sub>d_set_lvdvbat</sub>  | _                         | _   | _   | 500 | μs | _      |
| 端子レジスタ                            | Fin_lvdvbat                 | VBTLV<br>DCR.L<br>VDE = 1 | 80  | 150 | 280 | ΜΩ | _      |



図 2.53 EXLVDVBAT 端子電圧検出回路タイミング

# 2.10 VRTC 端子電圧検出特性

## 表 2.60 VRTC 端子電圧検出特性

条件: VCC = AVCC = 1.6~3.6 V, VRTC = 1.6~3.6 V

| 項目                              | 3~3.6 V, VRTC = 1.6~3.6 V    | 条件                        | Min  | Тур  | Max  | 単位 | 測定条件   |
|---------------------------------|------------------------------|---------------------------|------|------|------|----|--------|
| 内部基準電圧                          | V <sub>LVDVRTC0</sub>        | 立ち上<br>がり                 | 1.61 | 1.65 | 1.70 | V  | _      |
|                                 |                              | 立ち下<br>がり                 | 1.55 | 1.59 | 1.63 |    | _      |
|                                 | V <sub>LVDVRTC1</sub>        | 立ち上<br>がり                 | 1.80 | 1.85 | 1.90 |    | _      |
|                                 |                              | 立ち下<br>がり                 | 1.74 | 1.79 | 1.84 |    | _      |
|                                 | V <sub>LVDVRTC2</sub>        | 立ち上<br>がり                 | 1.99 | 2.05 | 2.11 |    | _      |
|                                 |                              | 立ち下<br>がり                 | 1.94 | 1.99 | 2.05 |    | _      |
|                                 | V <sub>LVDVRTC3</sub>        | 立ち上<br>がり                 | 2.19 | 2.25 | 2.31 |    | _      |
|                                 |                              | 立ち下<br>がり                 | 2.13 | 2.19 | 2.25 |    | _      |
|                                 | V <sub>LVDVRTC4</sub>        | 立ち上<br>がり                 | 2.38 | 2.45 | 2.52 |    | _      |
|                                 |                              | 立ち下<br>がり                 | 2.33 | 2.39 | 2.46 |    | _      |
|                                 | V <sub>LVDVRTC5</sub>        | 立ち上<br>がり                 | 2.58 | 2.65 | 2.72 |    | _      |
|                                 | V <sub>LVDVRTC6</sub>        | 立ち下<br>がり                 | 2.52 | 2.59 | 2.66 |    | _      |
|                                 |                              | 立ち上<br>がり                 | 2.77 | 2.85 | 2.93 |    | _      |
|                                 |                              | 立ち下<br>がり                 | 2.71 | 2.79 | 2.87 |    | _      |
|                                 | V <sub>LVDVRTC7</sub>        | 立ち上<br>がり                 | 2.97 | 3.05 | 3.13 |    | _      |
|                                 |                              | 立ち下<br>がり                 | 2.91 | 2.99 | 3.07 |    | _      |
| 最小パルス幅                          | t <sub>pw_lvdvrtc</sub>      | _                         | 500  | _    | _    | μs | 図 2.54 |
| 検出遅延時間                          | t <sub>d_lvdvrtc</sub>       | _                         | _    | _    | 500  | μs | 図 2.54 |
| 動作安定時間<br>(LVDVRTC 有効切り替<br>え後) | t <sub>d</sub> (E-A)_lvdvrtc | _                         | _    | _    | 300  | μs | 図 2.54 |
| 設定変更安定時間                        | t <sub>d_set_lvdvrtc</sub>   | _                         | _    | _    | 1    | ms | _      |
| 端子レジスタ                          | rin_lvdvrtc                  | VBTLV<br>DCR.L<br>VDE = 1 | 80   | 150  | 280  | ΜΩ | _      |



図 2.54 VRTC 端子電圧検出回路タイミング

## 2.11 EXLVD 端子電圧検出

#### 表 2.61 EXLVD 端子電圧検出特性

条件: VCC = AVCC = 1.6~3.6 V

| 項目                       | シンボル                       | 条件                       | Min  | Тур  | Max  | 単位 | 測定条件   |
|--------------------------|----------------------------|--------------------------|------|------|------|----|--------|
| 内部基準電圧                   | V <sub>LVDEXLVD</sub>      | 立ち上<br>がり                | 1.25 | 1.33 | 1.41 | V  | _      |
|                          |                            | 立ち下<br>がり                | 1.20 | 1.28 | 1.36 |    | _      |
| 最小パルス幅                   | t <sub>pw_lvdexlvd</sub>   | _                        | 500  | _    | _    | μs | 図 2.55 |
| 検出遅延時間                   | t <sub>d_exlvd</sub>       | _                        | _    | _    | 500  | μs | 図 2.55 |
| 動作安定時間(EXLVD<br>有効切り替え後) | t <sub>d</sub> (E-A)_exivd | _                        | _    | _    | 300  | μs | ☑ 2.55 |
| 端子レジスタ                   | Γ <sub>in_exlvd</sub>      | EXLVD<br>CR.LVD<br>E = 1 | 30   | 60   | 115  | ΜΩ | _      |



図 2.55 EXLVD 端子電圧検出回路タイミング

## 2.12 セグメント LCD コントローラ特性

## 2.12.1 外部抵抗分割法

## (1) スタティック表示モード

### 表 2.62 外部抵抗分割法の LCD 特性 (1)

条件: VL4 (Min)  $\leq$  VCC = AVCC  $\leq$  3.6 V, VSS = AVSS = 0 V

| 項目       | シンボル            | Min | Тур | Max | 単位 | 測定条件 |
|----------|-----------------|-----|-----|-----|----|------|
| LCD 駆動電圧 | V <sub>L4</sub> | 2.0 | _   | vcc | V  | _    |

## (2) 1/2 バイアス法、1/4 バイアス法

### 表 2.63 外部抵抗分割法の LCD 特性 (2)

条件:VL4 (Min)  $\leq$  VCC = AVCC  $\leq$  3.6 V, VSS = AVSS = 0 V

| 項目       | シンボル     | Min | Тур | Max | 単位 | 測定条件 |
|----------|----------|-----|-----|-----|----|------|
| LCD 駆動電圧 | $V_{L4}$ | 2.7 | _   | VCC | V  |      |

## (3) 1/3 バイアス法

### 表 2.64 外部抵抗分割法の LCD 特性 (3)

条件: VL4 (Min)  $\leq$  VCC = AVCC  $\leq$  3.6 V, VSS = AVSS = 0 V

| 項目       | シンボル     | Min | Тур | Max | 単位 | 測定条件 |
|----------|----------|-----|-----|-----|----|------|
| LCD 駆動電圧 | $V_{L4}$ | 2.5 | _   | VCC | V  | _    |

## 2.12.2 内部電圧昇圧方式(VL1 リファレンス)

#### (1) 1/3 バイアス法

### 表 2.65 内部電圧昇圧方式の LCD 特性 (1)

条件: VCC = AVCC = 1.8 V~3.6 V, VSS = AVSS = 0 V

| 項目                               | シンボル              | 条件                             |                             | Min                      | Тур                 | Max                         | 単位 | 測定条件   |
|----------------------------------|-------------------|--------------------------------|-----------------------------|--------------------------|---------------------|-----------------------------|----|--------|
| LCD 出力電圧の変                       | V <sub>L1</sub>   | C1~C4 <sup>(注5)</sup> =        | VLCD <sup>(注1)</sup> = 0x04 | 0.97                     | 1.01                | 1.04                        | V  | _      |
| 動範囲                              |                   | 0.47 μF                        | VLCD = 0x05                 | 1.00                     | 1.04                | 1.08                        | V  | _      |
|                                  |                   |                                | VLCD = 0x06                 | 1.04                     | 1.07                | 1.11                        | V  | _      |
|                                  |                   |                                | VLCD = 0x07                 | 1.07                     | 1.11                | 1.14                        | V  | _      |
|                                  |                   |                                | VLCD = 0x08                 | 1.10                     | 1.14                | 1.18                        | V  | _      |
|                                  |                   |                                | VLCD = 0x09                 | 1.13                     | 1.17                | 1.21                        | V  | _      |
|                                  |                   |                                | VLCD = 0x0A                 | 1.16                     | 1.21                | 1.25                        | V  | _      |
|                                  |                   |                                | VLCD = 0x0B                 | 1.20                     | 1.24                | 1.28                        | V  | _      |
|                                  |                   |                                | VLCD = 0x0C                 | 1.23                     | 1.27                | 1.32                        | V  | _      |
|                                  |                   |                                | VLCD = 0x0D                 | 1.26                     | 1.31                | 1.35                        | V  | _      |
|                                  |                   |                                | VLCD = 0x0E                 | 1.29                     | 1.34                | 1.38                        | V  | _      |
|                                  |                   |                                | VLCD = 0x0F                 | 1.33                     | 1.37                | 1.42                        | V  | _      |
|                                  |                   |                                | VLCD = 0x10                 | 1.36                     | 1.40                | 1.45                        | V  | _      |
|                                  |                   |                                | VLCD = 0x11                 | 1.39                     | 1.44                | 1.49                        | V  | _      |
|                                  |                   |                                | VLCD = 0x12                 | 1.42                     | 1.47                | 1.52                        | V  | _      |
|                                  |                   |                                | VLCD = 0x13                 | 1.45                     | 1.50                | 1.55                        | V  | _      |
|                                  |                   |                                | VLCD = 0x14                 | 1.49                     | 1.54                | 1.59                        | V  | _      |
|                                  |                   |                                | VLCD = 0x15                 | 1.52                     | 1.57                | 1.62                        | V  |        |
|                                  |                   |                                | VLCD = 0x16                 | 1.55                     | 1.60                | 1.66                        | V  | _      |
|                                  |                   |                                | VLCD = 0x17                 | 1.58                     | 1.64                | 1.69                        | V  | _      |
|                                  |                   |                                | VLCD = 0x18                 | 1.61                     | 1.67                | 1.73                        | V  | _      |
|                                  |                   |                                | VLCD = 0x19                 | 1.65                     | 1.70                | 1.76                        | V  | _      |
|                                  |                   |                                | VLCD = 0x1A <sup>(注4)</sup> | 1.68                     | 1.74                | 1.79                        | V  | _      |
| 出力電圧 2 倍                         | V <sub>L2</sub>   | C1~C4 <sup>(注5)</sup> = 0.47 μ | ıF                          | 2 × V <sub>L1</sub> - 5% | 2 × V <sub>L1</sub> | 2 × V <sub>L1</sub><br>+ 5% | V  | _      |
| 出力電圧 3 倍                         | V <sub>L4</sub>   | C1~C4 <sup>(注5)</sup> = 0.47 μ | ıF                          | 3 × V <sub>L1</sub> - 6% | 3 × V <sub>L1</sub> | 3 × V <sub>L1</sub><br>+ 6% | V  | _      |
| リファレンス電圧<br>起動時間 <sup>(注2)</sup> | t <sub>VL1S</sub> | _                              |                             | 10                       | _                   | _                           | ms | 図 2.56 |
| 電圧昇圧待機時間<br>(注3)                 | t <sub>VLWT</sub> | _                              |                             | 500                      | _                   | _                           | ms | ☑ 2.56 |

注. 5 V の LCD パネル使用時に 0x0E~0x1A の設定が許可されます。1/3 バイアスで 3 V の LCD パネル使用時に 0x04~0x07 の設定が 許可されます。

- 注 3. 電圧昇圧が開始 (VLCON = 1) したときから表示が許可 (LCDON = 1) されるまでの待機時間です。
- 注 4. この設定は VCC ≧ VL1 の場合のみ使用可能です。
- 注 5. このコンデンサは、LCDを駆動するのに使用される電圧端子間に接続されます。
  - C1: CAPH と CAPL の間に接続されたコンデンサ
  - C2: VL1 と GND の間に接続されたコンデンサ
  - C3: VL2 と GND の間に接続されたコンデンサ

注 1. 内部電圧昇圧方式(VL1 リファレンス)に対して、VLCD レジスタのビット[7] (MDSET[2]) は 0、LCDM0 レジスタのビット[7:6] (MDSET[1:0]) は 01 に設定されます。VLCD レジスタのビット[4:0] (VLCD4-0) は電圧変動の設定に使用されます。

注 2. リファレンス電圧が VLCD レジスタで指定されたとき (またはリファレンス電圧の初期値を使用時に、内部電圧昇圧方式が選択されたとき (LCDM0 レジスタの MDSET[1:0]ビットを 01b、VLCD レジスタの MDSET[2]ビットを 0 に設定))から電圧昇圧が開始 (VLCON = 1) するまで、待機するのに必要な時間です。

C4: VL4 と GND の間に接続されたコンデンサ C1 = C2 = C3 = C4 =  $0.47 \mu F \pm 30\%$ 

#### (2) 1/4 バイアス法

### 表 2.66 内部電圧昇圧方式の LCD 特性 (2)

条件: VCC = AVCC = 1.8 V~3.6 V, VSS = AVSS = 0 V

| 項目                       | シンボル                            |                                |                             | Min                      | Тур                 | Max                         | 単位 | 測定条件   |
|--------------------------|---------------------------------|--------------------------------|-----------------------------|--------------------------|---------------------|-----------------------------|----|--------|
| LCD 出力電圧の変動範囲            | V <sub>L1</sub>                 | C1~C5 <sup>(注1)</sup> =        | VLCD <sup>(注2)</sup> = 0x04 | 0.97                     | 1.01                | 1.04                        | V  | _      |
|                          |                                 | 0.47 μF                        | VLCD = 0x05                 | 1.00                     | 1.04                | 1.08                        | V  | _      |
|                          |                                 |                                | VLCD = 0x06                 | 1.04                     | 1.07                | 1.11                        | V  | _      |
|                          |                                 |                                | VLCD = 0x07                 | 1.07                     | 1.11                | 1.14                        | V  | _      |
|                          |                                 |                                | VLCD = 0x08                 | 1.10                     | 1.14                | 1.18                        | V  | _      |
|                          |                                 |                                | VLCD = 0x09                 | 1.13                     | 1.17                | 1.21                        | V  | _      |
|                          |                                 |                                | VLCD = 0x0A                 | 1.16                     | 1.21                | 1.25                        | V  | _      |
|                          |                                 |                                | VLCD = 0x0B                 | 1.20                     | 1.24                | 1.28                        | V  | _      |
|                          |                                 |                                | VLCD = 0x0C                 | 1.23                     | 1.27                | 1.32                        | V  | _      |
|                          |                                 |                                | VLCD = 0x0D                 | 1.26                     | 1.31                | 1.35                        | V  | _      |
| 出力電圧 2 倍                 | V <sub>L2</sub>                 | C1~C5 <sup>(注1)</sup> = 0.47 μ | ıF                          | 2 × V <sub>L1</sub> - 5% | 2 × V <sub>L1</sub> | 2 × V <sub>L1</sub><br>+ 5% | V  | _      |
| 出力電圧 3 倍                 | V <sub>L3</sub>                 | C1~C5 <sup>(注1)</sup> = 0.47 μ | ıF                          | 3 × V <sub>L1</sub> - 6% | 3 × V <sub>L1</sub> | 3 × V <sub>L1</sub><br>+ 6% | V  | _      |
| 出力電圧 4 倍                 | V <sub>L4</sub> <sup>(注5)</sup> | C1~C5 <sup>(注1)</sup> = 0.47 μ | ıF                          | 4 × V <sub>L1</sub> - 6% | 4 × V <sub>L1</sub> | 4 × V <sub>L1</sub><br>+ 6% | V  | _      |
| リファレンス電圧起動時間<br>(注3)     | t <sub>VL1S</sub>               | _                              |                             | 10                       | _                   | _                           | ms | 図 2.56 |
| 電圧昇圧待機時間 <sup>(注4)</sup> | t <sub>VLWT</sub>               | _                              |                             | 500                      | _                   | _                           | ms | 図 2.56 |

- 注 1. このコンデンサは、LCD を駆動するのに使用される電圧端子間に接続されます。
  - C1: CAPH と CAPL の間に接続されたコンデンサ
  - C2: VL1 と GND の間に接続されたコンデンサ
  - C3: VL2 と GND の間に接続されたコンデンサ
  - C4: VL3 と GND の間に接続されたコンデンサ
  - C5: VL4 と GND の間に接続されたコンデンサ
  - $C1 = C2 = C3 = C4 = C5 = 0.47 \mu F \pm 30\%$
- 注 2. 内部電圧昇圧方式(VL1 リファレンス)に対して、VLCD レジスタのビット[7] (MDSET[2]) は 0、LCDM0 レジスタのビット[7:6] (MDSET[1:0]) は 01 に設定されます。VLCD レジスタのビット[4:0] (VLCD4-0) は電圧変動の設定に使用されます。
- 注 3. リファレンス電圧が VLCD レジスタで指定されたとき (またはリファレンス電圧の初期値を使用時に、内部電圧昇圧方式が選択されたとき (LCDM0 レジスタの MDSET[1:0]ビットを 01b、VLCD レジスタの MDSET[2]ビットを 0 に設定))から電圧昇圧が開始 (VLCON = 1) するまで、待機するのに必要な時間です。
- 注 4. 電圧昇圧が開始 (VLCON = 1) したときから表示が許可 (LCDON = 1) されるまでの待機時間です。
- 注 5. V<sub>14</sub> は 3.6 V 以下にする必要があります。

### 2.12.3 内部電圧昇圧方式(VL2 リファレンス)

#### (1) 1/3 バイアス法

#### 表 2.67 内部電圧昇圧方式の LCD 特性 (3) (1/2)

条件: VCC = AVCC = VL2 (Max) + 0.1~3.6 V, VSS = AVSS = 0 V

| 項目         | シンボル            | 条件                              | Min                  | Тур          | Max                  | 単位 | 測定条件 |
|------------|-----------------|---------------------------------|----------------------|--------------|----------------------|----|------|
| 出力電圧 1/2 倍 | V <sub>L1</sub> | C1~C4 <sup>(注1)</sup> = 0.47 µF | 1/2 ×<br>VL2 -<br>5% | 1/2 ×<br>VL2 | 1/2 ×<br>VL2 +<br>5% | V  |      |

#### 表 2.67 内部電圧昇圧方式の LCD 特性 (3) (2/2)

条件: VCC = AVCC = VL2 (Max) + 0.1~3.6 V, VSS = AVSS = 0 V

| 項目                                         | シンボル                            | 条件                             |                             | Min                           | Тур                      | Max                              | 単位 | 測定条件   |
|--------------------------------------------|---------------------------------|--------------------------------|-----------------------------|-------------------------------|--------------------------|----------------------------------|----|--------|
| LCD 出力電圧の変                                 | V <sub>L2</sub>                 | C1~C4 <sup>(注1)</sup> =        | VLCD <sup>(注2)</sup> = 0x84 | 1.94                          | 2.02                     | 2.11                             | V  | _      |
| 動範囲                                        |                                 | 0.47 μF                        | VLCD = 0x85                 | 2.00                          | 2.09                     | 2.18                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x86                 | 2.07                          | 2.16                     | 2.25                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x87                 | 2.13                          | 2.22                     | 2.32                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x88                 | 2.19                          | 2.29                     | 2.39                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x89                 | 2.26                          | 2.36                     | 2.46                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x8A                 | 2.32                          | 2.42                     | 2.53                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x8B                 | 2.39                          | 2.49                     | 2.59                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x8C                 | 2.45                          | 2.56                     | 2.66                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x8D                 | 2.51                          | 2.62                     | 2.73                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x8E                 | 2.58                          | 2.69                     | 2.80                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x8F                 | 2.64                          | 2.76                     | 2.87                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x90                 | 2.70                          | 2.82                     | 2.94                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x91                 | 2.77                          | 2.89                     | 3.01                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x92                 | 2.83                          | 2.96                     | 3.08                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x93                 | 2.90                          | 3.02                     | 3.15                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x94                 | 2.96                          | 3.09                     | 3.22                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x95                 | 3.02                          | 3.15                     | 3.29                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x96                 | 3.09                          | 3.22                     | 3.35                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x97                 | 3.15                          | 3.29                     | 3.42                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x98                 | 3.21                          | 3.35                     | 3.49                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x99                 | 3.28                          | 3.42                     | 3.56                             | V  | _      |
|                                            |                                 |                                | VLCD = 0x9A                 | 3.34                          | 3.49                     | 3.63                             | V  | _      |
| 出力電圧 2/3 倍                                 | V <sub>L4</sub> <sup>(注5)</sup> | C1~C4 <sup>(注1)</sup> = 0.47 μ | iF                          | 2/3 ×<br>V <sub>L2</sub> - 6% | 2/3 ×<br>V <sub>L2</sub> | 2/3 ×<br>V <sub>L2</sub> +<br>6% | V  | _      |
| リファレンス電圧<br><sup>記動時間<sup>(注3)</sup></sup> | t <sub>VL2S</sub>               | _                              |                             | 10                            | _                        | -                                | ms | 図 2.56 |
| 電圧昇圧待機時間<br><sup>注4)</sup>                 | t <sub>VLWT</sub>               | _                              |                             | 500                           | _                        | _                                | ms | 図 2.56 |

- 注. 5 V の LCD パネル使用時に 0x8E~0x9A の設定が許可されます。1/3 バイアスで 3 V の LCD パネル使用時に 0x84~0x87 の設定が 許可されます。
- 注 1. このコンデンサは、LCD を駆動するのに使用される電圧端子間に接続されます。
  - C1: CAPH と CAPL の間に接続されたコンデンサ
  - C2: VL1 と GND の間に接続されたコンデンサ
  - C3: VL2 と GND の間に接続されたコンデンサ
  - C4: VL4 と GND の間に接続されたコンデンサ
  - $C1 = C2 = C3 = C4 = 0.47 \mu F \pm 30\%$
- 注 2. 内部電圧昇圧方式(VL2 リファレンス)に対して、VLCD レジスタのビット[7] (MDSET[2]) は 1、LCDM0 レジスタのビット[7:6] (MDSET[1:0]) は 01 に設定されます。VLCD レジスタのビット[4:0] (VLCD4-0) は電圧変動の設定に使用されます。
- 注 3. リファレンズ電圧が VLCD レジスタで指定されたとき (またはリファレンス電圧の初期値を使用時に、内部電圧昇圧方式が選択されたとき (LCDM0 レジスタの MDSET[1:0]ビットを 01b、VLCD レジスタの MDSET[2]ビットを 1 に設定))から電圧昇圧が開始 (VLCON = 1) するまで、待機するのに必要な時間です。
- 注 4. 電圧昇圧が開始 (VLCON = 1) したときから表示が許可 (LCDON = 1) されるまでの待機時間です。
- 注 5. V<sub>L4</sub> は 3.6 V 以下にする必要があります。

## 2.12.4 容量分割方式(VCC リファレンス)

### (1) 1/3 バイアス法

#### 表 2.68 容量分割方式の LCD 特性 (1)

条件: VCC = AVCC = 2.2 V~3.6 V, VSS = AVSS = 0 V

| 項目                       | シン<br>ボル          | 条件                              | Min                        | Тур                   | Max                        | 単位 | 測定条件   |
|--------------------------|-------------------|---------------------------------|----------------------------|-----------------------|----------------------------|----|--------|
| VL4 電圧                   | $V_{L4}$          | C1~C4 <sup>(注2)</sup> = 0.47 µF | _                          | VCC                   | _                          | ٧  | _      |
| VL2 電圧                   | V <sub>L2</sub>   | C1~C4 <sup>(注2)</sup> = 0.47 µF | 2/3 × V <sub>L4</sub> - 3% | 2/3 × V <sub>L4</sub> | 2/3 × V <sub>L4</sub> + 3% | V  | _      |
| VL1 電圧                   | V <sub>L1</sub>   | C1~C4 <sup>(注2)</sup> = 0.47 µF | 1/3 × V <sub>L4</sub> - 3% | 1/3 × V <sub>L4</sub> | 1/3 × V <sub>L4</sub> + 3% | V  | _      |
| 容量分割待機時間 <sup>(注1)</sup> | t <sub>WAIT</sub> | _                               | 100                        | _                     | _                          | ms | 図 2.56 |

- 注. 容量分割方式 (VCC リファレンス) に対して、VLCD レジスタのビット[7] (MDSET[2]) は 0、LCDM0 レジスタのビット[7:6] (MDSET[1:0]) は 10 に設定されます。
- 注 1. 電圧バッキングが開始 (VLCON = 1) したときから表示が許可 (LCDON = 1) されるまでの待機時間です。
- 注2. このコンデンサは、LCDを駆動するのに使用される電圧端子間に接続されます。
  - C1: CAPH と CAPL の間に接続されたコンデンサ
  - C2: VL1 と GND の間に接続されたコンデンサ
  - C3: VL2 と GND の間に接続されたコンデンサ
  - C4: VL4 と GND の間に接続されたコンデンサ
  - $C1 = C2 = C3 = C4 = 0.47 \mu F \pm 30\%$



図 2.56 LCD リファレンス電圧起動時間、電圧昇圧待機時間、容量分割待機時間

#### 2.12.5 容量分割方式(VL4 リファレンス)

### (1) 1/3 バイアス法

#### 表 2.69 容量分割方式の LCD 特性 (3)

条件: VCC = AVCC = 3.2 V~3.6 V, VSS = AVSS = 0 V

| 項目                               | シンボル              | 条件                              | Min  | Тур  | Max  | 単位 | 測定条件   |
|----------------------------------|-------------------|---------------------------------|------|------|------|----|--------|
| VL4 電圧                           | V <sub>L4</sub>   | C1~C4 <sup>(注2)</sup> = 0.47 µF | 2.89 | 3.04 | 3.20 | V  | _      |
| VL2 電圧                           | V <sub>L2</sub>   | C1~C4 <sup>(注2)</sup> = 0.47 µF | 1.89 | 2.03 | 2.17 | V  | _      |
| VL1 電圧                           | V <sub>L1</sub>   | C1~C4 <sup>(注2)</sup> = 0.47 µF | 0.94 | 1.01 | 1.08 | V  | _      |
| リファレンス電圧<br>起動時間 <sup>(注3)</sup> | t <sub>VL4S</sub> | _                               | 10   | _    | _    | ms | 図 2.56 |
| 容量分割待機時間<br>(注1)                 | t <sub>WAIT</sub> | _                               | 100  | _    | _    | ms | 図 2.56 |

- 注 1. 電圧バッキングが開始 (VLCON = 1) したときから表示が許可 (LCDON = 1) されるまでの待機時間です。
- 注2. このコンデンサは、LCDを駆動するのに使用される電圧端子間に接続されます。
  - C1: CAPH と CAPL の間に接続されたコンデンサ
  - C2: VL1 と GND の間に接続されたコンデンサ

C3: VL2 と GND の間に接続されたコンデンサ

C4: VL4 と GND の間に接続されたコンデンサ

 $C1 = C2 = C3 = C4 = 0.47 \mu F \pm 30\%$ 

注 3. 容量分割方式(VL4 リファレンス)に対して、VLCD レジスタのビット[7] (MDSET[2]) は 1、LCDM0 レジスタのビット[7:6] (MDSET[1:0]) は 10 に設定されます。

#### 2.13 フラッシュメモリ特性

#### コードフラッシュメモリ特性 2.13.1

#### 表 2.70 コードフラッシュ特性(1)

| 項目          |                             | シンボル             | Min        | Тур | Max | 単位 | 条件                                                  |
|-------------|-----------------------------|------------------|------------|-----|-----|----|-----------------------------------------------------|
| 再プログラム/     | イレースサイクル <sup>(注1)</sup>    | N <sub>PEC</sub> | 1000       | _   | _   | 回  | _                                                   |
| データ保持時<br>間 | 1000 回の N <sub>PEC</sub> の後 | t <sub>DRP</sub> | 20(注2)(注3) | _   | _   | 年  | T <sub>a</sub> = +85 °C<br>T <sub>a</sub> = +105 °C |
|             |                             |                  | 10         | _   | _   | 年  | T <sub>a</sub> = +125 °C                            |

- 注 1. 再プログラム/イレースサイクルは、ブロックごとの消去回数です。再プログラム/イレースサイクルが n 回 (n = 1,000) の場合、 ブロックごとにそれぞれ n 回ずつ消去することができます。たとえば、2 KB のブロックについて、それぞれ異なるアドレスに 8 バ イト書き込みを256回に分けて行った後に、そのブロックを消去した場合も、再プログラム/イレースサイクル回数は1回と数えま す。ただし、消去1回に対して、同一アドレスに複数回の書き込みを行うことはできません(上書き禁止)。
- 弊社提供のフラッシュメモリプログラマおよびセルフプログラミングライブラリを使用した場合の特性です。 注 2.
- 注 3. この結果は信頼性試験から得られたものです。

#### 表 2.71 コードフラッシュ特性(2)

High-speed 動作モード

条件 · VCC = ΔVCC0 = 18~36 V

| 宋什:VCC - AVCCU - 1 |        | <b>5</b>          |     | CLK = 1 MH | Z    | I   | CLK = 48 MH | łz   |    |
|--------------------|--------|-------------------|-----|------------|------|-----|-------------|------|----|
| 項目                 |        | シンボ<br>ル          | Min | Тур        | Max  | Min | Тур         | Max  | 単位 |
| プログラム時間            | 8バイト   | t <sub>P8</sub>   | _   | 128        | 1064 | _   | 44.2        | 420  | μs |
| イレース時間             | 2 KB   | t <sub>E2K</sub>  | _   | 14.1       | 390  | _   | 5.5         | 214  | ms |
| ブランクチェック時間         | 8バイト   | t <sub>BC8</sub>  | _   | _          | 67.7 | _   | _           | 8.6  | μs |
|                    | 2 KB   | t <sub>BC2K</sub> | _   | _          | 7538 | _   | _           | 272  | μs |
| イレースサスペンド時間        | ]      | t <sub>SED</sub>  | _   | _          | 33.4 | _   | _           | 10.7 | μs |
| 強制停止時間             |        | t <sub>FD</sub>   | _   | _          | 33.4 | _   | _           | 10.7 | μs |
| コンフィグレーション説        | )定時間   | t <sub>CFGS</sub> | _   | 27         | 494  | _   | 11          | 255  | ms |
| フラッシュメモリモート<br>1   | 遷移待機時間 | t <sub>DIS</sub>  | 2   | _          | _    | 2   | _           | _    | μs |
| フラッシュメモリモート<br>2   | 遷移待機時間 | t <sub>MS</sub>   | 15  | _          | _    | 15  | _           | _    | μs |

- 注. ソフトウェアによる命令実行からフラッシュメモリの各動作が起動するまでの時間は含みません。
- 注.
- フラッシュメモリのプログラムまたはイレース実行時の FCLK 下限周波数は 1 MHz です。 フラッシュメモリのプログラムまたはイレース実行時の FCLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確 注. 認してください。

#### コードフラッシュ特性(3)(1/2) 表 2.72

Middle-speed 動作モード

| 余件: VCC = AVCCU = 1.6~3.6 V |      | シンボ              |     | CLK = 1 MH | z    | IC  | LK = 8 MHz <sup>()</sup> | 注1) |    |
|-----------------------------|------|------------------|-----|------------|------|-----|--------------------------|-----|----|
| 項目                          |      | ル                | Min | Тур        | Max  | Min | Тур                      | Max | 単位 |
| プログラム時間                     | 8バイト | t <sub>P8</sub>  | _   | 128        | 1064 | _   | 50.6                     | 468 | μs |
| イレース時間                      | 2 KB | t <sub>E2K</sub> | _   | 14.1       | 390  | _   | 6.32                     | 231 | ms |

#### コードフラッシュ特性 (3) (2/2) 表 2.72

Middle-speed 動作モード

条件: VCC = AVCC0 = 1.6~3.6 V

|                  |        | シンボ               |     | ICLK = 1 MH | z    | IC  | LK = 8 MHz <sup>(</sup> | 注1)  |    |
|------------------|--------|-------------------|-----|-------------|------|-----|-------------------------|------|----|
| 項目               |        | ルル                | Min | Тур         | Max  | Min | Тур                     | Max  | 単位 |
| ブランクチェック時間       | 8バイト   | t <sub>BC8</sub>  | _   | _           | 67.7 | _   | _                       | 13.3 | μs |
|                  | 2 KB   | t <sub>BC2K</sub> | _   | _           | 7538 | _   | _                       | 947  | μs |
| イレースサスペンド時間      | ]      | t <sub>SED</sub>  | _   | _           | 33.4 | _   | _                       | 13.1 | μs |
| 強制停止時間           |        | t <sub>FD</sub>   | _   | _           | 33.4 | _   | _                       | 13.1 | μs |
| コンフィグレーション設      | 定時間    | t <sub>CFGS</sub> | _   | 27          | 494  | _   | 12                      | 277  | ms |
| フラッシュメモリモート<br>1 | 遷移待機時間 | t <sub>DIS</sub>  | 2   | _           | _    | 2   | _                       | _    | μs |
| フラッシュメモリモート<br>2 | 遷移待機時間 | t <sub>MS</sub>   | 15  | _           | _    | 15  | _                       | _    | μs |

- 注. ソフトウェアによる命令実行からフラッシュメモリの各動作が起動するまでの時間は含みません。
- フラッシュメモリのプログラムまたはイレース実行時の FCLK 下限周波数は 1 MHz です。 注.
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確 認してください。
- 注 1. 1.8 V ≦ VCC = AVCC0 ≦ 3.6 V の場合

#### 表 2.73 コードフラッシュ特性(4)

Low-speed 動作モード 条件: VCC = AVCC0 = 1.6~3.6 V

| 架件:VCC - AVCCU - 1.0~3. | .O V   |                   |     |            |      |    |
|-------------------------|--------|-------------------|-----|------------|------|----|
|                         |        |                   |     | ICLK = 1 N | ИHz  |    |
| 項目                      |        | シンボル              | Min | Тур        | Max  | 単位 |
| プログラム時間                 | 8バイト   | t <sub>P8</sub>   | _   | 128        | 1064 | μs |
| イレース時間                  | 2 KB   | t <sub>E2K</sub>  | _   | 14.1       | 390  | ms |
| ブランクチェック時間              | 8バイト   | t <sub>BC8</sub>  | _   | _          | 67.7 | μs |
|                         | 2 KB   | t <sub>BC2K</sub> | _   | _          | 7538 | μs |
| イレースサスペンド時間             |        | t <sub>SED</sub>  | _   | _          | 33.4 | μs |
| 強制停止時間                  |        | t <sub>FD</sub>   | _   | _          | 33.4 | μs |
| コンフィグレーション設定時間          | 間      | t <sub>CFGS</sub> | _   | 27         | 494  | ms |
| フラッシュメモリモード遷移待機時間 1     |        | t <sub>DIS</sub>  | 2   | _          | _    | μs |
| フラッシュメモリモード遷移行          | 寺機時間 2 | t <sub>MS</sub>   | 15  | _          | _    | μs |

- ソフトウェアによる命令実行からフラッシュメモリの各動作が起動するまでの時間は含みません。 注.
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK 下限周波数は 1 MHz です。
- フラッシュメモリのプログラムまたはイレース実行時の FCLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確 認してください。

#### 2.13.2 データフラッシュメモリ特性

#### 表 2.74 データフラッシュ特性 (1)

| 項目       |                                 | シンボル              | Min                        | Тур       | Max | 単位 | 条件           |
|----------|---------------------------------|-------------------|----------------------------|-----------|-----|----|--------------|
| 再プログラム/イ | 再プログラム/イレースサイクル <sup>(注1)</sup> |                   | 100000                     | 1000000   | _   | 回  | _            |
| データ保持時間  | 10000 回の N <sub>DPEC</sub> の後   | t <sub>DDRP</sub> | 20 <sup>(注2)</sup><br>(注3) | _         | _   | 年  | Ta = +85 °C  |
|          |                                 |                   | 10 <sup>(注2)</sup><br>(注3) | _         | _   |    | Ta = +105 °C |
|          | 100000 回の N <sub>DPEC</sub> の後  |                   | 5(注2) (注3)                 | _         | _   |    | Ta = +105 °C |
|          | 1000000 回の N <sub>DPEC</sub> の後 |                   | _                          | 1(注2)(注3) | _   |    | Ta = +25 °C  |

注 1. 再プログラム/イレースサイクルは、ブロックごとの消去回数です。再プログラム/イレースサイクルが n 回 (n = 100,000) の場合、ブロックごとにそれぞれ n 回ずつ消去することができます。たとえば、256 バイトのブロックについて、それぞれ異なるアドレスに1 バイト書き込みを 256 回に分けて行った後に、そのブロックを消去した場合も、再プログラム/イレースサイクル回数は 1 回と数えます。ただし、消去 1 回に対して、同一アドレスに複数回の書き込みを行うことはできません。(上書き禁止)

- 注 2. 弊社提供のフラッシュメモリプログラマおよびセルフプログラミングライブラリを使用した場合の特性です。
- 注3. 信頼性試験から得られた結果です。

#### 表 2.75 データフラッシュ特性 (2)

High-speed 動作モード

条件: VCC = AVCC0 = 1.8~3.6 V

|               |         |                     | ICLK = 1 MHz |      |      | IC  |      |      |    |
|---------------|---------|---------------------|--------------|------|------|-----|------|------|----|
| 項目            |         | シンボル                | Min          | Тур  | Max  | Min | Тур  | Max  | 単位 |
| プログラム時間       | 1バイト    | t <sub>DP1</sub>    | _            | 112  | 903  | _   | 33.9 | 317  | μs |
| イレース時間        | 256 バイト | t <sub>DE256</sub>  | _            | 14.1 | 390  | _   | 5.50 | 214  | ms |
| ブランクチェック時間    | 1バイト    | t <sub>DBC1</sub>   | _            | _    | 67.7 | _   | _    | 8.6  | μs |
|               | 256 バイト | t <sub>DBC256</sub> | _            | _    | 7538 | _   | _    | 272  | μs |
| イレース実行中のサスへ   | ペンド時間   | t <sub>DSED</sub>   | _            | _    | 33.4 | _   | _    | 10.7 | μs |
| 強制停止時間        |         | t <sub>FD</sub>     | _            | _    | 33.4 | _   | _    | 10.7 | μs |
| データフラッシュ STOF | 9 復帰時間  | t <sub>DSTOP</sub>  | 250          | _    | _    | 250 | _    | _    | ns |

- 注. ソフトウェアによる命令実行からフラッシュメモリの各動作が起動するまでの時間は含みません。
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK 下限周波数は 1 MHz です。
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確認してください。

### 表 2.76 データフラッシュ特性 (3)

Middle-speed 動作モード

条件: VCC = AVCC0 = 1.6~3.6 V

|                    |         |                     | ı   | CLK = 1 MH | z    | ICI | _K = 8 MHz <sup>(</sup> | 注1)  |    |
|--------------------|---------|---------------------|-----|------------|------|-----|-------------------------|------|----|
| 項目                 |         | シンボル                | Min | Тур        | Max  | Min | Тур                     | Max  | 単位 |
| プログラム時間            | 1バイト    | t <sub>DP1</sub>    | _   | 112        | 903  | _   | 39.7                    | 359  | μs |
| イレース時間             | 256 バイト | t <sub>DE256</sub>  | _   | 14.1       | 390  | _   | 6.32                    | 231  | ms |
| ブランクチェック時間         | 1バイト    | t <sub>DBC1</sub>   | _   | _          | 67.7 | _   | _                       | 13.3 | μs |
|                    | 256 バイト | t <sub>DBC256</sub> | _   | _          | 7538 | _   | _                       | 947  | μs |
| イレース実行中のサスへ        | ペンド時間   | t <sub>DSED</sub>   | _   | _          | 33.4 | _   | _                       | 13.1 | μs |
| 強制停止時間             |         | t <sub>FD</sub>     | _   | _          | 33.4 | _   | _                       | 13.1 | μs |
| データフラッシュ STOP 復帰時間 |         | t <sub>DSTOP</sub>  | 250 | _          | _    | 250 | _                       | _    | ns |

- 注. ソフトウェアによる命令実行からフラッシュメモリの各動作が起動するまでの時間は含みません。
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK 下限周波数は 1 MHz です。
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確認してください。
- 注 1. 1.8 V ≦ VCC = AVCC0 ≦ 3.6 V の場合

#### 表 2.77 データフラッシュ特性 (4) (1/2)

Low-speed 動作モード

条件: VCC = AVCC0 = 1.6~3.6 V

| 項目         |         | シンボル                | Min | Тур  | Max  | 単位 |
|------------|---------|---------------------|-----|------|------|----|
| プログラム時間    | 1バイト    | t <sub>DP1</sub>    | _   | 112  | 903  | μs |
| イレース時間     | 256 バイト | t <sub>DE256</sub>  | _   | 14.1 | 390  | ms |
| ブランクチェック時間 | 1バイト    | t <sub>DBC1</sub>   | _   | _    | 67.7 | μs |
|            | 256 バイト | t <sub>DBC256</sub> | _   | _    | 7538 | μs |

### 表 2.77 データフラッシュ特性 (4) (2/2)

Low-speed 動作モード

条件: VCC = AVCC0 = 1.6~3.6 V

|                    |                    | ICLK = 1 MHz |     |      |    |
|--------------------|--------------------|--------------|-----|------|----|
| 項目                 | シンボル               | Min          | Тур | Max  | 単位 |
| イレース実行中のサスペンド時間    | t <sub>DSED</sub>  | _            | _   | 33.4 | μs |
| 強制停止時間             | t <sub>FD</sub>    | _            | _   | 33.4 | μs |
| データフラッシュ STOP 復帰時間 | t <sub>DSTOP</sub> | 250          | _   | _    | ns |

- 注. ソフトウェアによる命令実行からフラッシュメモリの各動作が起動するまでの時間は含みません。
- 注. フラッシュメモリのプログラムまたはイレース実行時の FCLK 下限周波数は 1 MHz です。
- 注: フラッシュメモリのプログラムまたはイレース実行時の FCLK の周波数精度は±1.0%とします。クロックソースの周波数精度を確認してください。

## 2.13.3 シリアルワイヤデバッグ (SWD)

#### 表 2.78 SWD 特性 (1)

条件: VCC = AVCC0 = 2.4~5.5 V

| 項目                         | シンボル                 | Min | Тур | Мах | 単位 | 測定条件   |
|----------------------------|----------------------|-----|-----|-----|----|--------|
| SWCLK クロックサイクル時間           | t <sub>SWCKcyc</sub> | 50  | _   | _   | ns | 図 2.57 |
| SWCLK クロック High レベルパルス幅    | tswckh               | 15  | _   | _   | ns |        |
| SWCLK クロック Low レベルパル<br>ス幅 | t <sub>SWCKL</sub>   | 15  | _   | _   | ns |        |
| SWCLK クロック立ち上がり時間          | tswckr               | _   | _   | 5   | ns |        |
| SWCLK クロック立ち下がり時間          | t <sub>SWCKf</sub>   | _   | _   | 5   | ns |        |
| SWDIO セットアップ時間             | t <sub>SWDS</sub>    | 3   | _   | _   | ns | 図 2.58 |
| SWDIO ホールド時間               | tswdh                | 13  | _   | _   | ns |        |
| SWDIO データ遅延時間              | t <sub>SWDD</sub>    | 2   | _   | 45  | ns |        |

#### 表 2.79 SWD 特性 (2)

条件: VCC = AVCC0 = 1.6~2.4 V

| 項目                         | シンボル               | Min | Тур | Max | 単位 | 測定条件   |
|----------------------------|--------------------|-----|-----|-----|----|--------|
| SWCLK クロックサイクル時間           | tswckcyc           | 250 | _   | _   | ns | 図 2.57 |
| SWCLK クロック High レベルパルス幅    | t <sub>SWCKH</sub> | 120 | _   | _   | ns |        |
| SWCLK クロック Low レベルパル<br>ス幅 | tswckl             | 120 | _   | _   | ns |        |
| SWCLK クロック立ち上がり時間          | tswckr             | _   | _   | 5   | ns |        |
| SWCLK クロック立ち下がり時間          | tswckf             | _   | _   | 5   | ns |        |
| SWDIO セットアップ時間             | t <sub>SWDS</sub>  | 50  | _   | _   | ns | 図 2.58 |
| SWDIO ホールド時間               | tswdh              | 50  | _   | _   | ns |        |
| SWDIO データ遅延時間              | t <sub>SWDD</sub>  | 2   | _   | 170 | ns |        |



図 2.57 SWD SWCLK タイミング



図 2.58 SWD 入出力タイミング

#### 各プロセスモードのポート状態 付録 1.

| 機能     | 端子機能                | リセット  | ソフトウェアスタンパイモード         |
|--------|---------------------|-------|------------------------|
| モード    | MD                  | プルアップ | Keep-O                 |
| IRQ    | IRQx                | Hi-Z  | Keep-O <sup>(注1)</sup> |
| AGT    | AGTIOn              | Hi-Z  | AGTIOn 入力              |
|        | AGTOn/AGTOAn/AGTOBn | Hi-Z  | AGTOn/AGTOAn/AGTOBn 出力 |
| SCI    | RXD0                | Hi-Z  | Keep-O <sup>(注1)</sup> |
| IIC    | SCLn/SDAn           | Hi-Z  | Keep-O <sup>(注1)</sup> |
| UARTA  | CLKAn               | Hi-Z  | CLKAn 出力               |
|        | RxDAn               | Hi-Z  | RxDAn 入力               |
| RTC    | RTCIC0              | Hi-Z  | RTCIC0 入力              |
|        | RTCOUT              | Hi-Z  | RTCOUT 出力              |
| CLKOUT | CLKOUT              | Hi-Z  | CLKOUT 出力              |
| SLCDC  | SEGx/COMx           | Hi-Z  | SEGx/COMx 出力           |
|        | VLx/CAPH/CAPL       | Hi-Z  | VLx/CAPH/CAPL 入力       |
| その他    | _                   | Hi-Z  | Keep-O                 |

注. H: High レベル L: Low レベル

Hi-Z: ハイインピーダンス

Keep-O: 出力端子は前の値を保持します。入力端子はハイインピーダンスになります。 注 1. 端子が外部割り込み端子として使用され、ソフトウェアスタンバイの解除要因に指定されている場合、入力が許可されます。

RA4C1 データシート 付録 2. 外形寸法図

## 付録 2. 外形寸法図

外形寸法図の最新版や実装に関する情報は、弊社のウェブサイトの「パッケージ」を参照してください。



図 A2.1 LQFP 100 ピン

付録 2. 外形寸法図 RA4C1 データシート

| JEITA Package Code   | RENESAS Code | Previous Code | MASS (Typ) [g] |
|----------------------|--------------|---------------|----------------|
| P-LFQFP64-10x10-0.50 | PLQP0064KB-C | _             | 0.3            |

Unit: mm







- NOTE)

  1. DIMENSIONS "\*1" AND "\*2" DO NOT INCLUDE MOLD FLASH.

  2. DIMENSION "\*3" DOES NOT INCLUDE TRIM OFFSET.

  3. PIN 1 VISUAL INDEX FEATURE MAY VARY, BUT MUST BE LOCATED WITHIN THE HATCHED AREA.

  4. CHAMFERS AT CORNERS ARE OPTIONAL, SIZE MAY VARY.

| Reference      | Dimensions in millimeters |      |      |  |  |  |  |
|----------------|---------------------------|------|------|--|--|--|--|
| Symbol         | Min                       | Nom  | Max  |  |  |  |  |
| D              | 9.9                       | 10.0 | 10.1 |  |  |  |  |
| E              | 9.9                       | 10.0 | 10.1 |  |  |  |  |
| A <sub>2</sub> | _                         | 1.4  | _    |  |  |  |  |
| H <sub>D</sub> | 11.8                      | 12.0 | 12.2 |  |  |  |  |
| HE             | 11.8                      | 12.0 | 12.2 |  |  |  |  |
| Α              | _                         | _    | 1.7  |  |  |  |  |
| A <sub>1</sub> | 0.05                      | _    | 0.15 |  |  |  |  |
| bp             | 0.15                      | 0.20 | 0.27 |  |  |  |  |
| С              | 0.09                      | _    | 0.20 |  |  |  |  |
| θ              | 0°                        | 3.5° | 8°   |  |  |  |  |
| е              | _                         | 0.5  | _    |  |  |  |  |
| Х              | _                         | _    | 0.08 |  |  |  |  |
| у              |                           | _    | 0.08 |  |  |  |  |
| Lp             | 0.45                      | 0.6  | 0.75 |  |  |  |  |
| L <sub>1</sub> |                           | 1.0  |      |  |  |  |  |

Detail F

© 2015 Renesas Electronics Corporation. All rights reserved.

LQFP 64 ピン 図 A2.2

## 付録 3. I/O レジスタ

この付録では、I/O レジスタアドレス、アクセスサイクルについて機能ごとに説明します。

## 3.1 周辺機能のベースアドレス

本マニュアルに記載の周辺機能のベースアドレスは下記のとおりです。表 A3.1 に、各周辺機能の名前、説明、ベースアドレスを示します。

表 A3.1 周辺機能のベースアドレス (1/2)

| 名称     | 内容                       | ベースアドレス     |
|--------|--------------------------|-------------|
| RMPU   | マスタメモリプロテクションユニット        | 0x4000_0000 |
| TZF    | TrustZone フィルタ           | 0x4000_0E00 |
| SRAM   | 特殊機能レジスタ                 | 0x4000_2000 |
| BUS    | バス制御                     | 0x4000_3000 |
| DMAC0  | ダイレクトメモリアクセスコントローラ 0     | 0x4000_5000 |
| DMAC1  | ダイレクトメモリアクセスコントローラ 1     | 0x4000_5040 |
| DMAC2  | ダイレクトメモリアクセスコントローラ 2     | 0x4000_5080 |
| DMAC3  | ダイレクトメモリアクセスコントローラ 3     | 0x4000_50C0 |
| DMAC4  | ダイレクトメモリアクセスコントローラ 4     | 0x4000_5100 |
| DMAC5  | ダイレクトメモリアクセスコントローラ 5     | 0x4000_5140 |
| DMAC6  | ダイレクトメモリアクセスコントローラ 6     | 0x4000_5180 |
| DMAC7  | ダイレクトメモリアクセスコントローラ 7     | 0x4000_51C0 |
| DMA    | DMAC モジュール起動             | 0x4000_5200 |
| DTC    | データトランスファコントローラ          | 0x4000_5400 |
| ICU    | 割り込みコントローラ               | 0x4000_6000 |
| キャッシュ  | キャッシュ                    | 0x4000_7000 |
| CPSCU  | CPU システムセキュリティコントロールユニット | 0x4000_8000 |
| DBG    | デバッグ機能                   | 0x4001_B000 |
| FCACHE | フラッシュキャッシュ               | 0x4001_C100 |
| SYSC   | システムコントロール               | 0x4001_E000 |
| PORT0  | ポート0コントロールレジスタ           | 0x4001_F000 |
| PORT1  | ポート1コントロールレジスタ           | 0x4001_F020 |
| PORT2  | ポート2コントロールレジスタ           | 0x4001_F040 |
| PORT3  | ポート3コントロールレジスタ           | 0x4001_F060 |
| PORT4  | ポート 4 コントロールレジスタ         | 0x4001_F080 |
| PORT5  | ポート5コントロールレジスタ           | 0x4001_F0A0 |
| PORT6  | ポート6コントロールレジスタ           | 0x4001_F0C0 |
| PORT7  | ポート7コントロールレジスタ           | 0x4001_F0E0 |
| PORT8  | ポート8コントロールレジスタ           | 0x4001_F100 |
| PFS    | Pmn 端子機能コントロールレジスタ       | 0x4001_F800 |
| ELC    | イベントリンクコントローラ            | 0x4008_2000 |
| RTC    | リアルタイムクロック               | 0x4008_3000 |
| IWDT   | 独立ウォッチドッグタイマ             | 0x4008_3200 |
| WDT    | ウォッチドッグタイマ               | 0x4008_3400 |
| CAC    | クロック周波数精度測定回路            | 0x4008_3600 |

## 表 A3.1 周辺機能のベースアドレス (2/2)

| 名称      | 内容                         | ベースアドレス     |
|---------|----------------------------|-------------|
| MSTP    | モジュールストップコントロール A、B、C、D、E  | 0x4008_4000 |
| POEG    | GPT 用ポートアウトプットイネーブルモジュール   | 0x4008_A000 |
| UARTA   | シリアルインタフェース UARTA          | 0x4009_7000 |
| IIC0    | Inter-Integrated Circuit 0 | 0x4009_F000 |
| IIC1    | Inter-Integrated Circuit 1 | 0x4009_F100 |
| CANFD   | CANFD モジュール                | 0x400B_0000 |
| SLCDC   | セグメント LCD コントローラ/ドライバ      | 0x400D_4000 |
| PSCU    | ペリフェラルセキュリティ制御ユニット         | 0x400E_0000 |
| AGT0    | 低消費電力非同期汎用タイマ 0            | 0x400E_8000 |
| AGT1    | 低消費電力非同期汎用タイマ 1            | 0x400E_8100 |
| CRC     | CRC 演算器                    | 0x4010_8000 |
| DOC     | データ演算回路                    | 0x4010_9000 |
| SCI0    | シリアルコミュニケーションインタフェース 0     | 0x4011_8000 |
| SCI1    | シリアルコミュニケーションインタフェース 1     | 0x4011_8100 |
| SCI3    | シリアルコミュニケーションインタフェース 3     | 0x4011_8300 |
| SCI4    | シリアルコミュニケーションインタフェース 4     | 0x4011_8400 |
| SCI5    | シリアルコミュニケーションインタフェース 5     | 0x4011_8500 |
| SCI9    | シリアルコミュニケーションインタフェース 9     | 0x4011_8900 |
| SPI0    | シリアルペリフェラルインタフェース 0        | 0x4011_A000 |
| SPI1    | シリアルペリフェラルインタフェース 1        | 0x4011_A100 |
| SPI2    | シリアルペリフェラルインタフェース 2        | 0x4011_A200 |
| ECCMB   | MBRAM 用エラー補正回路             | 0x4012_F000 |
| GPT320  | 32 ビット汎用 PWM タイマ 0         | 0x4016_9000 |
| GPT321  | 32 ビット汎用 PWM タイマ 1         | 0x4016_9100 |
| GPT162  | 16 ビット汎用 PWM タイマ 2         | 0x4016_9200 |
| GPT163  | 16 ビット汎用 PWM タイマ 3         | 0x4016_9300 |
| GPT164  | 16 ビット汎用 PWM タイマ 4         | 0x4016_9400 |
| GPT165  | 16 ビット汎用 PWM タイマ 5         | 0x4016_9500 |
| GPT_OPS | 出力相切り替えコントローラ              | 0x4016_9A00 |
| ADC120  | 12 ビット A/D コンバータ 0         | 0x4017_0000 |
| FLCN    | フラッシュ I/O レジスタ             | 0x407E_C000 |
| FACI    | フラッシュアプリケーションコマンドインタフェース   | 0x407F_E000 |
| QSPI    | クワッド SPI                   | 0x6400_0000 |
| CPU_OCD | オンチップデバッグ                  | 0x8000_0000 |

注. 名称 = 周辺機能の名称

内容 = 周辺機能

ベースアドレス = 最下位の予約アドレスまたは周辺機能が使用するアドレス

## 3.2 アクセスサイクル

本項では、本マニュアルに記載の I/O レジスタのアクセスサイクル情報を示します。

- レジスタは対応するモジュールごとにグループ化されています。
- アクセスサイクル数については、指定の基準クロックのサイクル数を示しています。

● 内部 I/O 領域では、レジスタに割り当てられていない予約アドレスにアクセスしないでください。アクセス した場合、動作は保証されません。

- I/O アクセスサイクル数は、内部周辺バスのバスサイクル、分周クロック同期化サイクル、および各モジュールのウェイトサイクルによって異なります。分周クロック同期化サイクルは、ICLK と PCLK 間の周波数比によって異なります。
- ICLK 周波数と PCLK 周波数が等しいとき、分周クロック同期化サイクル数は常に一定です。
- ICLK 周波数が PCLK 周波数より大きいとき、分周クロック同期化サイクル数に少なくとも 1PCLK サイクル 追加されます。
- 書き込みアクセスのサイクル数は、非バッファラブル書き込みアクセスにより得られるサイクル数を示します。
- 注. CPU からのレジスタアクセスが、外部メモリへの命令フェッチや、DMAC や DTC のような他のバスマスタのバスアクセスと競合せずに実行された場合のサイクル数です。

#### 表 A3.2 アクセスサイクル (1/3)

|                                                     |             |             | アクセスサイクル数         |      |            |                   |             |                                                                                                                                        |
|-----------------------------------------------------|-------------|-------------|-------------------|------|------------|-------------------|-------------|----------------------------------------------------------------------------------------------------------------------------------------|
|                                                     | アドレス        |             | ICLK = PCI        | _K   | ICLK > PCL | K <sup>(注1)</sup> | サイク         |                                                                                                                                        |
| 周辺モジュール                                             | ここから        | ここまで        | 読み出し              | 書き込み | 読み出し       | 書き込み              | ── ルの単<br>位 | 関連機能                                                                                                                                   |
| RMPU, TZF,<br>SRAM, BUS,<br>DMACn, DMA,<br>DTC, ICU | 0x4000_0000 | 0x4000_6FFF | 4                 | 3    | 4          | 3                 | ICLK        | ルネサスメモリプロテクションユニット、<br>TrustZone フィルタ、<br>SRAM コントロール、<br>パスコントロール、ダイレクトメロリアクセスコントローラ n、<br>DMAC モジュール起動、DTC コントロール<br>レジスタ、割り込みコントローラ |
| キャッシュ                                               | 0x4000_7000 | 0x4000_7FFF | 4                 | 5    | 4          | 5                 | ICLK        | キャッシュ                                                                                                                                  |
| CPSCU, DBG,<br>FCACHE                               | 0x4000_8000 | 0x4001_CFFF | 4                 | 3    | 4          | 3                 | ICLK        | CPU システムセキュ<br>リティコントロールユ<br>ニット、デバッグ機能、<br>フラッシュキャッシュ                                                                                 |
| SYSC                                                | 0x4001_E000 | 0x4001_E5FF | 6                 | 5    | 6          | 5                 | ICLK        | システムコントロール                                                                                                                             |
| PORTn, PFS                                          | 0x4001_F000 | 0x4001_FFFF | 5 <sup>(注2)</sup> | 4    | 5(注2)      | 4                 | ICLK        | ポート n コントロール<br>レジスタ、Pmn 端子機<br>能コントロールレジス<br>タ                                                                                        |
| ELC, RTC, IWDT,<br>WDT, CAC,<br>MSTP, POEG          | 0x4008_2000 | 0x4008_AFFF | 5                 | 4    | 2~5        | 2~4               | PCLKB       | イベラウン トリアルタウェントリアルタウェントリアルタウェンクランクタングタグラングの アングラング 大学 アッチ アッカー アップ制御 スティー アップ制 イネーブルート出力イネーブルー・エール                                     |
| UARTA                                               | 0x4009_7000 | 0x4009_7FFF | 4                 | 3    | 1~4        | 1~3               | PCLKB       | シリアルインタフェー<br>ス UARTA                                                                                                                  |
| IICn, IIC0WU,<br>CANFD                              | 0x4009_D000 | 0x400D_0FFF | 5                 | 4    | 2~5        | 2~4               | PCLKB       | 拡張シリアルサウンド<br>インタフェース、Inter-<br>Integrated Circuit n、<br>Inter-Integrated Circuit<br>0 ウェイクアップユニ<br>ット、CANFD モジュ<br>ール                 |
| SLCDC                                               | 0x400D_4000 | 0x400D_4FFF | 4                 | 3    | 1~4        | 1~3               | PCLKB       | セグメント LCD コントローラ/ドライバ                                                                                                                  |
| PSCU                                                | 0x400E_0000 | 0x400E_0FFF | 5                 | 4    | 2~5        | 2~4               | PCLKB       | ペリフェラルセキュリ<br>ティ制御ユニット                                                                                                                 |
| AGTn                                                | 0x400E_8000 | 0x400E_8FFF | 7                 | 4    | 4~7        | 2~4               | PCLKB       | 低消費電力非同期汎用<br>タイマ n                                                                                                                    |

#### 表 A3.2 アクセスサイクル (2/3)

|                            |             |             | アクセスサイ            | イクル数              |                             |                     |            |                                                                    |  |
|----------------------------|-------------|-------------|-------------------|-------------------|-----------------------------|---------------------|------------|--------------------------------------------------------------------|--|
|                            | アドレス        |             | ICLK = PCLK       |                   | ICLK > PCLK <sup>(注1)</sup> |                     | サイク<br>ルの単 |                                                                    |  |
| 周辺モジュール                    | ここから        | ここまで        | 読み出し              | 書き込み              | 読み出し                        | 書き込み                | 位          | 関連機能                                                               |  |
| CRC, DOC                   | 0x4010_8000 | 0x4010_9FFF | 5                 | 4                 | 2~5                         | 2~4                 | PCLKA      | CRC 演算器、データ演<br>算回路                                                |  |
| SCIn                       | 0x4011_8000 | 0x4011_8FFF | 5 <sup>(注3)</sup> | 4 <sup>(注3)</sup> | 2~5 <sup>(注3)</sup>         | 2~4 <sup>(注3)</sup> | PCLKA      | シリアルコミュニケー<br>ションインタフェース<br>n                                      |  |
| SPIn                       | 0x4011_A000 | 0x4011_AFFF | 5(注4)             | 4(注4)             | 2~5 <sup>(注4)</sup>         | 2~4 <sup>(注4)</sup> | PCLKA      | シリアルペリフェラル<br>インタフェース n                                            |  |
| ECCMB                      | 0x4011_F000 | 0x4012_FFFF | 5                 | 4                 | 2~5                         | 2~4                 | PCLKA      | MBRAM 用エラー補正<br>回路                                                 |  |
| GPT32n, GPT16n,<br>GPT_OPS | 0x4016_9000 | 0x4016_9FFF | 7                 | 4                 | 4~7                         | 2~4                 | PCLKA      | 32 ビット汎用 PWM<br>タイマ n、16 ビット汎<br>用 PWM タイマ n、出<br>力相切り替えコントロ<br>ーラ |  |
| ADC120                     | 0x4017_0000 | 0x4017_1FFF | 5                 | 4                 | 2~5                         | 2~4                 | PCLKA      | 12 ビット A/D コンバ<br>ータ 0                                             |  |
| QSPI                       | 0x6400_0000 | 0x6400_000F | 5                 | 14~(注5)           | 2~5                         | 14~(注5)             | PCLKA      | クワッド SPI                                                           |  |
| QSPI                       | 0x6400_0010 | 0x6400_0013 | 25~(注5)           | 6~(注5)            | 25~(注5)                     | 5~(注5)              | PCLKA      | クワッド SPI                                                           |  |
| QSPI                       | 0x6400_0014 | 0x6400_0037 | 5                 | 14~(注5)           | 2~5                         | 14~(注5)             | PCLKA      | クワッド SPI                                                           |  |
| QSPI                       | 0x6400_0804 | 0x6400_0807 | 4                 | 3                 | 1~4                         | 1~3                 | PCLKA      | クワッド SPI                                                           |  |

#### 表 A3.2 アクセスサイクル (3/3)

|            |             |             | アクセスサイクル数   |      |                             |      |            |                                                     |  |
|------------|-------------|-------------|-------------|------|-----------------------------|------|------------|-----------------------------------------------------|--|
|            | アドレス        |             | ICLK = FCLK |      | ICLK > FCLK <sup>(注1)</sup> |      | サイク<br>ルの単 |                                                     |  |
| 周辺モジュール    | ここから        | ここまで        | 読み出し        | 書き込み | 読み出し                        | 書き込み | 位          | 関連機能                                                |  |
| FLCN, FACI | 0x407E_C000 | 0x407F_EFFF | 5           | 4    | 3~5                         | 2~4  | FCLK       | フラッシュ I/O レジス<br>タ、フラッシュアプリ<br>ケーションコマンドイ<br>ンタフェース |  |

- 注 1. PCLK または FCLK のサイクル数が整数ではない (たとえば 1.5) 場合、最小値は小数点以下を切り捨て、最大値は小数点以下を切り上げます。たとえば、1.5~2.5 は、1~3 となります。
- 注 2. PRCNT2 および PFS レジスタのアクセスサイクルは PRWCNTR によって異なります。
- 注 3. 16 ビットレジスタ(FTDRHL、FRDRHL、FCR、FDR、LSR、および CDR)にアクセスを行う場合は、表 A3.2 に記載の値よりも 2 サイクル分多いアクセスサイクルとなります。8 ビットレジスタ(FTDRH、FTDRL、FRDRH、および FRDRL)にアクセスを行う 場合は、表 A3.2 に記載のアクセスサイクルとなります。
- 注 4. 32 ビットレジスタ (SPDR) にアクセスを行う場合は、表 A3.2 に記載の値よりも 2 サイクル分多いアクセスサイクルとなります。 8 ビットまたは 16 ビットレジスタ (SPDR\_HA) にアクセスを行う場合は、表 A3.2 に記載のアクセスサイクルとなります。
- 注 5. アクセスサイクルは QSPI バスサイクルによって異なります。

RA4C1 データシート 改訂履歴

# 改訂履歴

## Revision 1.00 — 2025 年 6 月 20 日

初版発行

## Revision 1.10 — 2025 年 7 月 16 日

### 2. 電気的特性:

- 表 2.20 熱抵抗を更新2.2.8.1 ICCmax の計算ガイドを追加
- 表 2.54. TSN 特性を更新



### 製品ご使用上の注意事項

ここでは、マイコン製品全体に適用する「使用上の注意事項」について説明します。個別の使用上の注意事項については、本ドキュメントおよびテクニカルアップデートを参照してください。

#### 1. 静電気対策

CMOS 製品の取り扱いの際は静電気防止を心がけてください。CMOS 製品は強い静電気によってゲート絶縁破壊を生じることがあります。運搬や保存の際には、当社が出荷梱包に使用している導電性のトレーやマガジンケース、導電性の緩衝材、金属ケースなどを利用し、組み立て工程にはアースを施してください。プラスチック板上に放置したり、端子を触ったりしないでください。また、CMOS 製品を実装したボードについても同様の扱いをしてください。

#### 2. 電源投入時の処置

電源投入時は、製品の状態は不定です。電源投入時には、LSIの内部回路の状態は不確定であり、レジスタの設定や各端子の状態は不定です。外部 リセット端子でリセットする製品の場合、電源投入からリセットが有効になるまでの期間、端子の状態は保証できません。同様に、内蔵パワーオン リセット機能を使用してリセットする製品の場合、電源投入からリセットのかかる一定電圧に達するまでの期間、端子の状態は保証できません。

#### 3. 電源オフ時における入力信号

当該製品の電源がオフ状態のときに、入力信号や入出力プルアップ電源を入れないでください。入力信号や入出力プルアップ電源からの電流注入により、誤動作を引き起こしたり、異常電流が流れ内部素子を劣化させたりする場合があります。資料中に「電源オフ時における入力信号」についての記載のある製品は、その内容を守ってください。

#### 4. 未使用端子の処理

未使用端子は、「未使用端子の処理」に従って処理してください。CMOS製品の入力端子のインピーダンスは、一般に、ハイインピーダンスとなっています。未使用端子を開放状態で動作させると、誘導現象により、LSI周辺のノイズが印加され、LSI内部で貫通電流が流れたり、入力信号と認識されて誤動作を起こす恐れがあります。

#### 5. クロックについて

リセット時は、クロックが安定した後、リセットを解除してください。プログラム実行中のクロック切り替え時は、切り替え先クロックが安定した後に切り替えてください。リセット時、外部発振子(または外部発振回路)を用いたクロックで動作を開始するシステムでは、クロックが十分安定した後、リセットを解除してください。また、プログラムの途中で外部発振子(または外部発振回路)を用いたクロックに切り替える場合は、切り替え先のクロックが十分安定してから切り替えてください。

#### 6. 入力端子の印加波形

入力ノイズや反射波による波形歪みは誤動作の原因になりますので注意してください。CMOS 製品の入力がノイズなどに起因して、V<sub>□</sub> (Max.) から V<sub>□</sub> (Min.) までの領域にとどまるような場合は、誤動作を引き起こす恐れがあります。入力レベルが固定の場合はもちろん、V<sub>□</sub> (Max.) から V<sub>□</sub> (Min.) までの領域を通過する遷移期間中にチャタリングノイズなどが入らないように使用してください。

#### 7. リザーブアドレス (予約領域) のアクセス禁止

リザーブアドレス (予約領域) のアクセスを禁止します。アドレス領域には、将来の拡張機能用に割り付けられている リザーブアドレス (予約領域) があります。これらのアドレスをアクセスしたときの動作については、保証できませんので、アクセスしないようにしてください。

#### 8. 製品間の相違について

型名の異なる製品に変更する場合は、製品型名ごとにシステム評価試験を実施してください。同じグループのマイコンでも型名が違うと、フラッシュメモリ、レイアウトパターンの相違などにより、電気的特性の範囲で、特性値、動作マージン、ノイズ耐量、ノイズ幅射量などが異なる場合があります。型名が違う製品に変更する場合は、個々の製品ごとにシステム評価試験を実施してください。

#### ご注意書き

- 1. 本資料に記載された回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動作例、応用例を説明するものです。回路、ソフトウェアおよびこれらに関連する情報を使用する場合、お客様の責任において、お客様の機器・システムを設計ください。これらの使用に起因して生じた損害(お客様または第三者いずれに生じた損害も含みます。以下同じです。)に関し、当社は、一切その責任を負いません。
- 2. 当社製品または本資料に記載された製品データ、図、表、プログラム、アルゴリズム、応用回路例等の情報の使用に起因して発生した第三者の特許権、 著作権その他の知的財産権に対する侵害またはこれらに関する紛争について、当社は、何らの保証を行うものではなく、また責任を負うものではありません。
- 3. 当社は、本資料に基づき当社または第三者の特許権、著作権その他の知的財産権を何ら許諾するものではありません。
- 4. 当社製品を組み込んだ製品の輸出入、製造、販売、利用、配布その他の行為を行うにあたり、第三者保有の技術の利用に関するライセンスが必要となる 場合、当該ライセンス取得の判断および取得はお客様の責任において行ってください。
- 5. 当社製品を、全部または一部を問わず、改造、改変、複製、リバースエンジニアリング、その他、不適切に使用しないでください。かかる改造、改変、 複製、リバースエンジニアリング等により生じた損害に関し、当社は、一切その責任を負いません。
- 6. 当社は、当社製品の品質水準を「標準水準」および「高品質水準」に分類しており、各品質水準は、以下に示す用途に製品が使用されることを意図して おります。

標準水準: コンピュータ、OA 機器、通信機器、計測機器、AV 機器、家電、工作機械、パーソナル機器、産業用ロボット等

高品質水準:輸送機器(自動車、電車、船舶等)、交通制御(信号)、大規模通信機器、金融端末基幹システム、各種安全制御装置等

当社製品は、データシート等により高信頼性、Harsh environment 向け製品と定義しているものを除き、直接生命・身体に危害を及ぼす可能性のある機器・システム(生命維持装置、人体に埋め込み使用するもの等)、もしくは多大な物的損害を発生させるおそれのある機器・システム(宇宙機器と、海底中継器、原子力制御システム、航空機制御システム、プラント基幹システム、軍事機器等)に使用されることを意図しておらず、これらの用途に使用することは想定していません。たとえ、当社が想定していない用途に当社製品を使用したことにより損害が生じても、当社は一切その責任を負いません。

- 7. あらゆる半導体製品は、外部攻撃からの安全性を 100%保証されているわけではありません。当社ハードウェア/ソフトウェア製品にはセキュリティ対策が組み込まれているものもありますが、これによって、当社は、セキュリティ脆弱性または侵害(当社製品または当社製品が使用されているシステムに対する不正アクセス・不正使用を含みますが、これに限りません。)から生じる責任を負うものではありません。当社は、当社製品または当社製品が使用されたあらゆるシステムが、不正な改変、攻撃、ウイルス、干渉、ハッキング、データの破壊または窃盗その他の不正な侵入行為(「脆弱性問題」といいます。)によって影響を受けないことを保証しません。当社は、脆弱性問題に起因しまたはこれに関連して生じた損害について、一切責任を負いません。また、法令において認められる限りにおいて、本資料および当社ハードウェア/ソフトウェア製品について、商品性および特定目的との合致に関する保証ならびに第三者の権利を侵害しないことの保証を含め、明示または黙示のいかなる保証も行いません。
- 8. 当社製品をご使用の際は、最新の製品情報(データシート、ユーザーズマニュアル、アプリケーションノート、信頼性ハンドブックに記載の「半導体デバイスの使用上の一般的な注意事項」等)をご確認の上、当社が指定する最大定格、動作電源電圧範囲、放熱特性、実装条件その他指定条件の範囲内でご使用ください。指定条件の範囲を超えて当社製品をご使用された場合の故障、誤動作の不具合および事故につきましては、当社は、一切その責任を負いません。
- 9. 当社は、当社製品の品質および信頼性の向上に努めていますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は、データシート等において高信頼性、Harsh environment 向け製品と定義しているものを除き、耐放射線設計を行っておりません。仮に当社製品の故障または誤動作が生じた場合であっても、人身事故、火災事故その他社会的損害等を生じさせないよう、お客様の責任において、冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエージング処理等、お客様の機器・システムとしての出荷保証を行ってください。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様の機器・システムとしての安全検証をお客様の責任で行ってください。
- 10. 当社製品の環境適合性等の詳細につきましては、製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制する RoHS 指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。かかる法令を遵守しないことにより生じた損害に関して、当社は、一切その責任を負いません。
- 11. 当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器・システムに使用することはできません。当社製品および 技術を輸出、販売または移転等する場合は、「外国為替及び外国貿易法」その他日本国および適用される外国の輸出管理関連法規を遵守し、それらの定 めるところに従い必要な手続きを行ってください。
- 12. お客様が当社製品を第三者に転売等される場合には、事前に当該第三者に対して、本ご注意書き記載の諸条件を通知する責任を負うものといたします。
- 13. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを禁じます。
- 14. 本資料に記載されている内容または当社製品についてご不明な点がございましたら、当社の営業担当者までお問合せください。
- 注 1. 本資料において使用されている「当社」とは、ルネサス エレクトロニクス株式会社およびルネサス エレクトロニクス株式会社が直接的、間接的に支配する会社をいいます。
- 注 2. 本資料において使用されている「当社製品」とは、注1において定義された当社の開発、製造製品をいいます。

(Rev.5.0-1 2020.10)

#### 本社所在地

〒135-0061 東京都江東区豊洲 3-2-24 (豊洲フォレシア)

www.renesas.com

### 商標について

ルネサスおよびルネサスロゴはルネサス エレクトロニクス株式会社の 商標です。すべての商標および登録商標は、それぞれの所有者に帰属し ます。

### お問合せ窓口

弊社の製品や技術、ドキュメントの最新情報、最寄の営業お問合せ窓口に関する情報などは、弊社ウェブサイトをご覧ください。

www.renesas.com/contact/