

# RL78/G12

# A/D コンバータ(ソフトウエア・トリガ、連続変換モード)CC-RL

### 要旨

本アプリケーションノートでは、RL78/G12 の A/D コンバータ(ソフトウエア・トリガ、連続変換モード)を使用してアナログ電圧を A/D 変換するための方法について説明します。

本アプリケーションノートでは、A/D変換結果をデータ変換し、変換値を内蔵RAMに格納していきます。

### 対象デバイス

RL78/G12

本アプリケーションノートを他のマイコンへ適用する場合、そのマイコンの仕様にあわせて変更し、十分評価してください。

## 目次

| 1.  | 仕様                   | 3   |
|-----|----------------------|-----|
| 2.  | 動作確認条件               | 4   |
| 3.  | 関連アプリケーションノート        | 4   |
|     | ハードウェア説明             |     |
|     | 1 ハードウェア構成例2 使用端子一覧2 |     |
| 5.  | ソフトウェア説明             |     |
| 5.  |                      |     |
| 5.2 |                      |     |
| 5.3 |                      |     |
| 5.4 | 4 関数(サブルーチン)-覧       | 8   |
| 5.  | 5 関数(サブルーチン)仕様       | 8   |
| 5.0 | 6 フローチャート            | g   |
| ;   | 5.6.1  CPU 初期化関数     | 10  |
| ;   | 5.6.2 入出力ポート設定関数     | 11  |
| ;   | 5.6.3 クロック発生回路の設定    | 13  |
|     | 5.6.4 A/D コンバータの設定   | 14  |
|     | 5.6.5 メイン処理          | 21  |
| ;   | 5.6.6  A/D 変換開始処理    |     |
| 6.  | サンプルコード              | 24  |
| 7   | <b>⇒</b> キじナー √、し    | 2.4 |

# 1. 仕様

本アプリケーションノートでは、A/D コンバータのソフトウエア・トリガ、連続変換モードの使用例を示しています。A/D コンバータをセレクト・モードに設定し、P20/ANIO 端子のアナログ信号入力レベルをデジタル値に変換します。その後、変換結果をデータ変換(データを右シフト)し、変換値を内蔵 RAM に格納します。

表 1.1 に使用する周辺機能と用途を、図 1.1 に A/D コンバータの変換動作を示します。

表 1.1 使用する周辺機能と用途

| 周辺機能      | 用途                           |  |  |  |  |
|-----------|------------------------------|--|--|--|--|
| A/D コンバータ | P20/ANIO 端子のアナログ信号入力レベルを変換する |  |  |  |  |



図 1.1 A/D コンバータの変換概要

#### 2. 動作確認条件

本アプリケーションノートのサンプルコードは、下記の条件で動作を確認しています。

項目 内容 使用マイコン RL78/G12 (R5F1026A) 動作周波数 ● 高速オンチップオシレータ(HOCO)クロック: 24 MHz ● CPU/周辺ハードウエア・クロック: 24 MHz 5.0 V (3.9 V~5.5 V で動作可能) 動作電圧 LVD 動作(V<sub>LVD</sub>): リセット・モード 3.75V+/- 0.07V ルネサス エレクトロニクス製 統合開発環境 (CS+) CS+ for CC V3.01.00 アセンブラ (CS+) ルネサス エレクトロニクス製 CC-RL V1.01.00 統合開発環境 (e² studio) ルネサス エレクトロニクス製 e<sup>2</sup> studio V4.0.2.008 アセンブラ (e² studio) ルネサス エレクトロニクス製 CC-RL V1.01.00 統合開発環境 (IAR) IAR Systems 製 IAR Embedded Workbench for Renesas RL78 V4.21.3 アセンブラ (IAR) IAR Systems 製 IAR Assembler for Renesas RL78 V4.21.2.2420 使用ボード RL78/G12 ターゲット・ボード (QB-R5F1026A-TB)

表 2.1 動作確認条件

### 3. 関連アプリケーションノート

本アプリケーションノートに関連するアプリケーションノートを以下に示します。併せて参照してください。

• RL78/G12 初期設定 CC-RL(R01AN2582J)アプリケーションノート

## 4. ハードウェア説明

### 4.1 ハードウェア構成例

図 4.1 に本アプリケーションノートで使用するハードウェア構成例を示します。



図 4.1 ハードウェア構成

#### 注 30 ピン製品のみ

注意 1 この回路イメージは接続の概要を示す為に簡略化しています。実際に回路を作成される場合は、端子処理などを適切に行い、電気的特性を満たすように設計してください(入力専用ポートは個別に抵抗を介して Vod 又は Vss に接続して下さい)。

2 VDD は LVD にて設定したリセット解除電圧(VLVD)以上にしてください。

### 4.2 使用端子一覧

表 4.1 に使用端子と機能を示します。

表 4.1 使用端子と機能

| 端子名      | 入出力 | 内容                  |
|----------|-----|---------------------|
| P20/ANI0 | 入力  | A/D コンバータ アナログ入力ポート |

### 5. ソフトウェア説明

#### 5.1 動作概要

本サンプルコードでは、A/D コンバータのソフトウエア・トリガ、連続変換モードを使用し、ANIO に入力されたアナログ電圧を A/D 変換します。A/D 変換終了を HALT モードで待ち、A/D 変換終了後、A/D 変換結果を 6 ビット右シフトして内蔵 RAM に格納していきます。

(1) A/D コンバータの初期設定を行います。

#### <設定条件>

- ▼ナログ入力は P20/ANIO 端子を使用します。
- A/D 変換チャネル選択はセレクト・モードを使用します。
- A/D 変換動作モードは連続変換モードを使用します。
- A/D 変換開始条件はソフトウエア・トリガを使用します。
- A/D 変換完了割り込み (INTAD) を使用します。
- (2) ADMO レジスタの ADCS ビットに"1"(A/D 変換開始) を設定して A/D 変換を開始し、HALT 命令を実行して HALT モードに入り、A/D 変換完了割り込みを待ちます。
- (3) A/D コンバータは ANIO から入力された電圧の A/D 変換が終了すると、A/D 変換結果を ADCR レジスタ に転送し、A/D 変換完了割り込みを発生します。
- (4) A/D 変換完了割り込みで HALT モードが解除されると、A/D 変換結果を ADCR レジスタから読み出し、6 ビット右シフトして内蔵 RAM に格納します。
- (5) 再度 HALT モードに入って、A/D 変換完了割り込みを待ちます。

# 5.2 オプション・バイトの設定一覧

表 5.1 にオプション・バイトの設定を示します。

表 5.1 オプション・バイト設定

| アドレス   | 設定値       | 内容                             |
|--------|-----------|--------------------------------|
| 000C0H | 01101110B | ウォッチドッグ・タイマ 動作停止               |
|        |           | (リセット解除後、カウント停止)               |
| 000C1H | 01010011B | LVD リセット・モード 3.75 V +/- 0.07 V |
| 000C2H | 11100000B | HS モード、HOCO: 24 MHz            |
| 000C3H | 10000101B | オンチップ・デバッグ許可                   |

# 5.3 変数一覧

表 5.2 に変数を示します。

表 5.2 変数

| Туре     | Variable Name | Contents       | Function Used |
|----------|---------------|----------------|---------------|
| 16 ビット変数 | RADCBUF       | A/D 変換結果格納用エリア | main          |

### 5.4 関数 (サブルーチン) 一覧

表 5.3 に関数 (サブルーチン) 一覧を示します。

### 表 5.3 関数 (サブルーチン) 一覧

| 関数名         | 概要             |
|-------------|----------------|
| RESET_START | CPUの初期化        |
| SINIADC     | A/D コンバータの初期設定 |
| SSTARTAD    | A/D 変換開始       |

### 5.5 関数(サブルーチン)仕様

サンプルコードの関数仕様を示します。

### [関数名] RESET\_START

概要 リセット スタートでのCPU初期化 説明 スタック・ポインタの設定、ハードウェアの初期設定後に main 処理を呼び出します。

引数 なし リターン値 なし 備者 なし

#### [関数名] SINIADC

概要 A/D コンバータの初期設定

説明 A/D コンバータをセレクト・モード連続変換,10 ビット変換に設定します。

引数 なし リターン値 なし 備者 なし

### [関数名] SSTARTAD

概要 A/D 変換開始

説明 A/D 変換完了割り込みを許可し、A/D 変換動作を開始します。

引数 なし リターン値 なし 備考 なし

# 5.6 フローチャート

図 5.1 に本アプリケーションノートの全体フローを示します。



図 5.1 全体フロー

### 5.6.1 CPU 初期化関数

図 5.2 に CPU 初期化関数のフローチャートを示します。



図 5.2 CPU 初期化関数

### 5.6.2 入出カポート設定関数

図 5.3 に入出力ポート設定関数のフローチャートを示します。



図 5.3 入出力ポート設定関数

- 注 未使用ポートの設定については、RL78/G12 初期設定 CC-RL(R01AN2582J) アプリケーションノート"フローチャート"を参照して下さい。
- 注意 未使用のポートは、端子処理などを適切に行い、電気的特性を満たすように設計してください。また、 未使用の入力専用ポートは個別に抵抗を介して VDD 又は VSS に接続して下さい。

### A/D 変換するチャネルの設定

- A/D ポート・コンフィギュレーション・レジスタ (ADPC)
   A/D コンバータのアナログ入力/ポートのデジタル入出力の切り替え
- ポート・モード・レジスタ 2 (PM2) 各ポートの入出力モードの選択

略号:ADPC

| 7 | 6 | 5 | 4 | 3 | 2     | 1     | 0     |
|---|---|---|---|---|-------|-------|-------|
| 0 | 0 | 0 | 0 | 0 | ADPC2 | ADPC1 | ADPC0 |
| 0 | 0 | 0 | 0 | 0 | 0     | 1     | 0     |

ビット3-0

| ADPC2 | ADPC1 | ADPC0 | 使用できるアナログ入力 |
|-------|-------|-------|-------------|
| 0     | 0     | 0     | ANI0~ANI3   |
| 0     | 0     | 1     | なし          |
| 0     | 1     | 0     | ANI0        |
| 0     | 1     | 1     | ANI0~ANI1   |
| 1     | 0     | 0     | ANI0~ANI2   |
| 上記以外  |       |       | 設定禁止        |

略号:PM2

| 7 | 6 | 5 | 4 | 3    | 2    | 1    | 0    |
|---|---|---|---|------|------|------|------|
| 1 | 1 | 1 | 1 | PM23 | PM22 | PM21 | PM20 |
| 1 | 1 | 1 | 1 | х    | Х    | х    | 1    |

ビット0

| PM20 | PM20 の入出カモードの選択  |
|------|------------------|
| 0    | 出力モード(出力バッファ・オン) |
| 1    | 入力モード(出力パッファ・オフ) |

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編を参照してください。

#### 5.6.3 クロック発生回路の設定

図 5.4 にクロック発生回路の設定のフローチャートを示します。



図 5.4 クロック発生回路の設定

注意 クロック発生回路の設定(SINICLK)については、RL78/G12 初期設定 CC-RL(R01AN2582J)アプリケーションノート"フローチャート"を参照して下さい。

#### 5.6.4 A/D コンバータの設定

図 5.5 に A/D コンバータの設定のフローチャートを示します。



図 5.5 A/D コンバータの設定

## A/D コンバータへのクロック供給開始

● 周辺イネーブル・レジスタ 0 (PERO)

A/D コンバータへのクロック供給を開始します。

略号:PER0

| 7      | 6 | 5     | 4       | 3      | 2      | 1 | 0      |
|--------|---|-------|---------|--------|--------|---|--------|
| TMKAEN | 0 | ADCEN | IICA0EN | SAU1EN | SAU0EN | 0 | TAU0EN |
| Х      | 0 | 1     | х       | х      | х      | 0 | Х      |

### ビット5

| ADCEN | A/D コンバータの入力クロックの制御 |  |  |  |  |
|-------|---------------------|--|--|--|--|
| 0     | 入力クロック供給停止          |  |  |  |  |
| 1     | 入力クロック供給            |  |  |  |  |

注意 レジスタ設定の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編を参照してください。

### A/D 変換時間と動作モードの設定

• A/D コンバータ・モード・レジスタ 0 (ADM0)

A/D 変換動作の制御

A/D 変換チャネル選択モードの指定

略号: ADM0

| Х    | 0    | 1   | 0   | 1   | 0   | 0   | Х    |
|------|------|-----|-----|-----|-----|-----|------|
| ADCS | ADMD | FR2 | FR1 | FR0 | LV1 | LV0 | ADCE |
| 7    | 6    | 5   | 4   | 3   | 2   | 1   | 0    |

ビット6

| ADMD | A/D チャネル選択モードを指定 |
|------|------------------|
| 0    | セレクト・モード         |
| 1    | スキャン・モード         |

ビット5-1

| ADM0 |     |     |     |     | モード |                            |                            | を 換時間の選                    | <br>択                       |                             | 変換                         |
|------|-----|-----|-----|-----|-----|----------------------------|----------------------------|----------------------------|-----------------------------|-----------------------------|----------------------------|
| FR2  | FR1 | FR0 | LV1 | LV0 |     | f <sub>CLK</sub> =<br>1MHz | f <sub>CLK</sub> =<br>4MHz | f <sub>CLK</sub> =<br>8MHz | f <sub>CLK</sub> =<br>16MHz | f <sub>CLK</sub> =<br>24MHz | クロック<br>(f <sub>AD</sub> ) |
| 0    | 0   | 0   | 0   | 0   | 標準1 | 設定禁止                       | 設定禁止                       | 設定禁止                       | 76μs                        | 50.67 μ s                   | f <sub>CLK</sub> /64       |
| 0    | 0   | 1   |     |     |     |                            |                            | 76μs                       | 38μs                        | 25.33 μ s                   | f <sub>CLK</sub> /32       |
| 0    | 1   | 0   |     |     |     |                            | 76μs                       | 38 μ s                     | 19μs                        | 12.67 μ s                   | f <sub>CLK</sub> /16       |
| 0    | 1   | 1   |     |     |     |                            | 38 μ s                     | 19μs                       | 9.5 μ s                     | $6.33  \mu  \mathrm{s}$     | f <sub>CLK</sub> /8        |
| 1    | 0   | 0   |     |     |     |                            | 28.5 μ s                   | 14.25 μ s                  | 7.125 μs                    | $4.75 \mu{\rm s}$           | f <sub>CLK</sub> /6        |
| 1    | 0   | 1   |     |     |     | 95 μ s                     | 23.75 μs                   | 11.875 μ s                 | 5.938 μs                    | 3.96 μ s                    | fcLk/5                     |
| 1    | 1   | 0   |     |     |     | 76 μ s                     | 19 μ s                     | 9.5 μ s                    | 4.75 μ s                    | $3.17  \mu  \text{s}$       | f <sub>CLK</sub> /4        |
| 1    | 1   | 1   |     |     |     | 38 μ s                     | 9.5 μ s                    | 4.75μs                     | 2.375 μs                    | 設定禁止                        | f <sub>CLK</sub> /2        |
| 0    | 0   | 0   | 0   | 1   | 標準2 | 設定禁止                       | 設定禁止                       | 設定禁止                       | 68μs                        | 45.33 μ s                   | f <sub>CLK</sub> /64       |
| 0    | 0   | 1   |     |     |     |                            |                            | 68μs                       | 34 μ s                      | $22.67 \mu\mathrm{s}$       | f <sub>CLK</sub> /32       |
| 0    | 1   | 0   |     |     |     |                            | 68 μ s                     | 34 μ s                     | 17 μ s                      | 11.33 μ s                   | f <sub>CLK</sub> /16       |
| 0    | 1   | 1   |     |     |     |                            | $34  \mu$ s                | 17 μ s                     | 8.5 μ s                     | $5.67\mu\mathrm{s}$         | f <sub>CLK</sub> /8        |
| 1    | 0   | 0   |     |     |     |                            | 25.5 μ s                   | 12.75 μs                   | 6.375 μs                    | 4.25 μ s                    | f <sub>CLK</sub> /6        |
| 1    | 0   | 1   |     |     |     | 85 μ s                     | 21.25 μs                   | 10.625 μ s                 | 5.3125 μs                   | $3.54\mu{ m s}$             | f <sub>CLK</sub> /5        |
| 1    | 1   | 0   |     |     |     | 68 μ s                     | 17 μ s                     | 8.5 μ s                    | 4.25 μ s                    | 2.83 μ s                    | f <sub>CLK</sub> /4        |
| 1    | 1   | 1   |     |     |     | 34 μ s                     | 8.5 μ s                    | 4.25 μ s                   | 2.125 μs                    | 設定禁止                        | f <sub>CLK</sub> /2        |
|      |     | 上記  | 以外  |     |     |                            |                            | 設定禁止                       |                             |                             | _                          |

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編を 参照してください。

### A/D 変換トリガ・モードの設定

A/D コンバータ・モード・レジスタ 1 (ADM1)
 A/D 変換トリガ・モードの選択
 A/D 変換動作モードの設定

#### 略号:ADM1

| 7      | 6      | 5     | 4 | 3 | 2 | 1      | 0      |
|--------|--------|-------|---|---|---|--------|--------|
| ADTMD1 | ADTMD0 | ADSCM | 0 | 0 | 0 | ADTRS1 | ADTRS0 |
| 0      | 0      | 0     | 0 | 0 | 0 | 0      | 0      |

### ビット1-0

| ADTRS1 | ADTRS0 | ハードウエア・トリガ信号の選択                                |
|--------|--------|------------------------------------------------|
| 0      |        | タイマ・チャネル 01 のカウント完了またはキャプ<br>チャ完了割り込み信号(INTIT) |
| 1      | 1      | インターバル・タイマ割り込み信号 (INTIT)                       |
| 上記以外   |        | 設定禁止                                           |

### ビット5

| ADSCM | A/D 変換動作モードの設定 |
|-------|----------------|
| 0     | 連続変換モード        |
| 1     | ワンショット変換モード    |

#### ビット7-6

| ADTMD1 | ADTMD0 | A/D 変換トリガ・モードの選択      |
|--------|--------|-----------------------|
| 0      | _      | ソフトウエア・トリガ・モード        |
| 1      | 0      | ハードウエア・トリガ・ノーウエイト・モード |
| 1      | 1      | ハードウエア・トリガ・ウエイト・モード   |

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編を 参照してください。

### 基準電圧源の設定

A/D コンバータ・モード・レジスタ 2 (ADM2) 基準電圧源の設定

略号:ADM2

| 7       | 6       | 5      | 4 | 3     | 2   | 1 | 0     |
|---------|---------|--------|---|-------|-----|---|-------|
| ADREFP1 | ADREFP0 | ADREFM | 0 | ADRCK | AWC | 0 | ADTYP |
| 0       | 0       | 0      | 0 | 0     | 0   | 0 | 0     |

#### ビット0

| ADTYP | A/D 変換分解能の設定 |
|-------|--------------|
| 0     | 10 ビット分解能    |
| 1     | 8ビット分解能      |

### ビット2

| AWC | ウエイクアップ機能(SNOOZE モード)の設定 |
|-----|--------------------------|
| 0   | SNOOZE モード機能を使用しない       |
| 1   | SNOOZE モード機能を使用する        |

### ビット3

| ADRCK | 変換結果上限/下限値チェック                                                                       |
|-------|--------------------------------------------------------------------------------------|
|       | ADLL レジスタ≦ADCR レジスタ≦ADUL レジスタのとき割り<br>込み信号(INTAD)が発生。                                |
| 1     | ADCR レジスタ <adll th="" レジスタ<adcr="" レジスタ、adul="" レジスタのとき割り込み信号(intad)が発生。<=""></adll> |

## ビット5

| ADREFM | A/D コンバータの-側の基準電圧源の設定             |
|--------|-----------------------------------|
| 0      | V <sub>ss</sub> から供給              |
| 1      | P21/AV <sub>REFM</sub> /ANI1 から供給 |

## ビット7-6

| ADREFP1 | ADREFP0 | A/D コンバータの+側の基準電圧源の選択             |  |  |  |  |  |
|---------|---------|-----------------------------------|--|--|--|--|--|
| 0       | 0       | □ から供給                            |  |  |  |  |  |
| 0       | 1       | P20/AV <sub>REFP</sub> /ANIO から供給 |  |  |  |  |  |
| 1       | 0       | 内部基準電圧(1.45 V)から供給                |  |  |  |  |  |
| 1       | 1       | 設定禁止                              |  |  |  |  |  |

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編を 参照してください。

### 変換結果比較上限値/下限値の設定

- 変換結果比較上限値設定レジスタ (ADUL)
- 変換結果比較下限値設定レジスタ (ADLL)

略号: ADUL

| 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------|-------|-------|-------|-------|-------|-------|-------|
| ADUL7 | ADUL6 | ADUL5 | ADUL4 | ADUL3 | ADUL2 | ADUL1 | ADUL0 |
| 1     | 1     | 1     | 1     | 1     | 1     | 1     | 1     |

略号: ADLL

| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
|-------|-------|-------|-------|-------|-------|-------|-------|
| ADLL7 | ADLL6 | ADLL5 | ADLL4 | ADLL3 | ADLL2 | ADLL1 | ADLL0 |
| 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |

### 入力チャネルの指定

アナログ入力チャネル指定レジスタ(ADS) A/D 変換するアナログ電圧の入力チャネルを指定 略号: ADS

| 7     | 6 | 5 | 4    | 3    | 2    | 1    | 0    |
|-------|---|---|------|------|------|------|------|
| ADISS | 0 | 0 | ADS4 | ADS3 | ADS2 | ADS1 | ADS0 |
| 0     | 0 | 0 | 0    | 0    | 0    | 0    | 0    |

ビット7、4-0

| ADISS | ADS4 | ADS3 | ADS2 | ADS1 | ADS0 | アナログ入力<br>チャネル | 入力ソース <sup>注</sup>                |
|-------|------|------|------|------|------|----------------|-----------------------------------|
| 0     | 0    | 0    | 0    | 0    | 0    | ANI0           | P20/ANI0 端子/AV <sub>REFP</sub> 端子 |
| 0     | 0    | 0    | 0    | 0    | 1    | ANI1           | P21/ANI1 端子/AV <sub>REFM</sub> 端子 |
| 0     | 0    | 0    | 0    | 1    | 0    | ANI2           | P22/ANI2 端子                       |
| 0     | 0    | 0    | 0    | 1    | 1    | ANI3           | P23/ANI3 端子                       |
| 0     | 1    | 0    | 0    | 0    | 0    | ANI16          | P10/ANI16 端子<br>P01/ANI16 端子      |
| 0     | 1    | 0    | 0    | 0    | 1    | ANI17          | P11/ANI17 端子<br>P00/ANI17 端子      |
| 0     | 1    | 0    | 0    | 1    | 0    | ANI18          | P12/ANI18 端子<br>P147/ANI18 端子     |
| 0     | 1    | 0    | 0    | 1    | 1    | ANI19          | P13/ANI19 端子<br>P120/ANI19 端子     |
| 0     | 1    | 0    | 1    | 0    | 0    | ANI20          | P14/ANI20 端子<br>一                 |
| 0     | 1    | 0    | 1    | 0    | 1    | ANI21          | P42/ANI21 端子<br>—                 |
| 0     | 1    | 0    | 1    | 1    | 0    | ANI22          | P41/ANI22 端子<br>—                 |
| 1     | 0    | 0    | 0    | 0    | 0    | _              | 温度センサ出力                           |
| 1     | 0    | 0    | 0    | 0    | 1    | _              | 内部基準電圧出力(1.45V)                   |
|       |      | 上記   | 以外   |      |      | 設定禁止           |                                   |

注 上段: 20, 24 ピン製品, 下段: 30 ピン製品

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編 を参照してください。

### A/D 変換完了割り込みの設定

- 割り込み要求フラグ・レジスタ (IF1L) 割り込み要求フラグのクリア
- 割り込みマスク・フラグ・レジスタ (MK1L) 割り込み処理禁止

略号:IF1L

| 7 | 6    | 5    | 4    | 3      | 2    | 1      | 0      |
|---|------|------|------|--------|------|--------|--------|
| _ | FLIF | MDIF | KRIF | TMKAIF | ADIF | TMIF03 | TMIF02 |
| х | х    | Х    | Х    | х      | 0    | х      | х      |

### ビット2

| ADIF | 割り込み要求フラグ             |
|------|-----------------------|
| 0    | 割り込み要求信号が発生していない      |
| 1    | 割り込み要求信号が発生し、割り込み要求状態 |

#### 略号:MK1L

| 7 | 6    | 5    | 4    | 3      | 2    | 1      | 0      |
|---|------|------|------|--------|------|--------|--------|
| 1 | FLMK | MDMK | KRMK | TMKAMK | ADMK | TMMK03 | TMMK02 |
| х | х    | х    | х    | х      | 1    | х      | х      |

#### ビット2

| ADMK | 割り込み処理の制御 |  |  |  |  |  |
|------|-----------|--|--|--|--|--|
| 0    | 割り込み処理許可  |  |  |  |  |  |
| 1    | 割り込み処理禁止  |  |  |  |  |  |

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編を参照してください。

### 5.6.5 メイン処理

図 5.6 にメイン処理のフローチャートを示します。



図 5.6 メイン処理

### 5.6.6 A/D 変換開始処理

図 5.7 に A/D 変換開始処理のフローチャートを示します。



図 5.7 A/D 変換開始処理

### 変換動作開始

A/D コンバータ・モード・レジスタ 0 (ADM0) A/D 変換動作の制御

略号: ADM0

| 7    | 6    | 5   | 4   | 3   | 2   | 1   | 0    |
|------|------|-----|-----|-----|-----|-----|------|
| ADCS | ADMD | FR2 | FR1 | FR0 | LV1 | LV2 | ADCE |
| 1    | х    | х   | Х   | х   | х   | х   | 1    |

### ビット0

| ADCE | A/D 電圧コンパレータの制御   |
|------|-------------------|
| 0    | A/D 電圧コンパレータの動作停止 |
| 1    | A/D 電圧コンパレータの動作許可 |

### ビット7

| ADCS | A/D 変換動作の制御 |
|------|-------------|
| 0    | 変換動作停止      |
| 1    | 変換動作許可      |

注意 レジスタ設定方法の詳細については、RL78/G12 ユーザーズマニュアル ハードウェア編 を参照してください。

### 6. サンプルコード

サンプルコードは、ルネサス エレクトロニクスホームページから入手してください。

### 7. 参考ドキュメント

- RL78/G12 ユーザーズマニュアル ハードウエア編 Rev2.00 (R01UH0200J0200)
- RL78 ファミリ ユーザーズマニュアル ソフトウエア編 Rev2.20 (R01US0015JJ0220)
- (最新版をルネサス エレクトロニクスホームページから入手してください。)
- テクニカルアップデート/テクニカルニュース
- (最新の情報をルネサス エレクトロニクスホームページから入手してください。)

すべての商標および登録商標は、それぞれの所有者に帰属します。

# 改訂記録

|      |            | 改訂内容 |                              |
|------|------------|------|------------------------------|
| Rev. | 発行日        | ページ  | ポイント                         |
| 1.00 | 2015.09.18 | -    | 初版発行                         |
| 2.00 | 2015.11.11 | 4    | 表 2.1 に e2studio のバージョン情報を追加 |
| 2.10 | 2022.06.24 | 4    | 動作確認条件を更新                    |
|      |            |      |                              |

### 製品ご使用上の注意事項

ここでは、マイコン製品全体に適用する「使用上の注意事項」について説明します。個別の使用上の注意事項については、本ドキュメントおよびテクニカルアップデートを参照してください。

#### 1. 静電気対策

CMOS 製品の取り扱いの際は静電気防止を心がけてください。CMOS 製品は強い静電気によってゲート絶縁破壊を生じることがあります。運搬や保存の際には、当社が出荷梱包に使用している導電性のトレーやマガジンケース、導電性の緩衝材、金属ケースなどを利用し、組み立て工程にはアースを施してください。プラスチック板上に放置したり、端子を触ったりしないでください。また、CMOS 製品を実装したボードについても同様の扱いをしてください。

#### 2. 電源投入時の処置

電源投入時は、製品の状態は不定です。電源投入時には、LSIの内部回路の状態は不確定であり、レジスタの設定や各端子の状態は不定です。外部リセット端子でリセットする製品の場合、電源投入からリセットが有効になるまでの期間、端子の状態は保証できません。同様に、内蔵パワーオンリセット機能を使用してリセットする製品の場合、電源投入からリセットのかかる一定電圧に達するまでの期間、端子の状態は保証できません。

#### 3. 電源オフ時における入力信号

当該製品の電源がオフ状態のときに、入力信号や入出力プルアップ電源を入れないでください。入力信号や入出力プルアップ電源からの電流注入により、誤動作を引き起こしたり、異常電流が流れ内部素子を劣化させたりする場合があります。資料中に「電源オフ時における入力信号」についての記載のある製品は、その内容を守ってください。

#### 4. 未使用端子の処理

未使用端子は、「未使用端子の処理」に従って処理してください。CMOS 製品の入力端子のインピーダンスは、一般に、ハイインピーダンスとなっています。未使用端子を開放状態で動作させると、誘導現象により、LSI 周辺のノイズが印加され、LSI 内部で貫通電流が流れたり、入力信号と認識されて誤動作を起こす恐れがあります。

#### 5. クロックについて

リセット時は、クロックが安定した後、リセットを解除してください。プログラム実行中のクロック切り替え時は、切り替え先クロックが安定した後に切り替えてください。リセット時、外部発振子(または外部発振回路)を用いたクロックで動作を開始するシステムでは、クロックが十分安定した後、リセットを解除してください。また、プログラムの途中で外部発振子(または外部発振回路)を用いたクロックに切り替える場合は、切り替え先のクロックが十分安定してから切り替えてください。

#### 6. 入力端子の印加波形

入力ノイズや反射波による波形歪みは誤動作の原因になりますので注意してください。CMOS 製品の入力がノイズなどに起因して、 $V_{IL}$  (Max.) から  $V_{IH}$  (Min.) までの領域にとどまるような場合は、誤動作を引き起こす恐れがあります。入力レベルが固定の場合はもちろん、 $V_{IL}$  (Max.) から  $V_{IH}$  (Min.) までの領域を通過する遷移期間中にチャタリングノイズなどが入らないように使用してください。

#### 7. リザーブアドレス (予約領域) のアクセス禁止

リザーブアドレス (予約領域) のアクセスを禁止します。アドレス領域には、将来の拡張機能用に割り付けられている リザーブアドレス (予約領域) があります。これらのアドレスをアクセスしたときの動作については、保証できませんので、アクセスしないようにしてください。

#### 8. 製品間の相違について

型名の異なる製品に変更する場合は、製品型名ごとにシステム評価試験を実施してください。同じグループのマイコンでも型名が違うと、フラッシュメモリ、レイアウトパターンの相違などにより、電気的特性の範囲で、特性値、動作マージン、ノイズ耐量、ノイズ幅射量などが異なる場合があります。型名が違う製品に変更する場合は、個々の製品ごとにシステム評価試験を実施してください。

#### ご注意書き

- 1. 本資料に記載された回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動作例、応用例を説明するものです。回路、ソフトウェアおよびこれらに関連する情報を使用する場合、お客様の責任において、お客様の機器・システムを設計ください。これらの使用に起因して生じた損害(お客様または第三者いずれに生じた損害も含みます。以下同じです。)に関し、当社は、一切その責任を負いません。
- 2. 当社製品または本資料に記載された製品データ、図、表、プログラム、アルゴリズム、応用回路例等の情報の使用に起因して発生した第三者の特許権、 著作権その他の知的財産権に対する侵害またはこれらに関する紛争について、当社は、何らの保証を行うものではなく、また責任を負うものではありません。
- 3. 当社は、本資料に基づき当社または第三者の特許権、著作権その他の知的財産権を何ら許諾するものではありません。
- 4. 当社製品を組み込んだ製品の輸出入、製造、販売、利用、配布その他の行為を行うにあたり、第三者保有の技術の利用に関するライセンスが必要となる場合、当該ライセンス取得の判断および取得はお客様の責任において行ってください。
- 5. 当社製品を、全部または一部を問わず、改造、改変、複製、リバースエンジニアリング、その他、不適切に使用しないでください。かかる改造、改変、 複製、リバースエンジニアリング等により生じた損害に関し、当社は、一切その責任を負いません。
- 6. 当社は、当社製品の品質水準を「標準水準」および「高品質水準」に分類しており、各品質水準は、以下に示す用途に製品が使用されることを意図しております。

標準水準: コンピュータ、OA 機器、通信機器、計測機器、AV 機器、家電、工作機械、パーソナル機器、産業用ロボット等

高品質水準:輸送機器(自動車、電車、船舶等)、交通制御(信号)、大規模通信機器、金融端末基幹システム、各種安全制御装置等

当社製品は、データシート等により高信頼性、Harsh environment 向け製品と定義しているものを除き、直接生命・身体に危害を及ぼす可能性のある機器・システム(生命維持装置、人体に埋め込み使用するもの等)、もしくは多大な物的損害を発生させるおそれのある機器・システム(宇宙機器と、海底中継器、原子力制御システム、航空機制御システム、プラント基幹システム、軍事機器等)に使用されることを意図しておらず、これらの用途に使用することは想定していません。たとえ、当社が想定していない用途に当社製品を使用したことにより損害が生じても、当社は一切その責任を負いません。

- 7. あらゆる半導体製品は、外部攻撃からの安全性を 100%保証されているわけではありません。当社ハードウェア/ソフトウェア製品にはセキュリティ対策が組み込まれているものもありますが、これによって、当社は、セキュリティ脆弱性または侵害(当社製品または当社製品が使用されているシステムに対する不正アクセス・不正使用を含みますが、これに限りません。) から生じる責任を負うものではありません。当社は、当社製品または当社製品が使用されたあらゆるシステムが、不正な改変、攻撃、ウイルス、干渉、ハッキング、データの破壊または窃盗その他の不正な侵入行為(「脆弱性問題」といいます。) によって影響を受けないことを保証しません。当社は、脆弱性問題に起因しまたはこれに関連して生じた損害について、一切責任を負いません。また、法令において認められる限りにおいて、本資料および当社ハードウェア/ソフトウェア製品について、商品性および特定目的との合致に関する保証ならびに第三者の権利を侵害しないことの保証を含め、明示または黙示のいかなる保証も行いません。
- 8. 当社製品をご使用の際は、最新の製品情報(データシート、ユーザーズマニュアル、アプリケーションノート、信頼性ハンドブックに記載の「半導体 デバイスの使用上の一般的な注意事項」等)をご確認の上、当社が指定する最大定格、動作電源電圧範囲、放熱特性、実装条件その他指定条件の範囲 内でご使用ください。指定条件の範囲を超えて当社製品をご使用された場合の故障、誤動作の不具合および事故につきましては、当社は、一切その責 任を負いません。
- 9. 当社は、当社製品の品質および信頼性の向上に努めていますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は、データシート等において高信頼性、Harsh environment 向け製品と定義しているものを除き、耐放射線設計を行っておりません。仮に当社製品の故障または誤動作が生じた場合であっても、人身事故、火災事故その他社会的損害等を生じさせないよう、お客様の責任において、冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエージング処理等、お客様の機器・システムとしての出荷保証を行ってください。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様の機器・システムとしての安全検証をお客様の責任で行ってください。
- 10. 当社製品の環境適合性等の詳細につきましては、製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制する RoHS 指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。かかる法令を遵守しないことにより生じた損害に関して、当社は、一切その責任を負いません。
- 11. 当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器・システムに使用することはできません。当社製品および技術を輸出、販売または移転等する場合は、「外国為替及び外国貿易法」その他日本国および適用される外国の輸出管理関連法規を遵守し、それらの定めるところに従い必要な手続きを行ってください。
- 12. お客様が当社製品を第三者に転売等される場合には、事前に当該第三者に対して、本ご注意書き記載の諸条件を通知する責任を負うものといたします。
- 13. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを禁じます。
- 14. 本資料に記載されている内容または当社製品についてご不明な点がございましたら、当社の営業担当者までお問合せください。
- 注1. 本資料において使用されている「当社」とは、ルネサス エレクトロニクス株式会社およびルネサス エレクトロニクス株式会社が直接的、間接的に 支配する会社をいいます。
- 注 2. 本資料において使用されている「当社製品」とは、注1において定義された当社の開発、製造製品をいいます。

(Rev.5.0-1 2020.10)

#### 本社所在地

〒135-0061 東京都江東区豊洲 3-2-24 (豊洲フォレシア)

www.renesas.com

### 商標について

ルネサスおよびルネサスロゴはルネサス エレクトロニクス株式会社の 商標です。すべての商標および登録商標は、それぞれの所有者に帰属し ます。

#### お問合せ窓口

弊社の製品や技術、ドキュメントの最新情報、最寄の営業お問合せ窓口 に関する情報などは、弊社ウェブサイトをご覧ください。

www.renesas.com/contact/