1. Home
    2. マイクロコンピュータ
    3. SuperH RISC engine ファミリ

SH7065

SH7065 グループは、ルネサスオリジナルCPUコア「SH2-DSP」コアを内蔵した製品です。
周辺機能として大容量のROMとRAM、割込みコントローラ、4種類のタイマ、1chのシリアルインタフェースなどを1チップにまとめたマイコンでリアルタイム性が必要とされる機器への応用に適します。

 

メインソリューション

特長:

  • SH2-DSPコア(DSP機能強化版)高性能シングルチップRISC
    • 60 MHz/3.3 V/ 0.35μmプロセス
    • SH-2全命令+DSP機能強化命令
  • 大容量メモリ内蔵
    • ROM: 256 kB (Flash/Mask)
    • RAM: 8 kB (X-RAM: 4 kB, Y-RAM: 4 kB)
  • 強力な周辺機能
    • 強力なタイマ: TPU:6ch + CMT:2ch + MMT:1ch
    • A/D変換器:10 ビット x 4 ch x 2 ユニット
    • D/A変換器:8 ビット x 2 ch
    • シリアル:(FIFO付き) 3 ch
    • DMAC:4 ch
    • INTC (割り込みコントローラ), WDTなど
  • ダイレクトメモリインターフェース(BSC)
    • ROM/SRAM/DRAM/EDOと直結可能
  • パワーマネジメント機構
    • CPU/内蔵周辺/外部バスクロックの切り替え可能
  • 外部データのEndian切り替え可能
  • パッケージ
    • LQFP-176 (24mm x 24mm, 0.5mm ピッチ)

 

ピン数-メモリサイズのラインアップ:

お客様の開発をサポートする様々な情報をご用意しております。

発注型名の見方についてはこちら

 

ソフトウェア/ハードウェア共通情報

タイトル 概要
My Renesas MY RENESASに登録いただくと、各種ドキュメントの改訂情報、ツール製品などの
ダウンロードサービスやメールニュースなどの各種サービスをご利用いただけるようになります。
セミナー 当製品のセミナーや、学習のための情報が掲載されています。
FAQ 当製品のよくあるお問合せ、開発のヒントが掲載されています。
フォーラム ルネサスの総合コミュニティサイトです。
Video 当製品に関するVideoコンテンツをご覧いただけます。

 

 

ハードウェア設計支援情報

タイトル 概要
IBIS/BSDL

IBISは、高速ボード設計に必要なシミュレーションデータで、実際のボードを作る前のシミュレーションが可能になり、事前に波形の反射、リンギングなどの問題点の検討をすることができます。

JTAGのIEEE 1149.1準拠のツールの多くでサポートされているデータ入力フォーマットです。 これらのツールでは、自動テストパターン生成(ATPG) および自動テスト装置 (ATE) 機能によりテストが容易になります。

サンプルコードとアプリケーションノートを掲載しています。各フィルタで絞込みを行えます。

上記downloadには必ず下のボタンより契約内容を御確認ください。

MyRenesasボタンよりID,PWをご入力ください。

免責事項:

当サイトの情報は、当社の提携パートナーが提供する情報に基づいています。当社は、これらの情報をあくまで便宜上の目的で提供しており、当サイトのコンテンツ、サイトの変更、更新内容について、一切の責任を負いません。一部のリンクについては、当社以外のウェブサイトへリンクされており、それらのウェブサイトは当社の管理下にありません。リンク先サイトのコンテンツ、変更、更新内容に関して、当社はいかなる責任も負いません。当社は、このようなリンクをあくまで便宜上の目的で提供しており、当社ウェブサイトからのリンクに関し、リンク先サイトの内容を保証するものではありませんのでご了承ください。

当サイト上で言及されているサードパーティ製品、及びサービスに関する情報は、それが単独製品あるいはルネサス製品と関連がある場合においても、それらの製品、サービス、保証の適合性について、いかなる保証も表明もするものではありません。

Menu
Contact