概要

説明

The 650-40A is a clock chip designed for use as a core clock in Ethernet Switch applications. Using IDT’s patented Phase-Locked Loop (PLL) techniques, the device takes a 25 MHz crystal input and produces various output clock frequencies as listed in Output Select Table.

特長

  • Packaged in 16-pin TSSOP
  • Operating voltage of 3.3 V
  • Low power consumption
  • Input frequency of 25 MHz
  • Low long-term jitter
  • Separate supply voltage for clock outputs (2.5 / 3.3 V
    clock outputs)
  • OE control capability

製品比較

アプリケーション

ドキュメント

分類 タイトル 日付
データシート PDF 248 KB
製品変更通知 PDF 663 KB
EOL通知 PDF 72 KB
EOL通知 PDF 72 KB
製品変更通知 PDF 361 KB
5 items

設計・開発

モデル