The 8430S10I-02 is a PLL-based clock generator specifically designed for Cavium Networks SoC processors. This high performance device is optimized to generate the processor core reference clock, the DDR reference clocks, the PCI/PCI-X bus clocks, and the clocks for both the Gigabit Ethernet MAC and PHY. The clock generator offers ultra low-jitter, low-skew clock outputs, and edge rates that easily meet the input requirements for the CN30XX/CN31XX/CN38XX/CN58XX processors. The output frequencies are generated from a 25MHz external input source or an external 25MHz parallel resonant crystal. The extended temperature range of the 8430S10I-02 supports telecommunication, networking, and storage requirements.

特長

  • One selectable differential output pair for DDR 533/400/667, LVPECL, LVDS interface levels
  • Nine LVCMOS/ LVTTL outputs, 20Ω typical output impedance
  • Selectable external crystal or differential (single-ended) input source
  • Crystal oscillator interface designed for 25MHz, parallel resonant crystal
  • Differential input pair (CLK, nCLK) accepts LVPECL, LVDS, SSTL input levels
  • Internal resistor bias on nCLK pin allows the user to drive CLK input with external single-ended (LVCMOS/ LVTTL) input levels
  • Power output supply modes LVDS and LVPECL - full 3.3V LVCMOS - full 3.3V or mixed 3.3V core/2.5V output
  • -40°C to 85°C ambient operating temperature
  • Available in lead-free (RoHS 6) package

製品選択

製品名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Active PTQFP 48 I はい Tray
Availability
Active PTQFP 48 I はい Reel
Availability

ドキュメント&ダウンロード

タイトル language 分類 形式 サイズ 日付
データシート
8430S10I-02 Datasheet データシート PDF 732 KB
Errata# NEN-10-09 エラッタ PDF 61 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-831 The Crystal Load curve アプリケーションノート PDF 395 KB
AN-846 Termination - LVDS アプリケーションノート PDF 133 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-832 Timing Budget and Accuracy アプリケーションノート PDF 131 KB
AN-833 Differential Input Self Oscillation Prevention アプリケーションノート PDF 180 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-837 Overdriving the Crystal Interface アプリケーションノート PDF 133 KB
AN-836 Differential Input to Accept Single-ended Levels アプリケーションノート PDF 120 KB
AN-835 Differential Input with VCMR being VIH Referenced アプリケーションノート PDF 160 KB
AN-830 Quartz Crystal Drive Level アプリケーションノート PDF 143 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-802 Crystal-Measuring Oscillator Negative Resistance アプリケーションノート PDF 136 KB
AN-801 Crystal-High Drive Level アプリケーションノート PDF 202 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
AN-803 Crystal Timing Budget and Accuracy for Renesas Timing Clock Products アプリケーションノート PDF 108 KB
Netcom LVCMOS Power Dissipation アプリケーションノート PDF 469 KB
Netcom LVCMOS Driver Termination アプリケーションノート PDF 218 KB
PCN / PDN
PCN# : A1709-02 Add alternate assembly at OSET and Convert to Copper Wire 製品変更通知 PDF 35 KB
PCN# : A1402-02 Alternate Assembly Locations 製品変更通知 PDF 34 KB
ダウンロード
8430S10I-02 IBIS Model モデル-IBIS ZIP 116 KB
その他資料
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB

ニュース&各種リソース